RU2621376C1 - Logic module - Google Patents

Logic module Download PDF

Info

Publication number
RU2621376C1
RU2621376C1 RU2015152644A RU2015152644A RU2621376C1 RU 2621376 C1 RU2621376 C1 RU 2621376C1 RU 2015152644 A RU2015152644 A RU 2015152644A RU 2015152644 A RU2015152644 A RU 2015152644A RU 2621376 C1 RU2621376 C1 RU 2621376C1
Authority
RU
Russia
Prior art keywords
inputs
elements
input
majority
output
Prior art date
Application number
RU2015152644A
Other languages
Russian (ru)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2015152644A priority Critical patent/RU2621376C1/en
Application granted granted Critical
Publication of RU2621376C1 publication Critical patent/RU2621376C1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/57Arithmetic logic units [ALU], i.e. arrangements or devices for performing two or more of the operations covered by groups G06F7/483 – G06F7/556 or for performing logical operations

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Logic Circuits (AREA)

Abstract

FIELD: information technology.
SUBSTANCE: logic module is designed to perform any of five simple symmetrical Boolean functions depending on five arguments - binary input signals, and can be used in systems of digital computers as code conversion means. Logic module comprises four AND element (11,…,14), four OR elements (21,…,24), four majority element (31,…,34) and three tuning inputs.
EFFECT: reduction of hardware costs and reduction of number of adjusting entries.
1 dwg

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.The invention relates to computer technology and can be used to build automation, functional units of control systems, etc.

Известны логические модули (см., например, патент РФ 2286594, кл. G06F 7/57, 2006 г.), которые содержат элементы И, элементы ИЛИ, мажоритарные элементы и с помощью константной настройки реализуют любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.Logical modules are known (see, for example, RF patent 2286594, class G06F 7/57, 2006), which contain AND elements, OR elements, majority elements and, using a constant setting, implement any of four simple symmetric Boolean functions depending on from four arguments - input binary signals.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.The reason that impedes the achievement of the technical result indicated below when using well-known logic modules is limited functionality, due to the fact that the implementation of any of the five simple symmetric Boolean functions does not work, depending on five arguments - input binary signals.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический модуль (патент РФ 2472209, кл. G06F 7/57, 2013 г.), который содержит элементы И, элементы ИЛИ, четыре мажоритарных элемента и с помощью константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.The closest device of the same purpose to the claimed invention in terms of features is the logical module adopted for the prototype (RF patent 2472209, class G06F 7/57, 2013), which contains AND elements, OR elements, four major elements and with the help of a constant settings implements any of five simple symmetric Boolean functions depending on five arguments - input binary signals.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит пять элементов И и пять элементов ИЛИ, и наличие четырех настроечных входов.The reasons that impede the achievement of the technical result indicated below when using the prototype include high hardware costs due to the fact that the prototype contains five AND elements and five OR elements, and the presence of four tuning inputs.

Техническим результатом изобретения является уменьшение аппаратурных затрат и сокращение количества настроечных входов при сохранении функциональных возможностей прототипа.The technical result of the invention is to reduce hardware costs and reduce the number of tuning inputs while maintaining the functionality of the prototype.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом модуле, содержащем четыре элемента И, четыре элемента ИЛИ и четыре мажоритарных элемента, первые входы третьего, четвертого элементов ИЛИ и первый, второй входы i-го

Figure 00000001
элемента И соединены соответственно с выходами первых элемента ИЛИ, элемента И и первым, вторым входами i-го элемента ИЛИ, второй вход и выход четвертого мажоритарного элемента подключены соответственно к выходу третьего мажоритарного элемента и выходу логического модуля, первый, второй и третий, четвертый информационные входы которого соединены соответственно с первым, вторым входами первого и первым, вторым входами второго элементов ИЛИ, особенность заключается в том, что третьи входы первого, второго и второй вход третьего мажоритарных элементов соединены соответственно с выходами вторых элемента ИЛИ, элемента И и выходом третьего элемента ИЛИ, второй вход и выход j-го
Figure 00000002
мажоритарного элемента подключены соответственно к выходу (j+2)-го элемента И и третьему входу (5-j)-го мажоритарного элемента, а первые входы второго, четвертого мажоритарных элементов и объединенные первые входы первого, третьего мажоритарных элементов подключены соответственно к первому, третьему и второму настроечным входам логического модуля, пятый информационный вход которого соединен с вторым входом четвертого элемента ИЛИ, подключенного выходом к второму входу третьего элемента И.The specified technical result in the implementation of the invention is achieved by the fact that in a logical module containing four AND elements, four OR elements and four majority elements, the first inputs of the third, fourth OR elements and the first, second inputs of the i-th
Figure 00000001
And element are connected respectively to the outputs of the first OR element, And element, and the first, second inputs of the i-th OR element, the second input and output of the fourth majority element are connected respectively to the output of the third majority element and the output of the logic module, the first, second and third, fourth information the inputs of which are connected respectively to the first, second inputs of the first and first, second inputs of the second OR element, the peculiarity is that the third inputs of the first, second and second input of the third majority ith elements are connected respectively to the outputs of the second OR element, AND element and the output of the third OR element, the second input and output of the jth
Figure 00000002
the majority element are connected respectively to the output of the (j + 2) -th AND element and the third input of the (5-j) -th majority element, and the first inputs of the second, fourth majority elements and the combined first inputs of the first, third majority elements are connected respectively to the first, the third and second training inputs of the logic module, the fifth information input of which is connected to the second input of the fourth OR element, connected by the output to the second input of the third element I.

На чертеже представлена схема предлагаемого логического модуля.The drawing shows a diagram of the proposed logical module.

Логический модуль содержит элементы И 11,…,14, элементы ИЛИ 21,…,24 и мажоритарные элементы 31,…,34, причем второй вход элемента 23, первые входы элементов 23, 24 и первый, второй входы элемента 1i,

Figure 00000003
соединены соответственно с выходами элементов 24, 21, 11 и первым, вторым входами элемента 2i, третьи входы элементов 31, 32 и вторые входы элементов 33, 34 подключены соответственно к выходам элементов 22, 12 и 23, 33, второй вход и выход элемента 3j
Figure 00000004
соединены соответственно с выходом элемента 1j+2 и третьим входом элемента 35-j, а первые входы элементов 32, 34 и объединенные первые входы элементов 31, 33 подключены соответственно к первому, третьему и второму настроечным входам логического модуля, первый, второй, третий, четвертый, пятый информационные входы и выход которого соединены соответственно с первым, вторым входами элемента 21, первым, вторым входами элемента 22, вторым входом элемента 24 и выходом элемента 34.The logic module contains the elements AND 1 1 , ..., 1 4 , the elements OR 2 1 , ..., 2 4 and the majority elements 3 1 , ..., 3 4 , the second input of the element 2 3 , the first inputs of the elements 2 3 , 2 4 and the first , the second inputs of the element 1 i ,
Figure 00000003
connected respectively to the outputs of the elements 2 4 , 2 1 , 1 1 and the first, second inputs of the element 2 i , the third inputs of the elements 3 1 , 3 2 and the second inputs of the elements 3 3 , 3 4 are connected respectively to the outputs of the elements 2 2 , 1 2 and 2 3 , 3 3 , second input and output of element 3 j
Figure 00000004
connected respectively to the output of the element 1 j + 2 and the third input of the element 3 5-j , and the first inputs of the elements 3 2 , 3 4 and the combined first inputs of the elements 3 1 , 3 3 are connected respectively to the first, third and second training inputs of the logic module, the first, second, third, fourth, fifth information inputs and the output of which are connected respectively to the first, second inputs of the element 2 1 , the first, second inputs of the element 2 2 , the second input of the element 2 4 and the output of the element 3 4 .

Работа предлагаемого логического модуля осуществляется следующим образом. На его первый, …, пятый информационные и первый, второй, третий настроечные входы подаются соответственно двоичные сигналы x1,…,x5 ∈ {0,1} и y1, y2, y3 ∈ {0,1}. Сигнал на выходе мажоритарного элемента 3i

Figure 00000005
равен «1» («0») только тогда, когда на двух или на всех входах этого элемента действуют сигналы, равные «1» («0»). Следовательно, если на первом входе элемента 3i присутствует «1» («0»), то этот элемент будет выполнять операцию ИЛИ (И) над сигналами, действующими на его втором и третьем входах. Таким образом, на выходе предлагаемого модуля получимThe work of the proposed logical module is as follows. Binary signals x 1 , ..., x 5 ∈ {0,1} and y 1 , y 2 , y 3 ∈ {0,1} are given to its first, ..., fifth information and first, second, third tuning inputs. Signal at the output of the majority element 3 i
Figure 00000005
It is equal to “1” (“0”) only when signals equal to “1” (“0”) act on two or all inputs of this element. Therefore, if “1” (“0”) is present at the first input of element 3 i , then this element will perform an OR (AND) operation on signals acting on its second and third inputs. Thus, at the output of the proposed module, we obtain

Figure 00000006
,
Figure 00000006
,

где

Figure 00000007
,
Figure 00000008
есть символы операций ИЛИ, И; τ1,…,τ5 есть простые симметричные булевые функции пяти аргументов x1,…,x5 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. - М.: Энергия, 1974).Where
Figure 00000007
,
Figure 00000008
there are symbols of operations OR, AND; τ 1 , ..., τ 5 are simple symmetric Boolean functions of the five arguments x 1 , ..., x 5 (see page 126 in the book Pospelov DA Logical methods of analysis and synthesis of circuits. - M .: Energy, 1974).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический модуль с помощью константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и имеет меньшие по сравнению с прототипом аппаратурные затраты и меньшее количество настроечных входов.The above information allows us to conclude that the proposed logic module, using constant tuning, implements any of five simple symmetric Boolean functions depending on five arguments - input binary signals, and has lower hardware costs and fewer tuning inputs compared to the prototype.

Claims (1)

Логический модуль, предназначенный для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий четыре элемента И, четыре элемента ИЛИ и четыре мажоритарных элемента, причем первые входы третьего, четвертого элементов ИЛИ и первый, второй входы i-го
Figure 00000009
элемента И соединены соответственно с выходами первых элемента ИЛИ, элемента И и первым, вторым входами i-го элемента ИЛИ, второй вход и выход четвертого мажоритарного элемента подключены соответственно к выходу третьего мажоритарного элемента и выходу логического модуля, первый, второй и третий, четвертый информационные входы которого соединены соответственно с первым, вторым входами первого и первым, вторым входами второго элементов ИЛИ, отличающийся тем, что третьи входы первого, второго и второй вход третьего мажоритарных элементов соединены соответственно с выходами вторых элемента ИЛИ, элемента И и выходом третьего элемента ИЛИ, второй вход и выход j-го
Figure 00000010
мажоритарного элемента подключены соответственно к выходу (j+2)-го элемента И и третьему входу (5-j)-го мажоритарного элемента, а первые входы второго, четвертого мажоритарных элементов и объединенные первые входы первого, третьего мажоритарных элементов подключены соответственно к первому, третьему и второму настроечным входам логического модуля, пятый информационный вход которого соединен с вторым входом четвертого элемента ИЛИ, подключенного выходом к второму входу третьего элемента И.
A logic module designed to implement any of five simple symmetric Boolean functions, depending on five arguments - input binary signals, containing four AND elements, four OR elements and four majority elements, with the first inputs of the third, fourth OR elements and the first, second inputs i th
Figure 00000009
And element are connected respectively to the outputs of the first OR element, And element, and the first, second inputs of the i-th OR element, the second input and output of the fourth majority element are connected respectively to the output of the third majority element and the output of the logic module, the first, second and third, fourth information the inputs of which are connected respectively to the first, second inputs of the first and first, second inputs of the second elements OR, characterized in that the third inputs of the first, second and second input of the third majority elements connected respectively to the outputs of the second OR element, AND element and the output of the third OR element, the second input and output of the jth
Figure 00000010
the majority element are connected respectively to the output of the (j + 2) -th AND element and the third input of the (5-j) -th majority element, and the first inputs of the second, fourth majority elements and the combined first inputs of the first, third majority elements are connected respectively to the first, the third and second training inputs of the logic module, the fifth information input of which is connected to the second input of the fourth OR element, connected by the output to the second input of the third element I.
RU2015152644A 2015-12-08 2015-12-08 Logic module RU2621376C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2015152644A RU2621376C1 (en) 2015-12-08 2015-12-08 Logic module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2015152644A RU2621376C1 (en) 2015-12-08 2015-12-08 Logic module

Publications (1)

Publication Number Publication Date
RU2621376C1 true RU2621376C1 (en) 2017-06-02

Family

ID=59032503

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015152644A RU2621376C1 (en) 2015-12-08 2015-12-08 Logic module

Country Status (1)

Country Link
RU (1) RU2621376C1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2700550C1 (en) * 2018-08-30 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Logic module
RU2757830C1 (en) * 2020-10-28 2021-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Logic module

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5596763A (en) * 1993-11-30 1997-01-21 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2286594C1 (en) * 2005-07-08 2006-10-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logic module
RU2393527C2 (en) * 2008-05-19 2010-06-27 Закрытое акционерное общество "ИВЛА-ОПТ" Logical converter
RU2440601C1 (en) * 2011-01-31 2012-01-20 Закрытое акционерное общество "ИВЛА-ОПТ" Logic converter
RU2472209C1 (en) * 2012-02-08 2013-01-10 Закрытое акционерное общество "ИВЛА-ОПТ" Logic module

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5596763A (en) * 1993-11-30 1997-01-21 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2286594C1 (en) * 2005-07-08 2006-10-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logic module
RU2393527C2 (en) * 2008-05-19 2010-06-27 Закрытое акционерное общество "ИВЛА-ОПТ" Logical converter
RU2440601C1 (en) * 2011-01-31 2012-01-20 Закрытое акционерное общество "ИВЛА-ОПТ" Logic converter
RU2472209C1 (en) * 2012-02-08 2013-01-10 Закрытое акционерное общество "ИВЛА-ОПТ" Logic module

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2700550C1 (en) * 2018-08-30 2019-09-17 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Logic module
RU2757830C1 (en) * 2020-10-28 2021-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Logic module

Similar Documents

Publication Publication Date Title
RU2517720C1 (en) Logic converter
RU2281545C1 (en) Logical transformer
RU2647639C1 (en) Logic converter
RU2701461C1 (en) Majority module
RU2472209C1 (en) Logic module
RU2286594C1 (en) Logic module
RU2621281C1 (en) Logic converter
RU2559708C1 (en) Logic converter
RU2580799C1 (en) Logic transducer
RU2417404C1 (en) Logic converter
RU2443009C1 (en) Logic converter
RU2542895C1 (en) Logical converter
RU2621376C1 (en) Logic module
RU2641454C2 (en) Logic converter
RU2629451C1 (en) Logic converter
RU2703675C1 (en) Logic converter
RU2704735C1 (en) Threshold module
RU2701464C1 (en) Logic converter
RU2393528C2 (en) Logical module
RU2676888C1 (en) Logical module
RU2630394C2 (en) Logic module
RU2549151C1 (en) Logic converter
RU2700557C1 (en) Logic converter
RU2634229C1 (en) Logical converter
RU2718209C1 (en) Logic module

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20171209