RU2145464C1 - Устройство цифровой передачи - Google Patents

Устройство цифровой передачи Download PDF

Info

Publication number
RU2145464C1
RU2145464C1 SU4830377/A SU4830377A RU2145464C1 RU 2145464 C1 RU2145464 C1 RU 2145464C1 SU 4830377/A SU4830377/A SU 4830377/A SU 4830377 A SU4830377 A SU 4830377A RU 2145464 C1 RU2145464 C1 RU 2145464C1
Authority
RU
Russia
Prior art keywords
output
inputs
signal
outputs
input
Prior art date
Application number
SU4830377/A
Other languages
English (en)
Inventor
Бернар Ро Жан
Франсуа Дээри Ив
Ив Рудо Жан
Антониус Мария Ламбертус Брукерс Альфонс
Николас Йохан Велдэйс Раймонд
Original Assignee
Эта Франсе, Минестер де Пост, де Телекомюникасьон де Л'Эспас
Теледифюзьон де Франс С.А.
Н.В. Филипс Глоэлампенфабрикен
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=8202401&utm_source=***_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=RU2145464(C1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Эта Франсе, Минестер де Пост, де Телекомюникасьон де Л'Эспас, Теледифюзьон де Франс С.А., Н.В. Филипс Глоэлампенфабрикен filed Critical Эта Франсе, Минестер де Пост, де Телекомюникасьон де Л'Эспас
Application granted granted Critical
Publication of RU2145464C1 publication Critical patent/RU2145464C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/66Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for reducing bandwidth of signals; for improving efficiency of transmission
    • H04B1/667Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for reducing bandwidth of signals; for improving efficiency of transmission using a division in frequency subbands
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T9/00Image coding
    • G06T9/007Transform coding, e.g. discrete cosine transform
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • H03H17/02Frequency selective networks
    • H03H17/0248Filters characterised by a particular frequency response or filtering method
    • H03H17/0264Filter sets with mutual related characteristics
    • H03H17/0266Filter banks

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • Discrete Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Moving Of The Head To Find And Align With The Track (AREA)

Abstract

Устройство относится к системе цифровой передачи, использующей поддиапазонное кодирование цифрового сигнала. Технический результат - обеспечение уменьшения искажений из-за наложения спектров в восстановленном сигнале, обеспечение эффективности обработки передаваемого и принимаемого сигналов в отношении времени, затрачиваемого на обработку сигнала. Устройство цифровой передачи содержит передатчик и приемник для передачи цифрового сигнала, в частности, звукового, имеющего заданную частоту выборки Fs. Цифровой сигнал кодируется по М поддиапазонам с уменьшением частоты выборки. Для этой цели передатчик содержит первый блок для приема цифрового сигнала, разделенного на М сигналов, имеющих частоту выборки Fs/M. Эти сигналы присутствуют на входах первого блока обработки и подаются на М анализирующих фильтров, каждый фильтр имеет один вход и два выхода. 2М выходов фильтров подсоединены к 2М входам первого блока обработки сигналов, который имеет М выходов для выдачи М сигналов поддипазонов (S1 - SM). Каждый фильтр предназначен для выполнения двух различных фильтраций сигнала, поступающего на его вход, и для выдачи двух различных отфильтрованных вариантов входного сигнала на свои два выхода. Блок обработки сигналов предназначен для выдачи выходных сигналов на каждый из М выходов, выходной сигнал, являющийся комбинацией определенного числа входных сигналов, подается на его 2М входа. На приемной стороне обработка сигналов осуществляется, в основном в обратном порядке по отношению к обработке сигналов на передающей стороне, для получения сигнала на выходе, который является почти точной копией входного сигнала. 3 с. и 14 з.п. ф-лы, 13 ил., 6 табл.

Description

Изобретение относится к системе цифровой передачи, имеющей передатчик и приемник, имеющие соответственно кодер и декодер для поддиапазонного кодирования цифрового сигнала, в частности, звукового, имеющего заданную частоту выборки Fs. Кодер принимает цифровой сигнал для генерации М сигналов поддиапазона с уменьшением частоты дискретизации, причем кодер делит диапазон цифрового сигнала на последовательные поддиапазоны номеров m (1 ≤ m ≤ M), увеличивающихся с частотой, а декодер получает М сигналов поддиапазонов для формирования копии цифрового сигнала, причем декодер преобразует поддиапазон в диапазон цифрового сигнала с возрастанием частоты дискретизации.
Изобретение также относится к передатчику и приемнику, предназначенным для использования в системе цифровой передачи.
Известна система поддиапазонного кодирования, в которой используется деление диапазонов речевого сигнала на некоторое число поддиапазонов, ширина которых приблизительно соответствует ширине диапазона критических диапазонов органов слуха человека в соответствующих диапазонах частот; причем указанное деление основано на психоакустических экспериментах, результаты которых показывают, что в таком поддиапазоне шумы квантования будут оптимально подавлены сигналами в пределах этого поддиапазона, когда квантование учитывает характеристику подавления органов слуха (см. M.E.Krasner "The critical Band Coder-Diqital eucoding of speech signals based on the perceptual Requirements of the auditory system". Proc. IEEE ICASS p. 80, Vol. 1, pp. 327-311, April 9-11, 1980).
Задачей изобретения является создание системы, обеспечивающей уменьшение искажений из-за наложения спектров в восстановленном сигнале на стороне приемника, а также создание передатчика и приемника, обеспечивающих повышение эффективности обработки передаваемого и принимаемого сигналов в отношении времени, затрачиваемого на обработку, и уменьшение сложности схем, реализующих указанную обработку.
Указанный результат достигается тем, что в системе цифровой передачи, содержащей передатчик и приемник, причем передатчик содержит поддиапазонный кодер, а приемник содержит поддиапазонный декодер, при этом поддиапазонный кодер имеет вход для приема цифрового сигнала, такого как цифровой аудиосигнал, с заданной частотой дискретизации Fs, и М выходов для выдачи М сигналов поддиапазонов с уменьшением частоты дискретизации, а поддиапазонный декодер имеет М входов для приема М сигналов поддиапазонов и выход для выдачи копии цифрового сигнала, в соответствии с изобретением поддиапазонный кодер содержит блок анализирующих фильтров и первый блок обработки сигналов, блок анализирующих фильтров содержит М анализирующих фильтров, каждый из которых имеет один вход и два выхода, 2M выходов анализирующих фильтров соединены с 2M выходами блока анализирующих фильтров, каждый из 2M выходов анализирующих фильтров соединен с соответствующим одним из 2M входов первого блока обработки сигналов, первый блок обработки сигналов имеет М выходов, соединенных с М выходами поддиапазонного кодера, а поддиапазонный декодер содержит второй блок обработки сигналов и блок синтезирующих фильтров, второй блок обработки сигналов имеет М входов для приема М сигналов поддиапазонов и 2M выходов, блок синтезирующих фильтров содержит М синтезирующих фильтров, каждый из которых имеет два входа и один выход, каждая пара выходов второго блока обработки сигналов соединена с парой входов соответствующего одного из М синтезирующих фильтров, причем каждый выход синтезирующего фильтра имеет возможность соединения с выходом блока синтезирующих фильтров, где М - четное число, при этом поддиапазонный кодер выполнен в виде кодера поддиапазонов с равной шириной полос, анализирующие фильтры и синтезирующие фильтры имеют умножители с коэффициентами умножения, значения которых получены из значений нечетного числа коэффициентов стандартного фильтра (H(f)), при этом стандартный фильтр имеет характеристику фильтра нижних частот с шириной полосы, примерно равной половине ширины полосы поддиапазонов (B1, B2...), а для обеспечения равенства числа коэффициентов числу коэффициентов умножения для анализирующих фильтров и синтезирующих фильтров к матрице коэффициентов стандартного фильтра добавлены нули.
При этом блок анализирующих фильтров предпочтительно содержит первый блок, имеющий вход, являющийся входом кодера для приема выборок цифрового сигнала, и М выходов для выдачи М выходных сигналов с частотой дискретизации Fs/M, причем упомянутый первый блок предназначен для выдачи на М выходов каждый раз М выборок в виде последовательных блоков из М выборок цифрового входного сигнала, так что m-ая выборка каждого блока подается на m-ый выход, каждый из М выходов связан со входом соответствующего одного из М анализирующих фильтров, а блок синтезирующих фильтров содержит второй блок, имеющий М входов, соединенных с М выходами синтезирующих фильтров, и выход, связанный с выходом блока синтезирующих фильтров, причем упомянутый второй блок предназначен для упорядочивания М выборок, каждый раз, когда они подаются на М входов, в блок из числа последовательных блоков, состоящих из М выборок, так чтобы выборки, принимаемые на m-ом входе, располагались в m-ой позиции в последовательных блоках, выдаваемых на выход.
Кроме того, каждый анализирующий фильтр может содержать последовательный ряд элементов задержки, имеющих одинаковую задержку T, вход анализирующего фильтра соединен с входом первого элемента задержки, выходы по меньшей мере нескольких элементов задержки с нечетными номерами в указанном последовательном ряду соединены с соответствующими входами первого блока объединения сигналов, а выходы по меньшей мере нескольких элементов задержки с четными номерами в указанном последовательном ряду соединены с соответствующими входами второго блока объединения сигналов, причем выходы первого и второго блоков объединения сигналов связаны соответственно с первым и вторым выходами анализирующего фильтра.
При этом каждый анализирующий фильтр предпочтительно содержит два последовательных ряда элементов задержки, имеющих одинаковую задержку 2 T, вход анализирующего фильтра связан с входами первого и по меньшей мере нескольких других элементов задержки в каждом из последовательных рядов, выходы двух последовательных рядов элементов задержки связаны соответственно с первым и вторым выходом анализирующего фильтра, причем дополнительный элемент задержки, имеющий задержку, равную половине задержки элементов задержки в упомянутых последовательных рядах, подсоединен в тракт сигнала от входа к второму выходу анализирующего фильтра.
Кроме того, каждый синтезирующий фильтр предпочтительно содержит два последовательных ряда элементов задержки, имеющих одинаковую задержку, первый и второй входы синтезирующего фильтра связаны с входом первого элемента задержки первого и второго последовательных рядов соответственно, выходы по меньшей мере нескольких элементов задержки в первом последовательном ряду соединены с соответствующими входами блока объединения сигналов, выходы по меньшей мере нескольких элементов задержки во втором последовательном ряду также соединены с соответствующими входами блока объединения сигналов, а выход блока объединения сигналов соединен с выходом синтезирующего фильтра, и дополнительный элемент задержки, имеющий задержку, равную половине задержки элементов задержки в последовательных рядах, подсоединен в тракт сигнала от второго входа к выходу синтезирующего фильтра.
А также каждый синтезирующий фильтр может содержать последовательный ряд элементов задержки, имеющих одинаковую задержку T, первый вход синтезирующего фильтра связан с входами по меньшей мере нескольких элементов задержки с нечетными номерами в упомянутом последовательном ряду, второй вход синтезирующего фильтра связан с входами по меньшей мере нескольких элементов задержки с четными номерами в последовательном ряду, а выход последнего элемента задержки связан с выходом синтезирующего фильтра.
При этом блок обработки сигнала может содержать М блоков объединения сигналов, каждый из которых имеет выход, связанный с одним из М выходов блока обработки сигналов, причем для каждого блока объединения сигналов по меньшей мере несколько входов из 2M входов блока обработки сигналов связаны с соответствующими входами указанного блока объединения сигналов через соответствующие умножители.
Кроме того, второй блок обработки сигналов может содержать 2M блоков объединения сигналов, каждый из которых имеет выход, связанный с соответствующим одним из 2M выходов блока обработки сигналов, причем для каждого блока объединения сигналов по меньшей мере несколько входов из М входов блока обработки сигналов соединены с соответствующими входами указанного блока объединения сигналов через соответствующие умножители.
При этом два выхода каждого анализирующего фильтра предпочтительно соединены с соответствующими входами блока обработки сигналов через соответствующий блок усиления сигналов, оба блока усиления сигналов предназначены для усиления сигналов, подаваемых на их входы, на одинаковую комплексную величину, два выхода каждой пары выходов второго блока обработки сигналов соединены с соответствующим входом синтезирующего фильтра через соответствующий блок усиления сигналов, оба блока усиления сигналов предназначены для усиления сигналов, подаваемых на их входы, на одинаковую комплексную величину, а каждый из М входов декодера соединен с соответствующим одним из М входов второго блока обработки сигналов через блок усиления сигналов, предназначенный для усиления сигнала, подаваемого на его вход, на вторую комплексную величину.
При этом блок обработки сигналов предпочтительно содержит средство переключения и М блоков объединения сигналов, каждый из 2M входов блока обработки сигналов соединен с соответствующим одним из 2M входов средства переключения, имеющего один выход, соединенный с входом каждого из М блоков объединения сигналов, каждый из которых содержит умножитель, блок памяти, имеющий 2M ячеек памяти, сумматор и накапливающий регистр, вход блока объединения сигналов и выход блока памяти соединены соответственно с первым и вторым входами умножителя, выход умножителя и выход накапливающего регистра соединены соответственно с первым и вторым входами сумматора, выход сумматора соединен со входом накапливающего регистра, выход накапливающего регистра m-го блока объединения сигналов соединен с m-ым выходом блока обработки сигналов, средство переключения предназначено для циклического соединения каждого из 2M его входов с его выходом так, чтобы выдавать выборки, в блоках по М выборок, поступающие на 2M его входов, по одной выборке на каждом входе, последовательно на его выход, при этом блок памяти, содержащий 2M коэффициентов умножения, предназначен для циклической подачи 2M коэффициентов умножения на его выход таким образом, чтобы i-ый коэффициент умножения подавался на выход блока памяти, когда средство переключения подает i-ую выборку в блоке из 2M выборок на свой выход, где i изменяется от 1 до 2M, сумматор и накапливающий регистр предназначены для суммирования результата i-го умножения с содержимым накапливающего регистра, накапливающий регистр, кроме того, предназначен для подачи его содержимого, полученного после 2 M-го шага умножения, на выход (10.m) блока объединения сигналов и для установки после этого в нуль содержимого регистра.
Кроме того, второй блок обработки сигналов предпочтительно содержит средство переключения и 2M блоков объединения сигналов, каждый из М входов этого второго блока обработки сигналов соединен с соответствующим одним из М входов средства переключения, средство переключения имеет один выход, соединенный со входом каждого из 2M блоков объединения сигналов, каждый блок объединения сигналов содержит умножитель, блок памяти, имеющий М ячеек памяти, сумматор и накапливающий регистр, вход указанного блока объединения сигналов и выход блока памяти соединены соответственно с первым и вторым входами умножителя, выход умножителя и выход накапливающего регистра соединены соответственно с первым и вторым входами сумматора, выход сумматора соединен со входом накапливающего регистра, выход накапливающего регистра i-го блока объединения сигналов соединен с i-ым выходом второго блока обработки сигналов, где i изменяется от 1 до 2M, указанное средство переключения предназначено для циклического соединения каждого из его входов с его выходом так, чтобы выдавать каждый раз выборки, в блоки по М выборок, которые появляются на его М входах, по одной выборке на каждом входе, последовательно к его выходу, причем блок памяти содержит М коэффициентов умножения и предназначен для циклической выдачи М коэффициентов умножения на его выход так, чтобы m-ый коэффициент умножения подавался на его выход, когда средство переключения выдает m-ую выборку из М выборок в блоке на свой выход, сумматор и накапливающий регистр предназначены для суммирования результата m-го умножения с содержимым этого накапливающего регистра, накапливающий регистр, кроме того, предназначен для подачи его содержимого, полученного после M-го шага умножения, на выход блока объединения сигналов и для установки после этого в нуль содержимого регистра.
Указанный технический результат достигается также тем, что в передатчике для передачи цифрового сигнала, включающем кодер для поддиапазонного кодирования цифрового сигнала, такого как цифровой аудиосигнал, с заданной частотой дискретизации Fs, причем кодер реагирует на цифровой сигнал для генерации ряда сигналов М поддиапазонов с уменьшением частоты дискретизации, и кодер делит полосу цифрового сигнала на последовательные поддиапазоны с номерами полос m (1<m<M), увеличивающимися с возрастанием частоты, в соответствии с изобретением, кодер содержит блок анализирующих фильтров и блок обработки сигналов, при этом блок анализирующих фильтров содержит М анализирующих фильтров, каждый из которых имеет один вход и два выхода, 2M выходов анализирующих фильтров соединены соответственно с 2M выходами блока анализирующих фильтров для выдачи 2M выходных сигналов с частотой дискретизации Fs/M, каждый анализирующий фильтр предназначен для осуществления двух различных процедур фильтрации для сигнала, поданного на его вход, и для выдачи двух отфильтрованных вариантов входного сигнала на соответствующий один из двух выходов, каждый из 2M выходов фильтров соединен с соответствующим одним из 2 М входов блока обработки сигналов, блок обработки имеет М выходов, связанных с М выходами кодера, для выдачи сигналов М поддиапазонов, при этом блок обработки сигналов предназначен для подачи выходных сигналов на каждый из М выходов, причем выходной сигнал является комбинацией по меньшей мере ряда входных сигналов, поданных на 2 М входа, а кодер предназначен для деления полосы цифровых сигналов на последовательные поддиапазоны примерно равной ширины полосы, при этом коэффициенты каждого из анализирующих фильтров получены из коэффициентов стандартного фильтра, имеющего характеристику фильтра нижних частот с шириной полосы, примерно равной половине ширины полосы поддиапазонов, причем коэффициенты анализирующих фильтров получены из стандартного фильтра, имеющего нечетное число коэффициентов, М является четным числом, а для обеспечения равенства числа коэффициентов стандартного фильтра числу коэффициентов умножения каждого из анализирующих и синтезирующих фильтров к матрице коэффициентов стандартного фильтра добавлены нули.
Передатчик в одном из вариантов осуществления выполнен в виде устройства записи цифрового аудиосигнала на носитель записи и дополнительно содержит средство записи, имеющее М входов, каждый из которых соединен с соответствующим одним из М выходов блока обработки, причем средство записи предназначено для записи сигналов М поддиапазонов, подаваемых на его М входов, на дорожку носителя записи.
Кроме того, указанный технический результат достигается тем, что в приемнике для приема цифрового сигнала, который закодирован при передаче в виде ряда сигналов М поддиапазонов, путем деления полосы цифрового сигнала на поддиапазоны с примерно равной шириной полосы с уменьшением частоты дискретизации, причем декодер реагирует на сигналы М поддиапазонов для формирования копии цифрового сигнала и обеспечивает объединение поддиапазонов в полосу цифрового сигнала с увеличением частоты дискретизации, в соответствии с изобретением декодер содержит блок обработки сигнала и блок синтезирующих фильтров, при этом блок обработки сигнала имеет М входов для приема сигналов М поддиапазонов и 2 М выходов, блок синтезирующих фильтров содержит М синтезирующих фильтров, каждый из которых имеет два входа и один выход, соединенный с выходом декодера, блок обработки сигналов предназначен для генерации выходного сигнала на каждом из его 2 М выходов, причем выходной сигнал представляет собой комбинацию по меньшей мере нескольких входных сигналов, поступающих на его М входов, каждая пара выходов блока обработки сигналов соединена с парой входов соответствующего из М синтезирующих фильтров, каждый синтезирующий фильтр имеет один выход и предназначен для осуществления различной процедуры фильтрации для двух сигналов, подаваемых на два входа, и для выдачи комбинации двух отфильтрованных сигналов на его выход, каждый выход предназначен для соединения с выходом блока синтезирующих фильтров для выдачи копии цифрового сигнала с частотой дискретизации Fs, при этом коэффициенты каждого из синтезирующих фильтров получены из коэффициентов стандартного фильтра, имеющего характеристику фильтра нижних частот с шириной полосы, примерно равной половине ширины полосы поддиапазонов, причем коэффициенты синтезирующих фильтров получены из стандартного фильтра, имеющего нечетное число коэффициентов, М является четным числом, а для обеспечения равенства числа коэффициентов стандартного фильтра числу коэффициентов умножения каждого из анализирующих и синтезирующих фильтров к матрице коэффициентов стандартного фильтра добавлены нули.
При этом в одном из вариантов осуществления приемник выполнен в виде устройства воспроизведения цифрового аудиосигнала, предназначенного для воспроизведения цифрового аудиосигнала с носителя записи, и дополнительно содержит средство воспроизведения, имеющее М выходов, каждый из которых соединен с соответствующим одним из М входов блока обработки, причем средство воспроизведения предназначено для считывания сигналов М поддиапазонов с дорожки носителя записи.
Изобретение поясняется на примерах осуществления, иллюстрируемых чертежами, на которых показано следующее:
фиг. 1 - блок-схема системы цифровой передачи в соответствии с изобретением,
фиг. 2 - реализация принципа повышения частоты дискретизации с помощью первого блока,
фиг. 3 и 4 - два варианта анализирующего фильтра в системе цифровой передачи,
фиг. 5 и 6 - два варианта синтезирующего фильтра в системе цифровой передачи,
фиг. 7 - возможный вариант осуществления блока обработки сигналов в передатчике или второго блока обработки сигналов в приемнике,
фиг. 8 - второй вариант осуществления передатчика в системе цифровой передачи,
фиг. 9 - второй вариант осуществления приемника в системе цифровой передачи,
фиг. 10 - иллюстрация получения коэффициентов анализирующих фильтров в приемнике,
фиг. 11 - другой вариант осуществления блока обработки сигналов в передатчике, или второго блока обработки сигналов в приемнике,
фиг. 12 - устройство записи цифровых сигналов и
фиг. 13 - устройство воспроизведения цифровых сигналов.
На фиг. 1 представлена блок-схема системы цифровой передачи. Система цифровой передачи имеет вход 1, подсоединенный ко входу 2 первого блока 3 для приема цифрового сигнала IN, имеющего заданную частоту дискретизации Fs. Первый блок 3 имеет М выходов 4.1 по 4.M, на которых присутствуют выходные сигналы U1-Um. Первый блок 3 предназначен для обеспечения понижения частоты дискретизации в М раз во входном сигнале IN, поданном на его вход 2. Функционирование первого блока пояснено ниже со ссылками на фиг. 2. Представлены M анализирующих фильтров 6.1-6. М, причем каждый анализирующий фильтр m, имеющий вход 5.m, соединен с соответствующим одним (4.m) из M выходов первого блока 3, причем m принимает значение от 1 до M. Каждый анализирующий фильтр 6. m имеет два выхода 7.ma и 7.mb. Каждый анализирующий фильтр (6.m) предназначен для выполнения двух различных фильтраций сигнала Um, поступающего на его вход (5.m), и для подачи каждого из двух различных отфильтрованных вариантов этого сигнала на соответствующий один из двух выходов (7.ma и 7.mb).
Выполнение и функционирование анализирующих фильтров пояснены позже со ссылками на фиг. 3, 4 и 10. Каждый один из 2M выходов фильтров 7.1a, 7.1b, 7.2a, 7.2b,..., 7.ma, 7.mb... 7Ma, 7Mb подсоединяется к соответствующему одному из 2M входов 8.1, 8.2,..., 8M, 8M+1, ... 8.2M блока обработки сигналов 9.
Блок обработки 9 имеет М выходов 10.1-10.М.
Блок обработки 9 предназначен для подачи различных выходных сигналов на каждый из его М выходов, выходной сигнал является комбинацией некоторого числа входных сигналов, поступающих на его 2M входов.
Конструкция и функционирование блока обработки сигналов 9 пояснены ниже со ссылками на фиг. 7 и 8. Если выходы 10.1- 10.М идентичны М выходам блока фильтров, то это значит, что блок обработки сигналов 9 выдает М сигналов поддиапазонов S1-Sm, каждый сигнал поддиапазона Sm присутствует на соответствующем одном (10 m) из М выходов блока обработки 9.
Входной сигнал IN, подаваемый на вход 1 и имеющий частоту дискретизации Fs, занимает ширину диапазона, равную Fs/2. Деление диапазона сигнала на М означает, что ширина поддиапазонов от B1 до Вm равна Fs/2 M (см.фиг.10c).
Сигналы М поддиапазонов при необходимости могут быть обработаны в дополнительном квантователе (не показан), в котором может применяться (адаптивное) квантование сигналов, для уменьшения скорости передачи битов.
Описанная выше обработка сигнала выполняется на стороне передатчика системы цифровой передачи.
Сигналы, сформированные в передатчике, подаются через передающую среду 11 в приемник. Это может потребовать последующего канального кодирования сигнала, чтобы обеспечить возможность корректировки ошибок на стороне приемника. Передача через передающую среду 11 может осуществляться в форме беспроводной передачи, по каналу радиосвязи. Однако использование другой среды также возможно, например оптической передачи через оптико-волоконные каналы связи или оптические диски, или передачи через носители магнитной записи.
Информация, присутствующая в М поддиапазонах, может быть передана параллельно через передающую среду, как это рассмотрено на фиг. 1, либо может быть передана последовательно. В этом случае необходимы средства временного сжатия на стороне передатчика для преобразования потока параллельных данных в поток последовательных данных, а также соответствующие средства временного расширения на стороне приемника для повторного преобразования потока данных в поток параллельных данных, так что сигналы М поддиапазонов S1-Sm могут подаваться на соответствующие из М входов 12.1-12.М второго блока обработки 13, который имеет 2M выходов 14.1-14.2M. Второй блок обработки 13 предназначен для генерации выходного сигнала на каждом из его 2M выходов, выходной сигнал является комбинацией определенного числа входных сигналов, подаваемых на его М входы.
Выполнение и функционирование второго блока обработки 13 сигналов поясняются ниже со ссылками на фиг. 7 и 9. Пары выходов, например 14.1 и 14.2, второго блока обработки подсоединяются к парам входов, например 15.1a и 15.1b, соответствующего из М синтезирующих фильтров 16.1-16.М. Каждый синтезирующий фильтр 16.m имеет один выход 17m. Синтезирующие фильтры используются для обеспечения разной фильтрации двух сигналов, поступающих: на их два входа и для подачи комбинации двух отфильтрованных сигналов на их выход.
Выполнение и функционирование синтезирующего фильтра рассмотрены ниже со ссылками на фиг. 5, 6 и 10. Выход 17.m каждого синтезирующего фильтра 16.m подсоединяется к соответствующему одному (18.m) из М входов 18.1-18.M второго блока 19. Выход 20 второго блока подсоединяется к выходу 21 системы цифровой передачи. Функционирование второго блока 19 поясняется ниже со ссылками на фиг. 2.
Приемник в системе цифровой передачи включает в себя по меньшей мере элементы 13, 16.1-16.М и 19.
Если сигналы поддиапазонов квантованы на стороне передатчика, то необходим соответствующий деквантователь в приемнике. Такой деквантователь должен быть включен перед вторым блоком обработки 13 сигналов. Обработка сигналов на стороне приемника должна быть такой, чтобы сигналы U1-Um присутствовали на выходах синтезирующих фильтров 16.1-16.М и чтобы восстановленный сигнал OUT присутствовал на выходе 21 в том виде, который в идеальном случае соответствует входному сигналу IN, подаваемому на вход 1.
Фиг. 2 поясняет функционирование первого и второго блоков 3 и 19 соответственно. Сигнал IN, поступающий на вход 1, изображен схематически на фиг. 2 (а) как функция времени.
На фиг. 2a изображены выборки, из которых строится входной сигнал IN, причем показаны только местоположения выборок во времени, но не амплитуда выборок. Выборки расположены с временным интервалом T1, который равен 1/Fs. Таким образом, частота выборок входного сигнала равна Fs. В примере на фиг. 2 предполагается, что М равно 8. Сигналы, приведенные на фиг. 2b-2i представляют сигналы U8-U1, присутствующие на выходах 4.1-4.8 соответственно блока 3. Блок 3 в действительности работает как коммутатор, распределяя восемь выборок, заключенных в виртуально последовательных блоках, циклически между восемью выходами (см. также коммутатор 3 на фиг. 8).
Из фиг. 2 ясно, что выходные сигналы, имеющиеся на М выходах блока 3, имеют частоту дискретизации Fs/M. Выборки выходных сигналов при этом имеют интервал Т, который равен M.T1.
Восстановление выходного сигнала OUT во втором блоке 19 будет объяснено ниже. Блок 19 также может рассматриваться как коммутатор, циклически связывающий каждый из М входов 18.1-18.8 с выходом 20. В этом случае выборки появляются друг за другом на входах 18.1-18.М по очереди и подаются коммутатором 19 на выход 20. Более ясно это показано на фиг. 9.
Первый блок может выполняться различным образом, а именно, с использованием линии задержки, имеющей ответвление в необходимых местах вдоль указанной линии задержки. Затем эти ответвления подсоединяются ко входам прореживателей, в результате чего частота дискретизации снижается до необходимой величины.
Можно также объединить первый блок 3 с анализирующими фильтрами, особенно при использовании линий задержки в первом блоке 3, в качестве части линий задержки в анализирующих фильтрах, что хорошо известно.
Рассмотренное выше действительно для второго блока 19. В этом случае необходимы интерполяторы, чтобы обеспечить повышение частоты дискретизации.
На фиг. 3 приведен первый вариант анализирующего фильтра 6.m. Вход 30 анализирующего фильтра, который соответствует входу 5.m на фиг. 1, подсоединяется к последовательному ряду 31 элементов задержки, имеющих одинаковые задержки T. Выходы нечетных элементов задержки 32.1, 32.3. 32.n подсоединены ко входам первого блока суммирования сигналов 33. Выходы четных секций задержки 32.2, 32.4... подсоединяются ко входам второго блока объединения сигналов 34. Выходы первого и второго блоков объединения сигналов 33 и 34 образуют первый и второй выходы 35.1 и 35.2 соответственно анализирующего фильтра 6.m. Они соответствуют выходам 7.mb и 7.ma на фиг. 1. Вход 30 фильтра 6. m подсоединяется ко входу второго блока объединения сигналов 34 через умножитель 36.1, который умножает сигналы (выборки), поступающие на его вход, на коэффициент a0m.
Выходы нечетных элементов задержки подсоединяются ко входам блока объединения сигналов 33 через умножители 36.2, 36.4., 36.n-1 и 36.n+1. Они умножают сигналы (выборки), поступающие на их соответствующие входы на соответствующие коэффициенты a1m, a3m, anm. Выходы четных элементов задержки подсоединяются по входам блока объединения сигналов 34 через умножители 36.3, 36.5, . .. 36.n. Они умножают сигналы (выборки), поступающие на их входы, на соответствующие коэффициенты a2m, a4m ... . В более общем определении блоков объединения сигналов эти умножители могут рассматриваться как включенные в блоки объединения сигналов. В этом случае блоки объединения сигналов не только выполняют суммирование сигналов, поступающих на их входы, но и обеспечивают весовые комбинации (суммирование) этих сигналов. Очевидно, что в случае, если умножитель имеет коэффициент a1m, который равен нулю, то исключается связь от элемента задержки до блока объединения сигналов, включающая указанный умножитель. Также очевидно, что в случае, когда указанный умножитель имеет коэффициент a1m, равный единице, то исключается умножитель, так что связь осуществляется напрямую.
На фиг. 4 показан другой вариант анализирующего фильтра 6.m. Несмотря на то, что выполнение фильтра по фиг. 4 отличается от выполнения фильтра по фиг. 3, он может выполнять одинаковые функции и осуществлять одинаковую фильтрацию при удовлетворении некоторых условий. Фильтр по фиг. 4 содержит два последовательных ряда 40 и 41 элементов задержки, имеющих одинаковую величину задержки 2T. Вход 30 фильтра соединен с входами элементов задержки в последовательном ряду 40 через умножители 42.1-42.p-1 соответственно и с выходом 35.2 фильтра через умножитель 42.p. Это значит, что последовательный ряд 40 включает в себя P-1 элементов задержки 44.1-44.p-1. Вход 30 фильтра, кроме того, подсоединен с входами элементов задержки в последовательном ряду 41 через умножитель 43.1-43.q-1 и с выходом 35.1 фильтра через умножитель 43q. Это значит, что последовательный ряд 41 включает q-1 элементов задержки 45.1-45q-1. Умножители 42.1-42. p умножают полученные входные сигналы на коэффициенты b1m, b2m,..., bpm соответственно. Умножители 43.1-43q умножают свои входные сигналы на коэффициенты C1m,..., Cqm, соответственно. Блоки объединения сигналов 46.1-46. р-1 соединены с выходами элементов задержки 44.1-44. p-1 последовательного ряда 40. Блоки объединения сигналов 47.1-47. q-1 соединены с выходами элементов задержки 45.1-45q-1 последовательного ряда 41. Выход блока объединения сигналов 47.q-1 соединен с выходом фильтра 35.1 через дополнительный элемент задержки 48, имеющий величину задержки T, которая равна половине величины задержки элементов в последовательных рядах. Элемент задержки 48 может быть предусмотрен в любом месте в тракте сигнала от входа 30 к выходу 35.1, при условии, что он не включен в тракт сигнала от входа 30 к выходу 35.2.
То, что было отмечено для фиг. 3, в случаях, когда умножитель имеет коэффициент единицу или ноль, сохраняет силу и в данном случае. Если b2m равен нулю, то это также означает исключение соответствующего блока объединения сигналов 46.1, который в противном случае соединяется с выходом соответствующего умножителя 42.2. Это значит, что элемент задержки 44.1 непосредственно соединен с элементом задержки 44.2, или они могут быть преобразованы в элемент задержки, имеющий задержку 4T.
При определенных условиях фильтр по фиг. 4 работает аналогичным образом и обеспечивает аналогичную фильтрацию входного сигнала, как и фильтр по фиг. 3.
Соответствующие условия имеют вид
p=q=(n+1)/2, bpm=a0m, cqm=a1m, bp-1.m=a2m,
Cq-1.m=a3m,..., b1m=an-1.m, и c1m=anm.
В этом случае предполагается, что n - нечетное число. Однако, если n - четное число, то число связей с блоком объединения 34 сигналов по фиг.3 на единицу больше, чем число соединений с блоком объединения 33 сигналов. В этом случае условия следующие:
q=p-1-n/2, bpm=a0m, cqm=a1m, bq-1.m=a2m
cq-1.m=a3m,..., b1m=anm и c1m=an-1.m
Соединение, включающее умножитель 36.n+1 в фильтре на фиг. 3, где n является четным числом, является соединением от выхода последовательного ряда 31 к блоку объединения 34.
На фиг. 5 изображен синтезирующий фильтр 16.m, имеющий два входа 50.1 и 50.2 и один выход 51. Входы соответствуют входам 15.ma и 15.mb, а выход соответствует выходу 17.m на фиг. 1.
Синтезирующий фильтр содержит два последовательных ряда 52 и 53 элементов задержки, имеющих величину задержки, равную 2T. Фильтр 16.m включает также блок объединения 54 сигналов и дополнительный элемент задержки 55, имеющий величину T задержки, равную половине задержки элементов задержки в последовательных рядах. Входы 50.1 и 50.2 подсоединены ко входам блока объединения 54 сигналов через умножители 56.1 и 57.1 соответственно. Последовательный ряд 52 включает p-1 элементов задержки 58.1-58.p-1. Выходы секций задержки соединены с соответствующими входами блока объединения 54 через соответствующие умножители 56.2-56. p. Умножители 56.1-56.p умножают свои входные сигналы на коэффициенты d1m-dpm соответственно.
Последовательный ряд 53 включает в себя q-1 элементов задержки, 59.1-59. q-1. Выходы этих элементов задержки соединены с соответствующими входами блока объединения 54 через соответствующие умножители 57.2-57.q. Умножители 57.1-57. q умножают свои входные сигналы на коэффициент l1m-lqm соответственно. Выход 60 блока объединения 54 соединен с выходом фильтра 51. Элемент задержки 55 включен между входом 50.2 и входом последовательного ряда 53. В более общем случае элемент задержки 55 может быть включен в любом месте в тракте сигнала от входа 50.2 к выходу 51, при условии, что он не включен в тракт сигнала от входа 50.1 к выходу 51.
Для фильтра 16. m, чтобы обеспечить правильную фильтрацию на стороне приемника двух сигналов, поступающих на входы 50.1 и 50.2, если m-ый фильтр на стороне передатчика является фильтром 6.m по фиг. 3, должны удовлетворяться следующие условия:
p=q=(n+1)/2, d1m=a0m; l1m=a1m, d2m=a2m
l2m=a3m,..., dpm=an-1.m и lqm=anm
Вновь предполагается, что n - нечетное число. Аналогично приведенному выше можно определить, что для n, являющегося четным числом, должны выполняться следующие условия:
q=p-1=n/2, d1m=a0m; l1m=a1m, d2m=a2m
l2m=a3m,..., lqm=an-1.m и dpm=an.m.
На фиг. 6 изображен другой вариант синтезирующего фильтра 16.m, обозначенного 16.m'. Фильтр содержит последовательный ряд 65 элементов задержки 66.1-66. n, имеющих одинаковую величину задержки T. Вход 50.1 соединяется со входами четных элементов задержки через умножители 67.2, 67.4,., 67.n+1. В данном случае n считается нечетным числом. Вход 50.2 соединен с входами нечетных элементов задержки через умножители 67.1, 67.3,., 67.n. Чтобы фильтр 16.m' выполнял правильную фильтрацию на стороне приемника сигналов, поступающих на входы 50.1-50.2, если m-ый фильтр на стороне передатчика является фильтром 6. m по фиг. 3, коэффициенты, на которые умножители 67.1-67.n+1 производят умножение входных сигналов, должны соответствовать фиг. 6. Эти коэффициенты, таким образом, равны anm, an-1.m,..., a2m, a1m, anm соответственно.
Выбор коэффициента a0m-anm для фильтра 6.m на фиг. 3 будет объяснен со ссылками на фиг. 10.
На фиг. 10(c) изображена полоса пропускания фильтра цифрового сигнала, ширина которой составляет Fs/2 Гц. Суммарная полоса пропускания фильтра разделена на М поддиапазонов B1M одинаковой ширины Fs/2M. На фиг. 10(a) изображен идеальный или стандартный низкочастотный фильтр, имеющий характеристику H(f) и ширину полосы пропускания FB, равную половине ширины поддиапазона. На фиг. 10(b) изображена импульсная характеристика низкочастотного фильтра H(f) как функция времени. Эта импульсная характеристика имеет вид последовательности импульсов с одинаковыми интервалами между ними, равными T1=1/Fs. Импульсная характеристика определяется рядом значений h0, h1, h2,.. ., включающих амплитуду импульсов на временных интервалах t=0, TI, 2TI.
На фиг. 10(d)-(q) показано, как коэффициенты умножения умножителей в фильтрах 6.1-6. M могут быть получены с использованием импульсной характеристики стандартного низкочастотного фильтра H(f). Можно видеть, что коэффициенты a01-a0m, являющиеся коэффициентами умножения умножителей 36.1 в фильтрах 6.I-6M (фиг. 3), равны h0-hm-1 соответственно. Коэффициенты a11-a1m, являющиеся коэффициентами умножения для умножителей 36.2 в фильтрах 6.I-6.М (фиг. 3), равны hm-h2m-1 соответственно, коэффициенты a21-a2m равны от - h2m до - h3m-1 соответственно, коэффициенты a31-a3m равны от - h3m до - h4m-1 соответственно и так далее (фиг. 10d).
Предпочтительно, чтобы стандартный фильтр H(q) имел нечетное число импульсов. Это значит, что фильтр имеет нечетное число коэффициентов h0, h1, h2, что будет пояснено ниже.
На фиг. 7 изображен вариант осуществления блока обработки 9. Блок обработки 9 включает в себя X блоков объединения сигналов 70.I-70.X. Y входов 71.I-71.Y блока сигналов 9 соединены через соответствующие умножители 72.II-72.1Y с соответствующими входами блока объединения 70.I. Y входов блока обработки также соединены с входами блока объединения сигналов 70.2 через соответствующие умножители 72.21-72.2Y. Это справедливо для всех других блоков объединения сигналов 70.x, где x принимает значение от 1 до X включительно. Это означает, что y-тый вход 71.y соединен с соответствующим входом x-го блока объединения сигналов 70.x через соответствующий умножитель 72. xy, где y принимает значение 1 до Y. Ясно, что Y=2M, a X=М. Входы 71.1-71.2M соответствуют в этом порядке входам 8.1-8.2M на фиг. 1. Выходы 74.1-74.М в этом порядке соответствуют выходам 10.1-10.М на фиг.1. Умножители 71.II-72. IY. 72.2I-72.2Y, 72.3I-72.3Y,., 72.XI-72.XY производят умножение их входных сигналов на коэффициенты а11-a1y, a21-a2y, a31-a3y.., ax1-axy соответственно. Коэффициенты axy могут быть вычислены, с использованием следующей формулы:
Figure 00000002

при φ = (-I)x-1π(X-1/2) {1/2-(y-1)/DIV 2/М}
Выше предполагалось, что импульсная характеристика H(f) стандартного фильтра на фиг. 10b имеет нечетное число импульсов и, таким образом, нечетное число коэффициентов.
Фиг. 7 также будет использоваться для объяснения выполнения и функционирования второго блока обработки 13 на стороне приемника.
В этом случае Y=M, а X=2M. Входы 71.1-71.М в этом порядке соответствуют входам 12.1-12. М на фиг. 1, а выходы 74.1-74.2M соответствуют выходам 14.1-14.2M на фиг. 1. Коэффициенты axy для блока обработки 13 могут быть вычислены с использованием следующей формулы:
Figure 00000003

при ψ = (-1)y-1π(y-1/2) {1/2-(X-1)DIV 2/M}
для нечетного числа коэффициентов в импульсной характеристике (Н f) на фиг. 10b.
Используя эти коэффициенты axy в блоках обработки сигналов на стороне передатчика и приемника, можно реализовать систему цифровой передачи, которая практически полностью исключает какие-либо искажения. Это фактически также требует выполнения определенных условий, налагаемых на частотную передаточную функцию стандартного фильтра. Предпочтительно, чтобы полоса пропускания указанного фильтра не превышала Fs/4M. Числовой пример приведен в таблице I для коэффициентов для блока обработки 9, а в таблице II - для коэффициентов для второго блока обработки 13, где М принимается равным 8, в предположении, что импульсная характеристика H(f) на фиг. 10b имеет нечетное число коэффициентов. Таблица III содержит соответствующие коэффициенты фильтра для восьми анализирующих фильтров 6.m. Коэффициенты для соответствующих синтезирующих фильтров 16.m могут быть получены из коэффициентов в таблице III, как пояснено со ссылками на фиг. 5 и 6. В следующих таблицах IV и V приведены коэффициенты axy для блока обработки 9 и второго блока обработки 13, а в таблице VI приведены коэффициенты для восьми анализирующих фильтров 6.m в том случае, когда импульсная характеристика стандартного фильтра H(f) включает в себя четное число коэффициентов. Из таблиц I и II, для случая, когда стандартный фильтр имеет нечетное число коэффициентов, ясно, что для блоков обработки имеет место значительная симметрия в коэффициентах. Большое число коэффициентов в одной таблице равны друг другу, либо отличаются только своим знаком. Это обстоятельство позволяет значительно уменьшить количество операций умножения. Противоположный случай наблюдается в таблицах IV и V, для случая, когда стандартный фильтр имеет четное число коэффициентов. Здесь коэффициенты значительно отличаются друг от друга.
Как уже объяснено, таблица III включает в себя коэффициенты фильтра, полученные из стандартного фильтра, имеющего нечетное число импульсов в импульсной характеристике. Это фильтр, который генерирует 127 импульсов на один входной импульс, и включает 127 коэффициентов фильтра. Однако таблица содержит 128 коэффициентов. Это получено путем добавления одного нуля в качестве первого коэффициента h0 (значение для a01 в таблице III).
Таблица VI получена из стандартного фильтра, имеющего четное число (128) коэффициентов. В обоих случаях импульсная характеристика стандартного фильтра является симметричной. Это значит, что два коэффициента, расположенных симметрично относительно середины, равны, за исключением их знаков. Эта середина для случая нечетного числа коэффициентов, соответствует по времени местоположению импульса h64. Это значит, что h1(=a0.2) равен h127(=a16.8), h2(= а0.3) равен h126(=a16.7), h3(=а0.4) равен h125(=a16.6), h4(=a0.5) равен h124(= a16.5), h5(= a0.6) равен h123(=a16.4), h6(=a0.7) равен h122(=a16.3), h7(= a0.8) равен h121(=a16.2), h8(=a1.1) равен h120(=a16.1), h9(=a1.2) равен h119(=a15.8) и так далее.
Все коэффициенты равны за исключением их знаков. Коэффициент h64, соответствующий a8.1, имеет отдельное значение (см. таблицу III). Середина для случая четного числа коэффициентов находится точно между коэффициентами h63 и h64.
Это значит, что h0(= a0.1) равен h127(=a16.8), h1(=a0.2) равен h126(= a16.7), h2(= a0.3) равен h125(=a16.6), h3(=а0.4) равен h124(=a16.5), h4(= a0.5) равен h123(= a16.4), h5(=a0.6) равен h122(=a16.3), h6(=а0.7) равен h121(= a16.2), h7(=a0.8) равен h120(=a16.1), h8(=a1.1) равен h119(=a15.8), и так далее до h63(=а7.8), равного h64(=a8.1)
Все равны за исключением их знаков.
Если имеет место различие больше, чем на единицу, как объяснено выше для стандартного фильтра с нечетным числом коэффициентов, между числом коэффициентов в стандартном фильтре и числом коэффициентов а, необходимых для анализирующих (синтезирующих) фильтров, то должны быть добавлены нули симметрично, начиная с внешней стороны и сходящиеся внутрь. Так предположим, что стандартный фильтр имеет 126 коэффициентов, то a0.1, а также a16.8 равны нулю.
На фиг. 8 изображен вариант передатчика, который делит входной сигнал на восемь сигналов поддиапазонов. Выходы 7.1a и 7.1б анализирующего фильтра 6.1 подсоединяются по входам соответствующих усилителей 80.1 и 81.1 соответственно. Усилители 80.1 и 81.1 усиливают свои входные сигналы на комплексный коэффициент KI, который является одинаковым для обоих усилителей 80.1 81.1, выходы которых подсоединяются ко входам 85.1 и 85.9 соответственно блока обработки 82. Выходы 72a и 72b фильтра 6.2 подсоединяются по входам соответствующих усилителей 80.2 и 81.2 соответственно. Оба усилителя усиливают их входные сигналы на комплексный коэффициент K2. Выходы этих усилителей подсоединяются ко входам 85.2 и 85.10 блока обработки 82. Таким образом все другие выходы фильтров подсоединяются через соответствующие усилители 80.3, 81.3, 80.8, 81.8 по входам 85.3, 85.11, 85.4, 85.12,..., 85,8, 85,16 блока обработки 82. Усилители, подсоединенные к выходам того же фильтра 6.m, умножают свои входные сигналы на комплексную величину Km. Комплексные величины Km определяются следующей формулой:
Km= exp[j(m-1)π/2M]
Блок обработки 82 выполняет 2M(=16) точечное обратное быстрое преобразование Фурье (БПФ) для шестнадцати входных сигналов, поступающих на входы 85.1-85.16. Блок 16-точечного обратного БПФ имеет шестнадцать выходов. Использоваться будут только первые М(=8) выходов. Эти выходы в основном связаны с низкочастотными выходами блока 82. Каждый из этих выходов 86.1-86.8 подсоединяется через соответствующий усилитель 83.1-83.3 соответственно и блок определения действительной величины 84.1-84.8 соответственно к выводам 10.1-10.8 соответственно, которые связаны с передающей средой II. Усилители 83.1-83.8 усиливают их входные сигналы на комплексную величину V1-V8 соответственно. Комплексные величины определяются следующей формулой:
Vm= expjβm
где βm должно быть выбрано правильно и так, чтобы режим работы схемы внутри блока, обозначенного 9', был эквивалентен режиму работы схемы, описанной со ссылками на фиг. 8 и таблицу I или таблицу IV. Преимуществом блока обработки, изображенного на фиг. 8, является то, что он может обеспечить работу, как это объяснено со ссылками на фиг. 7 для четных и нечетных коэффициентов H(f). В этом случае необходимо только иначе выбрать величины βm. В общем, комплексные величины отличаются друг от друга для различных величин m.
На фиг. 9 показан вариант приемника, который может взаимодействовать с передатчиком, изображенным на фиг. 8. Вводы 12.1-12.8 подсоединяются к первым М(=8) входам 92.1-92.8 соответственно блока обработки 91 через соответствующие усилители 90.1-90.8 соответственно. Эти усилители производят усиление своих входных сигналов с коэффициентом V'1-V'8 соответственно. Блок обработки 91 выполняет 2M(=16)-точечное БПФ. Такие блоки имеют 16 входов. Это значит, что на вторые М(=9) входов 92.9-92.16 блока обработки 91 будут подаваться величины, равные нулю. Пары выходов 93.1 и 93.9, 93.2 и 93.10,... 93.8 и 93.16 подсоединяются к двум входам соответствующих фильтров 16.1, 16.2, ..., 16.8 через соответствующие усилители 94.1 и 95.1 соответственно, 94.2 и 95.2 соответственно,..., 94.8 и 95.8 соответственно. Усилители 94.m и 95.m производят усиление своих входных сигналов на комплексные величины K'm.
Комплексные величины K'm определяются следующей формулой:
Km'=exp[-j(m-1)/2M]
Комплексные величины Vm' определяются следующей формулой:
Figure 00000004

где
Figure 00000005
должно быть выбрано правильно и так, чтобы режим работы схемы внутри блока 18', показанного пунктиром, был эквивалентен режиму работу схемы, описанной со ссылками на фиг. 7 и таблицу II или V, преимуществом другого блока обработки, изображенного на фиг. 9, является то, что он может обеспечивать функционирование, описанное со ссылками на фиг. 7, для четного и нечетного числа коэффициентов для H(f). В этом случае необходимо только иначе выбрать значение
Figure 00000006

На фиг. 11 показан другой вариант блока обработки сигналов 9, изображенного на фиг. 1, имеющего обозначение 9''. Блок обработки 9'' имеет средство переключения 100 и М блоков объединения сигналов, из которых показаны только первые два 102 и 103 соответственно. Входы 8.1-8.2M блока обработки 9'' подсоединены к 2M входам средства переключения 100. Это средство 100 имеет один выход 101, который связан со входами всех блоков объединения сигналов. На чертеже показаны соединения только с входами 104 и 105 блоков объединения 102 и 103. Выходы М блоков обработки являются выходами 10.1-10.М блока обработки 9''. Каждый блок объединения имеет умножитель 106, запоминающее устройство 107, имеющее 2M ячеек памяти, сумматор 108 и накопительный генератор 109.
Средство переключения 100 предназначено для подготовки каждый раз блоков из 2M выборок, которые более или менее одновременно присутствуют на 2M входах от 8.1 до 8.2M, каждая выборка на одном входе, в последовательном виде поступающих на выход 101. Содержимое запоминающего устройства 107 в блоке объединения 102 и 103 приведена на фиг. 11. Коэффициенты умножения a1.2-a1.2M и a2.1-a2.2M, имеющего место в указанных запоминающих устройствах, равны соответствующим коэффициентам в блоке обработки 9 на фиг. 7. Блоки обработки 9 и 9'' должны естественно выполнять одинаковую обработку сигналов, поступающих на их входы. Запоминающее устройство 107 управляется таким образом, чтобы оно выдавало коэффициент α1,1 на вход 111 умножителя 106, когда средство переключения 100 подключает на вход 112 устройства 106 выборку, присутствующую на входе 8.1. В этот момент содержание регистра 109 равно нулю, так что после умножения результат запоминается в регистре 109. На вход 112 подается выборка, присутствующая на входе 82, а на вход 111 поступает от запоминающего устройства 107 коэффициент a1.2 и они перемножаются друг с другом.
С помощью сумматора 108 результат умножения, поступающий на вход 113 сумматора 108, прибавляется к содержанию регистра 109, которое подается на вход 114 сумматора 108 и запоминается в регистре 109.
Такая обработка продолжается в течение периода умножения на все 2M коэффициентов, находящихся в запоминающем устройстве 107. Более того, эта обработка выполняется параллельно в других блоках комбинации, таких как 103.
После 2M-ного умножения результат прибавляется к содержанию регистра. Затем это содержание подается на выход 10.1 посредством запоминания его в дополнительном буферном запоминающем устройстве 110. Затем содержание регистра 109 обнуляется и может начинаться следующий цикл 2M-ного умножения. Очевидно, что другой блок обработки 12 может быть выполнен так же. Такой блок обработки содержит 2M блоков объединения сигналов, аналогично блоку 102 по фиг. 11, с той лишь разницей, что запоминающее устройство 107 теперь содержит М коэффициентов a1.1-a1.M, или a2.1-a2M для запоминающего устройства 107 в блоке 103.
Средство переключения 100 имеет М входов 12.1- 12.М и формирует каждый раз выборки в последовательные блоки из М выборок, имеющихся более или менее в одинаковый момент на М входах 12.1-12.М, по одной выборке на каждом входе, последовательно поступающие на выход 101. После M-ного умножения регистр обнуляется.
На фиг. 12 и 13 изображена передача посредством носителей магнитной записи. На фиг. 12 изображено устройство записи цифрового сигнала, которое включает в себя передатчик, изображенный на фиг. 1. Это устройство включает блок записи 120, имеющий М входов от 121.1 до 121.М., каждый из которых соединен с соответствующим одним из М выходов блока обработки сигналов 9. Устройство предназначено для записи цифрового звукового сигнала, поступающего на вход 1, на носителе 122 магнитной записи с помощью одной магнитной записывающей головки 123.
Блок записи 120 может быть типа RDAT, который использует для записи сигналов S1-Sm спиральный принцип записи на дорожках, лежащих друг за другом на носителе в форме магнитной ленты. В этом случае для блока записи 120 необходимо разработать средства для реализации параллельно-последовательного преобразования сигнала, подаваемого на входы 121.1-121.М.
Блок записи 120 одинаково хорошо может быть типа SDAT, в котором сигналы S1-Sm, подлежащие записи, делятся на определенное число дорожек, не обязательно равное М, лежащих параллельно по длине носителя записи. Также и в этом случае может быть необходимо обеспечивать параллельно-последовательное преобразование сигналов, если число дорожек меньше М.
На фиг. 13 изображено цифровое устройство воспроизведения, которое содержит приемник, показанный на фиг. 1. Устройство включает в себя блок воспроизведения 124, имеющий М выходов 125.1-125. М, каждый из которых подсоединяется к одному из входов 12.1-12.М другого блока обработки сигналов 13.
Устройство предназначено для воспроизведения цифрового сигнала, поскольку он записан на записывающем носителе 122 с помощью устройства на фиг. 12. Поэтому блок воспроизведения 124 содержит по меньшей мере одну считывающую головку 126, и может быть, например, типа RDAT или типа SDAT.

Claims (17)

1. Система цифровой передачи, содержащая передатчик и приемник, причем передатчик содержит поддиапазонный кодер (3, 6, 9), а приемник содержит поддиапазонный декодер (13, 16, 19), при этом поддиапазонный кодер имеет вход для приема цифрового сигнала, такого, как цифровой аудиосигнал с заданной частотой дискретизации FS, и M выходов для выдачи M сигналов поддиапазонов с уменьшением частоты дискретизации, а поддиапазонный декодер имеет М входов для приема М сигналов поддиапазонов и выход для выдачи копии цифрового сигнала, отличающаяся тем, что поддиапазонный кодер содержит блок анализирующих фильтров (3, 6) и первый блок обработки сигналов (9), блок анализирующих фильтров содержит М анализирующих фильтров (6.1 - 6.М), каждый из которых имеет один вход и два выхода, 2М выходов анализирующих фильтров соединены с 2М выходами блока анализирующих фильтров, каждый из 2М выходов анализирующих фильтров соединен с соответствующим одним из 2М входов первого блока обработки сигналов, первый блок обработки сигналов имеет М выходов, соединенных с М выходами поддиапазонного кодера, а поддиапазонный декодер содержит второй блок обработки сигналов (13) и блок синтезирующих фильтров (16, 19), второй блок обработки сигналов имеет М входов для приема М сигналов поддиапазонов и 2М выходов, блок синтезирующих фильтров содержит М синтезирующих фильтров (16.1 - 16.М), каждый из которых имеет два входа и один выход, каждая пара выходов второго блока обработки сигналов соединена с парой входов соответствующего одного из М синтезирующих фильтров, причем каждый выход синтезирующего фильтра имеет возможность соединения с выходом блока синтезирующих фильтров, где М - четное число, при этом поддиапазонный кодер выполнен в виде кодера поддиапазонов с равной шириной полос, анализирующие фильтры и синтезирующие фильтры имеют умножители с коэффициентами умножения, значения которых получены из значений нечетного числа коэффициентов стандартного фильтра H(f), при этом стандартный фильтр имеет характеристику фильтра нижних частот с шириной полосы, примерно равной половине ширины полосы поддиапазонов (В1, В2, . ..), а для обеспечения равенства числа коэффициентов числу коэффициентов умножения для анализирующих фильтров и синтезирующих фильтров к матрице коэффициентов стандартного фильтра добавлены нули.
2. Система по п.1, отличающаяся тем, что блок анализирующих фильтров (3, 6) содержит первый блок (3), имеющий вход, являющийся входом кодера, для приема выборок цифрового сигнала, и М выходов для выдачи М выходных сигналов с частотой дискретизации Fs/М, причем упомянутый первый блок предназначен для выдачи на М выходов каждый раз М выборок в виде последовательных блоков из М выборок цифрового входного сигнала, так что m-я выборка каждого блока подается на m-й выход, каждый из М выходов связан со входом соответствующего одного из М анализирующих фильтров, а блок синтезирующих фильтров (16, 19) содержит второй блок (19), имеющий М входов, соединенных с М выходами синтезирующих фильтров, и выход, связанный с выходом блока синтезирующих фильтров, причем упомянутый второй блок предназначен для упорядочивания М выборок каждый раз, когда они подаются на М входов, в блок из числа последовательных блоков, состоящих из М выборок, так, чтобы выборки, принимаемые на m-м входе, располагались в m-й позиции в последовательных блоках, выдаваемых на выход.
3. Система по п. 1 или 2, отличающаяся тем, что каждый анализирующий фильтр (6.m) содержит последовательный ряд (31) элементов задержки, имеющих одинаковую задержку Т, вход анализирующего фильтра соединен с входом первого элемента задержки (32.1), выходы по меньшей мере нескольких элементов задержки (32.1, 32.3, ...) с нечетными номерами в указанном последовательном ряду соединены с соответствующими входами первого блока объединения сигналов (33), а выходы по меньшей мере нескольких элементов задержки (32.2, 32.4...) с четными номерами в указанном последовательном ряду соединены с соответствующими входами второго блока объединения сигналов (34), причем выходы первого и второго блоков объединения сигналов связаны соответственно с первым и вторым выходом анализирующего фильтра.
4. Система по п. 1 или 2, отличающаяся тем, что каждый анализирующий фильтр содержит два последовательных ряда (40, 41) элементов задержки, имеющих одинаковую задержку (2Т), вход (30) анализирующего фильтра связан с входами (44.1, 45.1) первого и по меньшей мере нескольких других элементов задержки (44.2, 45.2) в каждом из последовательных рядов, выходы двух последовательных рядов элементов задержки связаны соответственно с первым и вторым выходом (35.1, 35.2) анализирующего фильтра, причем дополнительный элемент задержки (48), имеющий задержку (Т), равную половине задержки элементов задержки в упомянутых последовательных рядах, подсоединен в тракт сигнала от входа к второму выходу анализирующего фильтра.
5. Система по п.1 или 2, отличающаяся тем, что каждый синтезирующий фильтр содержит два последовательных ряда (52, 53) элементов задержки, имеющих одинаковую задержку (2Т), первый и второй входы (50.1, 50.2) синтезирующего фильтра связаны с входом первого элемента задержки первого и второго последовательных рядов соответственно, выходы по меньшей мере нескольких элементов задержки в первом последовательном ряду соединены с соответствующими входами блока объединения сигналов, выходы по меньшей мере нескольких элементов задержки во втором последовательном ряду также соединены с соответствующими входами блока объединения сигналов (54), а выход (60) блока объединения сигналов (54) соединен с выходом (51) синтезирующего фильтра, и дополнительный элемент задержки (55), имеющий задержку (Т), равную половине задержки элементов задержки в последовательных рядах, подсоединен в тракт сигнала от второго входа к выходу синтезирующего фильтра.
6. Система по п. 1 или 2, отличающаяся тем, что каждый синтезирующий фильтр содержит последовательный ряд (65) элементов задержки, имеющих одинаковую задержку (Т), первый вход (50.2) синтезирующего фильтра связан с входами по меньшей мере нескольких элементов задержки (66.1, 66.3...) с нечетными номерами в упомянутом последовательном ряду, второй вход (50.1) синтезирующего фильтра связан с входами по меньшей мере нескольких элементов задержки (66.2, 66.4...) с четными номерами в последовательном ряду, а выход последнего элемента задержки (66.n) связан с выходом (51) синтезирующего фильтра.
7. Система по п.1 или 2, отличающаяся тем, что блок обработки сигнала содержит М блоков объединения сигналов (70.1, 70.2), каждый из которых имеет выход, связанный с одним (74. i) из М выходов блока обработки сигналов, причем для каждого блока объединения сигналов по меньшей мере несколько входов (71.1, 71.2...) из 2М входов блока обработки сигналов связаны с соответствующими входами указанного блока объединения сигналов (70.1) через соответствующие умножители (72.11, 72.12).
8. Система по п.1 или 2, отличающаяся тем, что второй блок обработки сигналов содержит 2М блоков объединения сигналов (70.1, 70.2...), каждый из которых имеет выход, связанный с соответствующим одним из 2М выходов блока обработки сигналов, причем для каждого блока объединения сигналов (74.i) по меньшей мере несколько входов (71.1, 71.2...) из М входов блока обработки сигналов соединены с соответствующими входами указанного блока объединения сигналов (70.i) через соответствующие умножители (72.11, 72.12).
9. Система по п.1 или 2, отличающаяся тем, что два выхода каждого анализирующего фильтра соединены с соответствующими входами блока обработки сигналов через соответствующий блок усиления сигналов (80.1, 81.1), оба блока усиления сигналов предназначены для усиления сигналов, подаваемых на их входы, на одинаковую комплексную величину.
10. Система по п.1 или 2, отличающаяся тем, что два выхода (93.1, 93.9) каждой пары выходов второго блока обработки сигналов соединены с соответствующим входом синтезирующего фильтра (16.1) через соответствующий блок усиления сигналов (94.1, 95.1), оба блока усиления сигналов предназначены для усиления сигналов, подаваемых на их входы, на одинаковую комплексную величину.
11. Система по п.1 или 2, отличающаяся тем, что каждый из М входов декодера соединен с соответствующим одним из М входов второго блока обработки сигналов через блок усиления сигналов (90.1, 90.2...), предназначенный для усиления сигнала, подаваемого на его вход, на вторую комплексную величину.
12. Система по п.1 или 2, отличающаяся тем, что блок обработки сигналов (9'') содержит средство переключения (100) и М блоков объединения сигналов (102), каждый из 2М входов (8.1 - 8.2М) блока обработки сигналов соединен с соответствующим одним из 2М входов средства переключения, имеющего один выход (101), соединенный с входом каждого из М блоков объединения сигналов (102), каждый из которых содержит умножитель (106), блок памяти (107), имеющий 2М ячеек памяти, сумматор (108) и накапливающий регистр (109), вход блока объединения сигналов и выход блока памяти соединения соответственно с первым и вторым входами умножителя (106), выход умножителя и выход накапливающего регистра соединены соответственно с первым и вторым входами сумматора (108), выход сумматора соединен со входом накапливающего регистра, выход накапливающего регистра (109) m-го блока объединения сигналов соединен с m-м выходом блока обработки сигналов, средство переключения предназначено для циклического соединения каждого из 2М его входов с его выходом так, чтобы выдавать выборки, в блоках по М выборок, поступающие на 2М его входов по одной выборке на каждом входе, последовательно на его выход, при этом блок памяти (107), содержащий 2М коэффициентов умножения, предназначен для циклической подачи 2М коэффициентов умножения на его выход таким образом, чтобы i-й коэффициент умножения подавался на выход блока памяти, когда средство переключения (100) подает i-ю выборку в блоке из 2М выборок на свой выход, где i изменяется от 1 до 2М, сумматор (108) и накапливающий регистр (109) предназначены для суммирования результата i-го умножения с содержимым накапливающего регистра, накапливающий регистр предназначен для подачи его содержимого, полученного после 2М-го шага умножения, на выход (10.m) блока объединения сигналов и для установки после этого в нуль содержимого регистра.
13. Система по п.1 или 2, отличающаяся тем, что второй блок обработки сигналов содержит средство переключения (100) и 2М блоков объединения сигналов (102), каждый из М входов этого второго блока обработки сигналов соединен с соответствующим одним из М входов средства переключения, средство переключения имеет один выход, соединенный со входом каждого из 2М блоков объединения сигналов, каждый блок объединения сигналов содержит умножитель (106), блок памяти, имеющий М ячеек памяти, сумматор (108) и накапливающий регистр (109), вход указанного блока объединения сигналов и выход блока памяти соединены соответственно с первым и вторым входами умножителя (106), выход умножителя и выход накапливающего регистра соединены соответственно с первым и вторым входами сумматора, выход сумматора соединен со входом накапливающего регистра, выход накапливающего регистра i-го блока объединения сигналов соединен с i-м выходом второго блока обработки сигналов, где i изменяется от 1 до 2М, указанное средство переключения предназначено для циклического соединения каждого из его входов с его выходом так, чтобы выдавать каждый раз выборки в блоках по М выборок, которые появляются на его М входах по одной выборке на каждом входе, последовательно к его выходу, причем блок памяти содержит М коэффициентов умножения и предназначен для циклической выдачи М коэффициентов умножения на его выход так, чтобы m-й коэффициент умножения подавался на его выход, когда средство переключения выдает m-ю выборку из М выборок в блоке на свой выход, сумматор и накапливающий регистр предназначены для суммирования результата m-го умножения с содержимым этого накапливающего регистра, накапливающий регистр предназначен для подачи его содержимого, полученного после М-го шага умножения, на выход (101) блока объединения сигналов и для установки после этого в нуль содержимого регистра.
14. Передатчик для передачи цифрового сигнала, включающий кодер (3, 6, 9) для поддиапазонного кодирования цифрового сигнала, такого, как цифровой аудиосигнал, с заданной частотой дискретизации Fs, причем кодер реагирует на цифровой сигнал для генерации ряда сигналов М поддиапазонов с уменьшением частоты дискретизации, и кодер делит полосу цифрового сигнала на последовательные поддиапазоны с номерами полос m (1 < m < М), увеличивающимися с возрастанием частоты, отличающийся тем, что кодер содержит блок анализирующих фильтров (3, 6) и блок обработки сигналов (9), при этом блок анализирующих фильтров содержит М анализирующих фильтров (6.1 - 6.М), каждый из которых имеет один вход и два выхода, 2М выходов анализирующих фильтров соединены соответственно с 2М выходами блока анализирующих фильтров для выдачи 2М выходных сигналов с частотой дискретизации Fs/М, каждый анализирующий фильтр (6.1) предназначен для осуществления двух различных процедур фильтрации для сигнала, поданного на его вход (5.1), и для выдачи двух отфильтрованных вариантов входных сигналов на соответствующий один из двух выходов (7.1a, 7.1b), каждый из 2М выходов фильтров соединен с соответствующим одним из 2М входов (8.1 - 8.2М) блока обработки сигналов (9), блок обработки имеет М выходов (10.1 - 10.М), связанных с М выходами кодера, для выдачи сигналов М поддиапазонов, при этом блок обработки сигналов предназначен для подачи выходных сигналов на каждый из М выходов, причем выходной сигнал является комбинацией по меньшей мере ряда входных сигналов, поданных на 2М входа, а кодер предназначен для деления полосы цифровых сигналов на последовательные поддиапазоны (В1, В2...) примерно равной ширины полосы, при этом коэффициенты каждого из анализирующих фильтров получены из коэффициентов стандартного фильтра (H(F)), имеющего характеристику фильтра нижних частот с шириной полосы, примерно равной половине ширины полосы поддиапазонов, причем коэффициенты анализирующих фильтров получены из стандартного фильтра, имеющего нечетное число коэффициентов, М является четным числом, а для обеспечения равенства числа коэффициентов стандартного фильтра числу коэффициентов умножения каждого из анализирующих и синтезирующих фильтров к матрице коэффициентов стандартного фильтра добавлены нули.
15. Передатчик по п.14, отличающийся тем, что он выполнен в виде устройства записи цифрового аудиосигнала на носитель записи и дополнительно содержит средство записи (120), имеющее М входов, каждый из которых соединен с соответствующим одним из М выходов блока обработки (9), причем средство записи предназначено для записи сигналов М поддиапазонов, подаваемых на его М входов, на дорожку носителя записи (122).
16. Приемник для приема цифрового сигнала, который закодирован при передаче в виде ряда сигналов М поддиапазонов, путем деления полосы цифрового сигнала на поддиапазоны примерно равной ширины полосы с уменьшением частоты дискретизации, причем декодер реагирует на сигналы М поддиапазонов для формирования копии цифрового сигнала и обеспечивает объединение поддиапазонов в полосу цифрового сигнала с увеличением частоты дискретизации, отличающийся тем, что декодер (13, 16, 19) содержит блок обработки сигнала (13) и блок синтезирующих фильтров (16, 19), при этом блок обработки сигнала имеет М входов (12.1 - 12. М) для приема сигналов М поддиапазонов и 2М выходов (14.1 - 14.2М), блок синтезирующих фильтров содержит М синтезирующих фильтров (16.1 - 16.М), каждый из которых имеет два входа и один выход (20), соединенный с выходом декодера, блок обработки сигналов (13) предназначен для генерации выходного сигнала на каждом из его 2М выходов, причем выходной сигнал представляет собой комбинацию по меньшей мере нескольких входных сигналов, поступающих на его М входов, каждая пара выходов (14.1 - 14.2) блока обработки сигналов соединена с парой входов (15.1a - 15.1b) соответствующего из М синтезирующих фильтров, каждый синтезирующий фильтр (16.1) имеет один выход (17.1) и предназначен для осуществления различной процедура фильтрации для двух сигналов, подаваемых на два входа, и для выдачи комбинации двух отфильтрованных сигналов на его выход, каждый выход предназначен для соединения с выходом блока синтезирующих фильтров для выдачи копии цифрового сигнала с частотой дискретизации Fs, при этом коэффициенты каждого из синтезирующих фильтров получены из коэффициентов стандартного фильтра H(f), имеющего характеристику фильтра нижних частот с шириной полосы, примерно равной половине ширины полосы поддиапазонов, причем коэффициенты синтезирующих фильтров получены из стандартного фильтра, имеющего нечетное число коэффициентов, М является четным числом, а для обеспечения равенства числа коэффициентов стандартного фильтра числу коэффициентов умножения каждого из анализирующих и синтезирующих фильтров к матрице коэффициентов стандартного фильтра добавлены нули.
17. Приемник по п.16, отличающийся тем, что он выполнен в виде устройства воспроизведения цифрового аудиосигнала, предназначенного для воспроизведения цифрового аудиосигнала с носителя записи, и дополнительно содержит средство воспроизведения (124), имеющее М выходов, каждый из которых соединен с соответствующим одним из М входов блока обработки (13), причем средство воспроизведения предназначено для считывания сигналов М поддиапазонов с дорожки носителя записи (122).
SU4830377/A 1989-06-02 1990-05-30 Устройство цифровой передачи RU2145464C1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP89201408.5 1989-06-02
EP89201408A EP0400222A1 (en) 1989-06-02 1989-06-02 Digital transmission system using subband coding of a digital signal

Publications (1)

Publication Number Publication Date
RU2145464C1 true RU2145464C1 (ru) 2000-02-10

Family

ID=8202401

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4830377/A RU2145464C1 (ru) 1989-06-02 1990-05-30 Устройство цифровой передачи

Country Status (22)

Country Link
US (1) US5214678A (ru)
EP (2) EP0400222A1 (ru)
JP (1) JP3069611B2 (ru)
KR (1) KR0181292B1 (ru)
CN (1) CN1023280C (ru)
AR (1) AR246135A1 (ru)
AT (1) ATE127642T1 (ru)
AU (1) AU634237B2 (ru)
BR (1) BR9002618A (ru)
CA (1) CA2017841C (ru)
CS (1) CS277633B6 (ru)
DE (1) DE69022119T2 (ru)
DK (2) DK0400755T3 (ru)
ES (1) ES2077631T3 (ru)
FI (1) FI110349B (ru)
HK (1) HK213496A (ru)
HU (1) HU206572B (ru)
MX (1) MX172514B (ru)
PL (1) PL165159B1 (ru)
PT (1) PT94224B (ru)
RU (1) RU2145464C1 (ru)
UA (1) UA37174C2 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7688926B2 (en) 2005-04-20 2010-03-30 Samsung Electronics Co., Ltd. Frequency overlay communication system and control method thereof
RU2484579C2 (ru) * 2009-02-18 2013-06-10 Долби Интернешнл Аб Блок модулированных фильтров с малым запаздыванием

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5367608A (en) * 1990-05-14 1994-11-22 U.S. Philips Corporation Transmitter, encoding system and method employing use of a bit allocation unit for subband coding a digital signal
US5287529A (en) * 1990-08-21 1994-02-15 Massachusetts Institute Of Technology Method for estimating solutions to finite element equations by generating pyramid representations, multiplying to generate weight pyramids, and collapsing the weighted pyramids
US5365553A (en) * 1990-11-30 1994-11-15 U.S. Philips Corporation Transmitter, encoding system and method employing use of a bit need determiner for subband coding a digital signal
US5274740A (en) * 1991-01-08 1993-12-28 Dolby Laboratories Licensing Corporation Decoder for variable number of channel presentation of multidimensional sound fields
NL9100173A (nl) * 1991-02-01 1992-09-01 Philips Nv Subbandkodeerinrichting, en een zender voorzien van de kodeerinrichting.
NL9100285A (nl) * 1991-02-19 1992-09-16 Koninkl Philips Electronics Nv Transmissiesysteem, en ontvanger te gebruiken in het transmissiesysteem.
KR100263599B1 (ko) * 1991-09-02 2000-08-01 요트.게.아. 롤페즈 인코딩 시스템
DE69331166T2 (de) * 1992-02-03 2002-08-22 Koninklijke Philips Electronics N.V., Eindhoven Übertragung von digitalen Breitbandsignalen
TW235392B (ru) * 1992-06-02 1994-12-01 Philips Electronics Nv
TW221836B (ru) * 1992-06-09 1994-03-21 Philips Electronics Nv
US5436940A (en) * 1992-06-11 1995-07-25 Massachusetts Institute Of Technology Quadrature mirror filter banks and method
DE4227327A1 (de) * 1992-08-18 1994-02-24 Philips Patentverwaltung Teilbandechokompensator mit Teilbandcodiereinrichtung
JP2509789B2 (ja) * 1992-08-22 1996-06-26 三星電子株式会社 可聴周波数帯域分割を利用した音響信号歪み補正装置
US5408580A (en) * 1992-09-21 1995-04-18 Aware, Inc. Audio compression system employing multi-rate signal analysis
US6252909B1 (en) * 1992-09-21 2001-06-26 Aware, Inc. Multi-carrier transmission system utilizing channels of different bandwidth
KR950008637B1 (ko) * 1993-04-08 1995-08-03 삼성전자주식회사 부밴드 코딩시스템의 신호처리장치
DE69435009T2 (de) * 1993-10-12 2008-04-17 Matsushita Electric Industrial Co., Ltd., Kadoma Einrichtung zur Verschlüsselung und Entschlüsselung von Audiosignalen
SG44933A1 (en) * 1993-10-27 1997-12-19 Philips Electronics Nv Transmission and reception of a first and a second main signal component
US5764698A (en) * 1993-12-30 1998-06-09 International Business Machines Corporation Method and apparatus for efficient compression of high quality digital audio
JP3327923B2 (ja) * 1994-05-02 2002-09-24 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 少なくとも第1及び第2ディジタル信号成分を有するディジタル信号を符号化する符号化システム及び符号化方法
DE69522883T2 (de) * 1994-05-19 2002-04-11 Koninklijke Philips Electronics N.V., Eindhoven Vorrichtung zur bestimmung des signalspektrums eines digitalen breitbandsignals und zur ableitung einer bitzuweisungsinformation
GB9414664D0 (en) * 1994-07-20 1994-09-07 British Aerospace Digital signal processing apparatus
KR100346966B1 (ko) * 1994-09-02 2002-11-30 코닌클리케 필립스 일렉트로닉스 엔.브이. 직교솎음단을갖는수신기및디지탈신호처리방법
CN1095253C (zh) * 1994-11-04 2002-11-27 皇家菲利浦电子有限公司 宽带数字信息信号的编码和解码设备和方法
EP0801852A1 (en) 1995-10-24 1997-10-22 Koninklijke Philips Electronics N.V. Repeated decoding and encoding in subband encoder/decoders
JPH10513332A (ja) * 1995-11-21 1998-12-15 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 特定のワード長のサンプル形態で、且つ特定のサンプリング速度で発生するディジタルオーディオ信号伝送用伝送方式
WO1997025794A2 (en) * 1996-01-12 1997-07-17 Philips Electronics N.V. Transmitter for and method of transmitting a wideband digital information signal, and receiver
IL121810A (en) * 1996-02-08 2000-08-13 Koninkl Philips Electronics Nv 7-channel transmission compatible with 5-channel transmission and 2-channel transmission
DE69723412T2 (de) * 1996-04-10 2004-05-19 Koninklijke Philips Electronics N.V. Codierung einer vielzahl von datensignalen
CA2184541A1 (en) 1996-08-30 1998-03-01 Tet Hin Yeap Method and apparatus for wavelet modulation of signals for transmission and/or storage
WO2000041313A1 (en) * 1999-01-07 2000-07-13 Koninklijke Philips Electronics N.V. Efficient coding of side information in a lossless encoder
US6788751B1 (en) * 1999-11-24 2004-09-07 Donald W. Moses Frequency diversity digital wireless system
TWI227866B (en) * 2003-11-07 2005-02-11 Mediatek Inc Subband analysis/synthesis filtering method
US8958510B1 (en) * 2010-06-10 2015-02-17 Fredric J. Harris Selectable bandwidth filter
GB201210373D0 (en) * 2012-06-12 2012-07-25 Meridian Audio Ltd Doubly compatible lossless audio sandwidth extension

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3171311D1 (en) * 1981-07-28 1985-08-14 Ibm Voice coding method and arrangment for carrying out said method
FR2577084B1 (fr) * 1985-02-01 1987-03-20 Trt Telecom Radio Electr Systeme de bancs de filtres d'analyse et de synthese d'un signal
FR2613154A1 (fr) * 1987-03-24 1988-09-30 France Etat Systeme de traitement numerique de signal a bancs de filtres
NL8700985A (nl) * 1987-04-27 1988-11-16 Philips Nv Systeem voor sub-band codering van een digitaal audiosignaal.
US4956871A (en) * 1988-09-30 1990-09-11 At&T Bell Laboratories Improving sub-band coding of speech at low bit rates by adding residual speech energy signals to sub-bands

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7688926B2 (en) 2005-04-20 2010-03-30 Samsung Electronics Co., Ltd. Frequency overlay communication system and control method thereof
RU2484579C2 (ru) * 2009-02-18 2013-06-10 Долби Интернешнл Аб Блок модулированных фильтров с малым запаздыванием
US8880572B2 (en) 2009-02-18 2014-11-04 Dolby International Ab Low delay modulated filter bank
US9318118B2 (en) 2009-02-18 2016-04-19 Dolby International Ab Low delay modulated filter bank
US9349382B2 (en) 2009-02-18 2016-05-24 Dolby International Ab Low delay modulated filter bank
US9449608B2 (en) 2009-02-18 2016-09-20 Dolby International Ab Low delay modulated filter bank
US9583118B1 (en) 2009-02-18 2017-02-28 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction
US9634647B2 (en) 2009-02-18 2017-04-25 Dolby International Ab Complex-valued synthesis filter bank with phase shift
US9653090B1 (en) 2009-02-18 2017-05-16 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction
US9667229B1 (en) 2009-02-18 2017-05-30 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction
US9716486B1 (en) 2009-02-18 2017-07-25 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction or parametric stereo
US9715881B1 (en) 2009-02-18 2017-07-25 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction or parametric stereo
US9722578B2 (en) 2009-02-18 2017-08-01 Dolby International Ab Low delay modulated filter bank
US9721577B1 (en) 2009-02-18 2017-08-01 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction or parametric stereo
US9743183B1 (en) 2009-02-18 2017-08-22 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction or parametric stereo
US9762210B1 (en) 2009-02-18 2017-09-12 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction or parametric stereo
US9760535B1 (en) 2009-02-18 2017-09-12 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction or parametric stereo
US9779748B2 (en) 2009-02-18 2017-10-03 Dolby International Ab Complex-valued filter bank with phase shift for high frequency reconstruction or parametric stereo
US9865275B2 (en) 2009-02-18 2018-01-09 Dolby International Ab Low delay modulated filter bank
US9918164B2 (en) 2009-02-18 2018-03-13 Dolby International Ab Complex exponential modulated filter bank for high frequency reconstruction or parametric stereo
US10460742B2 (en) 2009-02-18 2019-10-29 Dolby International Ab Digital filterbank for spectral envelope adjustment
US11107487B2 (en) 2009-02-18 2021-08-31 Dolby International Ab Digital filterbank for spectral envelope adjustment
US11735198B2 (en) 2009-02-18 2023-08-22 Dolby International Ab Digital filterbank for spectral envelope adjustment

Also Published As

Publication number Publication date
ES2077631T3 (es) 1995-12-01
DE69022119D1 (de) 1995-10-12
AR246135A1 (es) 1994-03-30
HU903285D0 (en) 1990-10-28
FI110349B (fi) 2002-12-31
UA37174C2 (ru) 2001-05-15
BR9002618A (pt) 1991-08-20
CN1023280C (zh) 1993-12-22
US5214678A (en) 1993-05-25
ATE127642T1 (de) 1995-09-15
PL165159B1 (pl) 1994-11-30
CS9002677A2 (en) 1991-08-13
EP0400755B1 (en) 1995-09-06
CN1050116A (zh) 1991-03-20
PL285436A1 (en) 1991-03-11
DE69022119T2 (de) 1996-04-18
HUT56672A (en) 1991-09-30
CA2017841A1 (en) 1990-12-02
PT94224B (pt) 1998-07-31
AU5615890A (en) 1990-12-06
EP0400755A1 (en) 1990-12-05
DK133290D0 (da) 1990-05-30
HU206572B (en) 1992-11-30
KR910002179A (ko) 1991-01-31
FI902695A0 (fi) 1990-05-30
CA2017841C (en) 2000-04-18
MX172514B (es) 1993-12-17
PT94224A (pt) 1992-06-30
EP0400222A1 (en) 1990-12-05
HK213496A (en) 1996-12-06
JP3069611B2 (ja) 2000-07-24
CS277633B6 (en) 1993-03-17
JPH0382233A (ja) 1991-04-08
KR0181292B1 (ko) 1999-05-15
DK0400755T3 (da) 1996-01-29
AU634237B2 (en) 1993-02-18

Similar Documents

Publication Publication Date Title
RU2145464C1 (ru) Устройство цифровой передачи
KR100621424B1 (ko) 다이나믹 오디오 프레임 배열에 의해 비디오/오디오데이터 동기된 프레임 기반 오디오 코딩
EP1083674B1 (en) Digital signal encoding device, its decoding device, and its recording medium
US6356211B1 (en) Encoding method and apparatus and recording medium
JP4639441B2 (ja) ディジタル信号処理装置および処理方法、並びにディジタル信号記録装置および記録方法
US5075880A (en) Method and apparatus for time domain interpolation of digital audio signals
EP0645769B1 (en) Signal encoding or decoding apparatus and recording medium
EP0653846A1 (en) Apparatus and method for coding or decoding signals, and recording medium
KR100609400B1 (ko) 오디오 샘플 레이트 변환에 의해 비디오/오디오 데이터동기된 프레임 기반 오디오 코딩
KR20010024341A (ko) 프레임 경계에서 분광 스플래터를 감쇠하기 위한 추가의필터뱅크를 갖는 프레임 기반 오디오 코딩
KR20010024342A (ko) 이득 제어 워드들을 구비한 프레임 기반 오디오 코딩
KR100210565B1 (ko) 디지탈 통신 시스템과 이에 사용되는 송신기 및 수신기, 이를 이용한 기록 및 재생장치
JP3277705B2 (ja) 情報符号化装置及び方法、並びに情報復号化装置及び方法
KR20010021368A (ko) 부호화 장치, 부호화 방법, 복호화 장치, 복호화 방법,기록 장치, 기록 방법, 재생 장치, 재생 방법 및 기록 매체
HUT54390A (en) Process for producing monoclonal antibodies reactive against different unique antigenes present in leuchemic/limfomic celles and diagnostical process utilizing them
JPH08162964A (ja) 情報圧縮装置及び方法、情報伸張装置及び方法、並びに記録媒体
JP2002538503A (ja) ディジタルオーディオデータの逆方向デコーディング方法
JPH09102742A (ja) 符号化方法および装置、復号化方法および装置、並びに記録媒体
EP0593850B1 (en) Method and apparatus for subband filtering of a stereo audio signal
JP3778739B2 (ja) オーディオ信号再生装置およびオーディオ信号再生方法
JPH08181619A (ja) ディジタル信号圧縮方法及び装置、並びに記録媒体
JPH07193510A (ja) ディジタル信号処理装置、ディジタル信号処理方法、及び記録媒体
JPH06169289A (ja) 圧縮データ再生装置
CA2236649A1 (en) Method and apparatus for encoding of digital signals for transmission and/or storage, and decoding such encoded signals following such transmission and/or storage
MADHURAWADA Speech Processing Using Multirate Dsp