Claims (1)
Устройство поиска широкополосных сигналов, содержащее последовательно соединенные линейную часть, сигнальный вход которой является входом устройства, и согласованный фильтр, состоящий из последовательно соединенных предварительного фильтра и линии задержки, n-1 выходов которой соединены с входами n-1 аттенюаторов соответственно, выходы которых через n-1 фазовращателей соединены с n-1 входами первого сумматора, выход которого соединен с последовательно соединенными первым детектором и первым блоком сравнения с порогом, а также вход линии задержки соединен с входом первого аттенюатора, выход которого через первый фазовращатель соединен с первым входом первого сумматора, отличающееся тем, что введены последовательно соединенные второй сумматор, второй детектор, второй блок сравнения с порогом и элемент “НЕ”, выход которого соединен с первым входом элемента “И”, второй вход которого соединен с выходом первого блока сравнения с порогом; введены n/2 инверторов, блок управления переключением каналов и генератор тактовых импульсов, выход которого соединен со вторым, синхронизирующим входом блока управления переключением каналов, первый, управляющий вход которого соединен с выходом элемента “И”, являющегося выходом устройства, а выход блока управления переключением каналов соединен со вторым, управляющим входом линейной части, кроме того, первая группа n/2 входов первого сумматора соединена с входами n/2 инверторов, выходы которых соединены с первой группой n/2 входов второго сумматора, а вторая группа n/2 входов первого сумматора соединена со второй группой n/2 входов второго сумматора соответственно.A broadband signal search device comprising a series-connected linear part, the signal input of which is the input of the device, and a matched filter consisting of a series-connected pre-filter and a delay line, n-1 outputs of which are connected to the inputs of n-1 attenuators, respectively, whose outputs are through n -1 phase shifters are connected to n-1 inputs of the first adder, the output of which is connected to the first detector and the first comparison unit with a threshold connected in series, as well as the line input the delay is connected to the input of the first attenuator, the output of which through the first phase shifter is connected to the first input of the first adder, characterized in that the second adder, the second detector, the second threshold comparison unit and the “NOT” element are connected in series, the output of which is connected to the first input of the element “And”, the second input of which is connected to the output of the first comparison unit with a threshold; introduced n / 2 inverters, a channel switching control unit and a clock pulse generator, the output of which is connected to the second, synchronizing input of the channel switching control unit, the first, control input of which is connected to the output of the “AND” element, which is the output of the device, and the output of the switching control unit channel is connected to the second control input of the linear part, in addition, the first group of n / 2 inputs of the first adder is connected to the inputs of n / 2 inverters, the outputs of which are connected to the first group of n / 2 inputs of the second an adder, and a second group of n / 2 inputs of a first adder connected to a second group of n / 2 inputs of the second adder, respectively.