RU2007142220A - COMBINED G-TRIGGER WITH A SINGLE SPACER - Google Patents

COMBINED G-TRIGGER WITH A SINGLE SPACER Download PDF

Info

Publication number
RU2007142220A
RU2007142220A RU2007142220/09A RU2007142220A RU2007142220A RU 2007142220 A RU2007142220 A RU 2007142220A RU 2007142220/09 A RU2007142220/09 A RU 2007142220/09A RU 2007142220 A RU2007142220 A RU 2007142220A RU 2007142220 A RU2007142220 A RU 2007142220A
Authority
RU
Russia
Prior art keywords
input
group
inputs
level
combined
Prior art date
Application number
RU2007142220/09A
Other languages
Russian (ru)
Inventor
Юрий Афанасьевич Степченков (RU)
Юрий Афанасьевич Степченков
Юрий Георгиевич Дьяченко (RU)
Юрий Георгиевич Дьяченко
Леонид Петрович Плеханов (RU)
Леонид Петрович Плеханов
Владимир Сергеевич Петрухин (RU)
Владимир Сергеевич Петрухин
Дмитрий Юрьевич Степченков (RU)
Дмитрий Юрьевич Степченков
Original Assignee
Институт проблем информатики Российской академии наук (ИПИ РАН) (RU)
Институт проблем информатики Российской академии наук (ИПИ РАН)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт проблем информатики Российской академии наук (ИПИ РАН) (RU), Институт проблем информатики Российской академии наук (ИПИ РАН) filed Critical Институт проблем информатики Российской академии наук (ИПИ РАН) (RU)
Priority to RU2007142220/09A priority Critical patent/RU2007142220A/en
Publication of RU2007142220A publication Critical patent/RU2007142220A/en

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

1. Комбинированный Г-триггер с единичным спейсером, содержащий три входа, логический элемент с инверсией и выход, причем выход логического элемента с инверсией подключен к выходу триггера, отличающийся тем, что в схему введен элемент И-ИЛИ-И- ИЛИ-НЕ, первые два входа являются прямой и инверсной составляющими парафазного входа, третий вход является инфазным входом триггера, первый и второй входы первой и второй групп входов И элемента И-ИЛИ-И-ИЛИ-НЕ подключены к прямой и инверсной составляющим парафазного входа триггера, вход третьей группы входов И и третий вход первой группы входов И элемента И-ИЛИ-И-ИЛИ-НЕ соединены с инфазным входом, вторая и третья группы входов И элемента И-ИЛИ-И-ИЛИ-НЕ объединены в первую группу ИЛИ первого уровня элемента И-ИЛИ- И-ИЛИ-НЕ, вход второй группы ИЛИ первого уровня элемента И-ИЛИ-И-ИЛИ-НЕ подключен к выходу триггера, первая и вторая группы ИЛИ первого уровня элемента И-ИЛИ-И-ИЛИ-НЕ объединены в группу И второго уровня элемента И-ИЛИ-И-ИЛИ-НЕ, первая группа входов И и группа И второго уровня элемента И-ИЛИ-И-ИЛИ-НЕ объединены в группу ИЛИ второго уровня, выход элемента И-ИЛИ-И-ИЛИ-НЕ соединен с входом логического элемента с инверсией. ! 2. Комбинированный Г-триггер с единичным спейсером по п.1, отличающийся тем, что в схему введены второй инфазный вход, четвертая группа входов И элемента И-ИЛИ-И-ИЛИ-НЕ и четвертый вход в первую группу входов И элемента И-ИЛИ-И-ИЛИ-НЕ, второй инфазный вход подключен к входу четвертой группы входов И и четвертому входу первой группы входов И элемента И-ИЛИ-И-ИЛИ-НЕ, четвертая группа входов И элемента И-ИЛИ-И-ИЛИ-НЕ объединена в первую группу ИЛИ первого уровня вмес1. The combined G-trigger with a single spacer, containing three inputs, a logic element with an inversion and an output, the output of a logic element with an inversion connected to the output of the trigger, characterized in that an AND-OR-AND-OR-NOT element is introduced into the circuit the first two inputs are direct and inverse components of the paraphase input, the third input is the infasic input of the trigger, the first and second inputs of the first and second groups of inputs AND of the AND-OR-AND-OR-NOT element are connected to the direct and inverse components of the paraphase trigger input, the third input groups in AND and the third input of the first group of inputs AND of the AND-OR-AND-OR-NOT element are connected to the phase input, the second and third groups of inputs AND of the AND-OR-AND-AND-OR-NOT element are combined into the first group OR of the first level of the AND element OR- AND-OR-NOT, the input of the second group OR of the first level of the AND-OR-AND-OR-NOT element is connected to the trigger output, the first and second groups of OR of the first level of the AND-OR-AND-OR-NOT element are combined into the AND group the second level of the AND-OR-AND-OR-NOT element, the first group of inputs AND and the group AND of the second level of the AND-OR-AND-OR-NOT element are combined into the OR group of the second level I, the output of the AND-OR-AND-OR-NOT element is connected to the input of the logical element with inversion. ! 2. The combined G-trigger with a single spacer according to claim 1, characterized in that the second infasal input, the fourth group of inputs AND of the AND-OR-AND-OR-NOT element and the fourth entrance to the first group of inputs AND of the And element are introduced into the circuit OR-AND-OR-NOT, the second phase input is connected to the input of the fourth group of inputs AND and the fourth input of the first group of inputs AND element AND-OR-AND-OR-NOT, the fourth group of inputs AND element AND-OR-AND-OR-NOT combined into the first group OR first level

Claims (8)

1. Комбинированный Г-триггер с единичным спейсером, содержащий три входа, логический элемент с инверсией и выход, причем выход логического элемента с инверсией подключен к выходу триггера, отличающийся тем, что в схему введен элемент И-ИЛИ-И- ИЛИ-НЕ, первые два входа являются прямой и инверсной составляющими парафазного входа, третий вход является инфазным входом триггера, первый и второй входы первой и второй групп входов И элемента И-ИЛИ-И-ИЛИ-НЕ подключены к прямой и инверсной составляющим парафазного входа триггера, вход третьей группы входов И и третий вход первой группы входов И элемента И-ИЛИ-И-ИЛИ-НЕ соединены с инфазным входом, вторая и третья группы входов И элемента И-ИЛИ-И-ИЛИ-НЕ объединены в первую группу ИЛИ первого уровня элемента И-ИЛИ- И-ИЛИ-НЕ, вход второй группы ИЛИ первого уровня элемента И-ИЛИ-И-ИЛИ-НЕ подключен к выходу триггера, первая и вторая группы ИЛИ первого уровня элемента И-ИЛИ-И-ИЛИ-НЕ объединены в группу И второго уровня элемента И-ИЛИ-И-ИЛИ-НЕ, первая группа входов И и группа И второго уровня элемента И-ИЛИ-И-ИЛИ-НЕ объединены в группу ИЛИ второго уровня, выход элемента И-ИЛИ-И-ИЛИ-НЕ соединен с входом логического элемента с инверсией.1. The combined G-trigger with a single spacer, containing three inputs, a logic element with an inversion and an output, the output of a logic element with an inversion connected to the output of the trigger, characterized in that an AND-OR-AND-OR-NOT element is introduced into the circuit the first two inputs are direct and inverse components of the paraphase input, the third input is the infasic input of the trigger, the first and second inputs of the first and second groups of inputs AND of the AND-OR-AND-OR-NOT element are connected to the direct and inverse components of the paraphase trigger input, the third input groups in AND and the third input of the first group of inputs AND of the AND-OR-AND-OR-NOT element are connected to the phase input, the second and third groups of inputs AND of the AND-OR-AND-AND-OR-NOT element are combined into the first group OR of the first level of the AND element OR- AND-OR-NOT, the input of the second group OR of the first level of the AND-OR-AND-OR-NOT element is connected to the trigger output, the first and second groups of OR of the first level of the AND-OR-AND-OR-NOT element are combined into the AND group the second level of the AND-OR-AND-OR-NOT element, the first group of inputs AND and the group AND of the second level of the AND-OR-AND-OR-NOT element are combined into the OR group of the second level I, the output of the AND-OR-AND-OR-NOT element is connected to the input of the logical element with inversion. 2. Комбинированный Г-триггер с единичным спейсером по п.1, отличающийся тем, что в схему введены второй инфазный вход, четвертая группа входов И элемента И-ИЛИ-И-ИЛИ-НЕ и четвертый вход в первую группу входов И элемента И-ИЛИ-И-ИЛИ-НЕ, второй инфазный вход подключен к входу четвертой группы входов И и четвертому входу первой группы входов И элемента И-ИЛИ-И-ИЛИ-НЕ, четвертая группа входов И элемента И-ИЛИ-И-ИЛИ-НЕ объединена в первую группу ИЛИ первого уровня вместе со второй и третьей группами входов И элемента И-ИЛИ-И-ИЛИ-НЕ.2. The combined G-trigger with a single spacer according to claim 1, characterized in that the second infasal input, the fourth group of inputs AND of the AND-OR-AND-OR-NOT element and the fourth entrance to the first group of inputs AND of the And element are introduced into the circuit OR-AND-OR-NOT, the second phase input is connected to the input of the fourth group of inputs AND and the fourth input of the first group of inputs AND element AND-OR-AND-OR-NOT, the fourth group of inputs AND element AND-OR-AND-OR-NOT combined into the first group OR of the first level together with the second and third groups of inputs AND of the AND-OR-AND-OR-NOT element. 3. Комбинированный Г-триггер с единичным спейсером по п.1, отличающийся тем, что в схему введен вход установки нуля, логический элемент с инверсией реализован на элементе ИЛИ-НЕ, первый вход которого подключен к выходу элемента И-ИЛИ-И-ИЛИ-НЕ, а второй вход соединен с входом установки нуля.3. The combined G-trigger with a single spacer according to claim 1, characterized in that the input is set to zero, the logic element with inversion is implemented on the element OR-NOT, the first input of which is connected to the output of the element AND-OR-AND-OR -NOT, and the second input is connected to the zero setting input. 4. Комбинированный Г-триггер с единичным спейсером по п.1, отличающийся тем, что в схему введен вход установки единицы, логический элемент с инверсией реализован на элементе И-НЕ, первый вход которого подключен к выходу элемента И-ИЛИ-И-ИЛИ-НЕ, а второй вход соединен с входом установки единицы.4. The combined G-trigger with a single spacer according to claim 1, characterized in that the unit installation input is entered into the circuit, the inverse logic element is implemented on the AND-NOT element, the first input of which is connected to the output of the AND-OR-AND-OR element -NOT, and the second input is connected to the unit installation input. 5. Комбинированный Г-триггер с единичным спейсером по п.1, отличающийся тем, что в схему введены входы установки нуля и единицы, а логический элемент с инверсией реализован на элементе И-ИЛИ-НЕ, первый вход первой группы входов И элемента И-ИЛИ-НЕ подключен к выходу элемента И-ИЛИ-И-ИЛИ-НЕ, второй вход первой группы входов И элемента И-ИЛИ-НЕ соединен с входом установки единицы, вход второй группы входов И элемента И-ИЛИ-НЕ подключен к входу установки нуля.5. The combined G-trigger with a single spacer according to claim 1, characterized in that the input inputs are zero and one, and the logic element with inversion is implemented on the AND-OR-NOT element, the first input of the first group of inputs AND of the AND element OR NOT connected to the output of the AND-OR-AND-AND-OR-NOT element, the second input of the first group of inputs AND AND-AND-OR-NOT connected to the unit installation input, the input of the second group of inputs AND of the AND-OR-NOT element connected to the installation input zero. 6. Комбинированный Г-триггер с единичным спейсером по п.1, отличающийся тем, что в схему введен вход установки нуля и в элемент И-ИЛИ-И-ИЛИ-НЕ введена вторая группа ИЛИ второго уровня и группа И третьего уровня, преобразующая данный элемент в элемент И-ИЛИ-И-ИЛИ-И-НЕ, вход установки нуля подключен к входу второй группы ИЛИ второго уровня элемента И-ИЛИ-И-ИЛИ-И-НЕ, первая и вторая группы ИЛИ второго уровня элемента И-ИЛИ-И-ИЛИ-И-НЕ объединены в группу И третьего уровня этого элемента.6. The combined G-trigger with a single spacer according to claim 1, characterized in that the zero input is entered into the circuit and the second group OR of the second level and the group And of the third level are converted to the AND-OR-AND-OR-NOT element. element into the AND-OR-AND-OR-AND-NOT element, the zero-setting input is connected to the input of the second group OR of the second level of the AND-OR-AND-OR-AND-NOT element, the first and second groups of the second level of the AND-OR element -And-or-and-not 7. Комбинированный Г-триггер с единичным спейсером по п.1, отличающийся тем, что в схему введен вход установки единицы и в элемент И-ИЛИ-И-ИЛИ-НЕ введена вторая группа И второго уровня, вход установки единицы подключен к входу второй группы И второго уровня элемента И-ИЛИ-И-ИЛИ-НЕ, первая группа входов И, первая и вторая группы И второго уровня элемента И-ИЛИ-И-ИЛИ-НЕ объединены в группу ИЛИ второго уровня этого элемента.7. The combined G-trigger with a single spacer according to claim 1, characterized in that the unit installation input is entered into the circuit and the second group AND of the second level is entered into the AND-OR-AND-OR-NOT element, the unit installation input is connected to the second input the AND groups of the second level of the AND-OR-AND-OR-NOT element, the first group of AND inputs, the first and second groups of the second level AND of the AND-OR-AND-OR-NOT element are combined into the OR group of the second level of this element. 8. Комбинированный Г-триггер с единичным спейсером по п.1, отличающийся тем, что в схему введены входы установки нуля и единицы, в элемент И-ИЛИ-И-ИЛИ-НЕ введены вторая группа И второго уровня, вторая группа ИЛИ второго и группа И третьего уровня, преобразующая его в элемент И-ИЛИ-И-ИЛИ-И-НЕ, вход установки единицы подключен к входу второй группы И второго уровня элемента И-ИЛИ-И-ИЛИ-И-НЕ, вход установки нуля подключен к входу второй группы ИЛИ второго уровня элемента И-ИЛИ-И-ИЛИ-И-НЕ, первая группа входов И, первая и вторая группы И второго уровня элемента И-ИЛИ-И-ИЛИ-И-НЕ объединены в первую группу ИЛИ второго уровня этого элемента, первая и вторая группы ИЛИ второго уровня элемента И-ИЛИ-И-ИЛИ-И-НЕ объединены в группу И третьего уровня данного элемента.8. The combined G-trigger with a single spacer according to claim 1, characterized in that the inputs of zero and one are entered into the circuit, the second group AND of the second level, the second group OR of the second, and entered into the AND-OR-AND-OR-NOT element. group AND of the third level, converting it to an AND-OR-AND-AND-OR-AND-NOT element, the unit installation input is connected to the input of the second group AND of the second level AND-OR-AND-AND-OR-AND-NOT element, the zero setting input is connected to the input of the second group OR the second level of the element AND-OR-AND-OR-AND-NOT, the first group of inputs AND, the first and second groups AND the second level e AND-OR-AND-OR-AND-NOT elements are combined into the first group OR of the second level of this element, the first and second groups of the second level OR of the AND-OR-AND-OR-OR-AND-NOT element are combined into the group AND of the third level of this element.
RU2007142220/09A 2007-11-15 2007-11-15 COMBINED G-TRIGGER WITH A SINGLE SPACER RU2007142220A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2007142220/09A RU2007142220A (en) 2007-11-15 2007-11-15 COMBINED G-TRIGGER WITH A SINGLE SPACER

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2007142220/09A RU2007142220A (en) 2007-11-15 2007-11-15 COMBINED G-TRIGGER WITH A SINGLE SPACER

Publications (1)

Publication Number Publication Date
RU2007142220A true RU2007142220A (en) 2009-05-27

Family

ID=41022697

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2007142220/09A RU2007142220A (en) 2007-11-15 2007-11-15 COMBINED G-TRIGGER WITH A SINGLE SPACER

Country Status (1)

Country Link
RU (1) RU2007142220A (en)

Similar Documents

Publication Publication Date Title
JP2009054273A5 (en)
RU2008119742A (en) LOGIC CONVERTER
GB2437990B (en) Frequency divider circuits
JP2007243945A5 (en)
ITMI20051801A1 (en) LOOMER OPTICAL RECONFIGURABLE AND INTEGRABLE LOFICA BASED ON AN SOA CORNER
RU2016101771A (en) MAJORITY ELEMENT "5 AND MORE OF 9"
RU2008114199A (en) SELF-SYNCHRONOUS TRIGGER WITH SINGLE-PHASE INFORMATION INPUT
RU2007142221A (en) G-TRIGGER WITH PARASET INPUTS WITH ZERO SPACER
RU2007142219A (en) COMBINED G-TRIGGER WITH ZERO SPACER
RU2011129015A (en) LOW ACTIVE CONTROL INPUT SHAPER
RU2007142220A (en) COMBINED G-TRIGGER WITH A SINGLE SPACER
RU2007141584A (en) SELF-SYNCHRONOUS ONE-STROKE D-TRIGGER WITH A LOW ACTIVE CONTROL SIGNAL LEVEL
RU2008119744A (en) LOGIC MODULE
RU2007141586A (en) SELF-SYNCHRONOUS TWO-STROKE D-TRIGGER WITH A LOW ACTIVE CONTROL SIGNAL LEVEL
RU2007141585A (en) SELF-SYNCHRONOUS TWO-STAGE D-TRIGGER WITH HIGH ACTIVE CONTROL SIGNAL LEVEL
RU2008135091A (en) SINGLE-STROKE SELF-SYNCHRONOUS RS-TRIGGER WITH PRESET AND CONTROL INPUT
RU2015152646A (en) LOGIC MODULE
RU2434318C1 (en) Combined g-trigger with single spacer
RU2008124113A (en) DIGITAL CYCLE DEVICE
RU2010149607A (en) SIGNAL GENERATOR VARIABLE BY BOOLEAN FUNCTIONS
ATE471615T1 (en) FILTER STRUCTURE FOR ITERATIVE SIGNAL PROCESSING
RU2008135090A (en) SINGLE-STROKE SELF-SYNCHRONOUS RS-TRIGGER WITH PRESET
UA129973U (en) DUAL-PHASE PULSE CONVERTER WITH ADJUSTED TIME PARAMETERS
RU2014128410A (en) DIGITAL MODULATOR FOR POWER CONVERTER OF ELECTROMAGNETIC BEARING
RU2006111943A (en) TEMPORARY DISCRIMINATOR OF A TACT SYNCHRONIZATION DEVICE