RU199595U1 - Удвоитель частоты - Google Patents

Удвоитель частоты Download PDF

Info

Publication number
RU199595U1
RU199595U1 RU2020119885U RU2020119885U RU199595U1 RU 199595 U1 RU199595 U1 RU 199595U1 RU 2020119885 U RU2020119885 U RU 2020119885U RU 2020119885 U RU2020119885 U RU 2020119885U RU 199595 U1 RU199595 U1 RU 199595U1
Authority
RU
Russia
Prior art keywords
output
frequency
input
counter
proposed
Prior art date
Application number
RU2020119885U
Other languages
English (en)
Inventor
Игорь Евгеньевич Никульский
Сергей Анатольевич Сиротенко
Original Assignee
Открытое акционерное общество "Центральное научно-производственное объединение "Ленинец"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Центральное научно-производственное объединение "Ленинец" filed Critical Открытое акционерное общество "Центральное научно-производственное объединение "Ленинец"
Priority to RU2020119885U priority Critical patent/RU199595U1/ru
Application granted granted Critical
Publication of RU199595U1 publication Critical patent/RU199595U1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/003Changing the DC level
    • H03K5/007Base line stabilisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Предлагаемая полезная модель относится к цифровым электронным устройствам, и в частности к цифровым умножителям частоты. Предлагаемое устройство можно использовать, например, в системах телекоммуникаций, в устройствах синхронизации, в квантовых радиооптических магнитометрах и в другой радиоэлектронной аппаратуре различного назначения. Оно представляет собой цифровой импульсный удвоитель частоты, усовершенствованный таким образом, что с его помощью можно получить на выходе сигнал последовательности прямоугольных импульсов с удвоенной частотой по отношению к частоте входного сигнала и со скважностью около двух в широком диапазоне частот. Преимуществом предлагаемого удвоителя частоты является то, что он обеспечивает скважность выходного сигнала, близкую к двум (меандр), что позволяет получить повышенный уровень второй гармоники входного сигнала, эффективно использовать его в схемах удвоения частоты с последующей узкополосной фильтрацией и усилением - например, в трактах радиопередающих и радиоприемных устройств. Кроме того, предлагаемое устройства можно включать каскадно и получать тем самым умножение частоты в четное число раз при сохранении выходного сигнала в виде меандра.

Description

Предлагаемая полезная модель относится к цифровым электронным устройствам, и в частности к цифровым умножителям частоты. Предлагаемое устройство можно использовать, например, в системах телекоммуникаций, в устройствах синхронизации в квантовых радиооптических магнитометрах и в другой радиоэлектронной аппаратуре различного назначения. Оно представляет собой цифровой импульсный удвоитель частоты, усовершенствованный таким образом, что с его помощью можно получить на выходе сигнал последовательности прямоугольных импульсов с удвоенной частотой по отношению к частоте входного сигнала и со скважностью около двух в широком диапазоне частот.
В качестве прототипа, то есть устройства наиболее близкого к предлагаемому по технической сущности выбран удвоитель частоты, описанный в книге: Горошков Б.И. Элементы радиоэлектронных устройств. М.: «Радио и связь» 1989, на с. 149, см. рис. 12.13.
Устройство-прототип представляет собой цифровой удвоитель частоты, выполненный на цифровых микросхемах средней степени интеграции.
Недостатком устройства-прототипа является то, что на выходе этого устройства формируется последовательность коротких импульсов постоянной длительности. При изменении частоты входного сигнала скважность выходного сигнала меняется: при низких входных частотах скважность принимает высокие значения, поскольку выходная импульсная последовательность формируется с помощью «линий задержки» реализованных на базе элементов высокоскоростных цифровых микросхем. При высоких частотах входного сигнала скважность выходного сигнала снижается и на очень высоких частотах может приближаться к значениям, близким к двум.
Целью предлагаемой полезной модели является создание такого удвоителя частоты, который обеспечивает скважность выходного сигнала близкую к двум в широком диапазоне частот входного сигнала (обеспечивает выходной сигнал в виде импульсной последовательности часто именуемой меандром).
Предлагаемый удвоитель частоты найдет широкое применение в тех отраслях радиоэлектронной техники, где требуются цифровые импульсные удвоители частоты со скважностью выходного сигнала приближающейся к двум в широком диапазоне частот входного сигнала.
Для достижения поставленной цели предлагается использовать удвоитель частоты содержащий как и прототип, формирователь, схему «2И-НЕ», дополненный триггером, генератором, синхронизатором, суммирующим счетчиком, вычитающим счетчиком, схемой «И», причем, вход удвоителя частоты соединен с первым входом формирователя, первый выход формирователя соединен с первым входом схемы «2И-НЕ», второй выход формирователя соединен со вторым входом схемы «2И-НЕ», выход схемы «2И-НЕ» связан с первым входом триггера и со вторым входом синхронизатора, выход триггера подан на выход удвоителя частоты, а второй вход триггера связан с выходом вычитающего счетчика, выход генератора подан на второй вход формирователя, на первый вход синхронизатора и на второй вход схемы «И», а первый выход синхронизатора связан с первым входом схемы «И», а выход этой схемы подан на второй вход суммирующего счетчика, второй выход синхронизатора соединен со вторым входом вычитающего счетчика, третий выход синхронизатора подан на первый вход суммирующего счетчика, выход суммирующего счетчика связан с первым входом вычитающего счетчика, а второй выход генератора связан с третьим входом вычитающего счетчика.
На Фиг. 1 приведена структура предлагаемого удвоителя частоты, где:
1 - формирователь;
2 - схема «2И-НЕ»;
3 - триггер;
4 - генератор;
5 - синхронизатор;
6 - суммирующий счетчик;
7 - вычитающий счетчик;
8 - схема «И».
Назначение этих компонентов следующее:
- формирователь 1 предназначен для синхронного формирования коротких импульсов по фронту и по спаду входного сигнала;
- схема «2И-НЕ» 2 предназначена для объединения импульсных последовательностей сформированных по фронту и по спаду входного сигнала в единую последовательность;
- триггер 3 предназначен для формирования выходной последовательности;
- генератор 4 предназначен для формирования опорной тактовой последовательности;
- синхронизатор 5 предназначен для формирования управляющих опорных синхроимпульсов;
- суммирующий счетчик 6 предназначен для измерения длительности входного сигнала;
- вычитающий счетчик 7 предназначен для синтеза длительности выходного сигнала;
- схема «И» 8 предназначена для формирования пакетов импульсов, подаваемых на суммирующий счетчик.
Принцип действия предлагаемого устройства сводится к следующему.
Техническая сущность предлагаемого устройства выражается в том, что для формирования на выходе удвоителя частоты импульсной последовательности со скважностью близкой к двум (меандра) нужно, чтобы длительность выходного сигнала изменялась пропорционально изменению частоты входного сигнала. При возрастании частоты длительность должна сокращаться и, наоборот, при уменьшении частоты длительность должна увеличиваться. Для выполнения этого условия необходимо измерить частоту входного сигнала, а затем - синтезировать длительность выходного сигнала с учетом измеренной частоты (или периода, полупериода). Именно этот принцип и реализован в предлагаемом устройстве.
Входной сигнал поступает на вход синхронного формирователя 1, где формируются две последовательности коротких импульсов - одна по фронту, другая - по спаду входного сигнала. Эти последовательности подаются на первый и второй выходы формирователя 1 соответственно. На схеме «2И-НЕ» 2 происходит объединение этих последовательностей, подобно тому, как это происходит и в прототипе. Но далее сигнал объединенной последовательности с удвоенной частотой следования не подается прямо на выход удвоителя (как это сделано в прототипе), а взводит триггер 3 и запускает синхронизатор 5. Синхронизатор 5 выдает синхронизированный от генератора 4 управляющий сигнал на схему «И» 8, схема «И» открывается, и начинается счет полупериода входного сигнала суммирующим счетчиком 6. При поступлении следующего импульса на вход 2 синхронизатора 5 разрешающий сигнал с входа 1 схемы «И» снимается, и счет прекращается. После чего подается управляющий сигнал на вход 2 вычитающего счетчика 7, по которому осуществляется перезапись данных с выхода суммирующего счетчика 6 в вычитающий счетчик 7. После этого суммирующий счетчик 6 сбрасывается соответствующим сигналом, поступающим с выхода 3 синхронизатора на вход 1 счетчика 6. Вычитающий счетчик 7 начинает обратный отсчет синхроимпульсов, поступающих со второго выхода генератора 4 на вход 3 вычитающего счетчика 7. Эти синхроимпульсы следуют с удвоенной по отношению к частоте счета суммирующего счетчика 6 частотой.
В результате этих операций, когда вычитающий счетчик 7 досчитает до нуля, на его выходе появится короткий импульс, задержанный по отношению к импульсу, поступающему на первый вход триггера 3, на четверть периода входного сигнала. Этим импульсом сбрасывается триггер 3, за счет чего на выходе предлагаемого удвоителя частоты и формируется сигнал со скважностью 2 (меандр с удвоенной частотой).
Техническим результатом полезной модели является то, что предлагаемый удвоитель частоты обеспечивает скважность выходного сигнала близкую к двум (меандр).
Преимущества предлагаемого удвоителя частоты:
1 Предлагаемый удвоитель частоты позволяет получить повышенный уровень второй гармоники входного сигнала, что позволяет эффективно использовать его в схемах удвоения частоты с последующей узкополосной фильтрацией и усилением - например, в трактах радиопередающих и радиоприемных устройств.
2 Предлагаемые устройства можно включать каскадно и получать тем самым умножение частоты в четное число раз при сохранении выходного сигнала в виде меандра.
Реализация узлов удвоителя частоты:
Предлагаемый удвоитель частоты был реализован в ОАО «ЦНПО «Ленинец» на отечественных элементах.
Формирователь 1 реализован на микросхемах 1533ТМ2, 1533ЛП5, 1533ЛН1. Схема «2И-НЕ» 2 - на микросхеме 1533ЛА3. Триггер 3 - на микросхеме 1533ТМ2. Генератор 4 -на микросхемах 1533ТМ2, 1533ЛА3, кварцевом резонаторе 20МГц. Синхронизатор 5 - на микросхемах 1533ТМ2, 1533ЛА3, 1533ИД4. Суммирующий счетчик 6, вычитающий счетчик 7 - на микросхемах 1533ИЕ6. Схема «И» 8 - на микросхеме 1533ЛА3.
Предлагаемый удвоитель частоты прошел лабораторные исследовательские испытания в ОАО «ЦНПО «Ленинец».
Кроме этого его логическая структура была описана на языке описания цифровых устройств Verillog и промоделирована симулятором пакета программ Quartus II 9.0 для последующей реализации в структурах сверхбольших программируемых логических интегральных схем.

Claims (1)

  1. Удвоитель частоты, имеющий в своем составе формирователь, схему «2И-НЕ», причем вход удвоителя частоты соединен с первым входом формирователя, первый выход формирователя соединен с первым входом схемы «2И-НЕ», второй выход формирователя соединен со вторым входом схемы «2И-НЕ», отличающийся тем, что удвоитель частоты содержит триггер, генератор, синхронизатор, суммирующий счетчик, вычитающий счетчик, схему «И», причем выход схемы «2И-НЕ» связан с первым входом триггера и со вторым входом синхронизатора, выход триггера подан на выход удвоителя частоты, а второй вход триггера связан с выходом вычитающего счетчика, первый выход генератора подан на второй вход формирователя, на первый вход синхронизатора и на второй вход схемы «И», а первый выход синхронизатора связан с первым входом схемы «И», а выход этой схемы подан на второй вход суммирующего счетчика, второй выход синхронизатора соединен со вторым входом вычитающего счетчика, третий выход синхронизатора подан на первый вход суммирующего счетчика, выход суммирующего счетчика связан с первым входом вычитающего счетчика, при этом второй выход генератора связан с третьим входом вычитающего счетчика.
RU2020119885U 2020-06-09 2020-06-09 Удвоитель частоты RU199595U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2020119885U RU199595U1 (ru) 2020-06-09 2020-06-09 Удвоитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2020119885U RU199595U1 (ru) 2020-06-09 2020-06-09 Удвоитель частоты

Publications (1)

Publication Number Publication Date
RU199595U1 true RU199595U1 (ru) 2020-09-09

Family

ID=72421299

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2020119885U RU199595U1 (ru) 2020-06-09 2020-06-09 Удвоитель частоты

Country Status (1)

Country Link
RU (1) RU199595U1 (ru)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU790179A1 (ru) * 1978-12-11 1980-12-23 Предприятие П/Я А-1173 Удвоитель частоты меандра
SU798831A1 (ru) * 1978-10-24 1981-01-23 Предприятие П/Я В-8751 Умножитель частоты
SU1636984A1 (ru) * 1988-07-05 1991-03-23 Предприятие П/Я Р-6047 Удвоитель частоты
US5144645A (en) * 1990-07-02 1992-09-01 Bts Broadcast Television Systems Gmbh Circuit apparatus for generating a symmetrical pulse sequence of variable frequency
RU20416U1 (ru) * 2000-05-24 2001-10-27 Войсковая часть 11135 Двухтактный удвоитель частоты
JP2008269788A (ja) * 2008-08-11 2008-11-06 Hitachi Ltd 高周波重畳方法およびこれを用いた光ディスク装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU798831A1 (ru) * 1978-10-24 1981-01-23 Предприятие П/Я В-8751 Умножитель частоты
SU790179A1 (ru) * 1978-12-11 1980-12-23 Предприятие П/Я А-1173 Удвоитель частоты меандра
SU1636984A1 (ru) * 1988-07-05 1991-03-23 Предприятие П/Я Р-6047 Удвоитель частоты
US5144645A (en) * 1990-07-02 1992-09-01 Bts Broadcast Television Systems Gmbh Circuit apparatus for generating a symmetrical pulse sequence of variable frequency
RU20416U1 (ru) * 2000-05-24 2001-10-27 Войсковая часть 11135 Двухтактный удвоитель частоты
JP2008269788A (ja) * 2008-08-11 2008-11-06 Hitachi Ltd 高周波重畳方法およびこれを用いた光ディスク装置

Similar Documents

Publication Publication Date Title
CN102035472B (zh) 可编程数字倍频器
US5365119A (en) Circuit arrangement
CN108599743A (zh) 一种基于相位补偿的精密数字延时同步方法
CN103257569A (zh) 时间测量电路、方法和***
CN102291126A (zh) 对来自相位控制环路中的相位检测器的低频噪声的抑制
CN101436857A (zh) 时脉产生器以及相关的时脉产生方法
CN115543051A (zh) Fpga全局复位同步电路、芯片、验证仿真***及方法
WO2020098349A1 (zh) 一种基于时钟周期的脉宽调制信号占空比倍增电路
RU199595U1 (ru) Удвоитель частоты
CN103618501A (zh) 基于fpga的交流采样同步倍频器
CN111124363B (zh) 一种真随机数生成方法及真随机数发生器
CN206506516U (zh) 电路装置
CN210807207U (zh) 一种基于相位补偿的窄脉冲精密时延同步装置
RU209090U1 (ru) Блок измерения частоты следования импульсов
US20230412160A1 (en) Clock generator circuit, corresponding device and method
CN107193205B (zh) 一种用于流水线型时间数字转换器的时间存储器电路
SU1432754A1 (ru) Умножитель частоты следовани импульсов
JP2004525548A (ja) 精密位相生成装置
Telba et al. A Wideband Low Jitter Frequency Synthesizer Modeling and Simulation
CN111313870A (zh) 一种基于相位补偿的窄脉冲精密时延同步方法及装置
SU1569976A1 (ru) Делитель частоты на три
Zi-sheng et al. The study of the measured frequency in EPM3128 based on the VHDL language
SU1598165A1 (ru) Делитель частоты следовани импульсов
Telba Modeling and simulation of wideband low jitter frequency synthesizer
SU577527A1 (ru) Устройство дл умножени частот