NO854192L - Digital kvartsstabil fm-diskriminator. - Google Patents
Digital kvartsstabil fm-diskriminator.Info
- Publication number
- NO854192L NO854192L NO854192A NO854192A NO854192L NO 854192 L NO854192 L NO 854192L NO 854192 A NO854192 A NO 854192A NO 854192 A NO854192 A NO 854192A NO 854192 L NO854192 L NO 854192L
- Authority
- NO
- Norway
- Prior art keywords
- discriminator
- stable
- frequency
- phase comparator
- low
- Prior art date
Links
- 238000005070 sampling Methods 0.000 claims description 6
- 230000005540 biological transmission Effects 0.000 claims description 2
- 239000010453 quartz Substances 0.000 abstract description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 abstract description 4
- 230000002441 reversible effect Effects 0.000 abstract 2
- 230000002349 favourable effect Effects 0.000 description 2
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D3/00—Demodulation of angle-, frequency- or phase- modulated oscillations
- H03D3/02—Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal
- H03D3/24—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits
- H03D3/241—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Television Signal Processing For Recording (AREA)
- Dc Digital Transmission (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
- Circuits Of Receivers In General (AREA)
Description
Oppfinnelsen angår en digital kvartsstabil FM-diskriminator.
Såkalte PLL-demodulatorer (Phase Locked Loop Demodula-tors) som på vanlig måte via et lavpassfilter regulerer en spenningsstyrt oscillator, såkalt VCO (Voltage controlled oscillator) slik at VCO-frekvensen blir lik inngangsfrekvensen, og hvor reguleringsspenningen på oscillatoren tilsvarer lav-frekvensspenningen, har den ulempe at de spenningsstyrte oscillatorer pga. sin temperatur- og spenningsavhengighet bare med vanskelighet lar seg stabilisere. Det gjør det nødvendig å tilpasse oscillatoren. Den spenningstyrte oscillators karakteri-stikk tilsvarer demodulatorkarakteristikken, noe som betyr at manglende linearitet gir en klirrfaktor.
Ved påstyring av en VCO uten lavpass fremkommer en digital topunkt-regulator. En VCO frembringer bare to frekvenser som tilsvarer laveste og høyeste demodulerbare frekvens. Samplingsforholdet tilsvarer forholdet mellom inngangsfrekvensen og de to mulige VCO-frekvenser.
Til grunn for oppfinnelsen ligger den oppgave å skaffe
en FM-diskriminator som er mest mulig lineær, temperatur-uavhengig og frekvensstabil.
Ved en FM-diskriminator av den innledningsvis, angitte art blir denne oppgave løst med en deler som kan kobles om,
og som er innkoblet i inngangssignalkretsen i PLL-sløyfen og frembringer diskriminatorens grensefrekvenser f u og fQ, samt et lavpassfilter som er innkoblet i overføringsveien etter PLL-sløyfens tilkoblingspunkt.
En gunstig realiseringsform for oppfinnelsesgjenstanden består i at der for inngangssignalets frekvens gjelder rela-sjonen f. =a . f + b . f , samtidig som a + b = 1 og a oq
J inn o u ^ ^ y
b angir styresignalets samplingsforhold.
I det følgende vil oppfinnelsen bli nærmere belyst ved
et utførelseseksempel som er vist på tegningen.
Tegningen er et blokkskjerna for FM-diskriminatoren. Inn-gangssignalet med frekvens f. blir tilført en fasesammenlig-
^ 3 3 inn
ner 1. Denne etterfølges av et lavpassfilter 2 fra hvis utgang spenningen (lavfrekvenssignal) kan tas ut. Fra signalveien
mellom fasesammenligner 1 og lavpass 2 er der koblet inn en PLL-sløyfe til en ytterligere inngang til fasesammenligneren
1. Sløyfen inneholder en modulodeler 3 som kan kobles om, og som får en kvartsstabil frekvens f tilført. Modulodeleren
q
3 frembringer de to grensefrekvenser fu og f for FM-diskriminatoren.
Man finner at f. =a.f +b.f, hvor a + b =
inn o u
og a og b betegner styresignalets samplingsforhold.
Sender man styresignalet gjennom lavpassfilteret 2, fremkommer etter dette det lavfrekvente signal Ulf. De frekvenser f og f usom frembringes av modulodeleren 3, er bare avhengige av kvartsfrekvensen f q og y er altså kvartsstabile. Der behøves altså ikke noen avpasning av koblingen.
Da der på lavpassfilteret opptrer et samplingsforhold,
er det på dette sted på meget gunstig måte mulig å telle ut samplingsforholdet og dermed digitalisere det. Innenfor koblingen blir digitalsignalet tatt ut foran modulodeleren 3.
Claims (2)
1. Digital kvartsstabil FM-diskriminator, karakterisert ved en deler (3) som kobles om, og som er innkoblet i inngangssignalkretsen i PLL-sløyfen (Phase Locked Loop) og frembringer diskriminatorens grensefrekvenser f og fQ , samt et lavpassfilter (2) som er innkoblet i overføringsveien etter PLL-sløyfens tilkoblingspunkt.
2. FM-diskriminator som angitt i krav 1, karakterisert ved at følgende relasjon gjelder for inngangssignalets frekvens:
f. = a . f + b . f
inn o u
hvor a+b=logaogb angir styresignalets samplingsforhold.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE3439825 | 1984-10-31 |
Publications (1)
Publication Number | Publication Date |
---|---|
NO854192L true NO854192L (no) | 1986-05-02 |
Family
ID=6249186
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
NO854192A NO854192L (no) | 1984-10-31 | 1985-10-21 | Digital kvartsstabil fm-diskriminator. |
Country Status (8)
Country | Link |
---|---|
US (1) | US4642574A (no) |
EP (1) | EP0180153B1 (no) |
AT (1) | ATE45648T1 (no) |
DE (1) | DE3572428D1 (no) |
DK (2) | DK498785A (no) |
FI (1) | FI854264L (no) |
NO (1) | NO854192L (no) |
ZA (1) | ZA858327B (no) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4787096A (en) * | 1987-03-04 | 1988-11-22 | National Semiconductor Corp. | Second-order carrier/symbol sychronizer |
DE4240851C1 (de) * | 1992-12-04 | 1994-01-27 | Loewe Opta Gmbh | Demodulator |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3936762A (en) * | 1974-06-17 | 1976-02-03 | The Charles Stark Draper Laboratory, Inc. | Digital phase-lock loop systems for phase processing of signals |
US3983498A (en) * | 1975-11-13 | 1976-09-28 | Motorola, Inc. | Digital phase lock loop |
US4097812A (en) * | 1977-07-25 | 1978-06-27 | Matsushita Electric Corporation | Frequency selective detector circuit |
US4345211A (en) * | 1980-09-15 | 1982-08-17 | Rockwell International Corporation | Digital phaselock demodulator |
US4373204A (en) * | 1981-02-02 | 1983-02-08 | Bell Telephone Laboratories, Incorporated | Phase locked loop timing recovery circuit |
JPS58137307A (ja) * | 1982-02-10 | 1983-08-15 | Hitachi Ltd | パルスカウントfm検波回路 |
-
0
- DK DK8504987D patent/DK8504987A/da unknown
-
1985
- 1985-10-21 NO NO854192A patent/NO854192L/no unknown
- 1985-10-22 US US06/790,211 patent/US4642574A/en not_active Expired - Fee Related
- 1985-10-24 EP EP85113542A patent/EP0180153B1/de not_active Expired
- 1985-10-24 AT AT85113542T patent/ATE45648T1/de not_active IP Right Cessation
- 1985-10-24 DE DE8585113542T patent/DE3572428D1/de not_active Expired
- 1985-10-30 FI FI854264A patent/FI854264L/fi not_active Application Discontinuation
- 1985-10-30 ZA ZA858327A patent/ZA858327B/xx unknown
- 1985-10-30 DK DK498785A patent/DK498785A/da not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
DE3572428D1 (en) | 1989-09-21 |
EP0180153A2 (de) | 1986-05-07 |
DK8504987A (no) | 1986-05-01 |
US4642574A (en) | 1987-02-10 |
ZA858327B (en) | 1986-06-25 |
EP0180153B1 (de) | 1989-08-16 |
EP0180153A3 (en) | 1987-12-02 |
ATE45648T1 (de) | 1989-09-15 |
DK498785A (da) | 1986-05-01 |
DK498785D0 (da) | 1985-10-30 |
FI854264A0 (fi) | 1985-10-30 |
FI854264L (fi) | 1986-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4313209A (en) | Phase-locked loop frequency synthesizer including compensated phase and frequency modulation | |
US4528522A (en) | FM Transceiver frequency synthesizer | |
KR970055561A (ko) | 반응 시간이 제어 가능한 위상 동기 루프 | |
EP0423941A3 (en) | Variable frequency signal generator | |
AU728239B2 (en) | Digital AFC adjustment by means of reciprocal direct digital synthesis | |
US4488123A (en) | Frequency synthesizer | |
KR910005582A (ko) | 아날로그 디지탈 pll | |
US4273958A (en) | Quadrature receiver | |
US5329250A (en) | Double phase locked loop circuit | |
NO854192L (no) | Digital kvartsstabil fm-diskriminator. | |
KR940005139A (ko) | 입력 및 출력 신호용 공통 라인을 갖는 부궤환 제어 회로 | |
GB2098419A (en) | Electrical frequency adjusting arrangements | |
JPH0834589B2 (ja) | サンプリングクロック発生回路 | |
EP0497801A1 (en) | PHASE LOCKED LOOP FOR PRODUCING A REFERENCE CARRIER FOR A COHERENT DETECTOR. | |
US6639476B1 (en) | Correlator stabilized digitally tuned oscillator synthesizer | |
EP0361746B1 (en) | Automatic phase controlling circuit | |
JPH022721A (ja) | 位相同期発振回路 | |
JPS637022A (ja) | 位相同期発振器 | |
JPH02262717A (ja) | 周波数シンセサイザ | |
US3278855A (en) | Afc system with a beat frequency drift cancellation oscillator | |
JP2721927B2 (ja) | Pll回路 | |
US5459431A (en) | Frequency/phase analog detector and its use in a phase-locked loop | |
JPH09200046A (ja) | 位相差制御pll回路 | |
JP2674711B2 (ja) | スペクトラム表示回路 | |
GB1161205A (en) | Improvements in or relating to Frequency Synthesiser Arrangements. |