NO135556B - - Google Patents

Download PDF

Info

Publication number
NO135556B
NO135556B NO300973A NO300973A NO135556B NO 135556 B NO135556 B NO 135556B NO 300973 A NO300973 A NO 300973A NO 300973 A NO300973 A NO 300973A NO 135556 B NO135556 B NO 135556B
Authority
NO
Norway
Prior art keywords
output
counter
transmitted
reset
input
Prior art date
Application number
NO300973A
Other languages
Norwegian (no)
Other versions
NO135556C (en
Inventor
K Reisinger
Original Assignee
Siemens Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Ag filed Critical Siemens Ag
Publication of NO135556B publication Critical patent/NO135556B/no
Publication of NO135556C publication Critical patent/NO135556C/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/22Arrangements affording multiple use of the transmission path using time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

Den foreliggende oppfinnelse angår en koblingsanordning til å overføre et større antall binær-kodede fjernskriftinformasjoner, varige signaler og valgsignaler til oppbygning av forbin-delser over en felles overføringskanal etter tidsmultipleksprinsippet med en fastlagt tegnramme og skrittvis innføyelse av fjernskrifttegnene i det overførte multipleks-signal. Ved "varige" signaler skal her forstås signaler som alltid har samme polaritet. The present invention relates to a switching device for transmitting a large number of binary-coded telescript information, permanent signals and selection signals for establishing connections over a common transmission channel according to the time multiplex principle with a fixed character frame and step-by-step insertion of the telescript characters in the transmitted multiplex signal. "Permanent" signals are understood here to mean signals that always have the same polarity.

Et slikt signal skal f.eks. overføres -før en valgoppfordring på Such a signal must e.g. be transferred -before an election call on

en dellagerledning, eller det kan dreie seg om et sluttegn med bestemt minimumsvarighet. a sub-stock line, or it may be an end sign with a certain minimum duration.

Det generelle prinsipp for tidsmultipleks-flerkanals-over- ; The general principle of time-division multiplex-multichannel-over- ;

føring av informasjoner består i at der for en eneste overføringsvei er anordnet et større antall kanaler. En gruppe av tidsintervaller i et antall som kan være lik antallet av kanaler, utgjør en avtast-ningsperiode. Hvert av disse tidsintervaller er tilordnet en bestemt kanal, og hver kanal er bare under det tilhørende tidsintervall the transmission of information consists in a larger number of channels being arranged for a single transmission path. A group of time intervals in a number which may be equal to the number of channels constitutes a sampling period. Each of these time intervals is assigned to a specific channel, and each channel is only under the associated time interval

forbundet med overforingsveien. Under de deler av avtasningsperioden som er tilordnet de ovrige kanaler, foreligger der ingen forbindelse mellom vedkommende kanal og overforingsveien. Adskillelse av kana-lene skjer på sendesiden for avtasbningen og på mottagersiden efter fordeleren. Avtastningen på sendesiden skjer slik at datategnene blir avtastet på tidspunkter som gjentar seg regelmessig. connected to the transfer road. During the parts of the take-off period which are assigned to the other channels, there is no connection between the relevant channel and the transfer road. Separation of the channels takes place on the sending side for the take-off and on the receiving side after the distributor. The scanning on the sending side takes place so that the data characters are scanned at times that repeat regularly.

Fig. 1 viser skjematisk den prinsipielle oppbygning av et tidsmultipleks-system. På sendesiden står en sentral multiplekser M som får de enkelte telegrafi-informasjoner El, E2, E3 tilfort over sendekoblinger KSI, KS2, KS3- De enkelte sendekoblinger ordner de leverte telegrafitegn i et enhetlig tidsraster så de kan overtas av multiplekseren. Multiplekseren er i prinsippet vist som en roterende viser Zl som avhengig av antall telegrafikanaler som skal overfores, dreier seg med slik hastighet at hver tilsluttet kanal blir avtastet In gang under varigheten av et skritt. Multiplekseren,som er oppbygget med elektroniske trinn,har en egen taktgenerator og innblender også synkroniseringspulser i tillegg i multiplekssignalet som skal overfores over overfSringsledningen U. I det sentrale mottagnings-sted sitter en demultiplekser D hvis viser Z2 roterer med samme hastighet som viseren Zl ved multiplekseren M. De formidlede synkroniseringspulser sorger for at de to visere loper synkront for å sikre tilordningen av de overforte telegrafitegn til de respektive riktige mottagningskanaler KEI, KE2, KE3. Ved mottagningsinnretningenes utgang Al, A2, A3 fremkommer de samtidig overforte telegrafiinformasjo-ner. Fig. 1 schematically shows the basic structure of a time multiplex system. On the transmitting side, there is a central multiplexer M which receives the individual telegraphic information El, E2, E3 via transmitting links KSI, KS2, KS3 - The individual transmitting links arrange the delivered telegraphic characters in a uniform time grid so that they can be taken over by the multiplexer. In principle, the multiplexer is shown as a rotating display Zl which, depending on the number of telegraphy channels to be transmitted, rotates at such a speed that each connected channel is sampled I time during the duration of one step. The multiplexer, which is made up of electronic stages, has its own clock generator and also incorporates synchronization pulses in addition to the multiplex signal to be transmitted over the transmission line U. In the central receiving location is a demultiplexer D whose pointer Z2 rotates at the same speed as the pointer Z1 at the multiplexer M. The transmitted synchronizing pulses ensure that the two pointers run synchronously to ensure the assignment of the transmitted telegraphic characters to the respective correct receiving channels KEI, KE2, KE3. At the reception devices' output A1, A2, A3, the simultaneously transmitted telegraphic information appears.

Oppfinnelsens oppgave er å gi anvisning på en sendekobling og en mottagningskobling for overforing av fjernskrifttegn, varige signaler og valgsignaler efter tidsmultipleks-prinsippet. The task of the invention is to provide instructions for a transmission link and a reception link for the transmission of telegraphic characters, permanent signals and selection signals according to the time multiplex principle.

Losningen av oppgaven består i at de binære signaler som skal overfores , i sendekoblingen påtrykkes, et to-bits skiftregister som styres av en hoy taktfrekvens, vesentlig hoyere. enn frekvensen av fjernskriftskrittene, at en efterfolgende portanordning vurderer de opptredende skrittomslag i signalene som skal overfores,og stiller en faseordner og en kodeteller tilbake i utgangsstillingen når en flanke av et skritt opptrer, og for kodetelleren har nådd sin sluttstilling, at faseordneren ut fra den hoye taktfrekvens danner en taktpulssekvens som skrittvis avtaster signalene som skal overfores, og innforer de avtastede verdier for lagring i en kippkobling hvis utgang er tilkoblet en kanalinngang til en multiplekser, at der i mottagningskoblingen er anordnet et kipptrinn ved hvis utgang de overforte fjernskrifttegn og varige signaler fremkommer, at inngangen til kipptrinnene er koblet til en kanalutgang fra demultiplekseren , og at styringen skjer med en skrittakt tilordnet kanalen. The solution to the problem is that the binary signals to be transmitted are pressed into the transmission link, a two-bit shift register which is controlled by a high clock frequency, significantly higher. than the frequency of telegraphic steps, that a subsequent gate device evaluates the occurring step reversals in the signals to be transmitted, and sets a phase orderer and a code counter back to the initial position when an edge of a step occurs, and for the code counter has reached its end position, that the phase orderer from the high clock frequency forms a clock pulse sequence which step by step samples the signals to be transmitted, and introduces the sampled values for storage in a flip-flop whose output is connected to a channel input of a multiplexer, that there is a flip-flop step arranged in the receiving link at whose output the transmitted telegraphic characters and permanent signals appears, that the input to the flip-flops is connected to a channel output from the demultiplexer, and that the control takes place with a step rate assigned to the channel.

Oppfinnelsen gir anvisning på en særlig enkel sende- og mottagningskobling som i sin helhet kan oppbygges i integrert strom-kretsteknikk. Koblingen egner seg for overforing av fjernskrifttegn i en kode med bestemt skrittantall efter tidsmultipleks-prinsippet. Koblingsanordningen gjor det også mulig å overfore varige signaler The invention provides instructions for a particularly simple sending and receiving connection which can be built entirely in integrated current circuit technology. The connection is suitable for the transmission of telegraphic characters in a code with a fixed number of steps according to the time multiplex principle. The coupling device also makes it possible to transmit permanent signals

og valg- og opptattsignaler for oppbygning og opplosning av forbin-delsene. Valgsignalene kan i den forbindelse stamme fra forskjellige signaliseringsformer, f. eks. A-, B-, eller D-signalisering. Der blir da tilordnet hver fjernskriftkanal en sende- resp. mottagnings-innretning tilsluttet henholdsvis multiplekseren og demultiplekseren. Fjernskrifttegnene kan innleveres på vilkårlige tidspunkter. and selection and busy signals for establishing and terminating the connections. In this connection, the selection signals can originate from different signaling forms, e.g. A, B or D signalling. Each teletext channel is then assigned a sending or receiving device connected to the multiplexer and the demultiplexer respectively. The telegraphic characters can be handed in at any time.

Der kan også forekomme pauser mellom tegnene. Fjernskrifttegnene kan ha enkelt eller 1,5-gangs sperreskritt. I sendekoblingen skjer der en forvrengningskorreksjon av tegnskrittene, d.v.s. de blir bragt på en onsket skrittlengde. Tegnenes skrittlengder må ha en fast tidsrelasjon til multiplekstakten. Sendekoblingen avgir tegnene skrittvis til multiplekserens inngang. Informasjonen fra de enkelte kanaler er altså plasert skrittvis sammenstokket i multiplekssignalet. Overføringssystemet har særlig kort egen operasjonstid. There may also be pauses between characters. The telegraphic characters can have single or 1.5-fold stoppage. In the transmission link, a distortion correction of the character increments takes place, i.e. they are brought to a desired stride length. The step lengths of the characters must have a fixed time relation to the multiplex rate. The transmit link transmits the characters in steps to the multiplexer's input. The information from the individual channels is thus placed step by step in the multiplex signal. The transmission system has a particularly short own operating time.

Enkeltheter ved oppfinnelsen vil bli belyst ved gunstige utforelseseksempler som er anskueliggjort på tegningen. Details of the invention will be elucidated by favorable examples of embodiment which are illustrated in the drawing.

Fig. 2 viser en sendekobling. Fig. 2 shows a transmission link.

Fig. 3 viser et tidsdiagram for sendekoblingen. Fig. 3 shows a timing diagram for the transmission link.

Fig. 4 viser en ytterligere sendekobling. Fig. 4 shows a further transmission link.

Fig. 5 viser mottagningskoblingen. Fig. 5 shows the receiving connection.

På fig. 2 kommer fjernskrifttegnene ved inngangen E via In fig. 2, the telegraphic characters come at the entrance E via

et lavpassfilter TP, som undertrykker korte stoypulser, til lokalkretskoblingen OK, som avtaster skrittene av fjernskrifttegnene og bringer dem på det spenningsnivå som kreves for de efterkoblede in-tegrerte logikktrinn. Utgangen fra lokalkretskoblingen er tilkoblet et tobits skiftjregister SR bestående av kipptrinn Kl, K2. Ved styreinngangen (cl) til skiftregisteret tilfores en taktpulssekvens med hoy frekvens, f.eks. 6,4 kHz. Dermed blir det oppnådd at den av-tastningsforvrengning som oppstår ved innordningen av fjernskriftskrittene i det på forhånd gitte taktraster, forblir meget liten. a low-pass filter TP, which suppresses short noise pulses, to the local circuit coupling OK, which samples the steps of the telegraphic characters and brings them to the voltage level required for the downstream integrated logic stages. The output from the local circuit connection is connected to a two-bit shift register SR consisting of flip-flops Kl, K2. At the control input (cl) of the shift register, a clock pulse sequence with a high frequency is applied, e.g. 6.4 kHz. In this way, it is achieved that the scanning distortion that occurs when the telegraphic steps are arranged in the pre-given time frame remains very small.

En eksklusiv Eller-port Gl sammenligner utgangsspenningene fra kipptrinnene Kl og K2 og konstaterer dermed enhver skiftning i polaritet i det påtrykte fjernskriftsignal. Hvert skift i polariteten i et datasignal gir ved utgangen fra porten Gl en kort puls, som tilfores den ene inngang til en NAND-port G2. Den annen inngang til NAND-porten er tilkoblet utgangen fra kodetelleren Z, som under telleprosessen sperrer NAND-porten G2 via dennes annen inngang. I sin sluttstilling gir kodetelleren et inngangsignal til den annen inn- An exclusive Eller gate Gl compares the output voltages from the flip-flop stages Kl and K2 and thus detects any change in polarity in the printed telegraphic signal. Each change in the polarity of a data signal produces a short pulse at the output of gate Gl, which is fed to one input of a NAND gate G2. The second input to the NAND gate is connected to the output of the code counter Z, which during the counting process blocks the NAND gate G2 via its second input. In its final position, the code counter provides an input signal to the other input

gang til porten G2, så den puls som oppstår ved utgangen fra porten Gl når det forste skift i polaritet opptrer, likeledes fremkommer ved utgangen fra porten G2,som stiller kodetelleren Z og en faseordner PO tilbake i utgangsstillingen. Faseordneren har til oppgave å avtaste de fjernskriftskritt som skal overfores i midten. Faseordneren er utfort som frekvensdeler, som for eksempel har en divisor på 128 } og som deler den hoye taktfrekvens Tl til rytmen av fjernskriftskrittene f.eks. 20 ms. Ved utgangen fra faseordneren oppstår en taktpuls med fjernskriftskrittenes tidsavstand. Disse taktpulser styrer dels kodetelleren Z og dels kippkoblingen K3. Når der opptrer en puls ved utgangen fra porten G2,blir faseordneren forskjovet slik at de neste avtastningspulser omtrent faller midt på skrittene som skal avtastes. Kodetelleren er oppbygget som skiftregister og avgir ved sin utgang under varigheten av tellingen et sperresignal til porten G2. Ved inngangen S til kodetelleren Z foreligger det binære signal som anvendes som frigivningssignal for porten G2. Efter til-bakestillingen blir der for hver tellepuls T2 i midten av hvert skritt bévirket en videreskyvning av den påtrykte binære tilstand ett skritt. Ved slutten av tellingen fremkommer frigivningssignalet ved tellerens utgang. Tellingen slutter for den. virkelige slutt av fjernskrifttegnene, nemlig efter opptreden av halvparten av det enkle sperreskritt. time to gate G2, so the pulse that occurs at the output of gate G1 when the first shift in polarity occurs, likewise occurs at the output of gate G2, which sets the code counter Z and a phase adjuster PO back to the initial position. The phase orderer has the task of scanning the telegraphic steps to be transferred in the middle. The phase orderer is implemented as a frequency divider, which for example has a divisor of 128 } and which divides the high clock frequency Tl to the rhythm of the telegraph steps, e.g. 20 ms. At the output of the phase sequencer, a clock pulse occurs with the time interval of the telegraph steps. These clock pulses partly control the code counter Z and partly the toggle switch K3. When a pulse occurs at the output of gate G2, the phase shifter is shifted so that the next scanning pulses roughly fall in the middle of the steps to be scanned. The code counter is structured as a shift register and emits a blocking signal to gate G2 at its output for the duration of the count. At the input S to the code counter Z, there is a binary signal which is used as a release signal for the gate G2. After the on-reset, for each counting pulse T2 in the middle of each step, a further shift of the imprinted binary state is effected by one step. At the end of the count, the release signal appears at the counter's output. The count ends for it. real end of the telegraphic characters, namely after the appearance of half of the simple blocking step.

Det betyr ved en overføringshastighet av 50 Bd og fjernskrifttegn efter CCITT-kode nr. 2:;j at telleren avgir et sperresignal for et tids-rum av 130 ms. Derefter blir telleren liggende i sluttstillingen og avgir et frigivningssignal for porten G2. Dermed er det sikret at der når der opptrer et polaritetsskift i datasignalet, altså ved startskrittet, oppstår et utgangssignal på porten G2 for utlosning av riktig innordning i det fastlagte taktraster. Der blir altså bare kon-statert positive og negative startskrittflanker og ikke tydet noe polaritet sskift under overforingen av et tegn. Kipptrinnet K3 får ved inngangen utgangssignalet fra kipptrinnet Kl. Utgangen fra kipptrinnet K3 er koblet til en kanalinngang Ml til multiplekseren. This means at a transmission speed of 50 Bd and telegraphic characters according to CCITT code no. 2:;j that the counter emits a blocking signal for a period of 130 ms. The counter then remains in its final position and emits a release signal for gate G2. Thus, it is ensured that when there is a polarity shift in the data signal, i.e. at the start step, an output signal occurs on the gate G2 for triggering the correct arrangement in the determined clock grid. Thus, only positive and negative start step flanks are detected and no polarity shift is detected during the transfer of a character. The flip-flop stage K3 receives at its input the output signal from the flip-flop stage Kl. The output from the flip-flop stage K3 is connected to a channel input Ml of the multiplexer.

Fig. 3 viser tidsdiagrammet til fig. <2>. Linje E viser et fjernskrifttegn som skal overfores og har startskrittet St, infor-masjonsskritt 1, 2, 3> 4 og 5 og 1,5-gangs sperreskritt Sp. Linje Tl viser den hoye taktfrekvens. Linje Gl viser eksklusiv-Eller-por- Fig. 3 shows the timing diagram of fig. <2>. Line E shows a telescript character to be transmitted and has the start step St, information steps 1, 2, 3> 4 and 5 and 1.5 times blocking step Sp. Line Tl shows the high clock frequency. Line Gl shows exclusive-Or-por-

tens (Gl) utgangssignal, som hår det blir utlost av en skrittflanke, stiller kodetelleren fc) og faseordneren (PO) tilbake i utgangstil-standen. Faseordneren avgir taktpulser som avtaster fjernskriftskrittene omtrent på midten og innforer de avtastedede verdier for lagring i kipptrinnet K3> så polariteten av fjernskriftskrittene som skal overfores,foreligger ved den tilordnede kanalinngang til multiplekseren (linje Ml). ten's (G1) output signal, as soon as it is triggered by a step edge, sets the code counter fc) and the phase orderer (PO) back to the output state. The phase controller emits clock pulses which sample the telescript steps approximately in the middle and introduce the sampled values for storage in the flip-flop stage K3> so that the polarity of the telescript steps to be transferred is present at the assigned channel input of the multiplexer (line Ml).

Fig. 4 viser en utvidet sendekobling, som kan anvendes med fordel særlig hvis valgsignalene har store toleranser når det gjelder pulsforhold,og ikke lenger passer i multiplekssystemets taktraster. Isåfall blir sendekoblingen på fig. 2 modifisert,idet der til enhver tid av start- og stoppflanken av signalene som skal overfores,innstil-les varighet ved hjelp av to tellere. Ved utl5sningen ved hjelp av stoppflanken dreier det seg om overforing av valgsignaler..Koblingen egner seg for overforing av valgsignaler ved den såkalte B-signalisering, hvor der opptrer et puls-pause-forhold av 60 ms til 40 ms. Signalene som skal overfores, foreligger i binær form ved inngangen E til inngangskoblingen ES. Tobits - skiftregisteret med kippkoblingene Kl og K2 bedommer sammen med portene Gl - G4 skrittflankene. Takten Tl med hoy frekvens styrer kippkoblingene og faseordneren PO,som på midten av tegnskrittene danner en avtastningspuls T2 og dermed leverer polariteten av skrittene til kipptrinnet K3. Utgangen fra kipptrinnet K3 er koblet til en kanalinngang til multiplekseren. Med NAND-portene Gl og G2 tydes de negative flanker av valgsignalet som skal overfores, og der oppstår hver gang en puls ved utgangen fra porten G2. Fig. 4 shows an extended transmission link, which can be used with advantage, particularly if the selection signals have large tolerances in terms of pulse ratios, and no longer fit into the multiplex system's clock grids. In that case, the transmission link in fig. 2 modified, where at any time of the start and stop edge of the signals to be transmitted, the duration is set using two counters. When triggered by the stop edge, it concerns the transmission of selection signals. The connection is suitable for the transmission of selection signals by the so-called B-signaling, where a pulse-pause ratio of 60 ms to 40 ms occurs. The signals to be transmitted are in binary form at the input E to the input connection ES. Tobits - the shift register with flip-flops Kl and K2 judges together with the gates Gl - G4 the step edges. The clock Tl with high frequency controls the flip-flops and the phase controller PO, which forms a scanning pulse T2 in the middle of the character steps and thus supplies the polarity of the steps to the flip-flop stage K3. The output of the flip-flop K3 is connected to a channel input of the multiplexer. With the NAND gates Gl and G2, the negative edges of the selection signal to be transmitted are deciphered, and there each time a pulse occurs at the output of gate G2.

Ved overforingen av fjernskrifttegnene opptrer der en positiv start-flanke som både ved utgangen fra porten G4 og ved utgangen fra porten G2 frembringer en puls. Utgangspulsene fra portene G2 og G4 styrer de to tellere Zl og Z2 tilbake til utgangsstillingen via deres tilbakestillingsinnganger når den tilordnede teller har nådd sin sluttstilling, så en ny telleprosess kan forlope. Samtidig blir også faseordneren PO,som er utfort som frekvensdeler, styrt tilbake til hvilestillingen, så den forste skrittaktpuls opptrer efter 10 ms. Ved overforingen av et fjernskrifttegn oppstår der ved utgangene fra portene G2 og G4 en og en puls som styrer tellerne Zl og Z2 tilbake i hvilestillingen. Så begynner en telleprosess med skrittakten T2. Ved inngangen S påtrykkes frigivningssignaletjsom når tellerens sluttstilling nås, During the transmission of telegraphic characters, a positive start edge occurs which produces a pulse both at the output from gate G4 and at the output from gate G2. The output pulses from gates G2 and G4 control the two counters Zl and Z2 back to the starting position via their reset inputs when the assigned counter has reached its final position, so that a new counting process can take place. At the same time, the phase controller PO, which is designed as a frequency divider, is also controlled back to the rest position, so that the first step pulse occurs after 10 ms. During the transmission of a telegraphic character, a pulse occurs at the outputs from ports G2 and G4, which control the counters Z1 and Z2 back to the rest position. Then a counting process begins with the step rate T2. At the input S, the release signal is applied, such as when the counter's end position is reached,

opptrer ved tellerens utgang og frigir NAND-portene Gl og G2, så acts at the counter's output and releases the NAND gates Gl and G2, so

neste opptredende skrittflanke utloser en ny telleprosess. De to tellere Zl og Z2 er koblet i serie og har tilsaramen en telletid som er et halvt skritt kortere enn telletiden for et fjernskrifttegn, the next occurring step edge triggers a new counting process. The two counters Zl and Z2 are connected in series and together have a counting time that is half a step shorter than the counting time of a telegraphic character,

altså f.eks. 130 ms. Telleren Z2 kan også stilles tilbake i hvile-tilstand uavhengig av telleren Zl. Dette skjer imidlertid bare når der opptrer en negativ flanke og de to tellere Zl og Z2 viser sin sluttstilling. Dette er alltid tilfellet når der ved anvendelse av B-signalisering overfores valgsignaler. Telleren Z2 har en telletid lenger enn den korteste pause i et valgtegn, men kortere enn varigheten av pause pluss puls i valgtegnet. I det foreliggende eksempel med overføringshastighet 50 Bd og B-signalisering består telleren Zl av fire skiftregistertrinn og telleren Z2 av tre skiftregistertrinn. Efter tilbakestilling av begge tellerne teller telleren Zl en tid i.e. e.g. 130 ms. The counter Z2 can also be reset to a rest state independently of the counter Z1. However, this only happens when a negative edge occurs and the two counters Zl and Z2 show their final position. This is always the case when selection signals are transmitted using B signaling. The counter Z2 has a counting time longer than the shortest pause in a selection character, but shorter than the duration of the pause plus pulse in the selection character. In the present example with transmission speed 50 Bd and B signaling, the counter Zl consists of four shift register stages and the counter Z2 of three shift register stages. After resetting both counters, the counter Zl counts a time

av 70 ras og telleren Z2 en tid av 60 ms. Hvis imidlertid bare telleren Z2 stilles tilbake i hvilestilling og telleren Zl forblir i sluttstilling, teller telleren Z2 en tid av 50 ms. Dette skyldes at tellepulsen i det sistnevnte tilfelle blir avgitt av faseordneren PO allerede efter 10 ms,da utgangspulsen fra porten G2 også stiller faseordneren tilbake i hvilestilling. Tiden på 50 ms for telleren Z2 of 70 ras and the counter Z2 a time of 60 ms. If, however, only the counter Z2 is reset to the rest position and the counter Z1 remains in the end position, the counter Z2 counts a time of 50 ms. This is because the counting pulse in the latter case is emitted by the phase controller PO already after 10 ms, as the output pulse from gate G2 also sets the phase controller back to rest. The time of 50 ms for the counter Z2

er tilstrekkelig, da pausen ved B-signalisering i praktisk drift mak-simalt kan utgjore 45 ras. is sufficient, as the break with B signaling in practical operation can amount to a maximum of 45 races.

Fig. 5 viser mottagningskoblingen for en kanal, bestående kv kipptrinnet K4. Ved inngangen (D) er en kanalutgang Dl fra demultiplekseren tilkoblet. Ved styreinngangen foreligger den skrittakt (T2f) som er tilordnet kanalen..Skrittaktens fase blir for hver overfort kanal innstillet slik ved hjelp av de synkroniseringssignaler som er tilordnet kanalen, at de overforte skritt blir avtastet omtrent på midten. Ved utgangen A fra en efterkoblet utgangskobling AS fremkommer de overforte fjernskriftstegn og varige sinaler. Fig. 5 shows the reception link for a channel, consisting of kv flip-flop K4. At the input (D), a channel output Dl from the demultiplexer is connected. The step rate (T2f) assigned to the channel is present at the control input. The phase of the step rate is set for each transferred channel in such a way, with the help of the synchronization signals assigned to the channel, that the transferred steps are sampled approximately in the middle. At the output A from a downstream output connection AS, the transferred telegraphic characters and permanent signals appear.

Claims (6)

1. Koblingsanordning til å overfore et storre antall binær-kodede fjernskriftinformasjoner, varige signaler og valgsignaler for oppbygning av forbindelsen over en felles overforingskanal efter tidsmultipleksprinsippet med en fastlagt tegnramme og skrittvis innstok-king av fjernskrifttegnene i multiplekssignalet som skal overfores, karakterisert ved at de binære signaler som skal overfores, i sendekoblingen påtrykkes et tobits skiftregister (SR) som styres av en hoy taktfrekvens (Tl),vesentlig hoyere enn fjernskrift-1. Switching device for transmitting a large number of binary-coded telescript information, permanent signals and selection signals for establishing the connection over a common transmission channel according to the time multiplex principle with a fixed character frame and step-by-step insertion of the telescript characters into the multiplex signal to be transmitted, characterized in that the binary signals to be transmitted, in the transmission link a two-bit shift register (SR) is applied which is controlled by a high clock frequency (Tl), significantly higher than telescript- skrittenes frekvens, et en etterfølgende portanordning (Gl, G2) bedømmer de opptredende skrittskift i signalene som skal overføres, og tilbakestiller en faseordner (PO) og en kodeteller (Z) i utgangsstillingen når en flanke av et skritt opptrer, og før kodetelleren har nådd sin sluttstilling, at faseordneren ut fra den høye taktfrekvens danner en taktpulssekvens (T2) som avtaster signalene som skal over-føres , skrittvis og innfører de avtastede verdier for lagring i en kippkobling (K3) hvis utgang er koblet til en kanalinngang (Ml) til en multiplekser, at der i mottagningskoblingen er anordnet et kipptrinn (K4) ved hvis utgang de overførte fjernskrifttegn og varige tegn fremkommer, at inngangen til kipptrinnet er koblet til en kanalutgang til demultiplekseren, og at styringen skjer med en skrittakt (T2') tilordnet kanalen.the frequency of the steps, a subsequent gate device (G1, G2) judges the occurring step changes in the signals to be transmitted, and resets a phase orderer (PO) and a code counter (Z) to the initial position when an edge of a step occurs, and before the code counter has reached its end position, that the phase controller based on the high clock frequency forms a clock pulse sequence (T2) which samples the signals to be transmitted, step by step and introduces the sampled values for storage in a toggle switch (K3) whose output is connected to a channel input (Ml) to a multiplexer, that there is a flip-flop stage (K4) arranged in the receiving link at the output of which the transmitted telescript characters and permanent characters appear, that the input to the flip-flop stage is connected to a channel output of the demultiplexer, and that the control takes place with a step clock (T2') assigned to the channel . 2. Koblingsanordning som angitt i krav 1, karakterisert ved at kodetelleren (Z) når sin sluttstilling ved den halve tid av varigheten av et fjernskriftstegns enkle sperreskritt, og at neste positive eller negative skrittflanke utløser en tilbakestilling av kodetelleren (Z) og faseordneren (PO). 2. Switching device as specified in claim 1, characterized in that the code counter (Z) reaches its end position at half the time of the duration of a telegraphic character's single blocking step, and that the next positive or negative step edge triggers a reset of the code counter (Z) and the phase controller (PO) ). 3. Koblingsanordning som angitt i krav 2, karakterisert ved at tobits-skiftregisteret er oppbygget av to kipptrinn (Kl, K2), at der til enhver tid er koblet en utgang fra' skiftregisteret til en inngang til en eksklusiv Eller-port (Gl) hvis utgang er tilkoblet en inngang til en NAND-port (G2), at kodetellerens utgang (Z) er koblet til den annen inngang til NAND-porten, at faseordnerens (PO) og kodetellerens (Z) tilbakestillingsinnganger er koblet til NAND-portens utgang, og at den av faseordneren avgitte skrittakt (T2) styrer kodetelleren og det til en kanalinngang til multiplekseren koblede kipptrinn (K3). 3. Switching device as specified in claim 2, characterized in that the two-bit shift register is made up of two flip-flop stages (Kl, K2), that at all times an output from the shift register is connected to an input to an exclusive Or gate (Gl) whose output is connected to an input of a NAND gate (G2), that the output of the code counter (Z) is connected to the other input of the NAND gate, that the reset inputs of the phase orderer (PO) and the code counter (Z) are connected to the output of the NAND gate , and that the step rate emitted by the phase controller (T2) controls the code counter and the flip step (K3) connected to a channel input of the multiplexer. 4. Koblingsanordning som angitt i krav 2, karakterisert ved at der som kodeteller er koblet to tellere (Zl, Z2) etter hverandre, at en positiv flanke av signalet som skal overføres, styrer de to tellere fra sluttstilling til hvilestilling, at den annen teller (Z2) bare av en negativ flanke av signalet som skal over-føres, styres fra sluttstilling til hvilestilling, og at den annen tellers (Z2) telletid er lenger enn valgtegnets korteste pause, men kortere enn varigheten av pause pluss puls av valgtegnet. 4. Switching device as specified in claim 2, characterized in that where two counters (Zl, Z2) are connected one after the other as a code counter, that a positive edge of the signal to be transmitted controls the two counters from end position to rest position, that the other counts (Z2) only by a negative edge of the signal to be transmitted, is controlled from end position to rest position, and that the counting time of the second counter (Z2) is longer than the selection character's shortest pause, but shorter than the duration of the pause plus pulse of the selection character. 5. Koblingsanordning som angitt i krav 4, karakterisert ved at utgangene fra tobits-skiftregisteret (Kl, K2) er forbundet med en portanordning (Gl, G2, G3 og G4), at den første tellers (Zl) tilbakestillingsinngang er koblet til den ene ports (G4) utgang, 3t den annen tellers (Z2) tilbakestillingsinngang er koblet til den annen ports (G2) utgang, at den annen tellers (Z2) utgang er koblet til de gjenværende porters (Gl, G3) innganger og i sluttstillingen avgir et frigivningssignal, at den første og den annen teller (Zl, Z2) stilles tilbake i hvilestilling når der opptrer en positiv flanke i signalet som skal overføres, at bare den annen teller (Z2) stilles tilbake i hvilestilling når der opptrer en negativ flanke i signalet som skal overføres, og at der ved hver tilbakestillingsprosess også skjer en tilbakestilling av faseordneren (PO) til hvilestilling. 5. Connection device as specified in claim 4, characterized in that the outputs from the two-bit shift register (Kl, K2) are connected to a gate device (Gl, G2, G3 and G4), that the reset input of the first counter (Zl) is connected to one port's (G4) output, 3t the second counter's (Z2) reset input is connected to the second port's (G2) output, that the second counter's (Z2) output is connected to the remaining ports' (G1, G3) inputs and in the final position emits a release signal, that the first and second counters (Zl, Z2) are reset to rest when a positive edge occurs in the signal to be transmitted, that only the second counter (Z2) is reset to rest when a negative edge occurs in the signal which is to be transferred, and that with each reset process a reset of the phase controller (PO) also takes place to the rest position. 6. Koblingsanordning som angitt i et av kravene 1 til 5, karakterisert ved at der som faseordner (PO) tjener en frekvensdeler og som tellere (Z, Zl, Z2) tjener skiftregistre, at der etter hver tilbakestilling av faseordneren (PO) etter forløpet av en tid svarende til den halve foreskrevne varighet av et fjernskrifttegn oppstår en første taktpuls (T2) og i avstander svarende til foreskreven tidsvarighet oppstår etterfølgende taktpulser (T2) ved utgangen fra faseordneren, at hver teller under telleprosessen avgir et sperresignal ved utgangen, og at der ved inngangen til første telletrinn foreligger et frigivningssignal som innskyves av takt-pulsene (T2) og oppstår ved slutten av telletiden ved tellerens utgang.6. Switching device as specified in one of claims 1 to 5, characterized in that where a frequency divider serves as the phase adjuster (PO) and as counters (Z, Zl, Z2) shift registers serve, that after each reset of the phase adjuster (PO) following the sequence of a time corresponding to half the prescribed duration of a telegraphic character, a first clock pulse (T2) occurs and at intervals corresponding to the prescribed time duration, subsequent clock pulses (T2) occur at the output of the phase controller, that each counter during the counting process emits a blocking signal at the output, and that where at the entrance to the first counting stage there is a release signal which is inserted by the clock pulses (T2) and occurs at the end of the counting time at the counter's output.
NO300973A 1972-08-21 1973-07-25 CONNECTING DEVICE FOR AA TRANSMITTING A LARGER NUMBER OF BINARY CODED TELEPHONE INFORMATION ACCORDING TO THE TIME MULTIPLE PART PRINCIPLE NO135556C (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19722241089 DE2241089C3 (en) 1972-08-21 1972-08-21 Circuit arrangement for the transmission of a large number of binary coded telex message signals, continuous signals and dialing signals between signal transmitters and signal receivers

Publications (2)

Publication Number Publication Date
NO135556B true NO135556B (en) 1977-01-10
NO135556C NO135556C (en) 1979-05-03

Family

ID=5854137

Family Applications (1)

Application Number Title Priority Date Filing Date
NO300973A NO135556C (en) 1972-08-21 1973-07-25 CONNECTING DEVICE FOR AA TRANSMITTING A LARGER NUMBER OF BINARY CODED TELEPHONE INFORMATION ACCORDING TO THE TIME MULTIPLE PART PRINCIPLE

Country Status (8)

Country Link
JP (1) JPS4965107A (en)
AT (1) AT330853B (en)
BE (1) BE803816A (en)
CH (1) CH556120A (en)
DE (1) DE2241089C3 (en)
IT (1) IT992973B (en)
NO (1) NO135556C (en)
SE (1) SE380958B (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4048440A (en) * 1976-11-08 1977-09-13 Bell Telephone Laboratories, Incorporated Asynchronous-to-synchronous data concentration system
NL7806505A (en) * 1978-06-16 1979-12-18 Philips Nv DEVICE FOR CONVERTING START / STOP SIGNALS INTO AN ISOCHRONOUS SIGNAL.

Also Published As

Publication number Publication date
DE2241089B2 (en) 1979-03-08
IT992973B (en) 1975-09-30
NO135556C (en) 1979-05-03
CH556120A (en) 1974-11-15
AT330853B (en) 1976-07-26
ATA524973A (en) 1975-10-15
BE803816A (en) 1974-02-21
JPS4965107A (en) 1974-06-24
SE380958B (en) 1975-11-17
DE2241089A1 (en) 1974-03-07
DE2241089C3 (en) 1979-10-25

Similar Documents

Publication Publication Date Title
US3504287A (en) Circuits for stuffing synch,fill and deviation words to ensure data link operation at designed bit rate
US3681759A (en) Data loop synchronizing apparatus
GB1163981A (en) Improvements in or relating to Time Division Communication Systems
US3182127A (en) Measuring reference distortion of telegraph symbols in start-stop telegraph operation
US2165892A (en) Multiplex telemetering system
NO135556B (en)
DK141390B (en) CLUTCH FOR MEASUREMENT OF THE BLOCK FREQUENCY OF DATA TRANSFER
US2314187A (en) Signaling system
US3851099A (en) Time-division multiplex system
US3601539A (en) Phase synchronism system for a one-way telegraph connection
US1980190A (en) Impulse transmitter
SU1085009A1 (en) Device for generating frequency-shift-keyed signals
FI67768C (en) KOPPLINGSANORDNING FOER CORRECTION AV START-STOP-TECKEN
JPS587945A (en) Digital signal transmission system
GB945816A (en) Phase correcting system for synchronous telegraphy
SU896782A1 (en) Device for phasing cycles of multichannel discrete information transmission system
US3894184A (en) Time division multiplex subscriber circuit
FI57329C (en) ANGLE SYNCHRONIZATION OF MOTOR EQUIPMENT CHANNELS IN PCM-TIDMULTIPLEXANLAEGGNINGAR
US2934678A (en) Electronic shift register
SU1022332A1 (en) Device for synchronizing one-frame image transmission apparatus
SU1095220A1 (en) Device for transmitting and receiving digital messages
US1832308A (en) Interpolating system
US2606243A (en) System for reception of coded signals
US3230309A (en) Multi-channel tele-communication synchronization system
SU598238A1 (en) Switching apparatus