KR970068175A - Digital / Analog Converter Output Circuit with Offset Adjustment Circuit - Google Patents

Digital / Analog Converter Output Circuit with Offset Adjustment Circuit Download PDF

Info

Publication number
KR970068175A
KR970068175A KR1019970008987A KR19970008987A KR970068175A KR 970068175 A KR970068175 A KR 970068175A KR 1019970008987 A KR1019970008987 A KR 1019970008987A KR 19970008987 A KR19970008987 A KR 19970008987A KR 970068175 A KR970068175 A KR 970068175A
Authority
KR
South Korea
Prior art keywords
output
digital
circuit
output signal
signal
Prior art date
Application number
KR1019970008987A
Other languages
Korean (ko)
Inventor
요오이치로오 고바야시
유우코 탄바
마사유키 야마시타
Original Assignee
가나이 쓰토무
가부시키가이샤 히타치세이사쿠쇼
스즈키 진이치로
히타치 쪼오 엘.에스.아이.엔지니아링 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쓰토무, 가부시키가이샤 히타치세이사쿠쇼, 스즈키 진이치로, 히타치 쪼오 엘.에스.아이.엔지니아링 가부시키가이샤 filed Critical 가나이 쓰토무
Publication of KR970068175A publication Critical patent/KR970068175A/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)

Abstract

D/A 변환기와, 이러한 D/A 변환기로부터의 출력신호를 받아 그것과 동상의 정전 출력신호를 형성하는 제1 증폭회로와, 상기 D/A 변환기로부터의 출력신호를 받아 그것과 역사의 반전 출력신호를 형성하는 제2 증폭회로를 구비한 D/A 변환 출력회로에 대해서, 상기 제1 및 제2증폭회로에서의 아날로그 중간전압에 대한 오프셋 전압을 각각 검출하고, 그 디지털화된 평균치를 상기 D/A 변환기의 입력 디지털 신호에 가산시키는 D/A 변환 출력회로.A D / A converter, a first amplifier circuit that receives the output signal from such a D / A converter and forms an electrostatic output signal in phase with it, and receives the output signal from the D / A converter and reverses its history For a D / A conversion output circuit having a second amplifying circuit for forming a signal, the offset voltages for the analog intermediate voltages in the first and second amplifying circuits are respectively detected, and the digitized average value is calculated. D / A conversion output circuit added to the input digital signal of the A converter.

Description

오프셋 조정회로를 가지는 디지털/아날로그 변환 출력회로Digital / Analog Converter Output Circuit with Offset Adjustment Circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제1도는 본 발명에 관한 오프셋 조정회로를 구비한 D/A변환 출력회로를 탑재한 휴대용 통신 단말장치의 일실시예를 나타내는 불럭도.1 is a block diagram showing an embodiment of a portable communication terminal device equipped with a D / A conversion output circuit having an offset adjustment circuit according to the present invention.

Claims (10)

디지털/아날로그 변환기와, 상기 디지털/아날로그 변환기로부터의 출력신호를 받아 그것과 동상의 정전 출력신호를 형성하는 제1증폭회로와, 상기 디지털/아날로그 변환기부터의 출력신호를 받아 그것과 역상의 반전 출력신호를 형성하는 제2증폭회로를 구비한 디지털/아날로그 변환 출력회로에 있어서, 상기 제1및 제2증폭회로의 아날로그 중간전압에 대한 디지털화된 오프셋 전압을 검출하고, 상기 2개의 오프셋 전압의 평균치를 구하여 상기 디지털/아날로그 변환기에 입력되어야 하는 디지털 신호에 상기 평균치를 가산하는 오프셋 조정회로를 구비하는 디지털/아날로그 변환 출력회로.A digital / analog converter, a first amplifier circuit for receiving an output signal from the digital / analog converter and forming an electrostatic output signal in phase with it, and receiving an output signal from the digital / analog converter and inverting an output in reverse with that A digital / analog conversion output circuit having a second amplifier circuit for forming a signal, the digitized offset voltage of an analog intermediate voltage of the first and second amplifier circuits is detected, and the average value of the two offset voltages is detected. And an offset adjustment circuit which adds the average value to a digital signal to be obtained and input to the digital / analog converter. 디지털/아날로그 변환기와, 상기 디지털/아날로그 변환기의 출력신호에 포함되는 고주파 성분을 제거하는 로우패스 필터와, 상기 필터의 출력신호를 받아 그것과 동상의 정전 출력신호를 형성하는 제1증폭회로와, 상기 디지털/아날로그 변환기로부터의 출력신호를 받아 그것과 역사의 반전 출력신호를 형성하는 제2증폭회로를 구비한 디지털/아날로그 변환 출력회로에 있어서, 상기 디지털/아날로그 변환기에 공급되어 디지털 신호를 형성하는 제1가산기와, 상기 제1및 제2증폭회로의 출력신호를 선택하는 아날로그 스위치와, 상기 아날로그 스위치를 통한 출력전압치와 상기 입력신호의 중간전압치에 대응한 기준전압치의 대소를 비교하는 전압비교기와, 상기 전압비교기의 대 또는 소 비교출력에 대응해서 업 또는 다운의 계수동작을 행하는 카운터와, 상기 카운터의 계수출력을 유지하는 제1 및 제2 레지스터와, 상기 제1 및 제2 레시스터의 출력신호를 가산하는 제2가산기와, 상기 제2가산기의 출력신호의 1/2의 신호를 유지하는 클립회로를 포함하는 오프셋 조정회로를 설치하고, 상기 디지털/아날로그 변환 출력회로의 디지털/아날로그 변환동작에 앞서는 제1기간에서는, 상기 제1가산기의 제1입력에 상기 중간전압에 대응한 디지털 신호를 입력하여, 그것에 대응한 출력신호를 출력시키고, 상기 아날로그 스위치에 의해 제1증폭회로의 출력신호와 상기 기준전압을 전압비교기에 의해 비교하여, 그것의 대 또는 소의 비교출력에 따라 카운터를 업 또는 다운하는 계수동작을 시키며, 제2기간에서는 , 상기 카운터의 출력신호를 제1가산기의 제2입력으로 공급하여 상기 제1 및 제2 입력의 가산신호를 출력시키고, 상기 아날로그 스위치를 통해서 제1 증폭회로의 출력신호와 상기 기준전압을 전압비교기에 의해 비교하여, 그것의 대 또는 소의 비교출력에 따라 카운터를 업 또는 다운하는 계수동작을 반복해서 시키며, 제3기간에서는, 상기 전압비교기의 대소 비교출력이 반전한 시점에서 상기 동작을 정지시키고, 그 때의 카운터 계수치를 상기 제1레지스터에 전송시키며, 제4기간에서는, 상기 제1가산기의 제1입력으로 상기 중간전압에 대응한 디지털신호를 입력하여, 그것에 대응한 출력신호를 출력시키고, 상기 아날로그 스위치에 의해 제2증폭회로의 출력신호와 상기 기준전압을 전압비교기에 의해 비교하여, 그것의 대 또는 소의 비교출력에 따라 카운터를 업 또는 다운하는 계수동작을 시키고, 제5기간에서는, 상기 카운터의 출력신호를 제1가산기의 제2입력으로 공급하여, 상기 제1 및 제2 입력의 가산신호를 출력시키고, 상기 아날로그 스위치를 통해서 제1 증폭회로의 출력신호와 상기 기준전압을 전압비교기에 의해 비교하여, 그것의 대 또는 소의 비교출력에 따라 카운터를 업 또는 다운하는 계수동작을 반복해서 시키며 제6기간에서는, 상기 전압비교기의 대소 비교출력이 반전한 시점에서 상기 동작을 정지시키고, 그 때의 카운터 계수치를 상기 제2레지스터로 전송시키고, 제7기간에서는 상기 제1및 제2레지스터의 출력신호를 제2가산기에 의해 가산하고, 그 가산출력의 1/2의 신호를 클립회로에 의해 유지하여, 상기 제1가산기에 의해 디지털 신호와 가산시키도록 하는 것을 특징으로 하는 디지털/아날로그 변환 출력회로.A low pass filter for removing high frequency components included in an output signal of the digital / analog converter, a first amplifier circuit for receiving an output signal of the filter and forming an electrostatic output signal in phase with it; A digital / analog conversion output circuit having a second amplifier circuit for receiving an output signal from the digital / analog converter and forming an inverted output signal thereon, wherein the digital / analog converter is supplied to the digital / analog converter to form a digital signal. A voltage comparing a first adder, an analog switch for selecting output signals of the first and second amplification circuits, and a magnitude of a reference voltage value corresponding to an intermediate voltage value of the input signal and an output voltage value through the analog switch; A counter for counting up or down in response to a comparator and a large or small comparison output of the voltage comparator A first adder and a second adder for holding the counter output of the counter, a second adder for adding output signals of the first and second registers, and a signal of 1/2 of an output signal of the second adder; In the first period before the digital / analog conversion operation of the digital / analog conversion output circuit is provided, the offset adjustment circuit including the holding clip circuit is provided, and the digital signal corresponding to the intermediate voltage is applied to the first input of the first adder. Inputs a signal, outputs an output signal corresponding thereto, and compares the output signal of the first amplifier circuit with the reference voltage by a voltage comparator by means of the analog switch, and increases the counter according to its large or small comparison output. Or down counting operation, and in the second period, the output signal of the counter is supplied to the second input of the first adder to output the addition signals of the first and second inputs. And compares the output signal of the first amplifier circuit with the reference voltage through the analog switch by a voltage comparator, and repeats the counting operation of up or down the counter according to its large or small comparison output. In the period, the operation is stopped when the magnitude comparison output of the voltage comparator is inverted, and the counter count value at that time is transmitted to the first register. In the fourth period, the first input of the first adder is performed. A digital signal corresponding to the intermediate voltage is input, an output signal corresponding to the intermediate voltage is output, and the output signal of the second amplifier circuit is compared with the reference voltage by a voltage comparator by the analog switch, and the comparison between the large and the small is performed. A counting operation is performed to turn the counter up or down in accordance with the output, and in the fifth period, the output signal of the counter is added to the second adder of the first adder. Supplied to an input, and outputting the addition signals of the first and second inputs, and comparing the output signal of the first amplifying circuit and the reference voltage by a voltage comparator through the analog switch, its large or small comparison output In the sixth period, the operation is stopped when the magnitude comparison output of the voltage comparator is inverted, and the counter count value at that time is transferred to the second register. In the seventh period, output signals of the first and second registers are added by a second adder, and half of the addition outputs are held by a clip circuit, and the first adder is used to output the digital signals and the like. And digital to analog conversion output circuits. 제2항에 있어서, 상기 제1가산기의 입력에는, 셀렉터가 설치되어, 상기 제1기간에서는 중간전압에 대응한 디지털 신호만이 공급되며, 제2기간에서는 가산되는 신호로서 상기 카운터의 출력신호가 공급되고, 디지털/아날로그 변환동작에서는 클립회로의 출력신호와 상기 디지털 신호가 공급되는 것을 특징으로 하는 디지털/아날로그 변환회로.The input of the first adder is provided with a selector, and only a digital signal corresponding to an intermediate voltage is supplied in the first period, and the output signal of the counter is added as a signal added in the second period. And an output signal of the clip circuit and the digital signal are supplied in the digital / analog conversion operation. 제1항 내지 제3항의 어느 한 항에 있어서, 상기 전압비교기의 출력에는, 클럭신호에 동기해서 대소 비교출력 신호를 시계열적으로 순차로 받아 들이는 풀립플롭회로의 상기 풀립플롭회로의 출력신호를 받는 다수결 회로가 설치되고, 상기 다수결 회로의 출력신호가 상기 대 또는 소의 비교출력으로 되는 것을 특징으로 하는 디지털/아날로그 변환 출력회로.The output of the pull-flop circuit of the pull-flop circuit of the pull-flop circuit according to any one of claims 1 to 3, wherein the output of the voltage comparator receives a comparison output signal in sequential order in synchronization with a clock signal. And a majority majority circuit is provided, and the output signal of the majority majority circuit is a large or small comparison output. 제1항 내지 제4항의 어느 한 항에 있어서, 상기 제1가산기에는, 외부 오프셋 데이터를 선택적으로 입력하는 것을 가능하게 하는 셀렉터가 설치되는 것을 특징으로 하는 디지털/아날로그 변환 출력회로.The digital-to-analog conversion output circuit according to any one of claims 1 to 4, wherein the first adder is provided with a selector for selectively inputting external offset data. 제2항에 있어서, 상기 디지털/아날로그 변환기와 제1 및 제2 증폭회로는, 2쌍 설치되는 것이고, 상기 2쌍의 디지털/아날로그 변환기와 제1 및 제2 증폭회로에 대해서, 상기 아날로그스위치, 전압비교기, 카운터 및 제2간산기를 공통으로 상용하고, 상기 제1가산기, 제1 및 제2 레지스터, 클립회로는 2쌍 설치되는 것을 특징으로 하는 디지털/아날로그 변환 출력회로.The digital / analog converter and the first and second amplifier circuits are provided in two pairs, and the analog switches, for the two pairs of digital / analog converters and the first and second amplifier circuits, A voltage comparator, a counter, and a second adder are commonly used, and two pairs of the first adder, the first and second registers, and the clip circuit are provided. 제2항에 있어서, 상기 아날로그 스위치는, 오프셋 조정회로가 비동작상태인 경우 기준전압을 공급하여, 전압 비교기에 공급되는 2개의 입력전압을 같게 하는 접속스위치 경로가 설치되는 것을 특징으로 하는 디지털/아날로그 변환 출력회로.The digital switch according to claim 2, wherein the analog switch is provided with a connection switch path for supplying a reference voltage when the offset adjustment circuit is in an inoperative state, so that two input voltages supplied to the voltage comparator are equalized. Analog conversion output circuit. 제2항 내지 제5항의 어느 한 항에 있어서, 상기 아날로그 스위치는, 오프셋 조정회로가 비동작상태인 경우 기준전압을 공급하여, 전압비교기에 공급되는 2개의 입력전압을 같게 하는 접속스위치 경로가 설치되는 것을 특징으로 하는 디지털/아날로그 변환 출력회로.The said analog switch is provided with the connection switch path | route which supplies a reference voltage when the offset adjustment circuit is in an inactive state, and equalizes two input voltages supplied to a voltage comparator. Digital to analog conversion output circuit, characterized in that. 송신해야할 제1디지털 데이터를 송신하기 위한 안테나와, 상기 제1디지털 데이터를 증폭해서 변조하기 위한 고주파부와, 상기 제1디지털 데이터를 제1아날로그 데이터로 변환하고, 상기 고주파부로 공급하는 변환회로를 가지는 모뎀부를 구비하고, 상기 변환회로는, 디지털 아날로그 변환기와, 상기 디지털/아날로그 변환기의 출력신호에 포함되는 고주파성분을 제거하는 로우패스 필터와, 상기 필터의 출력신호를 받아 그것과 동상의 정전 출력신호를 형성하는 제1증폭회로와, 상기 디지털/아날로그 변환기로부터의 출력신호를 받아 그것과 역상의 반전 출력신호를 형성하는 제2증폭회로와, 상기 정전 출력신호와 반전 출력신호 사이의 오프셋을 조정하는 오프셋 조정회로를 가지며, 상기 오프셋 조정회로는, 상기 디지털/아날로그 변환기로 공급되어 디지털 신호를 형성하는 제1가산기와, 상기 제1 및 제2증폭회로의 출력신호를 선택하는 아날로그 스위치와, 상기 아날로그 스위치를 통한 출력전압치와 상기 입력신호의 중간전압치에 대응한 기준전압치의 대소를 비교하는 전압비교기와, 상기 전압비교기의 대 또는 소의 비교출력에 따라 업 또는 다운의 계수동작을 행하는 카운터와, 상기 카운터의 계수출력을 유지하는 제1 및 제2레지스터의 상기 제1및 제2레지스터의 출력신호를 가산하는 제2가산기와, 상기 제2가산기의 출력신호의 1/2의 신호를 유지하는 클립회로를 더 포함하는 휴대용 통신 단말장치.An antenna for transmitting the first digital data to be transmitted, a high frequency unit for amplifying and modulating the first digital data, and a conversion circuit for converting the first digital data into first analog data and supplying the first digital data to the high frequency unit. And a modem unit, wherein the conversion circuit includes a digital analog converter, a low pass filter for removing high frequency components included in an output signal of the digital / analog converter, and an electrostatic output in phase with the output signal of the filter. A first amplifier circuit for forming a signal, a second amplifier circuit for receiving an output signal from the digital / analog converter and forming an inverted output signal in reverse with that, and adjusting an offset between the electrostatic output signal and the inverted output signal And an offset adjustment circuit, the offset adjustment circuit being supplied to the digital / analog converter A first adder for forming a digital signal, an analog switch for selecting output signals of the first and second amplifier circuits, an output voltage value through the analog switch and a reference voltage value corresponding to an intermediate voltage value of the input signal. A voltage comparator comparing large and small, a counter for counting up or down according to a large or small comparison output of the voltage comparator, and the first and second registers of the first and second registers holding the counter's counting output; And a second circuit for adding the output signals of the two registers, and a clip circuit for holding one half of the output signal of the second adder. 제9항에 있어서, 상기 모뎀부는, 상기 제1디지털 데이터에 대해서 위상변조를 행하는 파형 생성회로를 포함하는 것을 특징으로 하는 휴대용 통신 단말장치.10. The portable communication terminal device according to claim 9, wherein the modem unit includes a waveform generation circuit for performing phase modulation on the first digital data. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019970008987A 1996-03-18 1997-03-17 Digital / Analog Converter Output Circuit with Offset Adjustment Circuit KR970068175A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP96-88848 1996-03-18
JP8088848A JPH09261053A (en) 1996-03-18 1996-03-18 D/a conversion output circuit

Publications (1)

Publication Number Publication Date
KR970068175A true KR970068175A (en) 1997-10-13

Family

ID=13954409

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970008987A KR970068175A (en) 1996-03-18 1997-03-17 Digital / Analog Converter Output Circuit with Offset Adjustment Circuit

Country Status (3)

Country Link
JP (1) JPH09261053A (en)
KR (1) KR970068175A (en)
SG (1) SG100609A1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5894280A (en) * 1997-02-05 1999-04-13 Vlsi Technology, Inc. Digital to analog converter offset autocalibration system in a digital synthesizer integrated circuit
US6262625B1 (en) * 1999-10-29 2001-07-17 Hewlett-Packard Co Operational amplifier with digital offset calibration
US6154158A (en) * 1998-06-30 2000-11-28 Qualcomm Incorporated Digital-to-analog converter D.C. offset correction comparing converter input and output signals
WO2016051583A1 (en) * 2014-10-03 2016-04-07 パイオニア株式会社 Offset voltage monitoring device and offset voltage monitoring method

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3031592A1 (en) * 1980-08-21 1982-03-18 Siemens AG, 1000 Berlin und 8000 München METHOD FOR ZERO OF BY A operational amplifier REALIZED analog value A USING A DIGITAL-ANALOG CONVERTER AFTER ITERATIVPRINZIP WORKING ANALOG-DIGITAL CONVERTER, ESPECIALLY WHEN ITS MEMBERSHIP OF A DEVICE FOR ANALOG-TO-DIGITAL CONVERSION AND VICE VERSA FOR DIGITAL-ANALOG CONVERSION ( CODEC)
JPH0683068B2 (en) * 1986-04-23 1994-10-19 株式会社日立マイコンシステム Analog signal input / output circuit
JPH01185004A (en) * 1988-01-19 1989-07-24 Fuji Facom Corp System for compensating multistage offset
JPH0417415A (en) * 1990-05-11 1992-01-22 Toshiba Corp Digital analog converter

Also Published As

Publication number Publication date
SG100609A1 (en) 2003-12-26
JPH09261053A (en) 1997-10-03

Similar Documents

Publication Publication Date Title
KR100893885B1 (en) Low capacitance, low kickback noise input stage of a multi-level quantizer with dithering and multi-threshold generation for a multi-bit sigma-delta modulator
WO2003065570A3 (en) Modulator- amplifier
JPH07202693A (en) Method to compensate signal offset in electronic system and device thereof
KR920003690A (en) Optical receiver circuit
KR970068175A (en) Digital / Analog Converter Output Circuit with Offset Adjustment Circuit
JP3519708B2 (en) Data communication system
KR100890842B1 (en) A low energy adc
KR980003982A (en) Method and system for restoring digital data of transmission balanced signal
KR940020666A (en) A DEMODULATION CIRCUIT AND A COMMUNICATION APPARATUS USING IT
EP1271781B1 (en) Comparator circuit
JPH0537317A (en) Pulse phase modulating circuit
KR960700561A (en) An Operational Transconductance Amplifier with Matched Outputs
JP2009094584A (en) Triangular wave generation circuit
JPH11312978A (en) Data converter
JP2000347678A (en) Tone generating circuit
KR0169369B1 (en) Carrier leak elimination apparatus of frequency converter and sampling pulse generating circuit for that
JP3761352B2 (en) D / A converter
KR930002146Y1 (en) Data transmission system between keyphones and main system
JP2023135827A (en) Transmission circuit and transmission/reception circuit
KR100189774B1 (en) Pulse conversion circuit independent to variation of power voltage
SU1462461A1 (en) Demodulator/modulator
SU1128383A2 (en) Voltage-to-pulse repetition-frequency converter
KR100187936B1 (en) Anti-rectification circuit with analog indication meter control device in cross coil
JP3790235B2 (en) Despread demodulator
KR960006299A (en) Phase locked loop device

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination