KR970059875A - 드라이버 회로 장치 - Google Patents

드라이버 회로 장치 Download PDF

Info

Publication number
KR970059875A
KR970059875A KR1019970002928A KR19970002928A KR970059875A KR 970059875 A KR970059875 A KR 970059875A KR 1019970002928 A KR1019970002928 A KR 1019970002928A KR 19970002928 A KR19970002928 A KR 19970002928A KR 970059875 A KR970059875 A KR 970059875A
Authority
KR
South Korea
Prior art keywords
circuit
current source
signal
constant current
bias
Prior art date
Application number
KR1019970002928A
Other languages
English (en)
Other versions
KR100312625B1 (ko
Inventor
데츠 나가마츠
다다히로 구로다
Original Assignee
니시무로 타이조
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 타이조, 가부시기가이샤 도시바 filed Critical 니시무로 타이조
Publication of KR970059875A publication Critical patent/KR970059875A/ko
Application granted granted Critical
Publication of KR100312625B1 publication Critical patent/KR100312625B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end
    • H04L25/0294Provision for current-mode coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • H04L25/0282Provision for current-mode coupling
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)
  • Dc Digital Transmission (AREA)

Abstract

LVDS 인터페이스에 이용되는 정전류 구동형 드라이버에 있어서, 패키지의 핀에 부가하고 있는 기생용량을 충분히 고속으로 충방전하고, 고속 전송 동작을 확보하여, 수신기가 충분히 수신할 수 있는 AC 차동진폭을 실현한다. 출력단자(13,13B)에 연결된 한쌍의 전송로의 흐르는 신호전류의 방향을 전환함으로써 신호를 전송하는 트랜지스터(52,53,56,57)로 구성되는 송신 회로와, 이 송신회로의 전류 값을 제어하기 위한 정전류원을 구성하는 트랜지스터(54,75)를 구비하며, 트랜지스터(54,75)에 직렬 접속된 트랜지스터(76,77)의 게이트에 접속된 제어 신호 입력 단자(24,25)로부터의 제어신호에 의해, 유휴시에는 정전류원을 트랜지스터(54,75)중 어느 한 쪽으로 하는 것에 의해, 출력단자(13,13B)에 흐르는 신호전류를 제한하고 전력소비를 억제하는 한편, 고속신호 접송시에는 정전류원을 트랜지스터(54,75)의 양쪽으로 하는 것에 의해 출력단자(13,13B)에 흐르는 신호전류를 증가시켜 고속신호에 대응시킨다.

Description

드라이버 회로 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도는 본 발명의 실시예 1의 드라이버 회로 장치의 드라이버 회로의 회로도.

Claims (8)

  1. 한쌍의 전송로에 흐르는 신호전류와 방향을 전환함으로써 신호를 전송하는 송신회로와, 상기 송신회로의 전류값을 제어하기 위한 정전류원과, 상기 정전류원의 전류 구동력을 정전류원의 병렬수를 변경시켜 제어하는 제어 수단을 구비하는 것을 특징으로 하는 드라이버 회로 장치.
  2. 한쌍의 전송로에 흐르는 신호전류의 방향을 전환함으로써 신호를 전송하는 송신회로와, 상기 송신회로의 전류값을 제어하기 위한 정전류원과, 상기 정전류원의 전류 구동력을, 정전류원에 부여하는 바이어스를 변경시킴으로써 제어하는 제어 수단을 구비하는 것을 특징으로 하는 드라이버 회로 장치.
  3. 제 1항에 있어서, 상기 제어수단은 상기 정전류원에 바이어스를 부여하는 바이어스 회로의 바이어스 설정회로 전환에 따라, 이 바이어스를 변경시켜, 상기 정전류원의 전류를 전환하는 것을 특징으로 하는 드라이버회로 장치.
  4. 제 2항에 있어서, 상기 제어수단은 상기 정전류원에 바이어스를 부여하는 바이어스 회로의 출력회로의 전규 구동력 전화에 따라, 상기 바이어스를 변경시켜, 상기 정전류원의 전류를 전환하는 것을 특징으로 하는 드라이버 회로 장치.
  5. 정전류원에 의해 생성되는 신호전류의 흐름 방향 전화에 따라 신호를 전송하는, DC 차동진폭이 실사용하는 주파수에 있어서 AC 차동진폭보다는 2배이상 큰, LVDS 드라이버를 이용한 드라이버 회로 장치에 있어서, 상기 LVDS 드라이버에 복수의 전류원 트랜지스터를 병렬로 배치하여, 상기 LVDS 드라이버의 입력신호가 유휴상태에 있는지 아닌지의 동작상태를 검지함으로써 상기 각각의 전류원 트랜지스터의 온, 오프를 제어하여, 이것에 의해 상기 신호전류의 값을 제어하는 것을 특징으로 하는 드라이버 회로 장치.
  6. 정전류원에 의해 생성되는 신호전류의 흐름 방향 전환에 따라 신호를 전송하는, DC 차동진폭이 실사용하는 주파수에 있어서의 AC 차동진폭보다도 2배이상 큰, LVDS 드라이버를 이용한 드라이버 회로 장치에 있어서, 상기 LVDS 드라이버에 있어서의 정전류원 트랜지스터에 바이어스를 가하는 바이어스 회로를 가지며, 상기 바이어스 회로는 상기 LVDS 드라이버의 입력신호가 유휴상태에 있는지 아닌지의 동작상태를 검지함으로써 출력 바이어스를 변화시켜, 이것에 의해 상기 신호전류의 값을 제어하는 것을 특징으로 하는 드라이버 회로 장치.
  7. 제 6항에 있어서, 상기 바이어스 회로는 고전압측 및 저전압측 전원간에 접속된 제어 트랜지스터와, 상기 제어 트랜지스터의 제어단자에 가하는 제어신호를 출력하는 제어신호출력회로를 가지며, 상기 제어회로에서 회로에 접속되는 저항의 수를 상기 동작상태에 따라 변경시킴으로써 상기 바이어스를 변화시켜, 이것에 의해 상기 신호전류의 값을 제어하는 것을 특징으로 하는 드라이버 회로 장치.
  8. 제 6항에 있어서, 상기 바이어스 회로는 고전압측 및 저전압측 전원간에 병렬 접속된 복수의 제어유닛을 가지며, 상기 각각의 제어 유닛은 직렬 접속된 제어 트랜지스터와 스위치 트랜지스터를 가지며, 상기 동작 상태에 따라서 상기 각각의 제어 유닛즈ㅜㅇ의 상기 스위치 트랜지스터의 온, 오프를 정하고, 이것에 의해 상기 바이어스회로에서 출력되는 상기 바이어스를 변화시켜 상기 신호전류의 값을 제어하는 것을 특징으로 하는 드라이버 회로 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970002928A 1996-01-31 1997-01-31 드라이버 회로 장치 KR100312625B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP01594996A JP3699764B2 (ja) 1996-01-31 1996-01-31 ドライバ回路装置及びインターフェース
JP96-015949 1996-01-31

Publications (2)

Publication Number Publication Date
KR970059875A true KR970059875A (ko) 1997-08-12
KR100312625B1 KR100312625B1 (ko) 2001-12-12

Family

ID=11903017

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970002928A KR100312625B1 (ko) 1996-01-31 1997-01-31 드라이버 회로 장치

Country Status (5)

Country Link
US (1) US5959472A (ko)
EP (1) EP0788059B1 (ko)
JP (1) JP3699764B2 (ko)
KR (1) KR100312625B1 (ko)
DE (1) DE69718221T2 (ko)

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6051990A (en) * 1997-11-13 2000-04-18 Quantum Corporation Asymmetric current mode driver for differential transmission lines
US6005438A (en) * 1997-12-10 1999-12-21 National Semiconductor Corporation Output high voltage clamped circuit for low voltage differential swing applications in the case of overload
DE19919140B4 (de) * 1998-04-29 2011-03-31 National Semiconductor Corp.(N.D.Ges.D.Staates Delaware), Santa Clara Niederspannungs-Differenzsignaltreiber mit Vorverstärkerschaltung
JP2000031810A (ja) 1998-07-10 2000-01-28 Fujitsu Ltd ドライバ回路
JP3202196B2 (ja) * 1998-08-25 2001-08-27 沖電気工業株式会社 出力回路と入力回路
US6356141B1 (en) * 1999-04-06 2002-03-12 Matsushita Electric Industrial Co., Ltd. Constant-current output circuit
JP2003506951A (ja) * 1999-08-10 2003-02-18 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ フェイル・セーフ・モードを有する集積回路
JP2001053598A (ja) * 1999-08-16 2001-02-23 Nec Corp インターフェイス回路、該インターフェイス回路を備えた電子機器及び通信システム
JP2001257578A (ja) 2000-03-09 2001-09-21 Nec Corp ドライバ回路
JP3498042B2 (ja) 2000-06-05 2004-02-16 Necエレクトロニクス株式会社 電子機器及びそれを備えた電子機器システム
US6366128B1 (en) * 2000-09-05 2002-04-02 Xilinx, Inc. Circuit for producing low-voltage differential signals
US6845131B1 (en) 2000-10-03 2005-01-18 Spectrum Signal Processing Inc. Differential signaling power management
US6760381B2 (en) 2001-01-05 2004-07-06 Centillium Communications Inc. High-voltage differential driver using stacked low-breakdown transistors and nested-miller compensation
US6288581B1 (en) 2001-01-05 2001-09-11 Pericom Semiconductor Corp. Low-voltage differential-signalling output buffer with pre-emphasis
US6288577B1 (en) 2001-03-02 2001-09-11 Pericom Semiconductor Corp. Active fail-safe detect circuit for differential receiver
TW480817B (en) * 2001-03-15 2002-03-21 Himax Opto Electronics Corp Data transmitter
JP2002314397A (ja) * 2001-04-17 2002-10-25 Seiko Epson Corp 差動信号出力回路
US6617925B2 (en) 2001-06-14 2003-09-09 Nurlogic Design, Inc. Method and apparatus for gain compensation and control in low voltage differential signaling applications
JP4627928B2 (ja) * 2001-06-28 2011-02-09 ルネサスエレクトロニクス株式会社 半導体集積回路
JP3939122B2 (ja) * 2001-07-19 2007-07-04 富士通株式会社 レシーバ回路
US6552582B1 (en) * 2001-09-27 2003-04-22 Applied Micro Circuits Corporation Source follower for low voltage differential signaling
KR100900545B1 (ko) * 2002-02-21 2009-06-02 삼성전자주식회사 디지털 인터페이스 송수신 회로를 갖는 평판 디스플레이장치
US7200186B2 (en) * 2002-03-14 2007-04-03 Intel Corporation Methods and apparatus for reducing power usage of a transmitter and receiver coupled via a differential serial data link
US7170949B2 (en) * 2002-03-14 2007-01-30 Intel Corporation Methods and apparatus for signaling on a differential link
DE10224742B4 (de) * 2002-06-04 2004-07-08 Infineon Technologies Ag Datenverarbeitungsschaltung und Verfahren zum Übertragen von Daten
US7190719B2 (en) * 2003-01-08 2007-03-13 Sun Microsystems, Inc. Impedance controlled transmitter with adaptive compensation for chip-to-chip communication
US20040153611A1 (en) * 2003-02-04 2004-08-05 Sujat Jamil Methods and apparatus for detecting an address conflict
US7068077B1 (en) 2003-04-17 2006-06-27 Cypress Semiconductor Corporation LVDS output driver having low supply voltage capability
JP4327504B2 (ja) * 2003-05-29 2009-09-09 Necエレクトロニクス株式会社 トランスミッタ回路、伝送回路及び駆動装置
US7287126B2 (en) * 2003-07-30 2007-10-23 Intel Corporation Methods and apparatus for maintaining cache coherency
JP4549650B2 (ja) * 2003-10-15 2010-09-22 パナソニック株式会社 小振幅差動インターフェース回路
US7154307B2 (en) * 2003-11-24 2006-12-26 Fairchild Semiconductor Corporation Current transfer logic
JP4421365B2 (ja) * 2004-04-21 2010-02-24 富士通マイクロエレクトロニクス株式会社 レベル変換回路
US20060066352A1 (en) * 2004-09-30 2006-03-30 Davis Bradley K Low-voltage, low-skew differential transmitter
US20060066393A1 (en) * 2004-09-30 2006-03-30 Bradley Kendall Davis High-speed, low-power, low-skew, low-voltage differential receiver
US7119602B2 (en) * 2004-09-30 2006-10-10 Koninklijke Philips Electronics N.V. Low-skew single-ended to differential converter
JP4509737B2 (ja) * 2004-10-28 2010-07-21 株式会社東芝 差動信号生成回路および差動信号送信回路
JP4798618B2 (ja) * 2006-05-31 2011-10-19 ルネサスエレクトロニクス株式会社 出力回路および半導体集積回路装置
JP4997398B2 (ja) * 2006-08-10 2012-08-08 株式会社ジャパンディスプレイセントラル 差動信号送信回路および差動信号送受信回路
WO2008099523A1 (ja) * 2007-02-14 2008-08-21 Panasonic Corporation Ac結合インターフェイス回路
US8400211B2 (en) * 2010-10-15 2013-03-19 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuits with reduced voltage across gate dielectric and operating methods thereof
JP5678829B2 (ja) * 2011-07-15 2015-03-04 富士通セミコンダクター株式会社 出力回路
US8531205B1 (en) 2012-01-31 2013-09-10 Altera Corporation Programmable output buffer
KR102432460B1 (ko) * 2015-10-26 2022-08-17 삼성전자주식회사 동작 오류를 감소시키는 레벨 변환 회로
CN106294262B (zh) * 2016-08-22 2019-09-13 上海集成电路研发中心有限公司 一种lvds驱动电路
KR20190126873A (ko) 2017-03-17 2019-11-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치, 및 전자 기기
WO2020016705A1 (ja) 2018-07-20 2020-01-23 株式会社半導体エネルギー研究所 受信回路

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
MY118023A (en) * 1991-10-25 2004-08-30 Texas Instruments Inc High speed, low power high common mode range voltage mode differential driver circuit
TW299529B (ko) * 1991-11-27 1997-03-01 Philips Nv
US5179358A (en) * 1992-03-04 1993-01-12 Motorola, Inc. Circuit, counter and frequency synthesizer with adjustable bias current
US5471498A (en) * 1993-04-15 1995-11-28 National Semiconductor Corporation High-speed low-voltage differential swing transmission line transceiver
US5418478A (en) * 1993-07-30 1995-05-23 Apple Computer, Inc. CMOS differential twisted-pair driver
US5684429A (en) * 1995-09-14 1997-11-04 Ncr Corporation CMOS gigabit serial link differential transmitter and receiver

Also Published As

Publication number Publication date
JP3699764B2 (ja) 2005-09-28
KR100312625B1 (ko) 2001-12-12
US5959472A (en) 1999-09-28
EP0788059B1 (en) 2003-01-08
JPH09214314A (ja) 1997-08-15
DE69718221T2 (de) 2003-09-04
EP0788059A1 (en) 1997-08-06
DE69718221D1 (de) 2003-02-13

Similar Documents

Publication Publication Date Title
KR970059875A (ko) 드라이버 회로 장치
KR880006848A (ko) 집적회로 및 이 회로에 사용하기 적합한 제어수단
US9099965B2 (en) Integrated driver and related method
KR890009073A (ko) 출력구동기의 잡음 감소장치 및 방법
DE60239183D1 (de) Differenztreiberstufe mit Spannungssteuerung und Verfahren
KR980006806A (ko) 무음시작 회로 및 증폭기
KR930015345A (ko) 상보 입력 버퍼가 있는 집적 회로
KR970019071A (ko) 레벨 변환 회로(Level Converting Circuit)
KR960035408A (ko) 액정 디스플레이 구동을 위한 구동 회로
KR940022279A (ko) 신호전송방법과 신호전송회로 및 그것을 사용한 정보처리시스템
KR940010521A (ko) 스위칭회로 및 스위칭회로 작동방법
KR940012720A (ko) 반도체 레이저 구동회로
KR970017150A (ko) 액정 디스플레이 드라이버 및 전압 신호 제공 방법
KR940008262A (ko) 시모스(cmos)입력단
KR950023885A (ko) 복수의 입력을 받아 그 중의 하나를 선택적으로 출력하는 전압 선택장치
KR970013619A (ko) 단전원에서의 파워 트랜지스터 구동 회로
KR890001325A (ko) 제어된 사다리꼴 회전율을 갖는 버스 전송기
KR960027406A (ko) 무선통신 단말기용 송수신 신호 스위칭 회로
KR960003070A (ko) 저 전원 전압의 출력 구동기
KR940018739A (ko) 인터페이스회로
JPH11154834A (ja) 演算増幅器
US6420804B1 (en) Circuit for switching direction of current
KR970022418A (ko) 전류구동 능력이 큰 게이트 드라이버회로
DE60014986D1 (de) Differenzausgangstufe für drei Zustände
JP3039834B2 (ja) ラインドライバ回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20000201

Effective date: 20010530

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080926

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee