KR970056160A - 디지털 데이터의 전송 방법 - Google Patents
디지털 데이터의 전송 방법 Download PDFInfo
- Publication number
- KR970056160A KR970056160A KR1019960062001A KR19960062001A KR970056160A KR 970056160 A KR970056160 A KR 970056160A KR 1019960062001 A KR1019960062001 A KR 1019960062001A KR 19960062001 A KR19960062001 A KR 19960062001A KR 970056160 A KR970056160 A KR 970056160A
- Authority
- KR
- South Korea
- Prior art keywords
- length
- run
- digital data
- sync
- code
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
- H03M5/04—Conversion to or from representation by pulses the pulses having two levels
- H03M5/14—Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
- H03M5/145—Conversion to or from block codes or representations thereof
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Dc Digital Transmission (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
디지탈 데이터 전송방법에 의하여 정보자료는 극히 정확하게 재생될 수 있다. 수 개의 동기프레임으로 구성된 각각의 섹터 내에 디지털 데이터를 일시적으로 저장한 후 연속적으로 전송하기 위하여, 동기프레임은 동기신호 및 최소 런-렝스와 최대 런-렝스의 제한범위를 충족시키는 RLL 코드로 구성된다.
그리고, 이 동기신호는 3T에 의한 최대 런-렝스보다 긴 런-렝스의 비트 패턴과, 이 비트 패턴 전후에 배열되어 있으면서 각각 최소 런-렝스보다 긴 런-렝스를 가지는 추가 비트 패턴으로 구성된 동기패턴을 포함하고 있다.
이 동기신호는 섹터내의 위치를 지정하기도 하며 DC 컨트롤이 작동될 수 있도록 하는 별도의 코드를 포함하고 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따라 디지털 데이터를 전송하는 방법에 의하여 전송신호를 형성시키는 전송신호 형성기구의 구조를 모식도로 나타낸 다이아그램,
제2도는 본 발명에 의한 동기신호를 도시한 다이아그램이다.
Claims (14)
- 다수의 동기프레임으로 구성된 각각의 디지털 데이터를 일시적으로 저장했다가 연속적으로 전송하는 디지털 데이터의 전송방법에 있어서, 상기한 동기프레임은 하나의 동기신호와 하나의 런-렝스-제한(RLL) 코드로 이루어지며, 이 RLL 코드는 최소 런-렝스 및 최대 런-렝스의 제한범위를 만족시키는 디지털 데이터로 이루어지고, 상기한 동기신호는, 3T에 의한 상기 최대 런-렝스 보다 긴 하나의 런-렝스 비트 패턴 및 그 비트 패턴의 전후에 배열되며 그 각각은 상기한 최소 런-렝스보다 긴 하나의 런-렝스를 가지는 추가 비트 패턴으로 구성된 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제1항에 있어서, 상기한 추가 비트 패턴들에 있어서, 상기한 비트 팬턴 뒤에 배열된 추가 비트 패턴은 고정된 길이를 가지는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제1항에 있어서, 상기한 런-렝스 제한(RLL) 코드는, 최소 런-렝스가 2가되고, 최대 런-렝스가 10인 런-렝스 제한 범위를 만족시키도록, 모든 8비트 상기 디지털 데이터를 8-16 변환으로 얻어낸 하나의 코드이고, 상기한 동기패턴은 (4T나 그 이상-14T-4T)로 된 런-렝스의 비트 패턴으로 이루어진 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 다수의 동기프레임으로 구성된 각각의 섹터 내에 디지털 데이터를 일시적으로 저장했다가 연속적으로 전송하는 디지털 데이타의 전송방법에 있어서, 상기한 동기프레임은 하나의 동기 신호와 하나의 RLL 코드로 이루어지며, 이 RLL 코드는 최소 런-렝스 및 최대 런-렝스의 제한 범위를 만족시키는 디지털 데이터로 이루어진 것으로, 상기한 동기신호는 상기한 섹터 내에 위치를 지정하는 지정코드(specific code)를 포함하는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제4항에 있어서, 상기한 섹터는 다수의 라인들로 구성되고, 각각의 라인은 두 개의 동기프레임으로 이루어지며, 상기 섹터 내의 위치는, 상기한 모든 라인에 포함되어 있는 두 개의 동기신호들 내에 존재하는 각각의 지정코드(specific code)에 의해 식별되는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제5항에 있어서, 상기한 모든 라인에 포함되어 있는 두 개의 동기 신호 중의 하나가, 상기 동기 신호내에 포함되어 있는 지정코드(specific code)를 기초로 하여, 상기한 라인 수의 증가에 따라 주기적으로 반복되는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제4항에 있어서, 상기한 섹터의 첫 번째 라인 헤드에 배열된 동기 신호 내의 지정코드(specific code)는, 다른 라인의 헤드에 배열된 상기 동기 신호를 위한 인터-코드(inter-cod)의 간격이 최대가 되는 비트 패턴을 가지는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제3항에 있어서, DC 컨트롤은 상기 지정코드(specific code)의 비트 패턴에 의해 작동되는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제8항에 있어서, NRZI 변환이 일어날 때, 서로 다른 인버팅-타임(INVERTING TIME)의 횟수를 가지는 서로 다른 두 종류의 코드들이 상기한 지정코드(specific code)로 선택되며, 이로써, 상기한 DC 컨트롤을 작동 시키는 디지털 데이터의 전송 방법.
- 제5항에 있어서, 상기한 섹터는 각각 13라인으로 구성되며, 각 라인은 상이한 두개의 동기프레임을 가지고, 상기한 동기 신호는, 상기 최소 런-렝스와 최대 런-렝스의 제한 범위를 만족시키고, 또한 이 동기 신호가 상기 섹터와 각 라인의 헤드에 특성을 부여하며, 상기 동기 신호 직전에 위치한 RLL 코드와 연계하여 상기 DC 컨트롤을 작동시키기 위하여 32종의 비트 패턴을 가지는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제7항에 있어서, 상기한 섹터는 각각 13라인으로 구성되며, 각 라인은 상이한 두개의 동기프레임을 가지고, 상기한 동기 신호는, 상기 최소 런-렝스와 최대 런-렝스의 제한 범위를 만족시키고, 또한 이 동기 신호가 상기 섹터와 각 라인의 헤드에 특성을 부여하며, 상기 동기 신호 직전에 위치한 RLL 코드와 연계하여 상기 DC 컨트롤을 작동시키기 위하여 32종의 비트 패턴을 가지는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 제8항에 있어서, 상기한 섹터는 각각 13라인으로 구성되며, 각 라인은 상이한 두개의 동기프레임을 가지고, 상기한 동기 신호는, 상기 최고 런-렝스와 최대 런-렝스의 제한 범위를 만족시키고, 또한 이 동기 신호가 상기 섹터와 각 라인의 헤드에 특성을 부여하며, 상기한 동기 신호 직전에 위치한 런-렝스 제한코드와 연계하여 상기 DC 컨트롤을 작동시키기 위하여 32종의 비트 패턴을 가지는 것을 특징으로 하는 디지털 데이터의 전송 방법.
- 다수의 동기프레임으로 구성된 각각의 섹터 내에 디지털 데이터를 일시적으로 저장했다가 연속적으로 전송하는 디지털 데이터의 전송방법에 있어서, 상기한 동기프레임은 32비트의 동기 신호와 최소 런-렝스가 2가되고 최대 런-렝스가 10인 런-렝스 제한범위를 만족시키도록 모든 8비트에서 상기 디지털 데이터를 8-16 변환하여 얻어진 하나의 RLL, 코드로 구성되며, 상기한 동기신호는 다음으로 구성되는데 이는, 상기 동기신호 직전에 위치한 런-렝스 제한코드와 관련하여, 상기 최소 런-렝스는 2가되고 최대 런-렝스는 10이되는 제한 조건을 만족시키도록 배열된 3비트의 연결 비트와, 상기 최소 런-렝스는 2가 되고 최대 런-렝스는 10이되고 이들은 32종의 비트 패턴을 가지는 특정코드와, (4T나 그 이상-14T-4T)의 런-렝스 동기 패턴으로 구성되는 것을 특징으로 하는 디지털 데이터 전송 방법.
- 제13항에 있어서, 상기한 동기 신호는 다음 표 1 및 표 2와 같이 32종의 비트 패턴을 가지며, 상기 섹터내의 각 라인의 동기신호배열은 다음의 표 3에서 보는 것과 같이 세트되어 있는 것을 특징으로 하는 디지털 데이터 전송 방법.[표 1][표 2][표 3]※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7-316420 | 1995-12-05 | ||
JP31642095A JP3394127B2 (ja) | 1995-12-05 | 1995-12-05 | ディジタルデータの伝送方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970056160A true KR970056160A (ko) | 1997-07-31 |
KR100329456B1 KR100329456B1 (ko) | 2002-09-04 |
Family
ID=18076885
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960062001A KR100329456B1 (ko) | 1995-12-05 | 1996-12-05 | 디지털 데이터의 전송방법 |
Country Status (11)
Country | Link |
---|---|
US (2) | US5987066A (ko) |
EP (6) | EP1715487A3 (ko) |
JP (1) | JP3394127B2 (ko) |
KR (1) | KR100329456B1 (ko) |
CN (4) | CN1897142B (ko) |
DE (4) | DE69632017T2 (ko) |
HK (1) | HK1004500A1 (ko) |
MX (1) | MX9606099A (ko) |
MY (1) | MY112856A (ko) |
SG (1) | SG79210A1 (ko) |
TW (1) | TW311195B (ko) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3962439B2 (ja) * | 1996-06-21 | 2007-08-22 | パイオニア株式会社 | 情報記録装置及び情報記録方法並びに情報再生装置及び情報再生方法 |
JP3729362B2 (ja) * | 1996-07-15 | 2005-12-21 | ソニー株式会社 | 記録媒体再生装置および記録媒体再生方法 |
JP3814966B2 (ja) * | 1997-08-14 | 2006-08-30 | ソニー株式会社 | 記録媒体、データ伝送装置、データ受信装置及び光ディスク装置 |
JP3870573B2 (ja) | 1998-08-24 | 2007-01-17 | ソニー株式会社 | 変調装置および方法、記録媒体、並びに復調装置および方法 |
US6768706B1 (en) * | 1998-10-28 | 2004-07-27 | Victor Company Of Japan, Ltd | Frequency control apparatus and digital signal reproducing apparatus |
EP1045391A1 (en) * | 1999-04-16 | 2000-10-18 | Koninklijke Philips Electronics N.V. | Method and device for recording information in units |
EP2075793B1 (en) | 2000-12-26 | 2011-06-15 | Panasonic Corporation | Recording medium, recording method, reproducing method, recording apparatus and reproduction apparatus |
JP4633763B2 (ja) * | 2000-12-26 | 2011-02-16 | パナソニック株式会社 | 記録媒体、記録方法、再生方法、記録装置および再生装置 |
KR100669623B1 (ko) * | 2001-03-12 | 2007-01-15 | 엘지전자 주식회사 | 디지털 데이터 변환방법 |
JP3964634B2 (ja) * | 2001-06-14 | 2007-08-22 | 株式会社東芝 | 同期コード生成方法、情報記録方法、情報再生方法、情報再生装置及び情報記憶媒体 |
JP2003085898A (ja) | 2001-09-12 | 2003-03-20 | Toshiba Corp | 情報記憶媒体、情報記録装置、情報記録方法、情報再生装置、及び情報再生装置 |
AU2002353281A1 (en) * | 2001-12-07 | 2003-06-17 | Koninklijke Philips Electronics N.V. | Asymmetric run length constraints for increased resolution and power margin in mammos read-out |
JP4130884B2 (ja) | 2002-09-09 | 2008-08-06 | ソニー株式会社 | 再生装置、再生方法 |
US7042372B2 (en) * | 2002-10-31 | 2006-05-09 | Hewlett-Packard Development Company, L.P. | Encoding information in codes identifying beginning of regions of data |
KR100677106B1 (ko) * | 2002-12-10 | 2007-02-01 | 삼성전자주식회사 | 정보저장매체 및 그 기록/재생방법 |
KR20040099945A (ko) * | 2003-05-20 | 2004-12-02 | 삼성전자주식회사 | 디스크형 기록 매체로의 기록을 위한, 데이터 변조 방법및 그 장치와, 이에 사용되는 싱크 코드 삽입 방법 및 그장치와, 이를 구현하기 위한 프로그램을 기록한 기록 매체 |
US7668224B2 (en) * | 2005-08-16 | 2010-02-23 | Texas Instruments Incorporated | Encoding for digital communications in a multiple-input, multiple-output environment |
KR100749754B1 (ko) | 2006-08-01 | 2007-08-17 | 삼성전자주식회사 | 직류 성분을 제어 가능한 인코딩과 디코딩 방법 및 이를이용한 데이터 처리 장치 |
JP5049870B2 (ja) * | 2008-05-16 | 2012-10-17 | 株式会社日立製作所 | 記録方法、再生方法、情報記録媒体及びディジタル信号の生成方法 |
KR101436506B1 (ko) * | 2008-07-23 | 2014-09-02 | 삼성전자주식회사 | 메모리 장치 및 메모리 데이터 프로그래밍 방법 |
JP5084686B2 (ja) * | 2008-09-30 | 2012-11-28 | キヤノン株式会社 | 画像形成装置、画像形成方法、プログラム及び記憶媒体 |
JP4997211B2 (ja) | 2008-10-23 | 2012-08-08 | 株式会社日立製作所 | 光ディスク、光ディスク記録方法及び装置、光ディスク再生方法及び装置 |
KR101602316B1 (ko) | 2009-02-09 | 2016-03-22 | 삼성전자주식회사 | 반도체 메모리 장치 및 그것의 데이터 처리 방법 |
KR101824227B1 (ko) | 2009-08-07 | 2018-02-05 | 삼성전자주식회사 | 메모리 시스템 및 그것의 프로그램 방법 |
JP2011181180A (ja) * | 2011-06-20 | 2011-09-15 | Hitachi Ltd | 記録方法及び再生方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4124778A (en) * | 1977-11-02 | 1978-11-07 | Minnesota Mining And Manufacturing Company | Digital frame synchronizing circuit |
US4544962A (en) * | 1981-07-06 | 1985-10-01 | Matsushita Electric Industrial Co., Ltd. | Method and apparatus for processing binary data |
JPS5883365A (ja) * | 1981-11-10 | 1983-05-19 | Sony Corp | デイスク・プレ−ヤ |
JPS59165212A (ja) * | 1983-03-08 | 1984-09-18 | Sony Corp | 情報信号再生装置 |
SG28340G (en) * | 1983-12-16 | 1995-09-18 | Sony Corp | Disk reproducing apparatus |
JPS6182377A (ja) * | 1984-09-29 | 1986-04-25 | Toshiba Corp | デジタルデイスクプレ−ヤのモ−タ制御装置 |
JPS61196469A (ja) | 1985-02-25 | 1986-08-30 | Matsushita Electric Ind Co Ltd | デイジタル変調方法 |
EP0193153B1 (en) | 1985-02-25 | 1991-11-13 | Matsushita Electric Industrial Co., Ltd. | Digital data recording and reproducing method |
CA1273112A (en) * | 1986-03-26 | 1990-08-21 | Ernst August Munter | Method and apparatus for the channelized serial transmission of redundantly encoded binary data |
JPS62272726A (ja) | 1986-05-21 | 1987-11-26 | Oki Electric Ind Co Ltd | 符号化回路 |
JP2534778B2 (ja) * | 1989-09-26 | 1996-09-18 | 株式会社日立製作所 | 情報記録/再生方式および情報記録/再生装置 |
KR910013186A (ko) | 1989-12-29 | 1991-08-08 | 강진구 | Efm 변조회로 |
US5333126A (en) * | 1990-01-03 | 1994-07-26 | Hitachi, Ltd. | Information recording method and optical disk apparatus using same |
JP3383986B2 (ja) | 1992-05-29 | 2003-03-10 | ソニー株式会社 | ブロック同期パターン検出装置及びその検出方法 |
JP2863052B2 (ja) | 1993-03-15 | 1999-03-03 | 松下電器産業株式会社 | デジタルデータ符号化方法、復号化方法、符号化装置および復号化装置 |
JPH07254230A (ja) * | 1994-03-16 | 1995-10-03 | Toshiba Corp | 記録媒体及び記録媒体への信号記録方法 |
JP2920065B2 (ja) * | 1994-03-16 | 1999-07-19 | 株式会社東芝 | データ記録方法、記録装置、再生装置及び再生方法 |
-
1995
- 1995-12-05 JP JP31642095A patent/JP3394127B2/ja not_active Expired - Lifetime
-
1996
- 1996-12-03 MY MYPI96005068A patent/MY112856A/en unknown
- 1996-12-03 US US08/759,956 patent/US5987066A/en not_active Ceased
- 1996-12-04 MX MX9606099A patent/MX9606099A/es unknown
- 1996-12-04 SG SG9611511A patent/SG79210A1/en unknown
- 1996-12-04 TW TW085114966A patent/TW311195B/zh not_active IP Right Cessation
- 1996-12-05 EP EP06115028A patent/EP1715487A3/en not_active Withdrawn
- 1996-12-05 EP EP96119545A patent/EP0779623B1/en not_active Expired - Lifetime
- 1996-12-05 CN CN2006100938173A patent/CN1897142B/zh not_active Expired - Lifetime
- 1996-12-05 CN CNB2006100938313A patent/CN100536014C/zh not_active Expired - Lifetime
- 1996-12-05 EP EP06115012A patent/EP1715484A3/en not_active Withdrawn
- 1996-12-05 EP EP03025667A patent/EP1403869B1/en not_active Expired - Lifetime
- 1996-12-05 DE DE69632017T patent/DE69632017T2/de not_active Expired - Lifetime
- 1996-12-05 CN CNB961143207A patent/CN1287546C/zh not_active Expired - Lifetime
- 1996-12-05 DE DE69638200T patent/DE69638200D1/de not_active Expired - Lifetime
- 1996-12-05 DE DE69636916T patent/DE69636916T2/de not_active Expired - Lifetime
- 1996-12-05 EP EP06115021A patent/EP1715486B1/en not_active Expired - Lifetime
- 1996-12-05 KR KR1019960062001A patent/KR100329456B1/ko not_active IP Right Cessation
- 1996-12-05 DE DE69638178T patent/DE69638178D1/de not_active Expired - Lifetime
- 1996-12-05 EP EP06115016A patent/EP1715485B1/en not_active Expired - Lifetime
- 1996-12-05 CN CNB2006100938309A patent/CN100499449C/zh not_active Expired - Lifetime
-
1998
- 1998-05-04 HK HK98103800A patent/HK1004500A1/xx not_active IP Right Cessation
-
2004
- 2004-02-25 US US10/785,864 patent/USRE40312E1/en not_active Expired - Lifetime
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970056160A (ko) | 디지털 데이터의 전송 방법 | |
KR100467125B1 (ko) | 정보 워드들을 변조된 신호로 변환하는 방법, 기록 캐리어, 코딩 장치 및 디코딩 장치 | |
KR100488634B1 (ko) | m-비트정보워드들의계열을변조신호로변환하는방법,기록캐리어를제조하는방법,부호화장치,장치,기록장치,신호,및기록캐리어 | |
CA2298685A1 (en) | Apparatus and method for modulation/demodulation with consecutive minimum runlength limitation | |
US5742243A (en) | Method and apparatus for reducing DC component of RLL codes | |
ES2150506T3 (es) | Procedimiento para la comunicacion de datos digitales codificados en bloque con datos asociados de sincronizacion/control. | |
KR960705316A (ko) | 신호 변조 방법, 신호 변조 장치, 신호 복조 방법 및 신호 복조 장치(Signal modulating method, signal modulating apparatus, signal demodulating method and signal demodulating apparatus) | |
KR940026919A (ko) | 변조 방법 및 복조 장치 | |
EP0390310A3 (en) | Data packer | |
KR960005552A (ko) | 디지탈 변조/복조방법 및 이를 이용한 장치 | |
DE69128935D1 (de) | Fehlerschutz für daten variabler länge | |
JP5108867B2 (ja) | 付加的同期カラーパターンを有する記録担体およびその記録担体を使用する方法と装置 | |
CA1249357A (en) | Biphase coded signal including synchronizing pattern transmission method | |
KR920005112A (ko) | 디지틀신호기록방법 | |
JPH11145841A (ja) | 変調装置および方法、復調装置および方法、並びに伝送媒体 | |
KR950027704A (ko) | 기록 매체 및 기록 매체상에서의 신호 기록 방법 | |
JPS6098743A (ja) | 符号変換方法 | |
KR830005770A (ko) | 2진 부호 변환 | |
KR930020406A (ko) | 변조 방법 및 복조 방법과 변조 장치 및 복조 장치 | |
JPH01314021A (ja) | mBnB符号変換方式 | |
KR840005290A (ko) | 가변어장(Variable-Word-Length) 데이타 코우드용 디지탈 데이타 코우드 변환회로 | |
JPH02290334A (ja) | 2,7符号変調方式 | |
JPS53130009A (en) | Coding method of binary information |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
B601 | Maintenance of original decision after re-examination before a trial | ||
J301 | Trial decision |
Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20001228 Effective date: 20011227 |
|
S901 | Examination by remand of revocation | ||
GRNO | Decision to grant (after opposition) | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130227 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20140220 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20150224 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20160218 Year of fee payment: 15 |
|
EXPY | Expiration of term |