KR970053475A - 반도체소자의 소자분리막 제조방법 - Google Patents

반도체소자의 소자분리막 제조방법 Download PDF

Info

Publication number
KR970053475A
KR970053475A KR1019950066177A KR19950066177A KR970053475A KR 970053475 A KR970053475 A KR 970053475A KR 1019950066177 A KR1019950066177 A KR 1019950066177A KR 19950066177 A KR19950066177 A KR 19950066177A KR 970053475 A KR970053475 A KR 970053475A
Authority
KR
South Korea
Prior art keywords
semiconductor substrate
ain film
film
ain
active region
Prior art date
Application number
KR1019950066177A
Other languages
English (en)
Other versions
KR100335263B1 (ko
Inventor
장세억
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019950066177A priority Critical patent/KR100335263B1/ko
Publication of KR970053475A publication Critical patent/KR970053475A/ko
Application granted granted Critical
Publication of KR100335263B1 publication Critical patent/KR100335263B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76294Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using selective deposition of single crystal silicon, i.e. SEG techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Element Separation (AREA)

Abstract

본 발명은 반도체소자의 소자분리막 제조방법에 관한 것으로, 반도체기판의 상부에 반도체기판의 열팽창계수와 비슷한 계수를 갖는 AIN막을 형성하고, 상기 AIN막을 활성영역이 노출되도록 패터닝하되, 반도체기판이 노출될 때까지 식각하여 AIN막 패턴을 형성하고, 노출된 반도체기판, 즉, 활성영역에만 에피실리콘층을 중착하고, 온도를 상온으로 낮추는 단계를 포함하므로써, 반도체소자의 신뢰성을 향상한다.

Description

반도체소자의 소자분리막 제조방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2C도는 본 발명의 실시예에 따른 반도체소자의 소자분리막 제조 공정도.

Claims (5)

  1. 반도체기판의 상부에 AIN막을 형성하는 단계와, 상기 AIN막을 활성영역이 노출되도록 패터닝하되, 반도체기판이 노출될 때까지 식각하여 AIN막패턴을 형성하는 단계와, 노출된 반도체기판, 즉, 활성영역에만 에피실리콘층을 중착하는 단계와, 온도를 상온으로 낮추는 단계를 포함하는 것을 특징으로 하는 반도체소자의 소자분리막 제조방법.
  2. 제1항에 있어서, 상기 AIN막을 형성하기 전에 반도체기판의 상부에 패드산화막을 형성하는 공정을 추가로 포함하는 것을 특징으로 하는 반도체소자의 소자분리막 제조방법.
  3. 제1항에 있어서, 상기 AIN막은 2000 내지 5000A 두께로 형성하는 것을 특징으로 하는 반도체소자의 소자분리막 제조방법.
  4. 제1항에 있어서, 상기 에피실리콘층은 2000 내지 5000A 두께로 형성하는 것을 특징으로 하는 반도체소자의 소자분리막 제조방법.
  5. 제1항에 있어서, 상기 AIN막과, 에피실리콘층의 두께는 동일한 것을 특징으로 하는 반도체소자의 소자분리막 제조방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950066177A 1995-12-29 1995-12-29 반도체소자의 소자분리막 제조방법 KR100335263B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950066177A KR100335263B1 (ko) 1995-12-29 1995-12-29 반도체소자의 소자분리막 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950066177A KR100335263B1 (ko) 1995-12-29 1995-12-29 반도체소자의 소자분리막 제조방법

Publications (2)

Publication Number Publication Date
KR970053475A true KR970053475A (ko) 1997-07-31
KR100335263B1 KR100335263B1 (ko) 2002-11-04

Family

ID=37479763

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950066177A KR100335263B1 (ko) 1995-12-29 1995-12-29 반도체소자의 소자분리막 제조방법

Country Status (1)

Country Link
KR (1) KR100335263B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030059482A (ko) * 2001-12-29 2003-07-10 주식회사 하이닉스반도체 반도체 소자의 소자분리막 형성방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000008368A (ko) * 1998-07-13 2000-02-07 윤종용 반도체장치의 소자분리막 구조 및 그 제조방법
KR101042253B1 (ko) * 2007-10-10 2011-06-17 주식회사 동부하이텍 반도체 소자의 소자분리막 형성 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030059482A (ko) * 2001-12-29 2003-07-10 주식회사 하이닉스반도체 반도체 소자의 소자분리막 형성방법

Also Published As

Publication number Publication date
KR100335263B1 (ko) 2002-11-04

Similar Documents

Publication Publication Date Title
KR950034492A (ko) 직접 웨이퍼 본딩 구조물 및 그 제조방법
KR970053475A (ko) 반도체소자의 소자분리막 제조방법
KR960005789A (ko) 반도체소자의 콘택홀 제조방법
KR970072380A (ko) 반도체 장치 및 그 제조 방법
KR960026585A (ko) 반도체소자의 소자분리 산화막의 제조방법
KR930018690A (ko) 반도체장치의 제조방법
KR970053450A (ko) 반도체소자의 소자분리막 제조방법
KR950034415A (ko) 반도체 소자의 미세패턴 제조방법
KR960002744A (ko) 반도체 소자의 소자분리막 형성방법
KR970054532A (ko) 반도체소자의 소자분리막 제조방법
KR970003479A (ko) 반도체 장치의 매복접촉 형성방법
KR960026227A (ko) 반도체소자의 미세콘택 형성방법
KR970030089A (ko) 이중 게이트 산화막을 갖는 fed 장치의 제조방법
KR970053413A (ko) 반도체소자의 소자분리막 제조방법
KR960042929A (ko) Soi 구조를 포함하는 반도체 장치 및 그 제조방법
KR950034526A (ko) 고부하저항 제조방법
KR970053396A (ko) 고집적 반도체 소자의 소자분리 산화막 제조방법
KR970053468A (ko) 반도체소자의 소자분리막 제조방법
KR960026544A (ko) 반도체 소자의 소자간 분리층 형성방법
KR970030644A (ko) 반도체 소자의 스페이서 형성방법
KR970024300A (ko) 섀도우 마스크를 이용한 박막 트랜지스터 제조공정
KR970053424A (ko) 반도체소자의 소자분리막 형성방법
KR940018930A (ko) 반도체 소자의 평탄화 방법
KR970018103A (ko) 반도체소자의 콘택홀 형성방법
KR970053423A (ko) 반도체 소자의 소자 분리 절연막 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100325

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee