KR970024706A - 클럭 속도가 보상되는 클럭 신호를 발생하기 위한 방법 및 장치 - Google Patents

클럭 속도가 보상되는 클럭 신호를 발생하기 위한 방법 및 장치 Download PDF

Info

Publication number
KR970024706A
KR970024706A KR1019960046154A KR19960046154A KR970024706A KR 970024706 A KR970024706 A KR 970024706A KR 1019960046154 A KR1019960046154 A KR 1019960046154A KR 19960046154 A KR19960046154 A KR 19960046154A KR 970024706 A KR970024706 A KR 970024706A
Authority
KR
South Korea
Prior art keywords
clock
clock signal
signal
speed
variation
Prior art date
Application number
KR1019960046154A
Other languages
English (en)
Other versions
KR100194573B1 (ko
Inventor
가즈아끼 마스다
Original Assignee
가네꼬 히사시
닛본덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본덴기 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR970024706A publication Critical patent/KR970024706A/ko
Application granted granted Critical
Publication of KR100194573B1 publication Critical patent/KR100194573B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G3/00Producing timing pulses
    • G04G3/02Circuits for deriving low frequency timing pulses from pulses of higher frequency
    • G04G3/022Circuits for deriving low frequency timing pulses from pulses of higher frequency the desired number of pulses per unit of time being obtained by adding to or substracting from a pulse train one or more pulses

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Electric Clocks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

클럭 속도를 보상하기 위해서 클럭 신호 CK′가 발생된다. 먼저, 클럭 신호 CK의 클럭 속도의 변이는 클럭 신호(CR)의 기준 클럭 속도에 대하여 계산된다. 기준 클럭 속도는 클럭 신호 CK의 클럭 속도 보다 높고, 반면 클럭 신호 CK′는 클럭 신호 CR 보다 정도가 낮다. 그후, 계수(N)은 클럭 신호의 클럭 속도의 변이에 기초하여 결정된다. 마지막으로, 클럭 펄스가 클럭 신호 CK의 클럭 펄스를 상기 계수까지 계수할 시 연속으로 발행되는 클럭 신호 CK′를 발생한다.

Description

클럭 속도가 보상되는 클럭 신호를 발생하기 위한 방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예를 개락적으로 도시한 블럭도.

Claims (10)

  1. 이동 통신 유니트에서 클럭 속도가 보상되는 제1클럭 신호(CK′)를 발생하는 방법에 있어서, (a) 제3클럭 신호(CR)의 기준 클럭 속도에 대해 제2클럭 신호(CK)의 클럭 속도 변이를 계산하는 단계를 포함하되, 상기 기준 클럭 속도는 상기 제2클럭 신호의 클럭 속도 보다 높고; (b) 상기 제2클럭 신호의 클럭 속도 변이에 기초하여 계수(N)을 계산하는 단계; 및 (c) 상기 클럭 펄스가 상기 제2클럭 신호의 클럭 펄스를 상기 계수까지 계수할 시 발행되는 상기 제1클럭 신호를 발생하는 단계를 포함하고 있는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 방법.
  2. 제1항에 있어서, 상기 변이는 저장 수단에 저장되는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 방법.
  3. 제1항에 있어서, 상기 제1클럭 신호는 상기 이동 통신 시스템에 제공되는 시편을 타이밍하기 위해 이용되는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 방법.
  4. 제2항에 있어서, 상기 변이는 상기 제2클럭 신호의 소정 수의 주기 동안 제3클럭 신호의 클럭 펄스의 수를 계수하여 판정되는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 방법.
  5. 제2항에 있어서, 상기 변이는 상기 유니트가 온되는 상태에 응답하여 계산되는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 방법.
  6. 제2항에 있어서, 상기 변이는 상기 유니트의 온도가 선정된 온도 범위 밖에 있을 때 검출되는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 방법.
  7. 제2항에 있어서, 상기 변이는 상기 유니트가 활성화되는 동안 소정 간격에서 갱신되고, 이전에 저장된 변이 대신에 상기 갱신된 변이가 상기 저장 수단에 저장되는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 방법.
  8. 제2항에 있어서, 상기 기준 클럭 속도가 상기 이동 통신 유니트에 의해 수신된 인입 신호로부터 복구되는 것을 특징으로 하는 클럭속조가 보상되는 제 1클럭 신호 발생방법.
  9. 이동 통신 유니트에서 클럭 속도가 보상되는 제1클럭 신호(CK′)를 발생하는 장치에 있어서, (a) 제3클럭 신호(CR)의 기준 클럭 속도에 대해 제2클럭 신호(CK)의 클럭 속도 변이를 계산하는 제1계산기를 포함하되, 상기 기준 클럭 속도는 상기 제2클럭 신호의 클럭 속도 보다 높고; (b) 상기 제2클럭 신호의 클럭 속도 변이에 기초하여 계수(N)을 계산하는 제2계산기; 및 (c) 상기 클럭 펄스가 상기 제2클럭 신호의 클럭 펄스를 상기 계수까지 계수할 시 발행되는 상기 제1클럭 신호를 발생하는 카운터를 포함하고 있는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 장치.
  10. 제9항에 있어서, 변이를 저장하는 저장부를 포함하는 것을 특징으로 하는 클럭 속도가 보상되는 제1클럭 신호 발생 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960046154A 1995-10-16 1996-10-16 클럭 속도가 보상되는 클럭 신호를 발생하기 위한 방법 및 장치 KR100194573B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-266939 1995-10-16
JP26693995A JPH09113654A (ja) 1995-10-16 1995-10-16 間欠受信制御器

Publications (2)

Publication Number Publication Date
KR970024706A true KR970024706A (ko) 1997-05-30
KR100194573B1 KR100194573B1 (ko) 1999-06-15

Family

ID=17437793

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960046154A KR100194573B1 (ko) 1995-10-16 1996-10-16 클럭 속도가 보상되는 클럭 신호를 발생하기 위한 방법 및 장치

Country Status (4)

Country Link
US (1) US5828248A (ko)
EP (1) EP0768583A3 (ko)
JP (1) JPH09113654A (ko)
KR (1) KR100194573B1 (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2988418B2 (ja) * 1997-03-12 1999-12-13 日本電気株式会社 クロック同期化システム
ES2141040B1 (es) * 1998-02-05 2000-10-16 Felipe Alejandro Cabetas Dispositivo electronico compensador de deriva de frecuencia para relojes de cuarzo.
JP2000244351A (ja) 1999-02-19 2000-09-08 Fujitsu Ltd 受信制御装置及びその方法
JP4051840B2 (ja) * 1999-05-28 2008-02-27 富士電機システムズ株式会社 分散されているシステム機器の同期装置
US6304517B1 (en) * 1999-06-18 2001-10-16 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for real time clock frequency error correction
GB2358490B (en) * 1999-12-29 2004-08-11 Nokia Mobile Phones Ltd A clock
US6545950B1 (en) * 2000-05-16 2003-04-08 Ericsson Inc. Methods, systems, wireless terminals, and computer program products for calibrating an electronic clock using a base reference signal and a non-continuous calibration reference signal having greater accuracy than the base reference signal
KR100396785B1 (ko) * 2001-10-19 2003-09-02 엘지전자 주식회사 Gsm단말기의 시간오차 보상장치 및 방법
JP2006107146A (ja) 2004-10-05 2006-04-20 Nec Electronics Corp データ通信装置
US7463910B2 (en) * 2005-03-10 2008-12-09 Qualcomm Incorporated Apparatus and method for determining sleep clock timing
FR2890465A1 (fr) * 2005-09-06 2007-03-09 St Microelectronics Sa Procede de generation d'un signal d'horloge
US7529531B2 (en) * 2005-11-09 2009-05-05 Qualcomm, Incorporated Apparatus and methods for estimating a sleep clock frequency
JP4525667B2 (ja) * 2006-10-27 2010-08-18 船井電機株式会社 コンテンツ保存装置
CA2744253C (en) 2009-03-10 2017-11-14 Allen-Vanguard Corporation An apparatus and method for generating a timing signal
EP2369438B1 (en) * 2010-02-24 2014-02-26 Fujitsu Semiconductor Limited Calibration method of a real time clock signal
US8391105B2 (en) * 2010-05-13 2013-03-05 Maxim Integrated Products, Inc. Synchronization of a generated clock
US8749313B2 (en) 2011-06-03 2014-06-10 St-Ericsson Sa Correction of low accuracy clock
CN103034116A (zh) * 2012-11-14 2013-04-10 福建省计量科学研究院 一种提高石英计时器时间计时准确度的方法
KR20140089774A (ko) * 2013-01-07 2014-07-16 삼성전자주식회사 주파수 보상 장치 및 방법
WO2014118984A1 (ja) * 2013-02-04 2014-08-07 三菱電機株式会社 信号処理装置
WO2014155706A1 (ja) * 2013-03-29 2014-10-02 三菱電機株式会社 信号処理装置
JP2018152801A (ja) * 2017-03-14 2018-09-27 株式会社テスコム 高精度周波数同期が可能な間欠処理型、間欠信号生成装置
JP6350955B1 (ja) * 2017-03-14 2018-07-04 株式会社テスコム 高精度周波数同期が可能な間欠処理型、間欠信号生成装置
CN114442464B (zh) * 2018-06-04 2023-06-09 精工爱普生株式会社 电子控制式机械钟表以及电子控制式机械钟表的控制方法
EP3866019A1 (en) 2020-02-17 2021-08-18 Be Spoon Clock-error estimation for two-clock electronic device

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4074514A (en) * 1972-08-24 1978-02-21 Dynacore, S.A. Isochronous period generator having means for adjusting the isochronous period
JPS6484183A (en) * 1987-09-28 1989-03-29 Toshiba Corp Timer device
JPH0677060B2 (ja) * 1988-08-05 1994-09-28 松下電器産業株式会社 自動時計合わせ装置
JP3163621B2 (ja) * 1990-06-28 2001-05-08 日本電気株式会社 無線端末装置のクロック周波数補正方式
JPH04218793A (ja) * 1990-12-19 1992-08-10 Fujitsu Ltd 時刻情報設定方式
FI95980C (fi) * 1992-09-04 1996-04-10 Nokia Mobile Phones Ltd Menetelmä ja kytkentäjärjestely ajan mittaamiseksi tarkasti epätarkalla kellolla
JPH0682577A (ja) * 1992-09-04 1994-03-22 Mitsubishi Electric Corp 電子時計
JP3514532B2 (ja) * 1994-11-30 2004-03-31 富士通株式会社 クロック信号生成装置

Also Published As

Publication number Publication date
JPH09113654A (ja) 1997-05-02
EP0768583A3 (en) 2001-04-25
KR100194573B1 (ko) 1999-06-15
US5828248A (en) 1998-10-27
EP0768583A2 (en) 1997-04-16

Similar Documents

Publication Publication Date Title
KR970024706A (ko) 클럭 속도가 보상되는 클럭 신호를 발생하기 위한 방법 및 장치
KR950020006A (ko) 서보모터
KR970029312A (ko) 데이타 인에이블 신호를 이용하여 바이오스에 관계없이 프리챠지를 하는 스타트 펄스 버티컬 신호(STV : Start Pulse Vertical) 생성기
KR960005555A (ko) 위상비교회로 및 피엘엘(pll)회로
KR920020191A (ko) 유량계측 및 관리장치
SE9604075D0 (sv) Sätt och anordning vid volymbestämning
FR2412880A1 (fr) Horloge notamment a sonnerie
KR910020447A (ko) 전압 펄스 폭을 모니터하기 위한 회로 및 방법
KR940004340A (ko) 펄스 레이다 시스템 신호 발생 장치
SU720826A1 (ru) Устройство дл приема адресной комбинации
SU480043A1 (ru) Устройство дл прив зки шкал времени часов
SU1290191A1 (ru) Измеритель частоты
SU1674232A1 (ru) Устройство дл цифровой магнитной записи
SU958982A1 (ru) Устройство дл измерени средней частоты импульсов нестационарного случайного потока
SU836633A1 (ru) Датчик случайных чисел
RU1832086C (ru) Устройство дл контрол ускорени транспортного средства
RU1838801C (ru) Способ определени времени распространени акустического сигнала между объектами, разделенными водной средой, и устройство дл его осуществлени
SU640350A1 (ru) Устройство дл определени временного положени импульсных сигналов
KR940008352A (ko) 디지탈 교환기의 동기 시험 방법 및 회로
RU2434U1 (ru) Регистрирующее устройство
SU584307A1 (ru) Устройство дл отображени графической информации на экране электронно-лучевой трубки
SU1608636A1 (ru) Устройство дл ввода информации
SU922736A1 (ru) Генератор случайной импульсной последовательности
SU862081A1 (ru) Способ цифрового измерени частоты
SU996867A1 (ru) Регистрирующее устройство

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060126

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee