KR950035307A - 멀티플렉스되어 클램프된 비데오 신호 발생용 비데오 장치 - Google Patents

멀티플렉스되어 클램프된 비데오 신호 발생용 비데오 장치 Download PDF

Info

Publication number
KR950035307A
KR950035307A KR1019950008024A KR19950008024A KR950035307A KR 950035307 A KR950035307 A KR 950035307A KR 1019950008024 A KR1019950008024 A KR 1019950008024A KR 19950008024 A KR19950008024 A KR 19950008024A KR 950035307 A KR950035307 A KR 950035307A
Authority
KR
South Korea
Prior art keywords
video signal
signal
video
multiplexed
clamped
Prior art date
Application number
KR1019950008024A
Other languages
English (en)
Other versions
KR100420234B1 (ko
Inventor
덴 홀란데르 빌렘
Original Assignee
죠셉 제이. 락스
알씨에이 톰슨 라이센싱 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 죠셉 제이. 락스, 알씨에이 톰슨 라이센싱 코포레이션 filed Critical 죠셉 제이. 락스
Publication of KR950035307A publication Critical patent/KR950035307A/ko
Application granted granted Critical
Publication of KR100420234B1 publication Critical patent/KR100420234B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/191Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using at least two different signals from the frequency divider or the counter for determining the time difference

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Processing Of Color Television Signals (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Synchronizing For Television (AREA)
  • Color Television Systems (AREA)
  • Picture Signal Circuits (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

비데오 성분(U 및 V)은 멀티플렉서(SMUX)의 입력(113,114를 경유해)에 인가된다. 멀티플렉서의 출력 신호(113a에서)는 각 비데오 신호 성분에 공통인 클램퍼(S100, VC)를 사용해서 클램프된다. 멀티플렉서 입력은 클램퍼의 업스트림(upstream)에서 위치된다. 클램프된 신호는 아나로그 대 디지탈 변환기(115)를 통해 처리되며 비데오 라인 더블링(doubling)을 제공하는 라인 메모리(116)에 인가된다.

Description

멀티플렉스되어 클램프된 비데오 신호 발생용 비데오 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 비데오 신호 라인 더블러(doubler)의 비데오 신호 클램핑(clamping)장치도.

Claims (6)

  1. 합성 비데오 신호의 소스(PALS)와, 상기 합성 비데오 신호에 응답하여 서로 분리된 제1(U) 및 2(V)비데오 성분을 발생시키는 디코더(80)와, 상기 비데오 신호 성분에 응답하여 멀티플렉스된 비데오 신호를 발생시키기 위해 상기 제1 및 제2비데오 신호 성분을 상기 멀티플렉서의 출략(113a)에 대안적으로 인가하는 입력(113,114를 경유해서)을 갖는 멀티플렉서(SMUx)와, 클램핑 신호의 소스(VC)를 구비하는 멀티플렉스 되어 클램프된 비데오 신호를 발생시키는 비데오 장치에 있어서, 클램퍼(S100,113,114)가 상기 클램핑 신호에 응답하여 상기 클램프된 비데오 신호를 발생시키기 위해 상기 제1비데오 신호 성분으로부터 인가되는 상기 멀티플렉스된 비데오 신호중 제1부분(SYNC TIP)과 상기 제2비데오 신호 성분으로부터 인가되는 상기 멀티플렉스된 비데오 신호중 제2부분(SYNC TIP)을 클램핑함으로써 상기 클램퍼가 상기 멀티플렉서의 상기 입력에 관련한 신호 경로의 다운스트림에서 위치되는 것을 특징으로 하는 멀티플랙스되어 클램프된 비데오 신호 발생용 비데오 장치.
  2. 제1항에 있어서, 각각의 상기 제1 및 제2비데오 신호 성분(U,V)이 아나로그 신호이며, 상기 멀티플렉서(SMUx)는 상기 제1 및 제2신호 성분을 각각의 제1(113) 및 2(114) 캐패시터를 경우해 상기 멀티플렉서의 공통출력 단자(113a)에 인가하고 상기 클램퍼(S100,VC)는 클램핑 전압(VC)을 상기 공통 출력 단자에서 상기 멀치 플렉스 되어 클램프된 비데오 신호를 발생시키는 상기 공통 출력 단자를 경유해 각각의 상기 캐패시터에 결합시키는 스위치(S100)를 구비하는 것을 특징으로 하는 멀티프렉스되어 클램프된 비데오 신호 발생용 비데오 장치.
  3. 제1항에 있어서, 상기 멀티플렉스되어 클램프된 비데오 신호(115a)를 기억시키는 메모리(116)을 더 구비하는 것을 특징으로 하는 멀티프렉스되어 클램프된 비데오 신호 발생용 비데오 장치.
  4. 제3항에 있어서, 상기 멀티플렉스되어 클램프된 비데오 신호(113a에서)에 응답하여 상기 메모리(116)에 기억되는 동등한 디지탈 신호(115a)를 발생시키는 아나로그 대 디지탈 변환기(115)를 더 구비하는 것을 특징으로 하는 멀티프렉스되어 클램프된 비데오 신호 발생용 비데오 장치.
  5. 제3항에 있어서, 상기 메모리(116) 출력(116a)에 결합되어 상기 제1비데오 신호 성분(U)으로부터 인출된 신호(U,(SU))와 상기 제2비데오 신호 성분(V)으로부터의 인출된 신호(V(SU))를 상기 저장된 비데오 신호로부터 분리하는 디멀티플렉서 스위치(SD MUX)를 더 구비하는 것을 특징으로 하는 멀티프렉스되어 클램프된 비데오 신호 발생용 비데오 장치.
  6. 제3항에 있어서, 상기 기억된 비데오 신호(116a)가 속도 증가된 비데오 신호(U,(SU),V(SU))를 발생하는 상기 메모리(116)에서 상기 멀티플렉스 되어 클램프된 비데오 신호(115)를 기억시키는 데 사용된 클럭 속도보다 더 높은 클럭 속도(2배)로 상기 메모리 외부에서 판독되는 것을 특징으로 하는 멀티플렉스되어 클램프된 비데오 신호 발생용 비데오 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950008024A 1994-04-07 1995-04-07 멀티플렉싱되어클램핑된비디오신호발생용비디오장치 KR100420234B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB9406866A GB9406866D0 (en) 1994-04-07 1994-04-07 Yuv video line doubler
GB9406866.5 1994-04-07

Publications (2)

Publication Number Publication Date
KR950035307A true KR950035307A (ko) 1995-12-30
KR100420234B1 KR100420234B1 (ko) 2004-10-06

Family

ID=10753139

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019950007911A KR100371245B1 (ko) 1994-04-07 1995-04-06 위상동기루프용위상검출기
KR1019950008024A KR100420234B1 (ko) 1994-04-07 1995-04-07 멀티플렉싱되어클램핑된비디오신호발생용비디오장치

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1019950007911A KR100371245B1 (ko) 1994-04-07 1995-04-06 위상동기루프용위상검출기

Country Status (7)

Country Link
US (2) US5426397A (ko)
EP (1) EP0676866B1 (ko)
JP (2) JP3894965B2 (ko)
KR (2) KR100371245B1 (ko)
CN (2) CN1068473C (ko)
DE (2) DE69512121T2 (ko)
GB (1) GB9406866D0 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6400935B1 (en) * 1998-03-27 2002-06-04 Nortel Networks Limited Pilot tone detector
DE102004009116B3 (de) * 2004-02-25 2005-04-28 Infineon Technologies Ag Delta-Sigma-Frequenzdiskriminator
US7692565B2 (en) * 2007-04-18 2010-04-06 Qualcomm Incorporated Systems and methods for performing off-chip data communications at a high data rate
CN101050940B (zh) * 2007-05-23 2010-05-26 中国科学院光电技术研究所 高精度双频激光干涉仪信号细分***
CN102055469B (zh) * 2009-11-05 2014-04-30 中兴通讯股份有限公司 鉴相器及锁相环电路
CN102316245B (zh) * 2010-07-09 2013-08-21 北京创毅视讯科技有限公司 一种模拟电视接收机本地行同步时钟的调整方法和装置
US9680459B2 (en) * 2014-12-11 2017-06-13 Intel Corporation Edge-aware synchronization of a data signal
CN105954636A (zh) * 2016-04-21 2016-09-21 张顺 一种短路和接地故障指示器
CN115220512B (zh) * 2022-08-10 2023-10-17 山东大学 驱动可调谐激光器的自动锁相恒流源电路及方法

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1481786A (en) * 1974-09-13 1977-08-03 Farnell Instr Ltd Frequency control circuits
US4055814A (en) * 1976-06-14 1977-10-25 Pertec Computer Corporation Phase locked loop for synchronizing VCO with digital data pulses
US4278903A (en) * 1978-04-28 1981-07-14 Tokyo Shibaura Denki Kabushiki Kaisha Phase comparison circuit
US4291274A (en) * 1978-11-22 1981-09-22 Tokyo Shibaura Denki Kabushiki Kaisha Phase detector circuit using logic gates
US4316150A (en) * 1980-01-09 1982-02-16 Tektronix, Inc. Phase locked loop including phase detector system controlled by enable pulses
US4371974A (en) * 1981-02-25 1983-02-01 Rockwell International Corporation NRZ Data phase detector
US4400664A (en) * 1981-05-26 1983-08-23 Motorola, Inc. Digital phase detector
US4414572A (en) * 1982-03-15 1983-11-08 Rca Corporation Clamp for line-alternate signals
US4484142A (en) * 1982-05-07 1984-11-20 Digital Equipment Corp. Phase detector circuit
US4599570A (en) * 1982-07-21 1986-07-08 Sperry Corporation Phase detector with independent offset correction
US4520319A (en) * 1982-09-30 1985-05-28 Westinghouse Electric Corp. Electronic phase detector having an output which is proportional to the phase difference between two data signals
US4568881A (en) * 1983-05-03 1986-02-04 Magnetic Peripherals Inc. Phase comparator and data separator
US4527080A (en) * 1983-07-18 1985-07-02 At&T Bell Laboratories Digital phase and frequency comparator circuit
GB8328951D0 (en) * 1983-10-29 1983-11-30 Plessey Co Plc Frequency and phase synchronising arrangements
US4598217A (en) * 1984-03-19 1986-07-01 Itt Corporation High speed phase/frequency detector
US4594563A (en) * 1984-11-02 1986-06-10 Ampex Corporation Signal comparison circuit and phase-locked-loop using same
JPS61211711A (ja) * 1985-03-16 1986-09-19 Pioneer Electronic Corp 位相比較器
GB2174855B (en) * 1985-04-29 1989-08-23 Fluke Mfg Co John Wide range digital phase/frequency detector
NL8501887A (nl) * 1985-07-01 1987-02-02 Oce Nederland Bv Fasedetector.
JPS6288495A (ja) * 1985-10-14 1987-04-22 Fuji Photo Film Co Ltd 磁気記録装置の色差線順次回路
JPS62289058A (ja) * 1986-06-09 1987-12-15 Matsushita Electric Ind Co Ltd クランプ回路
GB2193406B (en) * 1986-08-02 1990-04-25 Marconi Instruments Ltd Phase detector
JPS63176070A (ja) * 1987-01-16 1988-07-20 Matsushita Electric Ind Co Ltd 映像信号クランプ装置
GB2202398A (en) * 1987-03-18 1988-09-21 Marconi Instruments Ltd Phase comparator
US4849704A (en) * 1987-04-15 1989-07-18 Westinghouse Electric Corp. Duty cycle independent phase detector
US4804928A (en) * 1987-05-12 1989-02-14 Texas Instruments Incorporated Phase-frequency compare circuit for phase lock loop
US4819081A (en) * 1987-09-03 1989-04-04 Intel Corporation Phase comparator for extending capture range
DE3733006A1 (de) * 1987-09-30 1989-04-13 Thomson Brandt Gmbh Schaltungsanordnung zur klemmung des schwarzpegels von farbsignalen in einem farbfernsehgeraet
JPH01125024A (ja) * 1987-11-09 1989-05-17 Mitsubishi Electric Corp 位相比較器
US5325187A (en) * 1988-04-27 1994-06-28 Canon Kabushiki Kaisha Image processing apparatus with back porch period sampling and clamping
US4884020A (en) * 1988-07-22 1989-11-28 Orion Instruments, Inc. Phase detection system
JPH0250676A (ja) * 1988-08-12 1990-02-20 Toshiba Corp A/d化クランプ回路
NL8802531A (nl) * 1988-10-14 1990-05-01 Philips Nv Fasedetector en frequentiedemodulator voorzien van zulk een fasedetector.
JP3080675B2 (ja) * 1990-03-30 2000-08-28 ユニチカ株式会社 アルカリ電池用セパレータ
EP0455220B1 (en) * 1990-05-02 1999-11-03 Canon Kabushiki Kaisha Image sensing apparatus
US5061904A (en) * 1990-06-29 1991-10-29 Radius Inc. Phase locked loop having sampling gate phase detector
EP0473375B1 (en) * 1990-08-30 1998-10-28 Canon Kabushiki Kaisha Image signal processing
US5084700A (en) * 1991-02-04 1992-01-28 Thomson Consumer Electronics, Inc. Signal clamp circuitry for analog-to-digital converters
US5371552A (en) * 1991-10-31 1994-12-06 North American Philips Corporation Clamping circuit with offset compensation for analog-to-digital converters
DE4203478A1 (de) * 1992-02-07 1993-08-12 Thomson Brandt Gmbh Verfahren zur umsetzung eines digitalen videosignals
US5410357A (en) * 1993-04-12 1995-04-25 The United States Of America As Represented By The Secretary Of The Navy Scan converter and method

Also Published As

Publication number Publication date
KR100371245B1 (ko) 2003-03-29
CN1078422C (zh) 2002-01-23
CN1068473C (zh) 2001-07-11
EP0676866A2 (en) 1995-10-11
JPH07307878A (ja) 1995-11-21
US5426397A (en) 1995-06-20
KR950035353A (ko) 1995-12-30
KR100420234B1 (ko) 2004-10-06
JP4322319B2 (ja) 2009-08-26
JPH07326965A (ja) 1995-12-12
CN1133526A (zh) 1996-10-16
DE69512121T2 (de) 1999-12-30
JP3894965B2 (ja) 2007-03-22
DE69512121D1 (de) 1999-10-21
EP0676866B1 (en) 1999-09-15
DE19512075A1 (de) 1995-10-12
DE19512075B4 (de) 2007-09-20
GB9406866D0 (en) 1994-06-01
US5530487A (en) 1996-06-25
CN1112753A (zh) 1995-11-29
EP0676866A3 (en) 1996-07-24

Similar Documents

Publication Publication Date Title
KR950035307A (ko) 멀티플렉스되어 클램프된 비데오 신호 발생용 비데오 장치
KR930022910A (ko) 필드 메모리의 비디오 및 모션 샘플을 이중으로 멀티플렉싱하는 비디오 메모리 시스템
KR900017416A (ko) 신호 처리장치
KR880013318A (ko) 스위치형 캐패시터 필터
KR920009186A (ko) Ccd영상센서 신호용 샘플홀드회로
KR910019422A (ko) 이중 기능 입력 단자용 신호 클램프 장치
KR970032183A (ko) 텔레비젼 신호를 처리하는 a/d 변환기를 갖는 장치
KR970024543A (ko) 매치필터회로
KR940027383A (ko) 버스 다중화 회로
JPS5472949A (en) Multiplexer circuit
KR880003519A (ko) Tv 수상기용 2배 주사화상 처리장치
KR960012701A (ko) 디지탈 신호 처리 장치
KR930015343A (ko) 클램프(Clamp) 회로
KR970071698A (ko) 가라오케 확장 장치
KR890001020A (ko) 전자음악장치
KR890011442A (ko) 컬러 복합 화상 신호 성분을 분리하기 위한 집적 가능한 회로
KR940017189A (ko) 피포(fifo) 기능을 수행하는 레지스터 회로
KR950033784A (ko) 모니터의 동기 신호 발생 회로
KR900702703A (ko) 동기신호 분리장치
KR940003398A (ko) 블랙 버스트신호 발생회로
JPS62225040A (ja) 多重信号受信回路
JPS5423315A (en) Synchronizing-separator circuit
KR890017949A (ko) Tv/비데오 신호 자동 절환회로
KR930011706A (ko) 영상기기의 영상 편집 장치
KR970031815A (ko) 동기신호의 입력 극성 제어 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080205

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee