KR950002247A - 아날로그 디지탈 변환기 - Google Patents

아날로그 디지탈 변환기 Download PDF

Info

Publication number
KR950002247A
KR950002247A KR1019940013586A KR19940013586A KR950002247A KR 950002247 A KR950002247 A KR 950002247A KR 1019940013586 A KR1019940013586 A KR 1019940013586A KR 19940013586 A KR19940013586 A KR 19940013586A KR 950002247 A KR950002247 A KR 950002247A
Authority
KR
South Korea
Prior art keywords
emitter follower
circuit
comparators
differential
follower stage
Prior art date
Application number
KR1019940013586A
Other languages
English (en)
Inventor
유지 겐다이
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP5172595A external-priority patent/JPH077430A/ja
Priority claimed from JP18089593A external-priority patent/JPH0715316A/ja
Priority claimed from JP18089393A external-priority patent/JPH0715332A/ja
Priority claimed from JP18089693A external-priority patent/JPH0715333A/ja
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR950002247A publication Critical patent/KR950002247A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0016Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/50Amplifiers in which input is applied to, or output is derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/002Provisions or arrangements for saving power, e.g. by allowing a sleep mode, using lower supply voltage for downstream stages, using multiple clock domains or by selectively turning on stages when needed
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/36Analogue value compared with reference values simultaneously only, i.e. parallel type
    • H03M1/361Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
    • H03M1/362Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider
    • H03M1/365Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider the voltage divider being a single resistor string

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)

Abstract

다수의 비교기가 병렬로 배치되고, 새로운 구조가 비교기 입력 회로의 에미터 폴로워 또는 그와 유사한 회로에 적용되거나 그러한 회로에 사용하기 위해 기준 전압 공급 회로에 적용되어서 미분 선형 왜곡 또는 어떤 다른 특성를 향상시키고 입력 커패시턴스없이 잡음을 감소시킨다. 더우기, 단일 처리를 위해 사용되는 ECL 회로는 전원 소모를 줄이기 위해 전원 절약 기능이 제공된다.

Description

아날로그 다지탈 변환기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명의 제1실시예인 에미터 폴로워 회로를 도시한 회로도, 제5도는 본 발명의 제2실시예인 제어회로의 상세한 구조예를 도시한 회로도.

Claims (9)

  1. 에미터 폴러워 회로에 있어서, 입력 신호가 공급되고 부하로서 연결된 가변 전류원을 갖는 에미터 폴로워 단과 ; 입력 신호를 미분하는 미분 회로 및 ; 상기 미분 회로의 미분 출력에 응답하여 상기 가변 전류원에 전류를 공급하도록 상기 가변 전류원을 갖는 전류 미터(mirror) 회로를 포함하는 에미터 폴로워 회로.
  2. 미분 전압값을 갖는 다수의 기준 전압을 발생하는 기준 전압 발생 회로와 : 다수의 기준 전압과 입력 아날로그 신호를 개별적으로 비교하는 다수의 비교기와 ; 상기 다수의 비교기의 비교 출력이 개별적으로 공급되는 다수의 게이트 회로 및 ; 상기 게이트 회로의 출력이 공급되는 엔코더를 포함하고, 상기 비교기 각각의 아날로그 입력단이 제1항의 에미터 폴로워 회로를 사용하여 구성되는 것을 특징으로 하는 병렬 유형의 아날로그 디지탈 변환기.
  3. 아날로그 디지탈 변환기에 있어서, 상이한 전압값을 갖는 다수의 기준 전압을 발생하는 기준 전압 발생 회로와 ; 아날로그 입력 신호가 공급되는 제1에미터 폴로워 단과, 다수의 기준 전압 중 하나가 공급되는 제2에미터 폴로워 단과, 상기 제1 및 제2에미터 폴로워 단의 출력 사이의 차를 증폭하는 미분 증폭기를 각각 포함하는 다수의 비교기와 ; 상기 다수의 비교기사이에 공통 연결되는 제1에미터 폴로워 단의 출력 단자를 포함하는 아날로그 디지탈 변환기.
  4. 제3항에 있어서, 제1에미터 폴로워 단의 수는 미분 증폭기의 수보다 더 작은 것을 특징으로 하는 아날로그 디지탈 변환기.
  5. 제3항 또는 제4항에 있어서, 아날로그 입력 신호가 인가되는 아날로그 입력 단자 근처에 제1에미터 폴로워 단이 배치되는 것을 특징으로 하는 아날로그 디지탈 변환기.
  6. 아날로그 디지탈 변환기에 있어서, 상이한 전압값을 갖는 다수의 기준 전압을 발생하는 기준 전압 발생 회로와 ; 아날로그 입력 신호가 인가되는 제1에미터 폴로워 단과, 다수의 기준 전압 중 하나가 공급되는 제2에미터 폴로워 단과, 상기 제1과 제2에미터 폴로워 단 사이의 차를 증폭하는 미분 증폭기를 각각 포함하는 다수의 비교기를 포함하고, 제2에미터 폴로워 단의 출력 단자가 저항을 통해 상기 다수의 비교기중 각각 인접한 것들 사이에 공통으로 연결되는 것을 특징으로 하는 아날로그 디지탈 변환기.
  7. 제6항에 있어서, 다수의 비교기 중 최하위 것의 제2에미터 폴로워 단으로부터 전류가 흐르고 상기 다수 비교기의 최상위 것의 제2에미터 폴로워 단으로 저항을 통해 흐르는 전류와 동일한 값의 전류를 흐르도록 하는 전류 정정 회로를 더 포함하는, 아날로그 디지탈 변환기.
  8. 두개 입력 사이에 미분 동작을 실행하는 미분 증폭기와 ; 상기 미분 증폭기로 이루어지는 한쌍의 미분트랜지스터중 하나의 콜렉터에 연결된 베이스를 갖는 출력 트랜지스터 및, 상기 ECL 회로가 전원 절약 동작을 실행할 때 상기 출력 트랜짓 터의 출력 레벨을 저레벨로 고정시키는 제어 회로를 포함하는, 전원 절약 기능을 갖는 ECL회로.
  9. 제8항에 있어서, 제1전원에 연결된 단자를 갖는 저항과, ECL 회로가 전원 절약 동작을 실행할 때 비활성 상태로 놓이도록 하는 방식으로 제2전원과 상기 저항의 다른 단자사이에 연결된 전류원과, 제어 트랜지스터의 베이스가 상기 저항의 다른 단자에 연결되고 출력 트랜지스터가 연결된 트랜지스터의 베이스에 에미터가 연결된 제어 트랜지스터를 포함하는 것을 특징으로 하는 ECL회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940013586A 1993-06-17 1994-06-16 아날로그 디지탈 변환기 KR950002247A (ko)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP5172595A JPH077430A (ja) 1993-06-17 1993-06-17 エミッタフォロワ回路及びこれを用いた並列型a/d変換器
JP93-172595 1993-06-17
JP18089593A JPH0715316A (ja) 1993-06-24 1993-06-24 Ecl出力回路
JP93-180895 1993-06-24
JP93-180893 1993-06-24
JP18089393A JPH0715332A (ja) 1993-06-24 1993-06-24 A/d変換器
JP93-180896 1993-06-24
JP18089693A JPH0715333A (ja) 1993-06-24 1993-06-24 A/d変換器

Publications (1)

Publication Number Publication Date
KR950002247A true KR950002247A (ko) 1995-01-04

Family

ID=27474450

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940013586A KR950002247A (ko) 1993-06-17 1994-06-16 아날로그 디지탈 변환기

Country Status (4)

Country Link
US (1) US5548287A (ko)
EP (2) EP0630103B1 (ko)
KR (1) KR950002247A (ko)
DE (2) DE69425997T2 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3340280B2 (ja) * 1995-05-25 2002-11-05 三菱電機株式会社 パイプライン型a/dコンバータ
US6703951B2 (en) 1997-07-18 2004-03-09 Fujitsu Limited Analog to digital converter with encoder circuit and testing method therefor
US6298459B1 (en) * 1997-07-18 2001-10-02 Fujitsu Limited Analog to digital converter with encoder circuit and testing method therefor
US6417734B1 (en) * 2000-06-26 2002-07-09 Koninklijke Philips Electronics N.V. High-frequency amplifier circuit with negative impedance cancellation
FR2887708B1 (fr) * 2005-06-28 2008-02-15 Atmel Grenoble Soc Par Actions Circuit electronique a reseau de paires differentielles disymetriques
US7501971B2 (en) * 2007-02-26 2009-03-10 Micron Technology, Inc. Analog-to-digital converter with resistor ratio
ITMI20082067A1 (it) * 2008-11-20 2010-05-21 St Wireless Sa Dispositivo di conversione analogico digitale , preferibilmente per telefonia cellulare

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61210722A (ja) * 1985-03-14 1986-09-18 Nec Corp A/dコンバ−タ回路
NL8500768A (nl) * 1985-03-18 1986-10-16 Philips Nv Versterkerschakeling.
JPS62141820A (ja) * 1985-12-17 1987-06-25 Toshiba Corp A/d変換装置の入力回路
JP2546251B2 (ja) * 1987-02-12 1996-10-23 ソニー株式会社 並列型a/dコンバ−タの直線性補償回路
JPS63302620A (ja) * 1987-06-03 1988-12-09 Toshiba Corp 出力回路
US4885548A (en) * 1987-07-24 1989-12-05 Nippon Telegraph And Telephone Corporation Wideband amplifier
JPH01168104A (ja) * 1987-12-24 1989-07-03 Yokogawa Electric Corp カレントミラー回路
DE3800803A1 (de) * 1988-01-14 1989-07-27 Philips Patentverwaltung Verstaerkerschaltung
JP2803231B2 (ja) * 1989-10-27 1998-09-24 横河電機株式会社 エミッタフォロア回路
JPH0563547A (ja) * 1991-08-31 1993-03-12 Nec Corp 基準電圧変更回路
JP2998334B2 (ja) * 1991-09-24 2000-01-11 日本電気株式会社 Ecl型半導体集積回路装置
US5245222A (en) * 1992-02-28 1993-09-14 Sgs-Thomson Microelectronics, Inc. Method and apparatus for buffering electrical signals
GB9205727D0 (en) * 1992-03-16 1992-04-29 Sarnoff David Res Center Averaging,flash analog to digital converter
US5416484A (en) * 1993-04-15 1995-05-16 Tektronix, Inc. Differential comparator and analog-to-digital converter comparator bank using the same

Also Published As

Publication number Publication date
US5548287A (en) 1996-08-20
DE69425997D1 (de) 2000-11-02
EP0630103A2 (en) 1994-12-21
EP0630103B1 (en) 2000-09-27
EP0795963A3 (ko) 1997-10-22
DE69430328D1 (de) 2002-05-08
EP0795963B1 (en) 2002-04-03
DE69425997T2 (de) 2001-04-05
EP0630103A3 (en) 1996-03-20
EP0795963A2 (en) 1997-09-17

Similar Documents

Publication Publication Date Title
US5563598A (en) Differential comparator cirucit
KR0153245B1 (ko) 프로그래머블 지연회로
JPH09512684A (ja) 低電圧cmosコンパレータ
JP3409171B2 (ja) A/d変換器を構成するための折返し増幅器
KR930020859A (ko) 아날로그 디지탈 변환기
KR930015350A (ko) 차동 비교기
KR950002247A (ko) 아날로그 디지탈 변환기
KR920003670A (ko) D/a 변환기
KR850700191A (ko) 제곱회로
KR940020692A (ko) 집적 회로 증폭 장치(integrated circuit amplifier arrangements)
KR870002694A (ko) 증폭회로
IT1252392B (it) Stadio transconduttore perfezionato per filtri ad alta frequenza
JPH03141712A (ja) 演算増幅器
US6906588B2 (en) Variable-gain differential input and output amplifier
KR910010831A (ko) 오디오 장치의 마지막 단의 출력왜곡을 감지하기 위한 회로
DE60143296D1 (de) Verfahren und schaltung für einen verstärker mit zwei betriebsspannungen
KR940019061A (ko) 쿼드리테일 회로를 사용하는 아날로그 승산기(Analog Multiplier Using Quadritail Circuits)
Dubey et al. Enhanced slew rate, constant-g m rail-to-rail OpAmp using 1: 2 current mirror biasing technique
KR920015695A (ko) 스위칭 브릿지 증폭기
Ramirez-Angulo A novel slew-rate enhancement technique for one-stage operational amplifiers
US5631650A (en) Sample/hold free most significant bit comparator using bisection comparators
JP2896029B2 (ja) 電圧電流変換回路
KR910021022A (ko) 히스테리시스회로
US6169453B1 (en) Error amplifier with a high common mode rejection
KR100341590B1 (ko) 동적 범위를 개선한 비교 장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid