KR910010704A - 집적 회로 - Google Patents
집적 회로 Download PDFInfo
- Publication number
- KR910010704A KR910010704A KR1019900018159A KR900018159A KR910010704A KR 910010704 A KR910010704 A KR 910010704A KR 1019900018159 A KR1019900018159 A KR 1019900018159A KR 900018159 A KR900018159 A KR 900018159A KR 910010704 A KR910010704 A KR 910010704A
- Authority
- KR
- South Korea
- Prior art keywords
- contact
- conductive
- mis transistor
- region
- semiconductor substrate
- Prior art date
Links
- 239000006185 dispersion Substances 0.000 claims 22
- 239000004065 semiconductor Substances 0.000 claims 12
- 239000000758 substrate Substances 0.000 claims 12
- 229910021332 silicide Inorganic materials 0.000 claims 4
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims 4
- 230000001681 protective effect Effects 0.000 claims 3
- 239000002184 metal Substances 0.000 claims 2
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예에 따라 MIS트랜지스터를 가지는 C-MOS집적 회로의 평면도.
제2A도는 제1도에 표시된 Ⅱa-Ⅱa'에 따라 자른 단면도.
제2B도는 제1도에 표시된 Ⅱb-Ⅱb'에 따라 자른 단면도.
제2C도는 제1도에 표시된 Ⅱc-Ⅱc'에 따라 자른 단면도.
제2D도는 제1도에 표시된 Ⅱd-Ⅱd'에 따라 자른 단면도.
Claims (7)
- 게이트 전극이 보호 저항을 통해 전원 전위에 접속되어 있는 적어도 하나의 MIS트랜지스터를 집적회로로서, 반도체 기판 도는 반도체 기판의 웰에 형성되어 전원 전위에 접촉되는 제1접촉 분산 영역과 상기 제1접촉 분산 영역에서 격리된 위치에 있는 반도체 기판 또는 웰에 형성되어 게이트 전극에 전기적으로 접촉되는 제2접촉 분산 영역을 포함하며, 실제로 상기 제1및 제2접촉 분산 영역사이의 반도체 기판 또는 웰은 보호 저항의 저항영역을 구성하는 집적 회로.
- 제1항에 있어서, 상기 제1및 제2접촉 분산 영역의 면은 MIS트랜지스터에 대한 자동 정렬 실리사이드 처리에의 해 금속실리사이드막으로 형성되는 집적회로.
- 제1항 또는 제2항에 있어서, 상기 제1접촉 분산 영역은 채널 스토퍼인 집적 회로.
- MIS트랜지스터중 하나는 제1전도형이고 다른 것은 제2전도형 MIS트랜지스터이며, 상기 2개의 MIS트랜지스터의 게이트 전극은 보호 저항을 통해 전원 전위에 전기적으로 접속되는 MIS트랜지스터를 갖는 집적 회로로서, 제1전도형 반도체 기판에 형성되어 전원 전위에 접촉되는 제1전도형 제1접촉 분산 영역과, 상기 반도체 기판의 제2전도형 웰 형성되어 전원 전위에 접촉되는 제2전도형 제1접촉 분산 영역과, 상기 제1접촉 분산 영역에서 격리된 위치에 있는 반도체 기판에 형성되어 상기 제2전도형 MIS트랜지스터의 게이트 전극에 전기적으로 접촉되는 제1전도형 제2접촉 분산 영역과 상기 제1접촉 분산 영역에서 격리된 위치에 있는 웰에 형성되어 상기 제1전도형 MIS트랜지스터의 게이트 전극에 전기적으로 접촉되는 제2전도형 제2커넥터 분산 영역을 포함하며, 상기 제2전도형 제1및 제2접촉 분산 영역사이의 웰 영역은 실제로 상기 제1전도형 MIS트랜지스터의 게이트 전극에 접속된 보호 저항의 저항 영역을 구성하며 상기 제1전도형 제1및 제2접촉 분산 영역사이의 반도체기판 영역은 실제로 상기 제2전도형 MIS트랜지스터의 게이트 전극에 접속된 보호 저항의 저항 영역을 구성하는 집적회로.
- MIS트랜지스터중 하나는 제1전도형이며 다른 하나는 제2전도형 MIS트랜지스터이고, 상기 2개의 MIS트랜지스터의 게이트 전극은 보호 저항을 통해 전원 전위에 전기적으로 접속되는 MIS트랜지스터를 갖는 집적 회로로서, 제1전도형 반도체 기판에 형성되어 전원 전위에 접촉되는 제1전도형 제1접촉 분산 영역과, 반도체 기판의 제2전도형 웰에 형성되어 전원 전위에 접촉되어 제2전도형 제1접촉 영역과, 상기 제1접촉 분산 영역에서 격리된 위치에 있는 반도체 기판내에 형성되어 상기 제1전도형 MIS트랜지스터 게이트 전극에 전기적으로 접속되는 제1전도형 제2접촉 분산 영역과 상기 제1접촉 분산 영역에서 격리된 위치에 있는 웰에 형성되어 상기 제2전도형 MIS트랜지스터 게이트 전극에 전기적으로 접촉되는 제2전도형 제2커넥터 분산 영역을 포함하며, 상기 제1전도형 제1및 제2접촉 분산 영역 사이의 웰 영역은 실제로 상기 제1전도형 MIS트랜지스터 게이트 전극에 접속된 보호 저항의 저항 영역을 구성하며 상지 제2전도형 제1및 제2접촉 분산 영역사이의 반도체 기판 영역은 상기 제2전도형 MIS트랜지스터 게이트 전극에 접속된 보호 저항의 저항 영역을 구성하는 집적 회로.
- 제4항 또는 제5항에 있어서, 상기 제1 및 제2접촉 분산 영역면은 MIS트랜지스터에 대해 자동 정렬 실리사이드 처리에 의해 금속 실리사이드 막으로 형성되는 집적 회로.
- 제4항 내지 제6항에 있어서, 상기 제1및 제2접촉 분산 영역은 채널 스토퍼인 집적 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29262789 | 1989-11-10 | ||
JP292627 | 1989-11-10 | ||
JP02271555A JP3041931B2 (ja) | 1989-11-10 | 1990-10-08 | Misトランジスタを備えた半導体集積回路 |
JP271555 | 1990-10-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910010704A true KR910010704A (ko) | 1991-06-29 |
KR0164591B1 KR0164591B1 (ko) | 1999-01-15 |
Family
ID=17784249
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900018159A KR0164591B1 (ko) | 1989-11-10 | 1990-11-10 | 집적회로 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP3041931B2 (ko) |
KR (1) | KR0164591B1 (ko) |
TW (2) | TW273041B (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0685160A (ja) * | 1992-08-31 | 1994-03-25 | Nec Corp | 半導体集積回路装置 |
WO2023223501A1 (ja) * | 2022-05-19 | 2023-11-23 | 株式会社ソシオネクスト | 半導体装置 |
-
1990
- 1990-10-08 JP JP02271555A patent/JP3041931B2/ja not_active Expired - Lifetime
- 1990-11-10 KR KR1019900018159A patent/KR0164591B1/ko not_active IP Right Cessation
- 1990-11-16 TW TW081107078A patent/TW273041B/zh active
- 1990-11-16 TW TW081107077A patent/TW230831B/zh active
Also Published As
Publication number | Publication date |
---|---|
JPH03224270A (ja) | 1991-10-03 |
KR0164591B1 (ko) | 1999-01-15 |
TW230831B (ko) | 1994-09-21 |
TW273041B (ko) | 1996-03-21 |
JP3041931B2 (ja) | 2000-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870005464A (ko) | 반도체장치 | |
KR860002153A (ko) | 반도체 장치 | |
KR950034767A (ko) | Mis형 반도체장치 | |
KR850005733A (ko) | 반도체 기억장치 | |
KR840001392A (ko) | 절연 게이트형 전계효과 트랜지스터(Insulated gate field effect transistor) | |
KR950021509A (ko) | 보호 트랜지스터를 가진 반도체 장치 | |
KR940010352A (ko) | 반도체기억장치 | |
KR850000804A (ko) | 반도체 장치 | |
KR950004452A (ko) | 반도체 집적회로장치 | |
KR830009653A (ko) | 집적회로의 보호장치 | |
KR900004022A (ko) | 불휘발성 반도체 기억장치 | |
KR910019235A (ko) | 반도체기억장치 | |
KR970067716A (ko) | 반도체 장치 및 그 제조방법 | |
KR960026941A (ko) | 반도체장치 | |
KR850007718A (ko) | 반도체 장치 | |
KR900019261A (ko) | 반도체장치 | |
KR890016679A (ko) | 반도체장치 | |
KR960030394A (ko) | 정전보호기능을 갖는 반도체 집적 회로 장치 | |
KR950021714A (ko) | 박막트랜지스터를 갖는 반도체장치와 그의 제조방법 | |
KR920005280A (ko) | Mos형 반도체장치 | |
EP0848425A3 (en) | Semiconductor device including protection means | |
KR910010704A (ko) | 집적 회로 | |
KR840000988A (ko) | 절연 게이트형 전계효과 트랜지스터 | |
KR950012714A (ko) | 상보형 금속 산화물 반도체(cmos) 기술의 집적 전자 회로용 극성 반전 보호장치 | |
KR910020740A (ko) | 반도체기억장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070906 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |