KR880001477Y1 - Audio muting circuit - Google Patents

Audio muting circuit Download PDF

Info

Publication number
KR880001477Y1
KR880001477Y1 KR2019850009221U KR850009221U KR880001477Y1 KR 880001477 Y1 KR880001477 Y1 KR 880001477Y1 KR 2019850009221 U KR2019850009221 U KR 2019850009221U KR 850009221 U KR850009221 U KR 850009221U KR 880001477 Y1 KR880001477 Y1 KR 880001477Y1
Authority
KR
South Korea
Prior art keywords
transistor
voltage
output terminal
constant voltage
power supply
Prior art date
Application number
KR2019850009221U
Other languages
Korean (ko)
Other versions
KR870002697U (en
Inventor
지완하
박경수
최영진
최장덕
권태복
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR2019850009221U priority Critical patent/KR880001477Y1/en
Publication of KR870002697U publication Critical patent/KR870002697U/en
Application granted granted Critical
Publication of KR880001477Y1 publication Critical patent/KR880001477Y1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/34Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
    • H03G3/348Muting in response to a mechanical action or to power supply variations, e.g. during tuning; Click removal circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/305Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in case of switching on or off of a power supply

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.No content.

Description

오디오 뮤팅회로Audio muting circuit

제 1 도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

제 2(a) 도-제 2(g) 도는 본 고안에서 각부에 나타나는 전압 파형도.FIG. 2 (a)-(g) is a voltage waveform diagram appearing in various parts of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

20 : 제1정전압 회로부 30 : 제2정전압 회로부20: first constant voltage circuit portion 30: second constant voltage circuit portion

40 : 전압 제어부 Q1-Q6: 트랜지스터40: voltage control unit Q 1 -Q 6 : transistor

Z1-Z4: 제너 다이오드 R1-R11: 저항Z 1 -Z 4 : Zener Diodes R 1 -R 11 : Resistance

C1- C14: 콘덴서C 1 -C 14 : Capacitor

본 고안은 오디오 기기의 전원 온, 오프시에 발생되는 충격 잡음(Pop Nolse)을 전원 전압을 안정화 시키므로서, 뮤트 시키기 위한 오디오 뮤팅회로에 관한 것이다.The present invention relates to an audio muting circuit for muting, by stabilizing the power supply voltage (Pop Nolse) generated when the power supply of the audio device on, off.

종래의 전원 온, 오프시에 전원전압이 갑자기 증감되어 뮤팅회로에 공급되는 전원 자체도 변화하게 되므로서 오 동작의 원인이 될뿐 아니라, 순간적인 충격 잡음을 뮤트 시키지 못하는 결점이 있었다.The power supply voltage suddenly increases or decreases when the power supply is turned on and off, and thus, the power supply itself to the muting circuit is changed, which causes not only a malfunction but also does not mute the instantaneous impact noise.

이를 방지하고자 하여 릴레이를 사용한 것이 있으나, 이역시 릴레이 사용에 따른 구조가 복잡하고, 원가 상승의 요인이 되는 결점이 있었다.In order to prevent this, some relays were used, but the structure of the relays was complicated, and there was a drawback that caused a cost increase.

본 고안은 이러한 점을 감안하여 전원 온시에는 기존의 오디오 앰프의 출력단 신호보다 전압 제어부의 전원 전압이 먼저 가해지도록 하여 뮤팅 동작 시킨 후에 오디오 앰프의 출력단에 전원전압이 공급되어 충격 잡음을 뮤트시키고, 한편 전원 오프시에는 반대로 오디오 앰프의 출력단 신호보다 전압제어부의 전원 전압을 서서히 감소시켜 오디오 앰프의 출력단의 전원전압이 하강될 때까지 일정시간 동안 충격잡음을 뮤트 시키도록한 것으로, 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.In consideration of this, the present invention, when the power supply is turned on, the power supply voltage of the voltage control unit is applied before the output terminal signal of the conventional audio amplifier, and after the muting operation, the power supply voltage is supplied to the output terminal of the audio amplifier to mute the impact noise. On the contrary, when the power is turned off, the power supply voltage of the voltage control unit is gradually decreased rather than the output signal of the audio amplifier to mute the shock noise for a predetermined time until the power supply voltage of the output terminal of the audio amplifier is lowered. It will be described in detail as follows.

제 1 도에서와 같이 전원 트랜스(T)의 2차측에 브리지 정류회로(B1), (B2)를 통한 정, 부 출력점(a, c), (b, d)에 트랜지스터(Q1), (Q2), 저항(R1), (R2) 콘덴서(C1-C6) 및 제너다이오드(Z1), (Z2), 로 된 제1정전압 회로부(20)와 트랜지스터(Q3), (Q4), (Q5), 저항(R3-R7), 콘덴서(C7-C12) 및 제너다이오드(Z3), (Z4)로 된 제2정전압 회로부(30)를 연결하고, 상기한 제2정전압 회로부(30)의 정(+)전압 출력단(e)에는 트랜지스터(Q6), 인버터(I1, I2), 저항(R8-R11) 콘덴서(C13, C14) 및 다이오드(D1)로 된 전압 제어부(40)를 연결하고, 상기한 전압제어부(40)의 출력단을 공지의 오디오 앰프(10)의 부전원 단자(f)와 트랜지스터(Q7)의 베이스 사이에 연결하여 구성 시킨다.The information through the bridge rectifier circuit (B 1), (B 2 ) to the secondary side of the power transformer (T) as shown in Figure 1 in, unit output points (a, c), (b , d) to the transistors (Q 1, ), (Q 2 ), resistors (R 1 ), (R 2 ) capacitors (C 1 -C 6 ) and zener diodes (Z 1 ), (Z 2 ), the first constant voltage circuit section 20 and transistor ( Q 3 ), (Q 4 ), (Q 5 ), the second constant voltage circuit section consisting of resistors (R 3 -R 7 ), capacitors (C 7 -C 12 ) and zener diodes (Z 3 ), (Z 4 ) 30) and the transistor Q 6 , the inverters I 1 , I 2 , and the resistors R 8 -R 11 are connected to the positive voltage output terminal e of the second constant voltage circuit unit 30. (C 13 , C 14 ) and the voltage control unit 40 consisting of a diode D 1 are connected, and the output terminal of the voltage control unit 40 is connected to a sub power supply terminal f of a known audio amplifier 10 and a transistor. Connect it between the bases of (Q 7 ).

미설명 부호 AC는 고류 전원이고, (R12-R14)는 저항이고, 50, 60은 각각 오디오 앰프(10)의 입력, 출력신호 단자이고, 70은 부(-)전원 단자이다.Reference numeral AC is a high current power source, (R 12 -R 14 ) is a resistor, 50 and 60 are input and output signal terminals of the audio amplifier 10, and 70 is a negative power supply terminal.

이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.Referring to the effect of the present invention configured as described above are as follows.

우선 제1정전압 회로부(20)의 출력전압은 제2정전압 회로부(30)의 출력전압보다 고전위 상태로 설정한다. 전원(AC)이 인가되면 전원 트랜스(T)를 통하여 일정전압으로 강하된 교류 전압이 브리지 정류 회로(B1), (B2)를 통하여 각각 분배되어 직류전압으로 정류된다.First, the output voltage of the first constant voltage circuit unit 20 is set to a high potential state than the output voltage of the second constant voltage circuit unit 30. When the power source AC is applied, an AC voltage dropped to a constant voltage through the power transformer T is distributed through the bridge rectifying circuits B 1 and B 2 , respectively, and rectified to a DC voltage.

이 직류전압은 각 트랜지스터(Q1), (Q2), (Q3), (Q4)의 입력전압으로 공급되어 각 트랜지스터(Q1-Q4)의 베이스에 접속된 제너다이오드(Z1-Z4)에 의하여 설정된 일정전압이 출력된다.This DC voltage is supplied to the input voltages of the transistors Q 1 , Q 2 , Q 3 , and Q 4 , and is connected to the base of each transistor Q 1 -Q 4 and the zener diode Z 1. The constant voltage set by -Z 4 ) is output.

여기서 콘덴서(C1), (C2)의 충전시간에 의하여 제2(a)도에 도시한 정전압 회로부(1)의 입력단 전압보다 제2(b)도에 도시한 출력단 전압이 일정시간(t1-t2)동안 지연되어 나타나게 되며, 트랜지스터(Q2)의 동작도 상기한 트랜지스터(Q1)의 동작돠 동일하나, 그의 출력단(f)에는 부(-)전압이 나타나게 된다.Here, the output terminal voltage shown in FIG. 2 (b) is a fixed time (t) than the input terminal voltage of the constant voltage circuit unit 1 shown in FIG. 2 (a) by the charging time of the capacitors C 1 and (C 2 ). 1- t 2 ) is delayed, and the operation of transistor Q 2 is the same as that of transistor Q 1 , but a negative voltage appears at its output terminal f.

한편 트랜지스터(Q3)의 베이스에 제2(c)도에 도시한 바같은 전압을 인가하게 되면 그의 에미터(e) 측 출력전압은 콘덴서(C7, C8)의 충전시간에 의하여 일정시간이 지연되므로 이와 같은 지연 현상을 방지하기 위하여 트랜지스터(Q3)의 베이스에 공급되는 제2(c)도에 도시한 전압보다 하이 상태인 트랜지스터(Q1)의 콜렉터 전압( 제2(a)도의 전압)을 인가하여 트랜지스터(Q3)의 베이스전위를 조절하게 되면 제2(c)도의 전압보다 제2(a)도의 전압이 하이 상태이므로, 동작점이 빨라지게 되어 트랜지스터(Q3)의 출력단(e) 신호를 전원을 "온"함과 동시에 얻게되며, 트랜지스터(Q4)의 동작도 상기한 트랜지스터(Q3)의 동작과 동일하나, 그의 출력단(70)에는 부(-)전압이 나타나게 된다.Claim 2 (c) Fig. When a voltage is applied as shown bars on his emitter (e) side output voltage of the capacitor (C 7, C 8) a predetermined time by the charging time of the other hand to the base of the transistor (Q 3) In order to prevent such a delay phenomenon, the collector voltage of the transistor Q 1 that is higher than the voltage shown in FIG. 2 (c) supplied to the base of the transistor Q 3 is prevented. When a voltage) for applying to the control the base potential of the transistor (Q 3) output terminal of the second (c) the second more-degree voltage (a) is be-degree voltage is so high, the operating point faster transistor (Q 3) ( e) A signal is obtained at the same time as the power is turned on, and the operation of the transistor Q 4 is the same as the operation of the transistor Q 3 , but a negative voltage appears at the output terminal 70 thereof. .

여기서 트랜지스터(Q5)에 의하여 트랜지스터(Q4)의 동작 베이스 전위를 조절할 때와 전원 온시 제2정전압 회로부(30)의 정, 부 전압의 초기 조건을 일정하게 유지시키게 된다.Here, the initial conditions of the positive and negative voltages of the second constant voltage circuit unit 30 are kept constant when the operating base potential of the transistor Q 4 is adjusted by the transistor Q 5 and when the power is turned on.

한편 저항(R4)을 통한 직류전압은 제너다이오드(Z4)에 의하여 일정전압으로 유지되고, 저항(R5)을 통하여 트랜지스터(Q4)의 베이스측에 가해지는데, 이때 트랜지스터(Q5)가 도통되어 트랜지스터(Q4)의 출력단(70) 전압을 조절하게 된다.Meanwhile, the DC voltage through the resistor R 4 is maintained at a constant voltage by the zener diode Z 4 , and is applied to the base side of the transistor Q 4 through the resistor R 5 , where the transistor Q 5 is used. Is conducted to regulate the voltage at the output terminal 70 of transistor Q 4 .

즉 트랜지스터(Q5)의 베이스에 가해지는 전압은 전원을 온 하였을 때에 제2정전압 회로부(30)내의 트랜지스터(Q3)의 출력단(e)으로 부터 저항(R7)을 통하여 정(+)전압이 인가되고, 트랜지스터(Q4)의 출력단(70)에서는 저항(R6)을 통하여 부(-)전압이 인가되는데, 이때 저항(R6), (R7)치에 따라 전위차가 발생되는데 여기서 저항치(R7)를 저항치(R6)보다 크게하면, 이 전위차가 제2(e)도에서와 같이 트랜지스터(Q5)의 베이스 동작전압이 되므로, 트랜지스터(Q5)를 동작시켜 트랜지스터(Q4)의 베이스 전위를 조절하므로서, 일정 전위를 유지한다.That is, the voltage applied to the base of the transistor Q 5 is a positive voltage through the resistor R 7 from the output terminal e of the transistor Q 3 in the second constant voltage circuit unit 30 when the power is turned on. (-) is applied and, in the output stage 70 of the transistor (Q 4) part through the resistor (R 6) there is a voltage application, wherein a resistance (R 6), (R 7) value and a potential difference there is generated in accordance with where When the resistance value R 7 is made larger than the resistance value R 6 , the potential difference becomes the base operating voltage of the transistor Q 5 as shown in FIG. 2 (e), so that the transistor Q 5 is operated to operate the transistor Q. A constant potential is maintained by adjusting the base potential of 4 ).

한편 트랜지스터(Q3)의 에미터(e)측에 나타난 하이신호는 다이오드(D1)를 통하여 트랜지스터(Q6)의 에미터에 공급되고, 또한, 저항(R8)을 통하여 인버터(I1), (I2) 및 저항(R9) 으로 구성된 슈미트 트리거 회로에 입력되므로, 일정시간(t1-t2)에 지연되고, 저항(R10)을 통하여 트랜지스터(Q6)에 가해진다.The transistor high signal presented to the emitter (e) side of (Q 3) is a diode is supplied to the emitter of the transistor (Q 6) through (D 1), also, through a resistor (R 8) inverter (I 1 ), (I 2 ) and the resistor (R 9 ) are input to the Schmitt trigger circuit, delayed for a predetermined time (t 1- t 2 ), and applied to the transistor (Q 6 ) through the resistor (R 10 ).

여기서 슈미트 트리거 회로에 제2(f)도에 도시한 바와 같은 전압파형을 가해주면 그의 출력측에는 제2(g)도에 도시한 바와 같은 파형의 출력된다.When the voltage waveform as shown in Fig. 2 (f) is applied to the Schmitt trigger circuit, the waveform as shown in Fig. 2 (g) is output to the output side thereof.

이때 제2(g)도에 도시한 파형이 일정시간(t1-t2) 동안은 로우 상태가 되므로, 트랜지스터(Q6)의 베이스에는 에미터측의 정(+)전압이 저항(R11)을 통하여 감소되어 인가되므로, 트랜지스터(Q6)가 도통되어 에미터측 정(+)전압이 저항(R13)을 통하여 트랜지스터(Q7)를 도통시켜 오디오 앰프(10)의 출력단 신호를 뮤트 시키게 된다.At this time, since the waveform shown in FIG. 2 (g) is in a low state for a predetermined time (t 1 -t 2 ), the positive voltage on the emitter side has a resistance (R 11 ) at the base of transistor Q 6 . Since the transistor Q 6 is turned on, the emitter side positive voltage conducts the transistor Q 7 through the resistor R 13 to mute the output signal of the audio amplifier 10. .

다음에 일정시간(t2) 이후에는 제2(g)도에 도시한 바와같은 하이신호가 저항(R10)을 통하여 트랜지스터(Q6)의 베이스에 가해지므로 트랜지스터(Q6)는 차단 상태가 되어 이때에는 트랜지스터(Q2)의 에미터(f)에 나타난 부(-)전압이 저항(R12), (R13)을 통하여 트랜지스터(Q7)의 베이스에 가해지므로 트랜지스터(Q7)도 차단되어 오디오 앰프(10)의 출력 신호는 뮤트되지 않고 정상적으로 출력된다.After the next predetermined time (t 2) to include the 2 (g) it becomes applied to the base transistor (Q 6) of a high signal to the transistor (Q 6) through a resistor (R 10) as shown in Figure is the cut-off state In this case, since the negative voltage represented by the emitter f of the transistor Q 2 is applied to the base of the transistor Q 7 through the resistors R 12 and R 13 , the transistor Q 7 is also used. The output signal of the audio amplifier 10 is cut off and is normally output without being muted.

한편 전원 오프시에는 오디오 앰프(10)의 정, 부 전원단은 콘덴서(C3)(C6)에 의하여 감소 되지만 전압 제어부(40)에 가해지는 정(+)전압(접속점(e)의 전압)과 부(-)전압(단자(70)의 전압)은 콘덴서(C9), (C12)의 용량이 콘덴서(C3), (C6)보다 큰 값을 가지므로 서서히 방전되어 제2(d)도에 도시한 바와 같이 일정시간(t4-t8)동안 감소하게 되므로, 이 일정시간(t4-t8)동안에는 콘덴서(C13)에 충전되어 있던 전압이 저항(R11)을 통하여 방전되므로 트랜지스터(Q6)의 베이스 바이어스 전압을 제어하여 도통시키게 되어 트랜지스터(Q7)도 도통시키므로 일정시간 동안 오디오 앰프(10)의 출력단 신호를 뮤트 시키게 된다.On the other hand, when the power is off, the positive and negative power terminals of the audio amplifier 10 are reduced by the capacitors C 3 and C 6 , but the positive voltage applied to the voltage controller 40 (the voltage at the connection point e). ) And the negative (-) voltage (voltage of the terminal 70) is gradually discharged because the capacitance of the capacitor (C 9 ), (C 12 ) has a larger value than the capacitor (C 3 ), (C 6 ) (d) since reduced for a certain period of time (t 4 -t 8) as shown in Fig., a certain amount of time (t 4 -t 8) a resistance voltage that has been charged in the capacitor long (C 13) (R 11) Since it is discharged through, the base bias voltage of the transistor Q 6 is controlled to conduct the transistor, and the transistor Q 7 also conducts, thereby muting the output terminal signal of the audio amplifier 10 for a predetermined time.

여기서 부(-)전압 출력단자(70)는 다른 회로부에 부전압 공급단자로 사용할 수도 있는 것이다.Here, the negative voltage output terminal 70 may be used as a negative voltage supply terminal in another circuit portion.

이상에서와 같이 동작하는 본 고안은 별도의 릴레이를 사용하지 않고도 정전압 회로부의 전원을 안정화 시키므로서 충격 잡음을 뮤팅시키는 뮤트동작을 행할 수가 있어 회로의 간소화로 인한 공정의 단순화 및 원가절감도 꾀할 수 있는 실용적인 고안인 것이다.The present invention operating as described above can perform a mute operation to mute the impact noise by stabilizing the power supply of the constant voltage circuit section without using a separate relay, thereby simplifying the process and reducing the cost due to the circuit simplification. It is a practical design.

Claims (1)

전원 트랜스(T)의 2차측에 통상의 브리지 정류회로(B1), (B2)를 통한 정, 부 출력점(a,c),(b,d)에 트랜지스터(Q1), (Q2), 저항(R1), (R2), 콘덴서(C1-C6) 및 제너다이오드(Z1), (Z2)로 된 제1 정전압 회로부(20)와 트랜지스터(Q3), (Q4), (Q5), 저항 (R3-R7), 콘덴서(C7-C12) 및 제너다이오드(Z2, Z4)로 된 제2정전압 회로부(30)를 연결하고, 상기 제2정전압 회로부(30)의 정(+)전압 출력단(e)에는 트랜지스터(Q6), 인버터(I1, I2), 저항(R8- R11), 콘덴서(C13, C14) 및 다이오드(D1)로 된 전압제어부(40)를 연결하되, 그의 출력단을 통상의 오디오 앰프(10)의 부(-)전원단자(f)와 트랜지스터(Q7)의 베이스 사이에 연결하여서 구성됨을 특징으로 하는 오디오 뮤팅회로.On the secondary side of the power supply transformer T, the transistors Q 1 and Q are connected to the positive and negative output points a, c and b through the normal bridge rectification circuits B 1 and B 2 . 2 ), the first constant voltage circuit section 20 and the transistor Q 3 made of resistors R 1 , R 2 , capacitors C 1 -C 6 , and zener diodes Z 1 , Z 2 , (Q 4 ), (Q 5 ), resistors (R 3- R 7 ), capacitors (C 7- C 12 ) and the second constant voltage circuit section 30 of the zener diodes (Z 2 , Z 4 ), The positive voltage output terminal e of the second constant voltage circuit unit 30 includes a transistor Q 6 , an inverter I 1 , I 2 , a resistor R 8 -R 11 , and a capacitor C 13 , C 14. ) And a voltage control unit 40 of diode (D 1 ), and its output terminal is connected between the negative power terminal (f) of the conventional audio amplifier 10 and the base of the transistor (Q 7 ) Audio muting circuit, characterized in that configured.
KR2019850009221U 1985-07-22 1985-07-22 Audio muting circuit KR880001477Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850009221U KR880001477Y1 (en) 1985-07-22 1985-07-22 Audio muting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850009221U KR880001477Y1 (en) 1985-07-22 1985-07-22 Audio muting circuit

Publications (2)

Publication Number Publication Date
KR870002697U KR870002697U (en) 1987-03-18
KR880001477Y1 true KR880001477Y1 (en) 1988-04-21

Family

ID=19244043

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850009221U KR880001477Y1 (en) 1985-07-22 1985-07-22 Audio muting circuit

Country Status (1)

Country Link
KR (1) KR880001477Y1 (en)

Also Published As

Publication number Publication date
KR870002697U (en) 1987-03-18

Similar Documents

Publication Publication Date Title
US5140591A (en) Generator of drive signals for transistors connected in a half-bridge configuration
JPS61502302A (en) Transformer-free drive circuit for field-effect transistors
US6094040A (en) Voltage regulator circuit
US6084760A (en) Device for driving self arc-extinguishing type power element
KR880001477Y1 (en) Audio muting circuit
JPH0464209B2 (en)
KR100266461B1 (en) Audio system with transient tracking dual voltage power supply
US4744020A (en) Switching mode power supply
JPH0160973B2 (en)
JP3066754B2 (en) Gate drive circuit
JPH02151261A (en) Pulse width modulation drive device
JPH036728B2 (en)
JPH073833Y2 (en) Overcurrent protection circuit for switching power supply
SU1101917A1 (en) Time relay
EP0173148A3 (en) A logic circuit
KR910006310Y1 (en) Pop - noise removing circuit
SU1748242A1 (en) Amplifier-limiter
KR930011247B1 (en) Voltage regulator
KR920000753Y1 (en) Controlling circuit for relay
SU1188873A1 (en) Method of power transistor switch control
JPH049617Y2 (en)
JPH07162279A (en) Transistor output circuit, sequencer, switching power supply and inverter
KR910001076Y1 (en) D.c. amplifier circuit without pop noise
KR890007289Y1 (en) Volume reset circuit
JPS6327457Y2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
O032 Opposition [utility model]: request for opposition
O121 Withdrawal of opposition [utility model]
E701 Decision to grant or registration of patent right
O071 Decision to grant registration after opposition [utility model]: decision to grant registration
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19941227

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee