KR20240011172A - 디스플레이 패널 및 그의 구동 방법과 디스플레이 장치 - Google Patents

디스플레이 패널 및 그의 구동 방법과 디스플레이 장치 Download PDF

Info

Publication number
KR20240011172A
KR20240011172A KR1020237044128A KR20237044128A KR20240011172A KR 20240011172 A KR20240011172 A KR 20240011172A KR 1020237044128 A KR1020237044128 A KR 1020237044128A KR 20237044128 A KR20237044128 A KR 20237044128A KR 20240011172 A KR20240011172 A KR 20240011172A
Authority
KR
South Korea
Prior art keywords
subpixel
row
scan
subpixel unit
group
Prior art date
Application number
KR1020237044128A
Other languages
English (en)
Inventor
자오민 린
정 왕
타오 탕
Original Assignee
쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디. filed Critical 쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디.
Publication of KR20240011172A publication Critical patent/KR20240011172A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 출원의 실시예는 디스플레이 패널 및 그의 구동 방법과 디스플레이 장치를 개시한다. 디스플레이 패널은 스캔 구동 모듈과 순차적으로 배열된 복수 행의 서브 픽셀 유닛을 포함하되, 복수 행의 서브 픽셀 유닛은 n개의 서브 픽셀 유닛 그룹으로 나뉘어지고, 각각의 서브 픽셀 유닛 그룹 중의 인접한 두 행의 서브 픽셀 유닛 사이는 기타 서브 픽셀 유닛 그룹 중의 서브 픽셀 유닛을 두고 이격되며; 스캔 구동 모듈은 각각의 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각각의 서브 픽셀 유닛 그룹을 스캔 및 구동하도록 구성된다.

Description

디스플레이 패널 및 그의 구동 방법과 디스플레이 장치
본 출원은 2022년 05월 17일에 중국 특허청에 제출된, 출원번호가 202210539301.6인 중국 특허출원을 우선권을 주장하며, 해당 출원의 전부 내용은 참조로서 본 출원에 포함된다.
[기술분야]
본 출원의 실시예는 디스플레이 기술분야에 관한 것으로서, 특히 디스플레이 패널 및 그의 구동 방법과 디스플레이 장치에 관한 것이다.
디스플레이 기술이 지속적으로 발전함에 따라, 사람들의 디스플레이 패널에 대한 성능 요구가 점점 더 높아지고 있다. 현재, 디스플레이 패널은 플리커 문제가 있으며, 특히 리프레시 레이트(refresh rate)가 낮을 경우, 디스플레이 패널의 플리커 현상이 심화되어, 디스플레이 효과에 더욱 영향을 미친다.
본 출원의 실시예에서는 플리커 현상을 완화시킬 수 있는 디스플레이 패널 및 그의 구동 방법과 디스플레이 장치를 제공하였다.
제1 측면에서, 본 출원의 실시예에서는 디스플레이 패널을 제공하며, 상기 디스플레이 패널은 순차적으로 배열된 복수 행의 서브 픽셀 유닛 및 스캔 구동 모듈을 포함하되,
상기 복수 행의 서브 픽셀 유닛은 n개의 서브 픽셀 유닛 그룹으로 나뉘어지고, 각각의 상기 서브 픽셀 유닛 그룹 중의 인접한 두 행의 상기 서브 픽셀 유닛 사이는 기타 상기 서브 픽셀 유닛 그룹 중의 n-1 행의 상기 서브 픽셀 유닛을 두고 이격되며, 여기서, n은 2보다 크거나 같은 양의 정수이고;
상기 스캔 구동 모듈은 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 연결하고, 각각의 상기 서브 픽셀 유닛 그룹을 순차적으로 연결하며,
상기 스캔 구동 모듈은 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각각의 상기 서브 픽셀 유닛 그룹을 스캔 및 구동하도록 구성된다.
제2 측면에서, 본 출원의 실시예에서는 디스플레이 패널의 구동 방법을 더 제공하며, 상기 디스플레이 패널은 스캔 구동 모듈과 순차적으로 배열된 복수 행의 서브 픽셀 유닛을 포함하되, 상기 복수 행의 서브 픽셀 유닛은 n개의 서브 픽셀 유닛 그룹으로 나뉘어지고, 각각의 상기 서브 픽셀 유닛 그룹 중의 인접한 두 행의 상기 서브 픽셀 유닛 사이는 기타 상기 서브 픽셀 유닛 그룹 중의 n-1 행의 상기 서브 픽셀 유닛을 두고 이격되며, 여기서, n은 2보다 크거나 같은 양의 정수이며; 상기 스캔 구동 모듈은 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 연결하고, 각각의 상기 서브 픽셀 유닛 그룹을 순차적으로 연결하며;
상기 디스플레이 패널의 구동 방법은,
상기 스캔 구동 모듈을 통해 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각각의 상기 서브 픽셀 유닛 그룹을 스캔 및 구동하는 단계를 포함한다.
제3 측면에서, 본 출원의 실시예에서는 제1 측면에 따른 디스플레이 패널을 포함하는 디스플레이 장치를 더 제공한다.
본 출원의 실시예에서 제공하는 디스플레이 패널 및 그의 구동 방법과 디스플레이 장치는, 각각의 서브 픽셀 유닛 그룹 중의 인접한 두 행의 서브 픽셀 유닛 사이는 각각 n-1 행의 서브 픽셀 유닛을 두고 이격되고, 스캔 구동 모듈은 각각의 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각 서브 픽셀 유닛 그룹을 스캔 및 구동함으로써, 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대한 여러 번의 격행 스캔 및 구동을 구현하여, 인접한 행의 서브 픽셀 유닛의 스캔 구동 시간 차이값을 연장하고, 인접한 행의 서브 픽셀 유닛의 휘도 변화 곡선 간의 위상차를 증가시켜, 디스플레이 영역 중 임의의 위치의 휘도가 각각 인접한 행의 서브 픽셀 유닛의 휘도 커플링값이 되도록 하여, 커플링된 후의 디스플레이 화면의 등가 리프레시 레이트가 실제 리프레시 레이트보다 높도록 하고, 디스플레이 영역의 각 위치에서 커플링된 후의 휘도 변화의 진폭을 줄여, 플리커 현상을 완화시키는데 도움이 된다. 또한, 본 실시예에서는 픽셀 회로의 트랜지스터 또는 저장 커패시터를 변경하여 플리커 현상을 완화시킬 필요가 없고, 디스플레이 패널의 공정 난이도와 제작 비용을 증가시키지 않으며, 관련 기술에 비해 구현하기가 더욱 용이하다.
도 1은 기존 디스플레이 패널의 디스플레이 영역 중 임의의 위치의 휘도 변화 상황을 나타낸 개략도이다.
도 2는 본 출원의 실시예에서 제공하는 디스플레이 패널의 구조 개략도이다.
도 3은 본 출원의 실시예에서 제공하는 스캔 구동 순서의 개략도이다.
도 4는 도 3에 도시된 스캔 구동 순서에 대응하는 디스플레이 영역의 휘도 변화 곡선의 개략도이다.
도 5는 본 출원의 실시예에서 제공하는 다른 스캔 구동 순서의 개략도이다.
도 6은 도 5에 도시된 스캔 구동 순서에 대응하는 디스플레이 영역의 휘도 변화 곡선의 개략도이다.
도 7은 본 출원의 실시예에서 제공하는 다른 디스플레이 패널의 구조 개략도이다.
도 8은 본 출원의 실시예에서 제공하는 또 다른 디스플레이 패널의 구조 개략도이다.
도 9는 본 출원의 실시예에서 제공하는 디스플레이 패널의 구동 방법의 흐름 개략도이다.
배경기술에서 설명한 바와 같이, 디스플레이 패널에는 플리커 문제가 있으며, 특히 리프레시 레이트가 낮을 경우, 디스플레이 패널의 플리커 현상이 격화되어, 디스플레이 효과에 더욱 영향을 미친다. 발명자는 연구를 통해 상기 문제의 발생 원인은 다음과 같다는 것을 알아냈다.
디스플레이 패널은 발광 소자를 구동하여 발광 디스플레이를 수행하는 데 사용되는 픽셀 회로를 포함하며, 현재 픽셀 회로의 트랜지스터는 대부분 저온 폴리 실리콘(Low Temperature Poly-Silicon, LTPS) 트랜지스터이고, LTPS 트랜지스터는 자체 특성으로 인해 일반적으로 누설전류의 현상이 존재한다. 도 1은 기존 디스플레이 패널의 디스플레이 영역 중 임의의 위치의 휘도 변화 상황을 나타낸 개략도이고, 여기서 제1 프레임(Frame 1) 내지 제3 프레임(Frame 3) 디스플레이 화면의 휘도 변화 상황만을 개략적으로 나타내었다. 도 1에서 L은 휘도를 나타내고, t는 시간을 나타낸다. 예시적으로, 도 1을 참조하면, 일 프레임 내의 발광 단계에서, 픽셀 회로에서 구동 트랜지스터의 게이트에 연결된 스위치 트랜지스터에 누설전류가 발생하면, 구동 트랜지스터의 게이트의 전위가 불안정해져, 발광 소자의 휘도가 일 프레임 내에서 점차적으로 감소되고, 이로 인해 디스플레이 영역 중 임의의 위치의 휘도가 일 프레임 내에서 점차적으로 감소되어, 디스플레이 영역 중 임의의 위치의 휘도가 프레임 레이트에 따라 도 1에 나타낸 바와 같이 주기적으로 변화하게 된다. 기존의 행 단위 순차적 스캔 구동 방식에서, 디스플레이 영역에서 상이한 위치의 휘도는 또한 일치하지 않아, 스크린 플리커 현상이 있을 수 있다. 특히 저주파 구동의 경우, 저장 커패시터가 구동 트랜지스터의 게이트의 전위를 오랫동안 유지하기 어렵기 때문에, 구동 트랜지스터의 게이트의 전위가 더욱 불안정해지고, 일 프레임 내에서 디스플레이 영역 중 임의의 위치의 휘도의 변화 진폭이 더욱 커지며, 더구나 리프레시 레이트가 24Hz 이하인 경우, 플리커에 대한 인간의 눈의 식별 능력이 크게 향상되어, 저주파에서 디스플레이 패널의 플리커 현상이 더욱 심각해진다.
관련 기술에서는 일반적으로 저장 커패시터의 저장 능력을 향상시키거나, 저온 폴리 실리콘 산화물(Low Temperature Polycrystalline Oxide, LTPO)을 사용함으로써 트랜지스터의 누설전류 현상을 개선하고, 따라서 구동 트랜지스터의 게이트 전극의 전위의 안정성을 향상시켜, 플리커 현상을 완화시키는 목적을 달성한다. 하지만 상기 방법은 플리커를 완화시키는 효과가 제한적이거나, 비용 및 공정 난이도가 비교적 높은 문제가 있어, 구현하기가 쉽지 않다.
상기 문제에 대해, 본 출원의 실시예에서는 디스플레이 패널을 제공하였다. 도 2는 본 출원의 실시예에서 제공하는 디스플레이 패널의 구조 개략도이다. 도 2를 참조하면, 상기 디스플레이 패널은 스캔 구동 모듈(10) 및 순차적으로 배열된 복수 행의 서브 픽셀 유닛(20)을 포함하며, 복수 행의 서브 픽셀 유닛(20)은 n개의 서브 픽셀 유닛 그룹으로 나뉘어지고, 각각의 서브 픽셀 유닛 그룹 중의 인접한 두 행의 서브 픽셀 유닛(20) 사이는 각각 기타 서브 픽셀 유닛 그룹 중의 n-1 행의 서브 픽셀 유닛(20)을 두고 이격되고, 여기서 n≥2이고, n은 양의 정수이며; 스캔 구동 모듈(10)은 각각의 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 연결하고, 각각의 서브 픽셀 유닛 그룹을 순차적으로 연결하며, 스캔 구동 모듈(10)은 각각의 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각 서브 픽셀 유닛 그룹을 스캔 및 구동하도록 구성된다.
구체적으로, 본 출원의 실시예에서의 디스플레이 패널은 발광 다이오드(Light Emitting Diode, LED) 디스플레이 패널, 마이크로 발광 다이오드(Micro Light Emitting Diode, Micro LED) 디스플레이 패널, 유기 발광 다이오드(Organic Light-Emitting Diode, OLED) 디스플레이 패널, 능동형 유기 발광 다이오드(Active-Matrix Organic Light-Emitting Diode, AMOLED) 디스플레이 패널 또는 액정 디스플레이 패널 등일 수 있다.
서브 픽셀 유닛(20)은 픽셀 회로와 발광 소자를 포함하며, 픽셀 회로는 대응하는 발광 소자와 연결된다. 스캔 구동 모듈(10)은 주사선(GL)을 통해 각 행의 서브 픽셀 유닛(20)에서의 픽셀 회로와 연결되어, 주사선(GL)을 통해 각 행의 서브 픽셀 유닛(20)에서의 픽셀 회로에 스캔 신호를 전송할 수 있다. 픽셀 회로는 스캔 신호의 제어 하에, 수신된 데이터 전압에 따라 발광 소자를 구동하여 대응하는 휘도로 발광 디스플레이를 수행하며, 이로써 각 행의 서브 픽셀 유닛(20)에 대한 스캔 구동 모듈(10)의 스캔 및 구동을 구현할 수 있다.
디스플레이 패널의 각 행의 서브 픽셀 유닛(20)은 n개의 서브 픽셀 유닛 그룹으로 나뉘어질 수 있고, 각각의 서브 픽셀 유닛 그룹은 각각 복수 행의 서브 픽셀 유닛(20)을 포함할 수 있다. 예시적으로, n=2인 경우, 각 행의 서브 픽셀 유닛(20)은 2개의 서브 픽셀 유닛 그룹으로 나뉘어질 수 있고, 각각의 서브 픽셀 유닛 그룹 중의 인접한 두 행의 서브 픽셀 유닛(20) 사이는 각각 기타 서브 픽셀 유닛 그룹 중의 한 행의 서브 픽셀 유닛(20)을 두고 이격된다. n=3인 경우, 각 행의 서브 픽셀 유닛(20)은 3개의 서브 픽셀 유닛 그룹으로 나뉘어질 수 있고, 각각의 서브 픽셀 유닛 그룹 중의 인접한 두 행의 서브 픽셀 유닛(20) 사이는 각각 기타 서브 픽셀 유닛 그룹 중의 두 행의 서브 픽셀 유닛(20)을 두고 이격된다. n=4인 경우, 각 행의 서브 픽셀 유닛(20)은 4개의 서브 픽셀 유닛 그룹으로 나뉘어질 수 있고, 각각의 서브 픽셀 유닛 그룹 중의 인접한 두 행의 서브 픽셀 유닛(20) 사이는 각각 기타 서브 픽셀 유닛 그룹 중의 세 행의 서브 픽셀 유닛(20)을 두고 이격되며, 이와 같이 유추한다. n은 2보다 크거나 같은 값을 가질 수 있으며, n의 최대값은 서브 픽셀 유닛(20)의 행의 총 개수에 따라 설정될 수 있다.
스캔 구동 모듈(10)은 각각의 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 스캔 및 구동한다. 이는 스캔 구동 모듈(10)이 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)에 대해 순차적으로 스캔 신호를 출력하여, 각 행의 서브 픽셀 유닛(20) 중의 발광 소자가 발광 디스플레이를 수행하도록 구동한다는 것을 의미할 수 있다. 스캔 구동 모듈(10)은 하나의 스캔 주기 내에서 시간대에 따라 각 서브 픽셀 유닛 그룹을 스캔 및 구동하고, 이는 하나의 스캔 주기를 n개의 시간대로 분할하고, 스캔 구동 모듈(10)을 통해 n개의 시간대에서 각 서브 픽셀 유닛 그룹을 각각 스캔 및 구동하며, 각각의 시간대 내에 대응하는 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 스캔 및 구동한다는 것을 의미할 수 있다.
선택적으로, 스캔 구동 모듈(10)은 하나의 스캔 주기의 제1 시간대에서, 제1 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내의 제2 시간대에서, 제2 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하며, 이와 같이 유추하되, 하나의 스캔 주기의 마지막인 제n 시간대에서, 제n 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동할 때까지 동작하여, 하나의 스캔 주기의 스캔 및 구동을 완성한다. 하나의 스캔 주기의 스캔 및 구동을 완성한 후, 다음의 스캔 주기의 스캔 및 구동을 수행할 수 있다. 예시적으로, 하나의 스캔 주기는 일 프레임을 포함하고, 일 프레임은 n개의 시간대로 분할될 수 있으며, 스캔 구동 모듈(10)은 첫 번째 시간대에서 첫 번째 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 스캔 및 구동하고, 두 번째 시간대에서 두 번째 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 스캔 및 구동하며, 이와 같이 유추하되, n 번째 시간대에서 n 번째 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 스캔 및 구동한다.
아래에서, 2k행의 서브 픽셀 유닛(20)을 포함하되, n=2인 디스플레이 패널을 예로 들어 설명한다. 선택적으로, 복수 행의 서브 픽셀 유닛(20)은 제1 서브 픽셀 유닛 그룹과 제2 서브 픽셀 유닛 그룹으로 나뉘어지고, 제1 서브 픽셀 유닛 그룹은 홀수행의 서브 픽셀 유닛(20)을 포함하고, 제2 서브 픽셀 유닛 그룹은 짝수행의 서브 픽셀 유닛(20)을 포함하며; 스캔 구동 모듈(10)은 하나의 스캔 주기 내의 제1 시간대에서, 제1 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내의 제2 시간대에서, 제2 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)을 순차적으로 스캔 및 구동하도록 구성된다.
예시적으로, 제1 서브 픽셀 유닛 그룹은 제1 행의 서브 픽셀 유닛(L1), 제3 행의 서브 픽셀 유닛(L3), 제5 행의 서브 픽셀 유닛(L5), 제7 행의 서브 픽셀 유닛(L7), ..., 제2k-1 행의 서브 픽셀 유닛(L2k-1)을 포함하고, 제2 서브 픽셀 유닛 그룹은 제2 행의 서브 픽셀 유닛(L2), 제4 행의 서브 픽셀 유닛(L4), 제6 행의 서브 픽셀 유닛(L6), 제8 행의 서브 픽셀 유닛(L8), ..., 제2k 행의 서브 픽셀 유닛(L2k)을 포함한다.
도 3은 본 출원의 실시예에서 제공하는 스캔 구동 순서의 개략도이고, 도 3은 복수 행의 평행선으로 도 2에서의 제1 행 내지 제2k 행의 서브 픽셀 유닛(L1 내지 L2k)을 개략적으로 도시하였고, 화살표로 각 행의 서브 픽셀 유닛의 스캔 구동 순서를 나타낸다. 도 2와 도 3을 결합하면, n=2인 경우, 일 프레임은 제1 시간대과 제2 시간대로 분할될 수 있으며, 제1 시간대에서, 스캔 구동 모듈(10)을 통해 제1 행의 서브 픽셀 유닛(L1), 제3 행의 서브 픽셀 유닛(L3), 제5 행의 서브 픽셀 유닛(L5), 제7 행의 서브 픽셀 유닛(L7), ..., 제2k-1 행의 서브 픽셀 유닛(L2k-1)에 순차적으로 스캔 신호를 출력하여, 각 홀수행의 서브 픽셀 유닛(20)에서의 발광 소자가 발광 디스플레이를 수행하도록 구동하고; 제2 시간대에서, 스캔 구동 모듈(10)을 통해 제2 행의 서브 픽셀 유닛(L2), 제4 행의 서브 픽셀 유닛(L4), 제6 행의 서브 픽셀 유닛(L6), 제8 행의 서브 픽셀 유닛(L8), ..., 제2k 행의 서브 픽셀 유닛(L2k)에 순차적으로 스캔 신호를 출력하여, 각 짝수행의 서브 픽셀 유닛(20)에서의 발광 소자가 발광 디스플레이를 수행하도록 구동한다.
도 4는 도 3에 도시된 스캔 구동 순서에 대응하는 디스플레이 영역의 휘도 변화 곡선의 개략도이다. 도 4는 제1 프레임(Frame 1) 내지 제3 프레임(Frame 3)의 디스플레이 화면의 휘도 변화 상황만을 개략적으로 나타낸다. 여기서, A1은 제2p-1 행의 서브 픽셀 유닛의 휘도 변화 곡선을 나타내고, A2는 제2p 행의 서브 픽셀 유닛의 휘도 변화 곡선을 나타내며, 1≤p≤k이고, A0은 제2p-1 행 및 제2p 행의 서브 픽셀 유닛을 커플링하여 얻은 휘도 변화 곡선을 나타낸다. 도 4를 참조하면, 픽셀 회로에서의 트랜지스터에 누설전류가 존재하고, 또한 저주파 구동 하에, 구동 트랜지스터의 게이트의 전위에 대한 저장 커패시터의 유지 능력이 부족한 등 원인으로, 각 행의 서브 픽셀 유닛에서의 발광 소자의 휘도가 프레임 레이트에 따라 주기적으로 변화하며, 해당 휘도 변화 주기의 시간 길이는 대략 일 프레임의 시간 길이와 동일하고, 하나의 스캔 주기 내에서, 각 행의 서브 픽셀 유닛에서의 발광 소자의 휘도는 모두 점차적으로 낮아진다. 스캔 구동 모듈(10)은 하나의 스캔 주기 내의 제1 시간대에서, 각 홀수행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내의 제2 시간대에서, 각 짝수행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하며, 따라서, 짝수행의 서브 픽셀 유닛의 스캔 구동 시간은 홀수행의 서브 픽셀 유닛의 스캔 구동 시간보다 반 프레임 늦고, 즉 절반의 휘도 변화 주기가 늦으며, 다시 말해서 제2p 행의 서브 픽셀 유닛의 스캔 구동 시간은 제2p-1 행의 서브 픽셀 유닛의 스캔 구동 시간보다 절반의 휘도 변화 주기가 늦으며, 제2p-1 행과 제2p 행의 서브 픽셀 유닛의 휘도가 피크에 도달하는 시간도 절반의 휘도 변화 주기 만큼 이격된다.
디스플레이 패널에서의 서브 픽셀 유닛의 행수가 매우 많으므로, 디스플레이 영역의 임의의 위치에서의 휘도는 각각 해당 위치에 인접한 서브 픽셀 유닛 행의 휘도 커플링값이고, 즉 제2p-1 행 및 제2p 행의 서브 픽셀 유닛이 위치하는 영역의 휘도도 제2p-1 행 및 제2p 행의 서브 픽셀 유닛의 휘도 커플링값이며, 제2p-1 행과 제2p 행의 서브 픽셀 유닛을 커플링하여 얻은 휘도 변화 곡선(A0)으로부터 알 수 있듯이, 해당 영역의 커플링된 후의 휘도 변화 주기는 반 프레임의 시간 길이, 즉 제2p-1 행과 제2p 행의 서브 픽셀 유닛의 휘도 변화 주기의 절반이며, 따라서, 제2p-1 행과 제2p 행의 서브 픽셀 유닛의 휘도를 중첩하여 커플링한 후의 디스플레이 효과는 리프레시 레이트를 원래의 2배로 향상시킨 효과와 동일하다. 제2p-1 행 및 제2p 행의 서브 픽셀 유닛의 휘도 변화 진폭과 비교하면, 해당 영역의 커플링된 후의 휘도 변화 진폭도 감소되었다. 등가 리프레시 레이트를 높이고 휘도 변화 진폭을 줄이는 두 가지 요소의 공동 작용 하에, 제2p-1 행과 제2p 행의 서브 픽셀 유닛의 커플링된 후의 영역의 플리커 정도를 완화시키는데 도움이 되고, 해당 영역에 대한 인간의 눈의 플리커 식별 능력을 낮춘다. 디스플레이 영역 중 임의의 위치의 휘도는 각각 해당 위치와 인접한 홀수행과 짝수행의 서브 픽셀 유닛 행의 휘도 커플링값으로 간주할 수 있으므로, 본 실시예는 디스플레이 패널 전체의 플리커 현상을 완화시키는데 도움이 된다.
본 출원의 실시예에서는, 각각의 서브 픽셀 유닛 그룹 중의 인접한 두 행의 서브 픽셀 유닛 사이는 각각 기타 서브 픽셀 유닛 그룹 중의 n-1 행의 서브 픽셀 유닛을 두고 이격되고, 스캔 구동 모듈은 각각의 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각 서브 픽셀 유닛 그룹을 스캔 및 구동함으로써, 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대한 여러 번의 격행(interlaced) 스캔 및 구동을 구현하여, 인접한 행의 서브 픽셀 유닛의 스캔 구동 시간 차이값을 연장하고, 인접한 행의 서브 픽셀 유닛의 휘도 변화 곡선 간의 위상차를 증가시켜, 디스플레이 영역 중 임의의 위치의 휘도가 각각 인접한 행의 서브 픽셀 유닛의 휘도 커플링값이 되도록 하여, 커플링된 후의 디스플레이 화면의 등가 리프레시 레이트가 실제 리프레시 레이트보다 높도록 하고, 디스플레이 영역의 각 위치에서 커플링된 후의 휘도 변화의 진폭을 줄여, 플리커 현상을 완화시키는데 도움이 된다. 또한, 본 실시예에서는 픽셀 회로의 트랜지스터 또는 저장 커패시터를 변경하여 플리커 현상을 완화시킬 필요가 없고, 디스플레이 패널의 공정 난이도와 제작 비용을 증가시키지 않으며, 관련 기술에 비해 구현하기가 더욱 용이하다.
도 2를 참조하면, 선택적으로, 디스플레이 패널의 제1 행의 서브 픽셀 유닛을 하나의 스캔 주기 내에서 모든 서브 픽셀 유닛 그룹 중의 스캔 구동 모듈(10)에 의해 가장 먼저 스캔되는 서브 픽셀 유닛으로 설정하고, 각각의 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛을 하나의 스캔 주기 내에서 상기 서브 픽셀 유닛 그룹 중의 스캔 구동 모듈(10)에 의해 가장 먼저 스캔되는 서브 픽셀 유닛으로 설정하며; 스캔 구동 모듈(10)은 하나의 스캔 주기 내에서 순차적으로 첫 번째 내지 n 번째 서브 픽셀 유닛 그룹에 대해 스캔 및 구동하도록 구성되고, 첫 번째 내지 n 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 순차적으로 인접한다.
예시적으로, n=2인 경우, 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 각각 한 행의 서브 픽셀 유닛을 두고 이격되고, 스캔 구동 모듈(10)이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동하는 순서는 L1, L3, L5, L7, ……, L2k-1, L2, L4, L6, L8, ……, L2k로 나타낼 수 있으며, 제2p-1 행과 제2p 행의 서브 픽셀 유닛의 스캔 구동 시간은 반 프레임 시간, 즉 절반의 휘도 변화 주기 차이가 나고, 여기서 1≤p≤k이다. 디스플레이 영역 중 임의의 위치에서의 휘도는 해당 위치와 인접한 제2p-1 행 및 제2p 행의 서브 픽셀 유닛의 커플링 휘도일 수 있다.
마찬가지로, n=3이고 디스플레이 패널이 3k 행의 서브 픽셀 유닛(20)을 포함하는 경우(도 2에는 해당 경우를 구체적으로 도시하지 않음), 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제3 행의 서브 픽셀 유닛이고, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 각각 두 행의 서브 픽셀 유닛을 두고 이격된다. 설명의 편의를 위해, Lk로 제k 행의 서브 픽셀 유닛을 나타내는 것을 예로 들면, 스캔 구동 모듈(10)이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동하는 순서는 L1, L4, L7, ……, L3k-2, L2, L5, L8, ……, L3k-1, L3, L6, L9, ……, L3k로 나타낼 수 있으며, 제3p-2 행, 제3p-1 행 및 제3p 행의 서브 픽셀 유닛의 스캔 구동 시간은 순차적으로 1/3 프레임 시간, 즉 1/3의 휘도 변화 주기 차이가 나고, 여기서 1≤p≤k이다. 디스플레이 영역 중 임의의 위치에서의 휘도는 해당 위치와 인접한 제3p-2 행, 제3p-1 행 및 제3p 행의 서브 픽셀 유닛의 커플링 휘도일 수 있다.
도 5는 본 출원의 실시예에서 제공하는 다른 스캔 구동 순서의 개략도이고, 도 5에서는 n=4이고, 디스플레이 패널이 4k 행의 서브 픽셀 유닛(20)을 포함하는 것으로 예로 들면, 복수 행의 평행선으로 제1 행 내지 제4k 행의 서브 픽셀 유닛(L1 내지 L4k)을 나타내고, 화살표로 각 행의 서브 픽셀 유닛의 스캔 구동 순서를 나타낸다. 도 5를 참조하면, n=4인 경우, 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제3 행의 서브 픽셀 유닛이고, 네 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제4 행의 서브 픽셀 유닛이며, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 각각 세 행의 서브 픽셀 유닛을 두고 이격된다. 즉 스캔 구동 모듈(10)이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동하는 순서는 L1, L5, ……, L4k-3, L2, L6, ……, L4k-2, L3, L7, ……, L4k-1, L4, L8, ……, L4k로 나타낼 수 있다.
도 6은 도 5에 도시된 스캔 구동 순서에 대응하는 디스플레이 영역의 휘도 변화 곡선의 개략도이고, 도 6은 제1 프레임(Frame 1) 내지 제3 프레임(Frame 3) 디스플레이 화면의 휘도 변화 상황만을 개략적으로 나타낸다. 여기서, B1은 제4p-3 행의 서브 픽셀 유닛의 휘도 변화 곡선을 나타내고, B2는 제4p-2 행의 서브 픽셀 유닛의 휘도 변화 곡선을 나타내며, B3은 제4p-1 행의 서브 픽셀 유닛의 휘도 변화 곡선을 나타내고, B4는 제4p 행의 서브 픽셀 유닛의 휘도 변화 곡선을 나타내며, 1≤p≤k이고, B0은 제4p-3 행, 제4p-2 행, 제4p-1 행 및 제4p 행의 서브 픽셀 유닛의 커플링된 휘도 변화 곡선을 나타낸다. 도 6을 참조하면, 제4p-3 행, 제4p-2 행, 제4p-1 행 및 제4p 행의 서브 픽셀 유닛을 스캔 및 구동하는 시간은 순차적으로 1/4 프레임 시간, 즉 1/4의 휘도 변화 주기 차이가 난다. 디스플레이 영역 중 임의의 위치에서의 휘도는 해당 위치와 인접한 제4p-3 행, 제4p-2 행, 제4p-1 행 및 제4p 행의 서브 픽셀 유닛의 커플링된 휘도일 수 있다. 제4p-3 행, 제4p-2 행, 제4p-1 행 및 제4p 행의 서브 픽셀 유닛의 커플링된 휘도 변화 곡선 B0으로부터 알 수 있듯이, 해당 영역의 커플링된 후의 휘도 변화 주기는 1/4 프레임의 시간 길이, 즉 제4p-3 행, 제4p-2 행, 제4p-1 행 및 제4p 행의 서브 픽셀 유닛의 휘도 변화 주기의 1/4이며, 따라서, 제4p-3 행, 제4p-2 행, 제4p-1 행 및 제4p 행의 서브 픽셀 유닛의 휘도를 중첩하여 커플링한 후의 디스플레이 효과는 리프레시 레이트를 원래의 4배로 향상시킨 효과와 동일하다. 제4p-3 행, 제4p-2 행, 제4p-1 행 및 재4p 행의 서브 픽셀 유닛의 휘도 변화 진폭과 비교하면, 해당 영역의 커플링된 후의 휘도 변화 진폭은 대폭 감소되어 해당 영역의 커플링된 후의 영역의 플리커 정도를 완화시키는데 도움이 되고, 해당 영역에 대한 인간의 눈의 플리커 식별 능력을 낮춘다. 디스플레이 영역 중 임의의 위치의 휘도는 각각 인접한 네 행의 서브 픽셀 유닛 행의 휘도 커플링값으로 간주할 수 있으므로, 본 실시예는 디스플레이 패널 전체의 플리커 현상을 완화시키는데 도움이 된다. n이 기타 값인 경우에 대응하는 상황도 이와 같이 유추할 수 있으므로 더 반복하여 설명하지 않는다.
본 출원의 실시예는 각 행의 서브 픽셀 유닛의 그룹화 상황에 따라, 인접한 행의 서브 픽셀 유닛의 스캔 구동 시간 차이를 차이값으로 설정하여, 디스플레이 영역 중 임의의 위치의 휘도가 각각 해당 위치와 인접한 복수 행의 서브 픽셀 유닛의 휘도 커플링값이 되도록 하여, 커플링된 후의 디스플레이 화면의 등가 리프레시 레이트가 실제 리프레시 레이트보다 높도록 하고, 디스플레이 영역의 각 위치에서의 커플링된 후의 휘도 변화의 진폭을 줄여, 플리커 현상을 완화시키는데 도움이 된다. 그리고 어느 정도에서, n의 값이 클수록, 서브 픽셀 유닛의 그룹 수가 더 많아지며, 디스플레이 영역 중 임의의 위치의 휘도는 더 많은 행의 인접한 서브 픽셀 유닛의 휘도 커플링값이 될 수 있으며, 커플링된 후의 디스플레이 화면의 등가 리프레시 레이트를 더 높이고, 디스플레이 영역의 각 위치에서의 커플링된 후의 휘도 변화의 진폭을 더 작게 줄일 수 있다. n의 최대값은 디스플레이 패널의 실제 픽셀 밀도와 인간의 눈으로 식별할 수 있는 서브 픽셀 유닛의 행수에 따라 설정될 수 있다.
도 7은 본 출원의 실시예에서 제공하는 다른 디스플레이 패널의 구조 개략도이다. 도 7을 참조하면, 선택적으로, 스캔 구동 모듈은 서브 픽셀 유닛 그룹과 일일이 대응하는 n개의 스캔 회로 그룹을 포함하고, 각각의 스캔 회로 그룹은 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)과 일일이 대응하는 스캔 회로(30)를 포함하며, 스캔 회로(30)는 시작 신호 입력단(O1)과 스캔 신호 출력단(O2)을 포함하고, 스캔 회로(30)의 스캔 신호 출력단(O2)은 해당 스캔 회로(30)에 대응하는 한 행의 서브 픽셀 유닛(20)과 연결된다. 구체적으로, 스캔 회로(30)의 시작 신호 입력단(O1)은 시작 신호를 접속하도록 설정되고, 스캔 신호 출력단(O2)은 스캔 신호를 출력하도록 설정되며, 스캔 회로(30)의 스캔 신호 출력단(O2)은 주사선(GL)을 통해 대응하는 한 행의 서브 픽셀 유닛(20)과 연결되고, 스캔 회로(30)는 자신의 시작 신호 입력단(O1)에 접속된 시작 신호에 대해 타이밍 시프트를 수행하여 스캔 신호를 획득하고, 스캔 신호 출력단(O2)을 통해 주사선(GL)을 거쳐 스캔 신호를 대응하는 한 행의 서브 픽셀 유닛(20)에 출력하도록 구성된다.
계속해서 도 7을 참조하면, 선택적으로 스캔 회로 그룹의 각 행의 서브 픽셀 유닛(20)에 대응하는 스캔 회로(30) 사이는 순차적으로 캐스케이드 연결되고, 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)의 시작 신호 입력단(O1)에는 시작 신호가 접속되고, 제i-1 레벨의 스캔 회로(30)의 스캔 신호 출력단(O2)은 제i 레벨의 스캔 회로(30)의 시작 신호 입력단(O1)과 연결되며, j 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 접속된 시작 신호의 타이밍은 j-1 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 접속된 시작 신호의 타이밍보다 늦으며; 여기서, 2≤i≤m이고, m은 각각의 스캔 회로 그룹 중의 스캔 회로(30)의 총 레벨수이며, 2≤j≤n이다.
구체적으로, 각각의 스캔 회로 그룹 중의 제i-1 레벨의 스캔 회로(30)에서 출력된 스캔 신호는 각각 제i 레벨의 스캔 회로(30)의 시작 신호로 사용될 수 있으며, 각 레벨의 스캔 회로(30)는 각각 이전 레벨의 스캔 회로(30)가 스캔 신호를 출력하는 타이밍을 뒤로 이동시켜, 각각의 스캔 회로 그룹이 각각 대응하는 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)에 순차적으로 스캔 신호를 출력하도록 함으로써, 각각의 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛(20)에 순차적으로 스캔 및 구동을 수행한다.
선택적으로, 첫 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 시작 신호(IN)가 접속되고, j-1 번째 스캔 회로 그룹 중의 마지막 레벨의 스캔 회로(30)의 스캔 신호 출력단(O2)이 j 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)의 시작 신호 입력단(O1)과 연결되어, j-1 번째 스캔 회로 그룹 중의 마지막 레벨의 스캔 회로(30)에서 출력된 스캔 신호를 j 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)의 시작 신호로 사용하고, 이로써 j 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 접속된 시작 신호의 타이밍은 j-1 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 접속된 시작 신호의 타이밍보다 늦도록 설정함으로써, 순차적으로 각 스캔 회로 그룹을 통해 대응하는 서브 픽셀 유닛 그룹에 스캔 신호를 출력하고, 이로써 하나의 스캔 주기 내에서 시간대에 따라 각 서브 픽셀 유닛 그룹을 스캔 및 구동한다.
예시적으로, 여전히 n=2를 예로 들어 설명한다. n=2인 경우, 스캔 구동 모듈은 2개의 스캔 회로 그룹을 포함하고, 첫 번째 스캔 회로 그룹은 제1 행의 서브 픽셀 유닛(L1), 제3 행의 서브 픽셀 유닛(L3), 제5 행의 서브 픽셀 유닛(L5), 제7 행의 서브 픽셀 유닛(L7), ……, 제2k-1 행의 서브 픽셀 유닛(L2k-1)과 일일이 대응하는 스캔 회로(30)를 포함하며, 제1, 3, 5, 7, ……, 2k-1 행의 서브 픽셀 유닛에 대응하는 스캔 회로(30) 사이는 순차적으로 캐스케이드 연결된다. 두 번째 스캔 회로 그룹은 제2 행의 서브 픽셀 유닛(L2), 제4 행의 서브 픽셀 유닛(L4), 제6 행의 서브 픽셀 유닛(L6), 제8 행의 서브 픽셀 유닛(L8), ……, 제2k 행의 서브 픽셀 유닛(L2k)과 일일이 대응하는 스캔 회로(30)를 포함하며, 제2, 4, 6, 8, ……, 2k 행의 서브 픽셀 유닛에 대응하는 스캔 회로(30) 사이는 순차적으로 캐스케이드 연결된다. 첫 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에는 시작 신호(IN)가 접속되고, 첫 번째 스캔 회로 그룹 중의 마지막 레벨의 스캔 회로(30)의 스캔 신호 출력단(O2)은 두 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)의 시작 신호 입력단(O1)과 연결되어, 하나의 스캔 주기 내의 제1 시간대에서, 첫 번째 스캔 회로 그룹 중의 각 스캔 회로(30)를 통해 순차적으로 제1, 3, 5, 7, ……, 2k-1 행의 서브 픽셀 유닛에 스캔 신호를 출력하여, 각 홀수행의 서브 픽셀 유닛(20) 중의 발광 소자가 발광 디스플레이를 수행하도록 구동하고; 제2 시간대에서, 두 번째 스캔 회로 그룹 중의 각 스캔 회로(30)를 통해 순차적으로 제2, 4, 6, 8, ……, 2k 행의 서브 픽셀 유닛에 스캔 신호를 출력하여, 각 짝수행의 서브 픽셀 유닛(20) 중의 발광 소자가 발광 디스플레이를 수행하도록 구동한다.
계속해서 도 7을 참조하면, 선택적으로 n=2인 경우, 두 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)가 첫 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)와 제2 레벨의 스캔 회로(30) 사이에 위치하도록 설정한다. 예시적으로, 각 스캔 회로 그룹 중의 스캔 회로(30)가 각각 디스플레이 패널의 디스플레이 영역(AA)에 가까운 비디스플레이 영역의 일측에 위치하되, 일 열로 배열되도록 설정하고, 두 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)가 첫 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)와 제2 레벨의 스캔 회로(30) 사이에 위치하도록 설정하며, 두 번째 스캔 회로 그룹 중의 제2 레벨의 스캔 회로(30)가 첫 번째 스캔 회로 그룹 중의 제2 레벨의 스캔 회로(30)와 제3 레벨의 스캔 회로(30) 사이에 위치하도록 설정하고, 이와 같이 유추한다. 이러한 설정의 장점은 각각의 스캔 회로(30)의 설정 영역이 해당하는 한 행의 서브 픽셀 유닛(20)의 위치에 대응되도록 함으로써, 스캔 회로(30)가 대응하는 한 행의 서브 픽셀 유닛(20)에 연결되고, 대응하는 한 행의 서브 픽셀 유닛(20)에 스캔 신호가 출력되도록 하는 것이다.
도 8은 본 출원의 실시예에서 제공하는 또 다른 디스플레이 패널의 구조 개략도이다. 도 8은 n=4이고 디스플레이 패널이 4k행의 서브 픽셀 유닛(20)을 포함하는 경우를 개략적으로 도시하였다. 도 8을 참조하면, n=4인 경우, 스캔 구동 모듈은 4개의 스캔 회로 그룹을 포함하며, 첫 번째 스캔 회로 그룹은 제1 행의 서브 픽셀 유닛(L1), 제5 행의 서브 픽셀 유닛(L5), ..., 제4k-3 행의 서브 픽셀 유닛(L4k-3)에 일일이 대응되게 연결되는 스캔 회로(30)를 포함하고, 제1, 5, ..., 4k-3 행의 서브 픽셀 유닛에 대응하는 스캔 회로(30) 사이는 순차적으로 캐스케이드 연결된다. 두 번째 스캔 회로 그룹은 제2 행의 서브 픽셀 유닛(L2), 제6 행의 서브 픽셀 유닛(L6), ..., 제4k-2 행의 서브 픽셀 유닛(L4k-2)에 일일이 대응되게 연결되는 스캔 회로(30)를 포함하고, 제2, 6, ..., 4k-2 행의 서브 픽셀 유닛에 대응하는 스캔 회로(30) 사이는 순차적으로 캐스케이드 연결된다. 세 번째 스캔 회로 그룹은 제3 행의 서브 픽셀 유닛(L3), 제7 행의 서브 픽셀 유닛(L7), ..., 제4k-1 행의 서브 픽셀 유닛(L4k-1)에 일일이 대응되게 연결되는 스캔 회로(30)를 포함하고, 제3, 7, ..., 4k-1 행의 서브 픽셀 유닛에 대응하는 스캔 회로(30) 사이는 순차적으로 캐스케이드 연결된다. 네 번째 스캔 회로 그룹은 제4 행의 서브 픽셀 유닛(L4), 제8 행의 서브 픽셀 유닛(L8), ..., 제4k 행의 서브 픽셀 유닛(L4k)에 일일이 대응되게 연결되는 스캔 회로(30)를 포함하고, 제4, 8, ..., 4k 행의 서브 픽셀 유닛에 대응하는 스캔 회로(30) 사이는 순차적으로 캐스케이드 연결된다.
선택적으로, 첫 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 제1 시작 신호(IN1)가 접속되고, 두 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 제2 시작 신호(IN2)가 접속되며, 세 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 제3 시작 신호(IN3)가 접속되고, 네 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)에 제4 시작 신호(IN4)가 접속되며, 제2 시작 신호(IN2)의 타이밍은 첫 번째 스캔 회로 그룹 중의 마지막 레벨의 스캔 회로(30)에서 출력된 스캔 신호의 타이밍보다 늦도록 하고, 제3 시작 신호(IN3)의 타이밍은 두 번째 스캔 회로 그룹 중의 마지막 레벨의 스캔 회로(30)에서 출력된 스캔 신호의 타이밍보다 늦도록 하며, 제4 시작 신호(IN4)의 타이밍은 세 번째 스캔 회로 그룹 중의 마지막 레벨의 스캔 회로(30)에서 출력된 스캔 신호의 타이밍보다 늦도록 설정함으로써, 하나의 스캔 주기 내에서 L1, L5, ……, L4k-3, L2, L6, ……, L4k-2, L3, L7, ……, L4k-1, L4, L8, ……, L4k의 스캔 구동 순서로, 첫 번째 내지 네 번째 스캔 회로 그룹 중의 각 스캔 회로(30)를 통해 각 행의 서브 픽셀 유닛에 순차적으로 스캔 신호를 출력하여, 각 행의 서브 픽셀 유닛(20) 중의 발광 소자가 발광 디스플레이를 수행하도록 구동한다.
계속해서 도 8을 참조하면, 선택적으로, 두 번째 내지 n 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)는 첫 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)와 제2 레벨의 스캔 회로(30) 사이에 위치한다. 예시적으로, n=4인 경우, 두 번째 내지 네 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 각각 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행과 제2 행의 서브 픽셀 유닛 사이에 위치하므로, 두 번째 내지 네 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)가 첫 번째 스캔 회로 그룹 중의 제1 레벨의 스캔 회로(30)와 제2 레벨의 스캔 회로(30) 사이에 위치하도록 설정하고, 또한 이의 기초상, 두 번째 내지 네 번째 스캔 회로 그룹 중의 제2 레벨의 스캔 회로(30)가 첫 번째 스캔 회로 그룹 중의 제2 레벨의 스캔 회로(30)와 제3 레벨의 스캔 회로(30) 사이에 위치하도록 설정하며, 이와 같이 유추한다. 이러한 설정의 장점은 각각의 스캔 회로(30)의 설정 영역이 해당하는 한 행의 서브 픽셀 유닛(20)의 위치에 대응되도록 함으로써, 스캔 회로(30)가 대응하는 한 행의 서브 픽셀 유닛(20)에 연결되고, 대응하는 한 행의 서브 픽셀 유닛(20)에 스캔 신호가 출력되도록 하는 것이다.
발명자는 본 출원의 상기 각 실시예에 기초하여, 비교 테스트 실험을 통해, n=2로 설정하고, 하나의 스캔 주기 내의 제1 시간대에서 디스플레이 패널의 각 홀수행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내의 제2 시간대에서 디스플레이 패널의 각 짝수행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동할 경우, 15Hz의 리프레시 레이트에서 디스플레이 화면의 플리커 정도가 기존 디스플레이 패널이 60Hz의 리프레시 레이트에서의 플리커 정도에 근접할 수 있도록 함을 검증하며, 또한 플리커 현상에 대한 본 출원의 실시예의 개선 효과를 추가로 검증하였다.
본 출원의 실시예에서는 디스플레이 장치를 더 제공하였으며, 해당 디스플레이 장치는 휴대폰, 컴퓨터 또는 태블릿 컴퓨터와 같은 디스플레이 기능을 갖는 설비일 수 있다. 본 출원의 실시예에서 제공하는 디스플레이 장치는 본 출원의 임의의 실시예에서 제공하는 디스플레이 패널을 포함하고, 따라서, 해당 디스플레이 장치는 본 출원의 임의의 실시예에서 제공하는 디스플레이 패널의 기능적 구조와 유익한 효과를 가지며, 더 이상 반복하여 설명하지 않는다.
본 출원의 실시예에서는 본 출원의 임의의 실시예에서 제공하는 디스플레이 패널을 구동할 수 있는 디스플레이 패널의 구동 방법을 더 제공한다. 도 9는 본 출원의 실시예에서 제공하는 디스플레이 패널의 구동 방법의 흐름 개략도이고, 도 9를 참조하면, 해당 디스플레이 패널의 구동 방법은 구체적으로 다음 단계를 포함한다.
단계(S110), 복수 행의 서브 픽셀 유닛은 n개의 서브 픽셀 유닛 그룹으로 나뉘어지고, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 각각 기타 서브 픽셀 유닛 그룹 중의 n-1 행의 서브 픽셀 유닛을 두고 이격된다.
단계(S120), 스캔 구동 모듈을 통해 각각의 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각 서브 픽셀 유닛 그룹을 스캔 및 구동한다.
본 출원의 실시예에서는, 각각의 서브 픽셀 유닛 그룹 중의 인접한 두 행의 서브 픽셀 유닛 사이는 각각 기타 서브 픽셀 유닛 그룹 중의 n-1 행의 서브 픽셀 유닛을 두고 이격되고, 스캔 구동 모듈은 각각의 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각 서브 픽셀 유닛 그룹을 스캔 및 구동함으로써, 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대한 여러 번의 격행 스캔 및 구동을 구현하여, 인접한 행의 서브 픽셀 유닛의 스캔 구동 시간 차이값을 연장하고, 인접한 행의 서브 픽셀 유닛의 휘도 변화 곡선 간의 위상차를 증가시켜, 디스플레이 영역 중 임의의 위치의 휘도가 각각 인접한 행의 서브 픽셀 유닛의 휘도 커플링값이 되도록 하여, 커플링된 후의 디스플레이 화면의 등가 리프레시 레이트가 실제 리프레시 레이트보다 높도록 하고, 디스플레이 영역의 각 위치에서 커플링된 후의 휘도 변화의 진폭을 줄여, 플리커 현상을 완화시키는데 도움이 된다. 또한, 본 실시예에서는 픽셀 회로의 트랜지스터 또는 저장 커패시터를 변경하여 플리커 현상을 완화시킬 필요가 없고, 디스플레이 패널의 공정 난이도와 제작 비용을 증가시키지 않으며, 관련 기술에 비해 구현하기가 더욱 용이하다.
상기 실시예의 기초상, 선택적으로, 단계(S120)는 구체적으로 하나의 스캔 주기의 제1 시간대에서, 제1 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내의 제2 시간대에서, 제2 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동하며, 이와 같이 유추하되, 하나의 스캔 주기의 마지막인 제n 시간대에서, 제n 서브 픽셀 유닛 그룹 중의 각 행의 서브 픽셀 유닛을 순차적으로 스캔 및 구동할 때까지 수행하는 것을 포함한다. 상기 실시예의 기초상, 선택적으로, 디스플레이 패널의 구동 방법은 스캔 회로 그룹 중의 각 레벨의 스캔 회로를 통해 레벨별로 대응하는 한 행의 서브 픽셀 유닛에 스캔 신호를 출력하고, 첫 번째 내지 n 번째 스캔 회로 그룹을 통해 첫 번째 내지 n 번째 서브 픽셀 유닛 그룹에 순차적으로 스캔 신호를 출력하는 단계를 더 포함한다.

Claims (20)

  1. 디스플레이 패널에 있어서,
    순차적으로 배열된 복수 행의 서브 픽셀 유닛 및 스캔 구동 모듈을 포함하되,
    여기서, 상기 복수 행의 서브 픽셀 유닛은 n개의 서브 픽셀 유닛 그룹으로 나뉘어지고, 각각의 상기 서브 픽셀 유닛 그룹 중의 인접한 두 행의 상기 서브 픽셀 유닛 사이는 기타 상기 서브 픽셀 유닛 그룹 중의 n-1행의 상기 서브 픽셀 유닛을 두고 이격되며, 여기서, n은 2보다 크거나 같은 양의 정수이고;
    상기 스캔 구동 모듈은 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 연결하고, 각각의 상기 서브 픽셀 유닛 그룹을 순차적으로 연결하며,
    상기 스캔 구동 모듈은 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각각의 상기 서브 픽셀 유닛 그룹을 스캔 및 구동하도록 구성되는 디스플레이 패널.
  2. 제 1 항에 있어서,
    각각의 상기 서브 픽셀 유닛 그룹 중의 제1 행의 상기 서브 픽셀 유닛은 하나의 스캔 주기 내에서 상기 서브 픽셀 유닛 그룹 중의 상기 스캔 구동 모듈에 의해 가장 먼저 스캔되는 상기 서브 픽셀 유닛이고;
    상기 스캔 구동 모듈은 하나의 스캔 주기 내에서 순차적으로 첫 번째 내지 n 번째 상기 서브 픽셀 유닛 그룹에 대해 스캔 및 구동하도록 구성되고, 첫 번째 내지 n 번째 상기 서브 픽셀 유닛 그룹 중의 제1 행의 상기 서브 픽셀 유닛은 순차적으로 인접하는 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 스캔 구동 모듈은 하나의 스캔 주기의 제1 시간대에서, 제1 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내의 제2 시간대에서, 제2 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하되, 하나의 스캔 주기의 마지막인 제n 시간대에서, 제n 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동할 때까지 동작하는 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 스캔 구동 모듈은 상기 서브 픽셀 유닛 그룹과 일일이 대응하는 n개의 스캔 회로 그룹을 포함하고, 각각의 상기 스캔 회로 그룹은 대응하는 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛과 일일이 대응하는 스캔 회로를 포함하며, 상기 스캔 회로는 시작 신호 입력단과 스캔 신호 출력단을 포함하고, 상기 스캔 회로의 스캔 신호 출력단은 상기 스캔 회로에 대응하는 한 행의 상기 서브 픽셀 유닛과 연결되는 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 스캔 회로 그룹 중의 상기 스캔 회로 사이는 순차적으로 캐스케이드 연결되고, 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로의 시작 신호 입력단에 시작 신호가 접속되고, 제i-1 레벨의 상기 스캔 회로의 스캔 신호 출력단은 제i 레벨의 상기 스캔 회로의 시작 신호 입력단과 연결되며, j 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로에 접속된 시작 신호의 타이밍은 j-1 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로에 접속된 시작 신호의 타이밍보다 늦으며;
    여기서, 2≤i≤m이고, m은 각각의 상기 스캔 회로 그룹 중의 상기 스캔 회로의 총 레벨수이며, 2≤j≤n인 디스플레이 패널.
  6. 제 5 항에 있어서,
    두 번째 내지 n 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로는 첫 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로와 제2 레벨의 상기 스캔 회로 사이에 위치하는 디스플레이 패널.
  7. 제 6 항에 있어서,
    첫 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로에 시작 신호가 접속되고, j-1 번째 상기 스캔 회로 그룹 중의 마지막 레벨의 상기 스캔 회로의 스캔 신호 출력단은 j 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로의 시작 신호 입력단과 연결되는 디스플레이 패널.
  8. 제 5 항에 있어서,
    각각의 상기 스캔 회로 그룹 중의 스캔 회로는 각각 상기 디스플레이 패널의 디스플레이 영역에 가까운 비디스플레이 영역의 일측에 위치하되, 일 열로 배열되는 디스플레이 패널.
  9. 제 4 항에 있어서,
    상기 스캔 회로는 자신의 시작 신호 입력단에 접속된 시작 신호에 대해 타이밍 시프트를 수행하여 스캔 신호를 획득하고, 스캔 신호 출력단을 통해 주사선을 거쳐 스캔 신호를 대응하는 한 행의 상기 서브 픽셀 유닛에 출력하는 디스플레이 패널.
  10. 제 1 항에 있어서,
    각각의 서브 픽셀 유닛은 픽셀 회로와 발광 소자를 포함하며, 상기 픽셀 회로는 대응하는 발광 소자와 연결되는 디스플레이 패널.
  11. 제 1 항에 있어서,
    n=2, 또는 n=3, 또는 n=4인 디스플레이 패널.
  12. 제 2 항에 있어서,
    n=2인 경우,
    첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 한 행의 서브 픽셀 유닛을 두고 이격되고;
    상기 스캔 구동 모듈이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동을 수행하고, 스캔 구동의 순서는 위치 배열의 순서에 따라 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 첫 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하고, 이어서, 위치 배열의 순서에 따라 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 두 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하는 것이며;
    또는 n=3인 경우,
    첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제3 행의 서브 픽셀 유닛이고, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 두 행의 서브 픽셀 유닛을 두고 이격되고;
    상기 스캔 구동 모듈이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동을 수행하고, 스캔 구동의 순서는 위치 배열의 순서에 따라 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 첫 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하고, 이어서, 위치 배열의 순서에 따라 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 두 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하며, 이어서, 위치 배열의 순서에 따라 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 세 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하는 것이고;
    또는 n=4인 경우,
    첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제3 행의 서브 픽셀 유닛이고, 네 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제4 행의 서브 픽셀 유닛이며, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 세 행의 서브 픽셀 유닛을 두고 이격되고;
    상기 스캔 구동 모듈이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동을 수행하고, 스캔 구동의 순서는 위치 배열의 순서에 따라 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 첫 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하고, 이어서, 위치 배열의 순서에 따라 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 두 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하며, 이어서, 위치 배열의 순서에 따라 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 세 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하고, 이어서, 위치 배열의 순서에 따라 네 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 네 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하는 것인 디스플레이 패널.
  13. 디스플레이 패널의 구동 방법에 있어서,
    상기 디스플레이 패널은 스캔 구동 모듈과 순차적으로 배열된 복수 행의 서브 픽셀 유닛을 포함하되, 상기 복수 행의 서브 픽셀 유닛은 n개의 서브 픽셀 유닛 그룹으로 나뉘어지고, 각각의 상기 서브 픽셀 유닛 그룹 중의 인접한 두 행의 상기 서브 픽셀 유닛 사이는 기타 상기 서브 픽셀 유닛 그룹 중의 n-1행의 상기 서브 픽셀 유닛을 두고 이격되며, 여기서, n은 2보다 크거나 같은 양의 정수이며; 상기 스캔 구동 모듈은 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 연결하고, 각각의 상기 서브 픽셀 유닛 그룹을 순차적으로 연결하며;
    상기 디스플레이 패널의 구동 방법은,
    상기 스캔 구동 모듈을 통해 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각각의 상기 서브 픽셀 유닛 그룹을 스캔 및 구동하는 단계를 포함하는 디스플레이 패널의 구동 방법.
  14. 제 13 항에 있어서,
    상기 스캔 구동 모듈을 통해 각각의 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내에서 시간대에 따라 각각의 상기 서브 픽셀 유닛 그룹을 스캔 및 구동하는 단계는,
    상기 스캔 구동 모듈을 통해 하나의 스캔 주기의 제1 시간대에서, 제1 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하고, 하나의 스캔 주기 내의 제2 시간대에서, 제2 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동하되, 하나의 스캔 주기의 마지막인 제n 시간대에서, 제n 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛을 순차적으로 스캔 및 구동할 때까지 수행하는 것을 포함하는 디스플레이 패널의 구동 방법.
  15. 제 13 항에 있어서,
    상기 스캔 구동 모듈은 상기 서브 픽셀 유닛 그룹과 일일이 대응하는 n개의 스캔 회로 그룹을 포함하고, 각각의 상기 스캔 회로 그룹은 상기 서브 픽셀 유닛 그룹 중의 각 행의 상기 서브 픽셀 유닛과 일일이 대응하는 스캔 회로를 포함하며, 상기 스캔 회로는 시작 신호 입력단과 스캔 신호 출력단을 포함하고, 상기 스캔 회로의 스캔 신호 출력단은 상기 스캔 회로에 대응하는 한 행의 상기 서브 픽셀 유닛과 연결되며;
    상기 디스플레이 패널의 구동 방법은,
    상기 스캔 회로 그룹 중의 각 레벨의 상기 스캔 회로를 통해 단계별로 대응하는 한 행의 상기 서브 픽셀 유닛에 스캔 신호를 출력하고, 첫 번째 내지 n 번째 상기 스캔 회로 그룹을 통해 첫 번째 내지 n 번째 상기 서브 픽셀 유닛 그룹에 순차적으로 스캔 신호를 출력하는 단계를 포함하는 디스플레이 패널의 구동 방법.
  16. 제 15 항에 있어서,
    상기 스캔 회로 그룹 중의 상기 스캔 회로 사이는 순차적으로 캐스케이드 연결되고, 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로의 시작 신호 입력단에 시작 신호가 접속되고, 제i-1 레벨의 상기 스캔 회로의 스캔 신호 출력단은 제i 레벨의 상기 스캔 회로의 시작 신호 입력단과 연결되며, j 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로에 접속된 시작 신호의 타이밍은 j-1 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로에 접속된 시작 신호의 타이밍보다 늦으며;
    여기서, 2≤i≤m이고, m은 각각의 상기 스캔 회로 그룹 중의 상기 스캔 회로의 총 레벨수이며, 2≤j≤n인 디스플레이 패널의 구동 방법.
  17. 제 15 항에 있어서,
    첫 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로에 시작 신호가 접속되고, j-1 번째 상기 스캔 회로 그룹 중의 마지막 레벨의 상기 스캔 회로의 스캔 신호 출력단은 j 번째 상기 스캔 회로 그룹 중의 제1 레벨의 상기 스캔 회로의 시작 신호 입력단과 연결되는 디스플레이 패널의 구동 방법.
  18. 제 13 항에 있어서,
    n=2, 또는 n=3, 또는 n=4인 디스플레이 패널의 구동 방법.
  19. 제 13 항에 있어서,
    n=2인 경우,
    첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 한 행의 서브 픽셀 유닛을 두고 이격되고;
    상기 스캔 구동 모듈이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동을 수행하고, 스캔 구동의 순서는 위치 배열의 순서에 따라 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 첫 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하고, 이어서, 위치 배열의 순서에 따라 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 두 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하는 것이며;
    또는 n=3인 경우,
    첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제3 행의 서브 픽셀 유닛이고, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 두 행의 서브 픽셀 유닛을 두고 이격되고;
    상기 스캔 구동 모듈이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동을 수행하고, 스캔 구동의 순서는 위치 배열의 순서에 따라 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 첫 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하고, 이어서, 위치 배열의 순서에 따라 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 두 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하며, 이어서, 위치 배열의 순서에 따라 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 세 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하는 것이고;
    또는 n=4인 경우,
    첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제1 행의 서브 픽셀 유닛이고, 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제2 행의 서브 픽셀 유닛이며, 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제3 행의 서브 픽셀 유닛이고, 네 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛은 디스플레이 패널의 제4 행의 서브 픽셀 유닛이며, 각각의 서브 픽셀 유닛 그룹 중의 이전 행과 다음 행의 서브 픽셀 유닛 사이는 세 행의 서브 픽셀 유닛을 두고 이격되고;
    상기 스캔 구동 모듈이 하나의 스캔 주기 내에서 각 행의 서브 픽셀 유닛에 대해 스캔 및 구동을 수행하고, 스캔 구동의 순서는 위치 배열의 순서에 따라 첫 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 첫 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하고, 이어서, 위치 배열의 순서에 따라 두 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 두 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하며, 이어서, 위치 배열의 순서에 따라 세 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 세 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하고, 이어서, 위치 배열의 순서에 따라 네 번째 서브 픽셀 유닛 그룹 중의 제1 행의 서브 픽셀 유닛으로부터 네 번째 서브 픽셀 유닛 그룹 중의 마지막 행의 서브 픽셀 유닛까지 순차적으로 스캔 및 구동하는 것인 디스플레이 패널의 구동 방법.
  20. 제 1 항 내지 제 12 항 중 임의의 한 항에 따른 디스플레이 패널을 포함하는 디스플레이 장치.
KR1020237044128A 2022-05-17 2023-03-10 디스플레이 패널 및 그의 구동 방법과 디스플레이 장치 KR20240011172A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN202210539301.6A CN114863871B (zh) 2022-05-17 2022-05-17 显示面板及其驱动方法和显示装置
CN202210539301.6 2022-05-17
PCT/CN2023/080777 WO2023221615A1 (zh) 2022-05-17 2023-03-10 显示面板及其驱动方法和显示装置

Publications (1)

Publication Number Publication Date
KR20240011172A true KR20240011172A (ko) 2024-01-25

Family

ID=82638910

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020237044128A KR20240011172A (ko) 2022-05-17 2023-03-10 디스플레이 패널 및 그의 구동 방법과 디스플레이 장치

Country Status (4)

Country Link
US (1) US20240135850A1 (ko)
KR (1) KR20240011172A (ko)
CN (1) CN114863871B (ko)
WO (1) WO2023221615A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114863871B (zh) * 2022-05-17 2024-02-27 昆山国显光电有限公司 显示面板及其驱动方法和显示装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01305676A (ja) * 1988-06-02 1989-12-08 Seiko Epson Corp 液晶表示式受像装置
TW291554B (en) * 1994-06-03 1996-11-21 Ind Tech Res Inst Driving method of active matrix liquid crystal display
JP3160493B2 (ja) * 1995-06-19 2001-04-25 キヤノン株式会社 液晶表示装置
JP2003255909A (ja) * 2002-03-05 2003-09-10 Casio Comput Co Ltd 表示駆動装置
CN101329484B (zh) * 2007-06-22 2010-10-13 群康科技(深圳)有限公司 液晶显示装置之驱动电路及其驱动方法
JP2009194657A (ja) * 2008-02-14 2009-08-27 Canon Inc 画像処理装置、その制御方法
CN103187018B (zh) * 2011-12-29 2015-12-16 上海天马微电子有限公司 主动阵列显示器及其扫描线驱动电路和扫描线驱动方法
KR102081135B1 (ko) * 2013-12-31 2020-04-14 엘지디스플레이 주식회사 저속 구동이 가능한 표시장치
CN106774781A (zh) * 2015-11-19 2017-05-31 小米科技有限责任公司 显示方法及装置
CN106896594A (zh) * 2017-02-22 2017-06-27 深圳市华星光电技术有限公司 一种液晶显示面板的驱动方法
CN108399883B (zh) * 2018-03-05 2022-03-15 京东方科技集团股份有限公司 显示面板的驱动方法及装置、显示装置
CN108806592B (zh) * 2018-05-18 2020-03-24 京东方科技集团股份有限公司 显示驱动电路、显示驱动方法和显示装置
CN108399895B (zh) * 2018-05-31 2024-02-13 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
CN109064965A (zh) * 2018-09-27 2018-12-21 上海天马微电子有限公司 显示装置及其驱动方法
CN110853595B (zh) * 2019-12-04 2022-03-29 厦门天马微电子有限公司 一种显示面板及显示装置
CN112164373B (zh) * 2020-10-21 2022-07-01 北京京东方显示技术有限公司 一种显示面板的驱动方法及装置
CN114863871B (zh) * 2022-05-17 2024-02-27 昆山国显光电有限公司 显示面板及其驱动方法和显示装置
CN115331607A (zh) * 2022-09-16 2022-11-11 京东方科技集团股份有限公司 显示驱动装置、显示装置、以及显示驱动方法

Also Published As

Publication number Publication date
CN114863871B (zh) 2024-02-27
US20240135850A1 (en) 2024-04-25
WO2023221615A1 (zh) 2023-11-23
CN114863871A (zh) 2022-08-05

Similar Documents

Publication Publication Date Title
CN110517636B (zh) 有机发光显示面板、显示装置和驱动方法
US9653179B2 (en) Shift register, driving method and gate driving circuit
CN102682689B (zh) 一种移位寄存器、栅极驱动电路及显示装置
US10818221B2 (en) Display panel and display device
US9330592B2 (en) Pixel structure and display device comprising the same
JP2021532525A (ja) シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置
JP2021532385A (ja) シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置
CN110136630B (zh) 一种显示面板及其驱动方法、显示装置
CN106910468A (zh) 显示面板、显示装置及像素电路的驱动方法
CN105741802A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104183225A (zh) 一种驱动装置、阵列基板和显示装置
CN104123906A (zh) 显示面板及其驱动方法
KR102405060B1 (ko) 스캔 드라이브 회로, 어레이 기판과 디스플레이 패널
CN1877668A (zh) 用于驱动平板显示器中栅极线的设备和方法
US10048799B2 (en) Display panel, driving method, and display device
CN107016971A (zh) 一种扫描电路单元、栅极驱动电路及扫描信号控制方法
US20240135850A1 (en) Display panel and driving method therefor, and display device
CN111679527A (zh) 阵列基板及其驱动方法、显示装置
WO2018036088A1 (zh) Amoled扫描驱动电路及方法、液晶显示面板及装置
CN109658861A (zh) 显示面板和显示装置
US11482156B2 (en) Gate driving circuit, display device and display control method
CN111916018A (zh) 显示面板及其驱动方法
US10453405B2 (en) GOA circuit and liquid crystal display panel
US11823625B2 (en) Display panel and display device
JP2023541753A (ja) 表示パネルの駆動回路及び駆動装置

Legal Events

Date Code Title Description
A201 Request for examination