KR20090050318A - 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및제어 방법 - Google Patents

펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및제어 방법 Download PDF

Info

Publication number
KR20090050318A
KR20090050318A KR1020070116688A KR20070116688A KR20090050318A KR 20090050318 A KR20090050318 A KR 20090050318A KR 1020070116688 A KR1020070116688 A KR 1020070116688A KR 20070116688 A KR20070116688 A KR 20070116688A KR 20090050318 A KR20090050318 A KR 20090050318A
Authority
KR
South Korea
Prior art keywords
signal
level
node
output
response
Prior art date
Application number
KR1020070116688A
Other languages
English (en)
Inventor
류지열
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070116688A priority Critical patent/KR20090050318A/ko
Priority to US12/270,078 priority patent/US20090128113A1/en
Publication of KR20090050318A publication Critical patent/KR20090050318A/ko

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/618Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series and in parallel with the load as final control devices
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/12Regulating voltage or current wherein the variable actually regulated by the final control device is ac
    • G05F1/40Regulating voltage or current wherein the variable actually regulated by the final control device is ac using discharge tubes or semiconductor devices as final control devices
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0032Control circuits allowing low power mode operation, e.g. in standby mode
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Dc-Dc Converters (AREA)

Abstract

본 발명은 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및 이 장치의 제어 방법을 공개한다. 본 발명의 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및 이 장치의 제어 방법은 전원 전압과 접지 전압 및 출력 노드 사이에 연결되고 제1 및 제2 스위치 신호에 응답하여 제1 노드에 전원 전압 또는 접지 전압을 인가하고, 제1 노드의 전압 레벨 변화를 평활화하여 출력 노드로 출력 전압을 출력하는 출력부, 및 출력 노드에 연결된 부하의 크기에 따라 제1 노드로 흐르는 전류량에 대응하는 전류 감지 신호와 램프 신호에 응답하여 저부하 상태를 설정하기 위해 지정된 조절 레벨 이상의 레벨로 생성되는 센싱 신호를 부하의 크기에 대응하는 귀환 신호와 비교하여, 귀환 신호의 레벨이 조절 레벨보다 높으면 제1 및 제2 스위치 신호를 활성화하기 위한 펄스 폭 신호를 발생하는 노멀 모드로 동작하고, 부하가 작아서 귀환 신호의 레벨이 조절 레벨보다 낮으면 제1 및 제2 스위치 신호를 비활성화하기 위한 펄스 폭 신호를 발생하여 펄스 스킵 모드로 자동 전환하는 제어부를 구비하는 것을 특징으로 한다. 따라서 저부하 상태에서 펄스 스킵 모드로 동작하여 효율을 높인다.

Description

펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및 제어 방법{Power converter having auto conversion function for pulse skip mode and control method of thereof}
본 발명은 전력 변환기 및 이 장치의 제어 방법에 관한 것으로서, 특히 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및 이 장치의 제어 방법에 관한 것이다.
전자 장치는 전원으로서 배터리를 사용하기도 한다. 특히 휴대용 전자 장치의 경우에는 대부분 배터리를 구비한다. 그러나 배터리의 출력 전압은 전자 장치의 사용이나 방전에 의해 저하되기 때문에, 배터리를 사용하는 전자 장치는 배터리의 전압을 일정한 전압으로 변환하여 내부 회로로 공급하는 전력 변환기를 사용한다. 또한 전력 변환기는 전자 장치의 외부에서 인가되는 외부 전원에 의해 배터리를 충전하기 위한 충전 회로로서 사용되기도 한다.
전력 변환기는 일반적으로 DC-DC 컨버터(DC-DC converter)로 알려져 있다. 전력 변환기의 변환 효율은 전자 장치의 가동 시간에 많은 영향을 준다. 전자 장치는 현재 수행하는 동작에 따라 필요로 하는 전류량이 다르기 때문에, 전력 변환기 는 전류량이 변화되더라도 높은 효율을 가질 수 있어야 한다.
종래의 전력 변환기는 PWM(Pulse Width Modulation)을 사용하여 부하의 변화, 즉 내부 회로의 전력 사용량의 변화에 대응하도록 구성되었다. PWM을 사용하는 전력 변환기는 부하의 크기를 감지하고, 부하의 크기에 따라 부하로 전류를 공급하는 스위치를 제어하기 위한 펄스 형태의 신호의 폭을 조절한다. 따라서 부하의 크기에 대응하여 부하로 전압 또는 전류를 공급하는 스위치가 온/오프 되므로, 부하의 변화에도 높은 효율을 가질 수 있다.
PWM을 사용하는 전력 변환기는 부하가 큰 경우, 즉 필요로 하는 전력이 많아서 연속적으로 전압 또는 전류를 출력하는 경우에는 출력 전력에 비해 스위칭 손실이 상대적으로 작으므로 효율성이 높다. 그러나 배터리에 의해 가동하는 전자 장치는 가동 시간을 길게 하기 위해 소비 전류를 낮게 억제하는 경우가 있다. PWM을 사용하는 전력 변환기는 소비 전류를 낮게 억제하여 부하가 작아질수록 잦은 스위칭으로 인해 작은 출력 전력에 비해 스위칭 손실이 차지하는 비율이 높아져서 효율이 점차로 낮아지게 된다. 따라서 부하가 작은 경우에도 높은 효율을 유지하기 위해서는 스위칭 횟수를 줄여야만 한다.
본 발명의 목적은 부하가 작은 경우에 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기를 제공하는데 있다.
본 발명의 다른 목적은 상기 목적을 달성하기 위한 전력 변환기의 제어 방법 을 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명의 전력 변환기는 전원 전압과 접지 전압 및 출력 노드 사이에 연결되고 제1 및 제2 스위치 신호에 응답하여 제1 노드에 상기 전원 전압 또는 상기 접지 전압을 인가하고, 상기 제1 노드의 전압 레벨 변화를 평활화하여 상기 출력 노드로 출력 전압을 출력하는 출력부, 및 상기 출력 노드에 연결된 부하의 크기에 따라 상기 제1 노드로 흐르는 전류량에 대응하는 전류 감지 신호와 램프 신호에 응답하여 저부하 상태를 설정하기 위해 지정된 조절 레벨 이상의 레벨로 생성되는 센싱 신호를 상기 부하의 크기에 대응하는 귀환 신호와 비교하여, 상기 귀환 신호의 레벨이 상기 조절 레벨보다 높으면 상기 제1 및 제2 스위치 신호를 활성화하기 위한 펄스 폭 신호를 발생하는 노멀 모드로 동작하고, 상기 부하가 작아서 상기 귀환 신호의 레벨이 상기 조절 레벨보다 낮으면 상기 제1 및 제2 스위치 신호를 비활성화하기 위한 상기 펄스 폭 신호를 발생하여 펄스 스킵 모드로 자동 전환하는 제어부를 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 제어부는 셋 신호와 반전 셋 신호, 상기 전류 감지 신호 및 상기 귀환 신호를 생성하고, 상기 셋 신호와 리셋 신호에 응답하여 램프 파형의 상기 램프 신호를 생성하며, 상기 램프 신호와 상기 전류 감지 신호를 합하여 상기 센싱 신호를 발생하고, 상기 귀환 신호와 상기 센싱 신호를 비교하여 비교 신호를 발생하는 비교부, 및 상기 반전 셋 신호와 상기 비교 신호를 응답하여 상기 리셋 신호를 발생하고, 상기 노멀 모드에서는 상기 셋 신호와 상기 리셋 신호의 상승에지에 동기하여 레벨이 천이하며, 상기 리셋 신호가 하이 레벨 상태로 유지되는 상기 펄스 스킵 모드에서는 레벨이 천이되지 않는 펄스 폭 신호를 발생하고, 상기 펄스 폭 신호에 응답하여 상기 제1 및 제2 스위치 신호를 출력하는 구동부를 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 출력부는 상기 전원 전압과 상기 제1 노드 사이에 연결되고, 게이트 단자로 상기 제1 스위치 신호를 인가받는 제1 스위치 트랜지스터, 상기 제1 노드와 상기 접지 전압 사이에 연결되고, 게이트 단자로 상기 제2 스위치 신호를 인가받는 제2 스위치 트랜지스터, 상기 제1 노드와 상기 출력 노드 사이에 연결되어 상기 제1 노드에서 상기 출력 노드로 흐르는 전류에 대응하는 에너지를 축적 또는 방출하는 인덕터, 및 상기 출력 노드와 상기 접지 전압 사이에 연결되어 상기 출력 노드에 인가되는 상기 출력 전압을 충전 또는 방전하는 제1 커패시터를 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 비교부는 지정된 주기와 듀티비를 갖는 상기 셋 신호와 상기 셋 신호와 반대위상을 갖는 상기 반전 셋 신호를 생성하는 오실레이터, 노멀 모드에서 상기 셋 신호의 상승 에지에 응답하여 레벨이 상승하고, 상기 리셋 신호에 응답하여 상승 이전 레벨로 천이하며, 상기 리셋 신호가 하이레벨로 유지되는 상기 펄스 스킵 모드에서는 레벨이 변화하지 않는 상기 램프 신호를 발생하는 램프파 발생부, 상기 제1 노드로 흐르는 전류량을 감지하고, 상기 전류량에 대응하는 레벨을 갖는 상기 전류 감지 신호를 출력하는 전류 감지부, 상기 램프 신호와 상기 전류 감지 신호를 합하여 상기 센싱 신호를 발생하는 합성기, 상기 출력 전압을 분압하여 제2 노드에 분압된 전압 레벨을 인가하고, 상기 제2 노드의 전압 레벨과 기준 전압 사이의 전압차를 증폭하여 상기 귀환 신호를 출력하는 오차 증폭부, 및 상기 귀환 신호와 상기 센싱 신호를 비교하여 상기 비교 신호를 출력하는 비교기를 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 램프 신호는 상기 조절 레벨이상의 레벨을 갖는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 전류 감지 신호는 상기 조절 레벨이상의 레벨을 갖는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 램프 신호 및 전류 감지 신호는 상기 두 신호의 합이 상기 조절 레벨 이상의 레벨이 되도록 각각 지정된 레벨 이상의 레벨을 가지는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 비교부는 상기 조절 레벨 이상의 레벨을 갖는 상기 센싱 신호를 생성하기 위하여 상기 조절 레벨을 갖는 조절 신호를 발생하는 조절 신호 발생기를 추가로 더 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 합성기는 상기 조절 신호와 상기 램프 신호 및 상기 전류 감지 신호를 합하여 상기 센싱 신호를 생성하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 구동부는 상기 반전 셋 신호와 상기 비교 신호를 논리합하여 상기 리셋 신호를 출력하는 논리합 게이트, 상기 셋 신호의 상승 에지에 동기하여 제1 레벨의 상기 펄스 폭 신호를 출력하고, 상기 리셋 신 호의 상승 에지에 동기하여 제2 레벨의 상기 펄스 폭 신호를 출력하며, 상기 펄스 스킵 모드에서는 상기 펄스 폭 신호의 레벨을 변경하지 않는 플립플롭, 상기 제1 레벨의 펄스 폭 신호에 응답하여 상기 제1 스위치 트랜지스터를 턴 온 하고, 상기 제2 레벨의 펄스 폭 신호에 응답하여 상기 제1 스위치 트랜지스터를 턴 오프하기 위한 상기 제1 스위치 신호, 및 상기 제1 레벨의 펄스 폭 신호에 응답하여 상기 제2 스위치 트랜지스터를 턴 오프 하고, 상기 제2 레벨의 펄스 폭 신호에 응답하여 상기 제2 스위치 트랜지스터를 턴 온하기 위한 상기 제2 스위치 신호를 출력하는 게이트 드라이버를 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 전력 변환기의 제어 방법은 전원 전압과 접지 전압 및 출력 노드 사이에 연결되고 제1 및 제2 스위치 신호에 응답하여 제1 노드에 상기 전원 전압 또는 상기 접지 전압을 인가하고, 상기 제1 노드의 전압 레벨 변화를 평활화하여 상기 출력 노드로 출력 전압을 출력하는 출력부를 구비하는 전력 변환기에 있어서, 램프 신호와, 상기 전원 전압에서 상기 제1 노드로 흐르는 전류량에 대응하는 전류 감지 신호를 발생하고, 상기 램프 신호와 상기 전류 감지 신호에 응답하여 저부하 상태를 설정하기 위한 조절 레벨 이상의 레벨을 갖는 센싱 신호를 발생하는 단계, 상기 출력 노드에 연결된 내부 회로의 부하에 대응하는 전압 레벨을 갖는 귀환 신호를 발생하는 단계, 상기 귀환 신호의 레벨이 상기 조절 레벨보다 높으면, 상기 귀환 신호와 상기 센싱 신호를 비교하여 상기 제1 및 제2 스위치 신호를 활성화하기 위한 펄스 폭 신호를 발생하는 노멀 모드로 동작하고, 상기 부하가 작어서 상기 귀환 신호의 레벨이 상기 조절 레벨보다 낮으면 상 기 제1 및 제2 스위치 신호를 비활성화하기 위한 펄스 폭 신호를 발생하여 펄스 스킵 모드로 자동 전환하는 단계, 및 상기 펄스 폭 신호에 응답하여 상기 제1 및 제2 스위치 트랜지스터제어하기 위한 상기 제1 및 제2 스위치 신호를 발생하는 단계를 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 센싱 신호를 발생하는 단계는 상기 전원 전압에서 상기 제1 노드로 흐르는 전류량에 대응하는 상기 전류 감지 신호를 발생하는 단계, 지정된 주기와 듀티비를 갖는 상기 셋 신호와 상기 셋 신호와 반대 위상의 반전 셋 신호를 생성하는 단계, 상기 셋 신호와 상기 리셋 신호에 응답하여 램프 파형의 상기 램프 신호를 발생하는 단계, 및 상기 램프 신호와 상기 전류 감지 신호를 합하여 상기 센싱 신호를 발생하여 출력하는 단계를 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 자동 전환하는 단계는 상기 귀환 신호와 상기 센싱 신호를 비교하여 비교 신호를 발생하고, 상기 반전 셋 신호와 상기 비교 신호를 논리합하여 상기 리셋 신호를 발생하는 단계, 및 상기 노멀 모드에서 상기 셋 신호의 상승 에지에 응답하여 제1 레벨로 천이하고, 상기 리셋 신호의 상승 에지에 응답하여 제2 레벨로 천이하며, 상기 펄스 스킵 모드에서 하이 레벨의 상기 리셋 신호에 응답하여 레벨이 천이하지 않는 펄스 폭 신호를 발생하는 단계를 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 제1 및 제2 스위치 신호를 발생하는 단계는 상기 제1 레벨의 펄스 폭 신호에 응답하여 상기 제1 스위치 트랜지스 터를 턴 온 하고, 상기 제2 레벨의 펄스 폭 신호에 응답하여 상기 제1 스위치 트랜지스터를 턴 오프하기 위한 상기 제1 스위치 신호를 발생하는 단계, 및 상기 제1 레벨의 펄스 폭 신호에 응답하여 상기 제2 스위치 트랜지스터를 턴 오프 하고, 상기 제2 레벨의 펄스 폭 신호에 응답하여 상기 제2 스위치 트랜지스터를 턴 온하기 위한 상기 제2 스위치 신호를 발생하는 단계를 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 램프 신호는 상기 조절 레벨 이상의 레벨을 갖는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 전류 감지 신호는 상기 조절 레벨 이상의 레벨을 갖는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 센싱 신호를 발생하는 단계는 상기 조절 레벨을 갖는 조절 신호를 발생하는 단계, 및 상기 전류 감지 신호와 상기 램프 신호 및 상기 조절 신호를 합하여 상기 센싱 신호를 발생하는 단계를 구비하는 것을 특징으로 한다.
따라서, 본 발명의 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및 이 장치의 제어 방법은 불필요한 스위칭을 생략하기 위하여 펄스 스킵 모드를 구비하고, 부하가 작은 경우에 자동으로 펄스 스킵 모드로 전환되도록 구성하여 전력 변환기의 효율을 높인다.
이하, 첨부한 도면을 참고로 하여 본 발명의 펄스 스킵 모드로 자동 전환기 능을 가진 전력 변환기 및 이 장치의 제어 방법을 설명하면 다음과 같다.
도1 은 본 발명에 따른 전력 변환기를 나타내는 도면이다. 도1 의 전력 변환기는 전원 전압(Vbat)을 인가받아 내부 회로(200)를 구동하기 위한 정전압인 출력 전압(Vo)으로 변환하여 출력한다.
도1 에서 전력 변환기는 전원 전압(Vbat), 2개의 트랜지스터(MP, MN), 인덕터(L1), 커패시터(C1), 및 상기 2개의 트랜지스터(MP, MN)를 제어하기 위한 제어부를 구비한다.
전원 전압(Vbat)은 입력 전압으로 전력 변환기 및 내부 회로를 구동하기 위한 전압이며, 직류 전압이다. 전원 전압(Vbat)은 외부에서 인가되는 전압일 수도 있으며, 배터리에서 인가되는 전압일 수도 있다.
PMOS 트랜지스터(MP)는 전원 전압(Vbat)과 제1 노드(nd1) 사이에 연결되며, 게이트 단자로 제1 스위칭 신호(PG)를 인가받는다. PMOS 트랜지스터(MP)는 제1 스위칭 신호(PG)에 응답하여 내부 회로(200)를 구동하기 위한 전원 전압(Vbat)을 제1 노드(nd1)에 인가하는 스위치 트랜지스터이다. 그리고 NMOS 트랜지스터(MN)는 제1 노드(nd1)와 접지 전압(Vss) 사이에 연결되며, 게이트 단자로 제2 스위칭 신호(NG)를 인가받는다. NMOS 트랜지스터(MN)는 제2 스위칭 신호(NG)에 응답하여 인덕터(L1)에 축적된 에너지를 방출하기 위한 스위치 트랜지스터이다.
제1 노드(nd1)와 출력 노드(ndo) 사이에 연결되는 인덕터(L1)와 출력 노드(ndo)와 접지 전압(Vss) 사이에 연결되는 커패시터(C1)는 로우 패스 필터(Low pass filter)를 구성한다. 즉 제1 노드(nd1)에 인가되는 전원 전압(Vbat)의 급격한 변화를 인덕터(L1)와 커패시터(C1)를 통해 평활화하여 출력 전압(Vo)을 출력한다.
제어부는 출력 전압(Vo)에 응답하여 2개의 스위치 트랜지스터(MP, MN)를 제어하기 위한 스위치 구동 신호(PG, NG)를 출력한다.
전류 감지부(110)는 전원 전압(Vbat)에서 제1 노드(nd1)로 흐르는 전류량을 감지하여 전류 감지 신호(CS)를 출력한다. 전류 감지 신호(CS)는 항상 지정된 소정 레벨의 유지하고 있으며, 제1 노드(ndo)로 흐르는 전류량에 따라 레벨이 변화하는 신호이다. 과전류 보호부(120)는 전류 감지부(110)에서 인가되는 전류 감지 신호(CS)에 응답하여, 전류 감지 신호(CS)가 소정 레벨 이상으로 상승하면 과전류 감지 펄스(OCP)를 출력한다. 한편 오실레이터(160)는 지정된 듀티비(duty rate)를 갖는 셋 신호(SET)와 반전 셋 신호(SETB)를 출력한다. 램프파 발생부(150)는 셋 신호(SET)의 상승 에지에 응답하여 램프 파형의 램프 신호(RP)를 발생하고, 논리합 게이트(OR)에서 출력되는 리셋 신호(RST)의 상승 에지에 응답하여 리셋 된다. 램프 신호(RP) 또한 전류 감지 신호(CS)와 마찬가지로 항상 지정된 소정의 레벨을 유지하고 있으며, 셋 신호(SET)에 응답하여 램프 파형으로 상승하고, 리셋 신호(RST)에 응답하여 다시 지정된 소정레벨로 천이하는 신호이다. 그리고 합성기(SUM)는 전류 감지부(110)에서 인가되는 전류 감지 신호(CS)와 램프파 발생부(150)에서 인가되는 램프 신호(RP)를 합하여 센싱 신호(Vs)를 출력한다.
출력 노드(ndo)와 접지 전압 사이에 연결된 2개의 저항(R1, R2)은 분압 저항으로 출력 노드(ndo)에 인가되는 전압을 각각의 저항(R1, R2)의 저항값에 대응하는 비율로 분압하여 제2 노드(nd2)에 인가한다. 오차 증폭부(180)는 제2 노드(nd2)의 전압 레벨과 기준 전압 발생부(190)에서 발생하는 기준 전압(Vref)의 전압 레벨 차를 증폭하여 귀환 신호(Vc)를 출력한다. 오차 증폭부(180)의 제3 노드(nd3)와 제4 노드(nd4) 사이에 직렬 연결된 저항(R4)과 커패시터(C2)는 귀환 회로로서 증폭기(AMP)의 발진을 방지한다. 또한 귀환 회로의 저항(R4)과 커패시터(C2)의 임피던스와 저항(R3)의 임피던스 비율로 증폭기(AMP)의 증폭률을 조절한다.
비교기(CMP)는 합성기에서 출력되는 센싱 신호(Vs)와 오차 증폭부(180)에서 출력되는 귀환 신호(Vc)를 비교하여 비교 신호(Vcmp)를 출력한다. 비교 신호(Vcmp)는 귀환 신호(Vc)의 전압 레벨이 센싱 신호(Vs)의 전압 레벨보다 낮으면 하이 레벨로 출력되고, 귀환 신호(Vc)의 전압 레벨이 센싱 신호(Vs)의 전압 레벨보다 높으면 로우 레벨로 출력된다. 논리합 게이트(OR)는 과전류 감지 펄스(OCP)와 반전 셋 신호(SETB) 및 비교 신호(Vcmp)를 논리합하여 리셋 신호(RST)를 출력한다.
플립플롭(130)은 리셋 신호(RST) 우선 에지 트리거 플립플롭으로서, 셋 신호(SET)의 상승에지에 동기하여 하이 레벨의 펄스 폭 조절 신호(PWM)를 출력하고, 리셋 신호의 상승에지에 동기하여 로우 레벨의 펄스 폭 신호(PWM)를 출력한다. 그러나 플립플롭(130)은 리셋 신호(RST) 우선 에지 트리거 플립플롭이므로 리셋 신호(RST)가 하이 레벨로 인가되는 동안에 인가되는 셋 신호(SET)의 상승 에지에는 동작하지 않는다. 즉 리셋 신호(RST)가 하이 레벨인 동안에 출력되는 펄프 폭 신호(PWM)는 로우 레벨로 유지된다.
0 전류 감지부(170)는 인덕터(L1)에 역전류가 흐르지 않도록 NMOS 트랜지스터(MN)에서 접지 전압(Vss)로 흐르는 전류를 감지한다. 만일 NMOS 트랜지스터(MN) 에서 접지 전압(Vss)로 흐르는 전류가 0이 되면, 0 전류 감지부(170)는 0 전류 감지 신호(ZD)를 게이트 드라이버(140)로 출력한다.
게이트 드라이버(140)는 펄스 폭 신호(PWM)에 응답하여 PMOS 트랜지스터(MP)의 게이트 단자로 제1 스위칭 신호(PG)를 인가하고, NMOS 트랜지스터(MN)의 게이트 단자(NG)로 제2 스위칭 신호(NG)를 인가한다. 제1 스위칭 신호(PG)는 펄스 폭 신호(PWM)에만 응답하여 출력될 수 있으나, 제2 스위칭 신호(NG)는 펄스 폭 신호(PWM)와 0 전류 감지 신호(ZD)에 응답하여 출력되어야 하므로 2개의 스위칭 신호(PG, NG)를 개별적으로 출력한다.
도1 의 전력 변환기는 전류 감지 신호(CS)와 램프 신호(RP)가 항상 지정된 소정의 레벨을 유지하도록 하였으므로, 전류 감지 신호(CS)와 램프 신호(RP)의 합인 센싱 신호(Vs) 또한 항상 소정의 레벨을 유지하게 된다. 그리고 비교기는 귀환 신호(Vc)와 센싱 신호(Vs)를 비교하여 비교 신호(Vcmp)를 출력하므로, 귀환 신호(Vc)의 레벨이 센싱 신호(Vs)가 유지하는 소정의 레벨보다 낮아지는 구간동안에 비교 신호(Vcmp)는 하이 레벨을 유지하게 된다. 귀환 신호(Vc)의 레벨이 낮은 것은 내부 회로(200)에서 필요로하는 전류가 적다는 뜻이며, 이는 곧 저부하 상태를 나타내는 저부하 구간이다.
논리합 게이트(OR)는 비교 신호(Vcmp)에 응답하여 리셋 신호(RST)가 출력되고, 플립플롭(130)으로 하이 레벨의 리셋 신호(RST)가 인가되고 있는 동안 펄스 폭 신호(PWM)는 로우 레벨로 유지되므로, 저부하 구간 동안 전력 변환기는 펄스 폭 신호(PWM)가 변화하지 않는 펄스 스킵 모드(Pulse Skip Mode : PSM)가 된다. 펄스 스 킵 모드 동안에는 게이트 드라이버(140)에서 출력되는 제1 및 제2 스위칭 신호(PG, NG) 또한 변화가 없으므로, 2개의 스위치 트랜지스터(MP, MN)는 스위칭 동작을 수행하지 않는다. 따라서 전력 변환기의 효율을 높인다.
도1 에서 과전류 보호부와 0전류 감지부는 전력 변환기를 보호하기 위한 일종의 보호 회로이므로 경우에 따라서는 생략할 수도 있다.
도2 는 도1 의 전력 변환기의 동작을 설명하기 위한 타이밍 다이어그램이다.
도1 과 도2 를 참조로 하여 본 발명의 전력 변환기를 설명하면, 셋 신호(SET)와 반전 셋 신호(SETB)는 오실레이터(160)에서 지정된 주기와 듀티비를 가지고 출력되는 신호이며, 서로 반대의 위상을 가진다. 셋 신호(SET)는 플립플롭(130) 및 램프파 발생부(150)로 출력되어 전력 변환기의 동작 속도를 지정하며, 반전 셋 신호(SETB)는 논리합 게이트(OR)로 출력되어 전력 변환기가 셋 신호(SET)에 응답하여 동작하는 한 주기 이내에 적어도 한 번의 리셋 신호(RST)를 발생하기 위하여 사용되는 신호이다. 도1 에 도시된 바와 같이 리셋 신호(RST)는 과전류 감지 펄스(OCP)와 비교 신호(Vcmp) 및 반전 셋 신호(SETB)에 응답하여 리셋 신호(RST)를 출력한다. 그러나 과전류 감지 펄스(OCP)와 비교 신호(Vcmp)는 주기적으로 출력되는 신호가 아니다. 따라서 반전 셋 신호(SETB)는 전력 변환기의 안정적인 동작을 위해 주기적으로 리셋 신호(RST)를 발생하기 위하여 사용된다.
셋 신호(SET)의 상승 에지에 응답하여 플립플롭(130)은 하이 레벨의 펄스 폭 신호(PWM)를 출력하고, 게이트 드라이버(140)는 펄스 폭 신호(PWM)에 응답하여 PMOS 트랜지스터(MP)와 NMOS 트랜지스터(MN)를 각각 제어하기 위한 로우 레벨의 제 1 및 제2 스위치 신호(PG, NG)를 출력한다. PMOS 트랜지스터(MP)는 로우 레벨의 제1 스위치 신호(PG)에 응답하여 턴 온 되고, NMOS 트랜지스터(MN)는 로우 레벨의 제2 스위치 신호(NG)에 응답하여 턴 오프 된다. PMOS 트랜지스터(MP)가 턴 온 되고, NMOS 트랜지스터(MN)가 턴 오프 되면, 전원 전압(Vbat)이 제1 노드(nd1)로 인가되고, 인덕터(L1)는 제1 노드(nd1)를 통해 흐르는 전류에 응답하여 출력 노드(ndo)로 출력 전압(Vo)을 출력하고, 커패시터(C1)는 출력 전압(Vo)을 평활화 한다. 그리고 플립플롭(130)은 리셋 신호(RST)의 상승 에지에 응답하여 로우 레벨의 펄스 폭 신호(PWM)를 출력하고, 게이트 드라이버(140)는 로우 레벨의 펄스 폭 신호(PWM)에 응답하여 하이 레벨의 제1 및 제2 스위치 신호(PG, NG)를 출력한다. PMOS 트랜지스터(MP)는 하이 레벨의 제1 스위치 신호(PG)에 응답하여 턴 오프 되어, 제1 노드(nd1)에 인가되는 전원 전압(Vbat)을 차단한다. 그리고 NMOS 트랜지스터(MN)는 하이 레벨의 제2 스위치 제어 신호(NG)에 응답하여 턴 온 되어, 인덕터(L1)에 축적된 에너지를 커패시터(C1)로 모두 전달한다.
전류 감지부(110)는 제1 노드(nd1)로 흐르는 전류를 감지하여 전류 감지 신호(CS)를 출력한다. 전류 감지부(110)에서 출력되는 전류 감지 신호(CS)는 PMOS 트랜지스터(MP)가 턴 온 된 동안, 제1 노드(nd1)는 인덕터(L1)를 통해 출력 노드(ndo)와 연결되어 있으므로, 전류 감지부(110)는 PMOS 트랜지스터(MP)에 흐르는 전류를 감지하여 전류 감지 신호(CS)를 출력한다. 따라서 전류 감지 신호(CS)는 PMOS 트랜지스터(MP)가 턴 온 될 때마다 출력 노드(ndo)에 흐르는 전류에 대응하는 레벨에서 시작하여 서서히 레벨이 상승하는 램프 파형의 신호이다. 또한 전류 감지 신호(CS)는 도2 에 도시된 바와 같이 귀환 신호(Vc)와의 비교를 위하여 일정한 레벨(lc)이 항상 유지되도록 한다.
과전류 보호부(120)는 전류 감지 신호(CS)를 인가받고, 전류 감지 신호(CS)가 지정된 소정의 레벨 이상으로 상승하면, 출력 노드(ndo)로 과전류가 흐르는 것을 방지하기 위한 과전류 감지 펄스(OCP)를 발생한다. 과전류 감지 펄스(OCP)는 논리합 게이트(OR)로 인가되므로, 과전류 보호부(120)가 과전류 감지 펄스(OCP)를 발생하면 논리합 게이트(OR)는 리셋 신호(RST)를 출력하게 된다. 플립플롭(130)은 리셋 신호(RST)의 상승 에지에 동기하여 펄스 폭 신호(PWM)를 로우 레벨로 천이하고, 제1 및 제2 스위치 신호(PG, NG)는 하이 레벨로 천이한다. PMOS 트랜지스터(MP)는 제1 스위치 신호(PG)에 응답하여 출력 노드(ndo)로 인가되는 전류를 차단한다. 따라서 출력 노드(ndo)로 과전류가 흐르는 것을 방지한다.
램프파 발생부(150)는 셋 신호(SET)에 응답하여 램프 파형의 램프 신호(RP)를 출력하고, 리셋 신호(RST)에 응답하여 리셋된다. 그리고 전류 감지 신호(CS)와 마찬가지로 귀환 신호(Vc)와의 비교를 위하여 일정한 레벨(lr)이 항상 유지되도록 한다.
센싱 신호(Vs)는 전류 감지부(110)에서 출력되는 전류 감지 신호(CS)와 램프파 발생부(150)에서 출력되는 램프 신호(RP)가 합성기(SUM)에서 합쳐진 신호이다. 따라서 센싱 신호(Vs)는 전류 감지 신호(CS)에 지정된 소정의 레벨(lc)과 램프 신호(RP)의 지정된 소정의 레벨(lr)을 합한 레벨(ls)보다 크거나 같은 레벨을 갖는다.
한편 오차 증폭부(180)로 인가되는 제2 노드(nd2)의 전압은 출력 노드(ndo)의 출력 전압(Vo)이 2개의 저항(R1, R2)에 의해 분압된 레벨을 갖는다. 오차 증폭부(180)는 2개의 저항(R1, R2)에 의해 출력 전압(Vo)의 분압된 레벨을 갖는 제2 노드(nd2)의 전압과 기준 전압 발생부(190)에서 출력되는 기준 전압(Vref)의 차를 증폭하여 귀환 신호(Vc)를 출력한다. 오차 증폭부(180)에서 증폭기(AMP)의 증폭률은 커패시터(C2)와 저항(R4)의 임피던스 합과 저항(R3)의 저항값에 따라 조절된다. 따라서 귀환 신호(Vc)의 전압 레벨은 출력 전압(Vo)의 전압 레벨에 비례하여 변화한다.
비교기(CMP)는 귀환 신호(Vc)와 센싱 신호(Vs)를 비교하여 비교 신호(Vcmp)를 출력한다. 상기한 바와 같이 비교기(CMP)는 귀환 신호(Vc)의 전압 레벨이 센싱 신호(Vs)의 전압 레벨보다 낮으면 하이 레벨의 비교 신호(Vcmp)를 출력하고, 귀환 신호(Vc)의 전압 레벨이 센싱 신호(Vs)의 전압 레벨보다 높으면 로우 레벨의 비교 신호(Vcmp)를 출력한다. 즉 센싱 신호(Vs)의 전압 레벨이 귀환 신호(Vc)의 전압 레벨보다 높아지면, 내부 회로(200)에서 필요로 하는 전류량보다 많은 전류가 전원 전압(Vbat)에서 공급되게 되므로 비교기(CMP)는 내부 회로(200)로 출력되는 전류를 차단하기 위하여 비교 신호(Vcmp)를 출력한다. 그리고 내부 회로(200)에서 필요로 하는 전류가 적기 때문에 전력 변환기의 부하가 낮은 상태로 지속되는 저부하 구간에서는 센싱 신호(Vs)의 전압 레벨이 귀환 신호(Vc)의 전압 레벨보다 높은 상태가 유지되고 있으므로 항상 하이 레벨의 비교 신호(Vcmp)가 출력된다.
본 발명의 전력 변환기는 저부하 구간을 설정하기 위하여 전류 감지 신 호(CS)와 램프 신호(RP)가 항상 지정된 소정의 레벨을 유지하도록 하였다. 귀환 신호(Vc)는 출력 전압(Vo)에 비례하는 신호이므로, 귀환 신호(Vc)가 낮아도 전압 레벨이 0V 가 아니면 내부 회로(200)에서 전류를 필요로 하고 있음을 의미한다. 그러나 도2에서 센싱 신호(Vs)는 항상 소정의 레벨(ls) 이상의 레벨을 유지하는 신호이다. 따라서 내부 회로(200)에서 필요로 하는 전류가 적은 경우, 즉 부하가 작은 경우에 본 발명의 전력 변환기는 귀환 신호(Vc)의 전압 레벨이 센싱 신호(Vs)의 전압 레벨보다 낮은 상태로 유지되는 저부하 구간을 설정할 수 있다.
논리합 게이트(OR)에서 출력되는 리셋 신호(RST)는 과전류 감지 신호(OCP)와 반전 셋 신호(SETB) 및 비교 신호(Vcmp) 중 하나라도 하이 레벨로 인가되면 내부 회로(200)로 출력되는 전류를 차단하기 위하여 하이 레벨로 출력된다. 따라서 저부하 구간에서 리셋 신호(RST)는 하이 레벨을 유지한다.
플립플롭(130)에서 출력되는 펄스 폭 신호(PWM)는 셋 신호(SET)의 상승 에지에 동기하여 하이레벨로 천이하고, 리셋 신호(RST)의 상승 에지에 동기하여 로우 레벨로 천이한다. 그리고 플립플롭(130)이 리셋 신호(RST) 우선 에지 트리거 플립플롭이므로 리셋 신호(RST)가 하이 레벨을 유지하는 저부하 구간에서 펄스 폭 신호(PWM)는 셋 신호(SET)에 무관하게 로우 레벨을 유지한다. 즉 펄스 스킵 모드(Pulse Skip Mode)로 동작한다. 펄스 스킵 모드에서 게이트 드라이버(140)는 제1 및 제2 스위치 신호(PG, NG)를 하이 레벨로 계속 유지하게 되고, 결과적으로 PMOS 트랜지스터(MP)와 NMOS 트랜지스터(MN)는 스위칭 동작을 수행하지 않으므로 불필요한 전력이 소모되지 않는다. 따라서 본 발명의 전력 변환기는 저부하 구간에서 펄 스 스킵 모드로 동작하여 효율이 높아진다.
상기에서는 전류 감지 신호(CS)와 램프 신호(RP)가 각각 지정된 소정의 레벨(lc, lr) 이상의 레벨을 유지하므로 센싱 신호(Vs)가 소정의 레벨(ls) 이상의 레벨을 갖는 것으로 설명하였으나, 전류 감지 신호(CS) 또는 램프 신호(RP) 중 하나의 신호만 저부하 구간을 설정하기 위한 레벨(ls)을 갖도록 구성할 수도 있음은 자명하다. 또한 전류 감지 신호(CS)와 램프 신호(RP)가 아닌 별도의 레벨 조절 신호를 출력하기 위한 조절 전압 발생부를 추가로 더 구비하거나, 기준 전압 발생부(190)에서 레벨 조절 신호를 출력하도록 구성하여, 센싱 신호(Vs)에 저부하 구간을 설정하기 위한 레벨(ls)을 인가할 수도 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허 청구 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도1 은 본 발명에 따른 전력 변환기를 나타내는 도면이다.
도2 는 도1 의 전력 변환기의 동작을 설명하기 위한 타이밍 다이어그램이다.

Claims (17)

  1. 전원 전압과 접지 전압 및 출력 노드 사이에 연결되고 제1 및 제2 스위치 신호에 응답하여 제1 노드에 상기 전원 전압 또는 접지 전압을 인가하고, 상기 제1 노드의 전압 레벨 변화를 평활화하여 상기 출력 노드로 출력 전압을 출력하는 출력부; 및
    상기 출력 노드에 연결된 부하의 크기에 따라 상기 제1 노드로 흐르는 전류량에 대응하는 전류 감지 신호와 램프 신호에 응답하여 저부하 상태를 설정하기 위해 지정된 조절 레벨 이상의 레벨로 생성되는 센싱 신호를 상기 부하의 크기에 대응하는 귀환 신호와 비교하여, 상기 귀환 신호의 레벨이 상기 조절 레벨보다 높으면 상기 제1 및 제2 스위치 신호를 활성화하기 위한 펄스 폭 신호를 발생하는 노멀 모드로 동작하고, 상기 부하가 작아서 상기 귀환 신호의 레벨이 상기 조절 레벨보다 낮으면 상기 제1 및 제2 스위치 신호를 비활성화하기 위한 상기 펄스 폭 신호를 발생하여 펄스 스킵 모드로 자동 전환하는 제어부를 구비하는 것을 특징으로 하는 전력 변환기.
  2. 제1 항에 있어서, 상기 제어부는
    셋 신호와 반전 셋 신호, 상기 전류 감지 신호 및 상기 귀환 신호를 생성하고, 상기 셋 신호와 리셋 신호에 응답하여 램프 파형의 상기 램프 신호를 생성하며, 상기 램프 신호와 상기 전류 감지 신호를 합하여 상기 센싱 신호를 발생하고, 상기 귀환 신호와 상기 센싱 신호를 비교하여 비교 신호를 발생하는 비교부; 및
    상기 반전 셋 신호와 상기 비교 신호를 응답하여 상기 리셋 신호를 발생하고, 상기 노멀 모드에서는 상기 셋 신호와 상기 리셋 신호의 상승에지에 동기하여 레벨이 천이하며, 상기 리셋 신호가 하이 레벨 상태로 유지되는 상기 펄스 스킵 모드에서는 레벨이 천이되지 않는 펄스 폭 신호를 발생하고, 상기 펄스 폭 신호에 응답하여 상기 제1 및 제2 스위치 신호를 출력하는 구동부를 구비하는 것을 특징으로 하는 전력 변환기.
  3. 제2 항에 있어서, 상기 출력부는
    상기 전원 전압과 상기 제1 노드 사이에 연결되고, 게이트 단자로 상기 제1 스위치 신호를 인가받는 제1 스위치 트랜지스터;
    상기 제1 노드와 상기 접지 전압 사이에 연결되고, 게이트 단자로 상기 제2 스위치 신호를 인가받는 제2 스위치 트랜지스터;
    상기 제1 노드와 상기 출력 노드 사이에 연결되어 상기 제1 노드에서 상기 출력 노드로 흐르는 전류에 대응하는 에너지를 축적 또는 방출하는 인덕터; 및
    상기 출력 노드와 상기 접지 전압 사이에 연결되어 상기 출력 노드에 인가되는 상기 출력 전압을 충전 또는 방전하는 제1 커패시터를 구비하는 것을 특징으로 하는 전력 변환기.
  4. 제3 항에 있어서, 상기 비교부는
    지정된 주기와 듀티비를 갖는 상기 셋 신호와 상기 셋 신호와 반대위상을 갖는 상기 반전 셋 신호를 생성하는 오실레이터;
    노멀 모드에서 상기 셋 신호의 상승 에지에 응답하여 레벨이 상승하고, 상기 리셋 신호에 응답하여 상승 이전 레벨로 천이하며, 상기 리셋 신호가 하이레벨로 유지되는 상기 펄스 스킵 모드에서는 레벨이 변화하지 않는 상기 램프 신호를 발생하는 램프파 발생부;
    상기 제1 노드로 흐르는 전류량을 감지하고, 상기 전류량에 대응하는 레벨을 갖는 상기 전류 감지 신호를 출력하는 전류 감지부;
    상기 램프 신호와 상기 전류 감지 신호를 합하여 상기 센싱 신호를 발생하는 합성기;
    상기 출력 전압을 분압하여 제2 노드에 분압된 전압 레벨을 인가하고, 상기 제2 노드의 전압 레벨과 기준 전압 사이의 전압차를 증폭하여 상기 귀환 신호를 출력하는 오차 증폭부; 및
    상기 귀환 신호와 상기 센싱 신호를 비교하여 상기 비교 신호를 출력하는 비교기를 구비하는 것을 특징으로 하는 전력 변환기.
  5. 제4 항에 있어서, 상기 램프 신호는
    상기 조절 레벨이상의 레벨을 갖는 것을 특징으로 하는 전력 변환기.
  6. 제4 항에 있어서, 상기 전류 감지 신호는
    상기 조절 레벨이상의 레벨을 갖는 것을 특징으로 하는 전력 변환기.
  7. 제4 항에 있어서, 상기 램프 신호 및 상기 전류 감지 신호는
    상기 두 신호의 합이 상기 조절 레벨 이상의 레벨이 되도록 각각 지정된 레벨 이상의 레벨을 가지는 것을 특징으로 하는 전력 변환기.
  8. 제4 항에 있어서, 상기 비교부는
    상기 조절 레벨 이상의 레벨을 갖는 상기 센싱 신호를 생성하기 위하여 상기 조절 레벨을 갖는 조절 신호를 발생하는 조절 신호 발생기를 추가로 더 구비하는 것을 특징으로 하는 전력 변환기.
  9. 제8 항에 있어서, 상기 합성기는
    상기 조절 신호와 상기 램프 신호 및 상기 전류 감지 신호를 합하여 상기 센싱 신호를 생성하는 것을 특징으로 하는 전력 변환기.
  10. 제4 항에 있어서, 상기 구동부는
    상기 반전 셋 신호와 상기 비교 신호를 논리합하여 상기 리셋 신호를 출력하는 논리합 게이트;
    상기 셋 신호의 상승 에지에 동기하여 제1 레벨의 상기 펄스 폭 신호를 출력하고, 상기 리셋 신호의 상승 에지에 동기하여 제2 레벨의 상기 펄스 폭 신호를 출 력하며, 상기 펄스 스킵 모드에서는 상기 펄스 폭 신호의 레벨을 변경하지 않는 플립플롭;
    상기 제1 레벨의 펄스 폭 신호에 응답하여 상기 제1 스위치 트랜지스터를 턴 온 하고, 상기 제2 레벨의 펄스 폭 신호에 응답하여 상기 제1 스위치 트랜지스터를 턴 오프하기 위한 상기 제1 스위치 신호, 및 상기 제1 레벨의 펄스 폭 신호에 응답하여 상기 제2 스위치 트랜지스터를 턴 오프 하고, 상기 제2 레벨의 펄스 폭 신호에 응답하여 상기 제2 스위치 트랜지스터를 턴 온하기 위한 상기 제2 스위치 신호를 출력하는 게이트 드라이버를 구비하는 것을 특징으로 하는 전력 변환기.
  11. 전원 전압과 접지 전압 및 출력 노드 사이에 연결되고 제1 및 제2 스위치 신호에 응답하여 제1 노드에 상기 전원 전압 또는 상기 접지 전압을 인가하고, 상기 제1 노드의 전압 레벨 변화를 평활화하여 상기 출력 노드로 출력 전압을 출력하는 출력부를 구비하는 전력 변환기에 있어서,
    램프 신호와, 상기 전원 전압에서 상기 제1 노드로 흐르는 전류량에 대응하는 전류 감지 신호를 발생하고, 상기 램프 신호와 상기 전류 감지 신호에 응답하여 저부하 상태를 설정하기 위한 조절 레벨 이상의 레벨을 갖는 센싱 신호를 발생하는 단계;
    상기 출력 노드에 연결된 내부 회로의 부하에 대응하는 전압 레벨을 갖는 귀환 신호를 발생하는 단계;
    상기 귀환 신호의 레벨이 상기 조절 레벨보다 높으면, 상기 귀환 신호와 상 기 센싱 신호를 비교하여 상기 제1 및 제2 스위치 신호를 활성화하기 위한 펄스 폭 신호를 발생하는 노멀 모드로 동작하고, 상기 부하가 작어서 상기 귀환 신호의 레벨이 상기 조절 레벨보다 낮으면 상기 제1 및 제2 스위치 신호를 비활성화하기 위한 펄스 폭 신호를 발생하여 펄스 스킵 모드로 자동 전환하는 단계; 및
    상기 펄스 폭 신호에 응답하여 상기 제1 및 제2 스위치 트랜지스터제어하기 위한 상기 제1 및 제2 스위치 신호를 발생하는 단계를 구비하는 것을 특징으로 하는 전력 변환기의 제어 방법.
  12. 제11 항에 있어서, 상기 센싱 신호를 발생하는 단계는
    상기 전원 전압에서 상기 제1 노드로 흐르는 전류량에 대응하는 상기 전류 감지 신호를 발생하는 단계;
    지정된 주기와 듀티비를 갖는 셋 신호와 상기 셋 신호와 반대 위상의 반전 셋 신호를 생성하는 단계;
    상기 셋 신호와 상기 리셋 신호에 응답하여 램프 파형의 상기 램프 신호를 발생하는 단계; 및
    상기 램프 신호와 상기 전류 감지 신호를 합하여 상기 센싱 신호를 발생하여 출력하는 단계를 구비하는 것을 특징으로 하는 전력 변환기의 제어 방법.
  13. 제12 항에 있어서, 상기 자동 전환하는 단계는
    상기 귀환 신호와 상기 센싱 신호를 비교하여 비교 신호를 발생하고, 상기 반전 셋 신호와 상기 비교 신호를 논리합하여 상기 리셋 신호를 발생하는 단계; 및
    상기 노멀 모드에서 상기 셋 신호의 상승 에지에 응답하여 제1 레벨로 천이하고, 상기 리셋 신호의 상승 에지에 응답하여 제2 레벨로 천이하며, 상기 펄스 스킵 모드에서 하이 레벨의 상기 리셋 신호에 응답하여 레벨이 천이하지 않는 펄스 폭 신호를 발생하는 단계를 구비하는 것을 특징으로 하는 전력 변환기의 제어 방법.
  14. 제13 항에 있어서, 상기 제1 및 제2 스위치 신호를 발생하는 단계는
    상기 제1 레벨의 펄스 폭 신호에 응답하여 상기 제1 스위치 트랜지스터를 턴 온 하고, 상기 제2 레벨의 펄스 폭 신호에 응답하여 상기 제1 스위치 트랜지스터를 턴 오프하기 위한 상기 제1 스위치 신호를 발생하는 단계; 및
    상기 제1 레벨의 펄스 폭 신호에 응답하여 상기 제2 스위치 트랜지스터를 턴 오프 하고, 상기 제2 레벨의 펄스 폭 신호에 응답하여 상기 제2 스위치 트랜지스터를 턴 온하기 위한 상기 제2 스위치 신호를 발생하는 단계를 구비하는 것을 특징으로 하는 전력 변환기의 제어 방법.
  15. 제14 항에 있어서, 상기 램프 신호는
    상기 조절 레벨 이상의 레벨을 갖는 것을 특징으로 하는 전력 변환기의 제어 방법.
  16. 제14 항에 있어서, 상기 전류 감지 신호는
    상기 조절 레벨 이상의 레벨을 갖는 것을 특징으로 하는 전력 변환기의 제어 방법.
  17. 제14 항에 있어서, 상기 센싱 신호를 발생하는 단계는
    상기 조절 레벨을 갖는 조절 신호를 발생하는 단계; 및
    상기 전류 감지 신호와 상기 램프 신호 및 상기 조절 신호를 합하여 상기 센싱 신호를 발생하는 단계를 구비하는 것을 특징으로 하는 전력 변환기의 제어 방법.
KR1020070116688A 2007-11-15 2007-11-15 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및제어 방법 KR20090050318A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070116688A KR20090050318A (ko) 2007-11-15 2007-11-15 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및제어 방법
US12/270,078 US20090128113A1 (en) 2007-11-15 2008-11-13 Power converter having auto conversion function for pulse skip mode and control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070116688A KR20090050318A (ko) 2007-11-15 2007-11-15 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및제어 방법

Publications (1)

Publication Number Publication Date
KR20090050318A true KR20090050318A (ko) 2009-05-20

Family

ID=40641222

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070116688A KR20090050318A (ko) 2007-11-15 2007-11-15 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및제어 방법

Country Status (2)

Country Link
US (1) US20090128113A1 (ko)
KR (1) KR20090050318A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8643637B2 (en) 2011-01-06 2014-02-04 Samsung Display Co., Ltd. DC-DC converter and mobile communication terminal using the same
KR101372686B1 (ko) * 2011-08-03 2014-03-11 웨-메이 치우 전력 변환기 펄스 폭 변조 제어 회로 및 그 제어 방법
US9024612B2 (en) 2011-12-19 2015-05-05 Samsung Electronics Co., Ltd. Buck converter having pulse skipping mode and related method of operation

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010200450A (ja) * 2009-02-24 2010-09-09 Fujitsu Semiconductor Ltd 半導体集積回路および電源装置
CN101995894B (zh) * 2010-09-16 2012-08-08 电子科技大学 一种基于优化psm调制模式的自适应电压调节器
CN101995895B (zh) * 2010-09-16 2012-06-13 电子科技大学 一种基于psm调制模式的自适应电压调节器
US9553501B2 (en) 2010-12-08 2017-01-24 On-Bright Electronics (Shanghai) Co., Ltd. System and method providing over current protection based on duty cycle information for power converter
EP2490326B1 (en) * 2011-02-18 2017-08-09 Rohm Co., Ltd. DC/DC converter with standby mode operation
JP5518004B2 (ja) * 2011-06-29 2014-06-11 三菱電機株式会社 電力変換装置
US9219411B2 (en) * 2011-09-13 2015-12-22 Intel Deutschland Gmbh DC/DC converter, method for providing an output voltage on the basis of an input voltage and computer program
CN102594144B (zh) * 2012-03-23 2015-07-22 上海新进半导体制造有限公司 一种电流控制型直流降压电路及降低功耗的方法
KR102048398B1 (ko) * 2012-05-04 2019-11-26 온세미컨덕터코리아 주식회사 스위치 제어기, 스위치 제어 방법 및 스위치 제어기를 포함하는 전력 공급 장치
US8941368B2 (en) * 2013-03-07 2015-01-27 Analog Devices Technology Skip mode method and system for a current mode switching converter
CN103401424B (zh) 2013-07-19 2014-12-17 昂宝电子(上海)有限公司 用于调整电源变换***的输出电流的***和方法
US9374000B1 (en) * 2014-02-06 2016-06-21 Maxim Integrated Products, Inc. Controlling DC-to-DC converter duty cycle by shifting PWM ramp
TWI528127B (zh) * 2014-02-21 2016-04-01 Alpha & Omega Semiconductor Regulator control method
US9584005B2 (en) 2014-04-18 2017-02-28 On-Bright Electronics (Shanghai) Co., Ltd. Systems and methods for regulating output currents of power conversion systems
CN108809100B (zh) 2014-04-18 2020-08-04 昂宝电子(上海)有限公司 用于调节电源变换***的输出电流的***和方法
CN104660022B (zh) 2015-02-02 2017-06-13 昂宝电子(上海)有限公司 为电源变换器提供过流保护的***和方法
US9831774B2 (en) * 2015-04-09 2017-11-28 Mediatek Inc. Constant on-time pulse width control-based scheme used in voltage converter
US10270334B2 (en) 2015-05-15 2019-04-23 On-Bright Electronics (Shanghai) Co., Ltd. Systems and methods for output current regulation in power conversion systems
CN106981985B (zh) 2015-05-15 2019-08-06 昂宝电子(上海)有限公司 用于电源转换***中的输出电流调节的***和方法
CN108370218B (zh) 2015-09-03 2021-02-23 航天喷气发动机洛克达因股份有限公司 用于开关功率转换器的短路保护
US9602001B1 (en) * 2015-11-06 2017-03-21 National Cheng Kung University Buck converter with a variable-gain feedback circuit for transient responses optimization
JP6620013B2 (ja) * 2015-12-25 2019-12-11 ローム株式会社 スイッチング電源装置
TWI634728B (zh) * 2017-09-08 2018-09-01 茂達電子股份有限公司 運作於脈衝省略模式的控制電路及具有其之電壓轉換器
CN108429456B (zh) * 2018-02-11 2020-03-31 西南电子技术研究所(中国电子科技集团公司第十研究所) 低负载调整率psm功率变换控制器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6359795B1 (en) * 1999-03-26 2002-03-19 Sarnoff Corporation Soft-switching power supply with auxiliary resonator
JP3371962B2 (ja) * 2000-12-04 2003-01-27 サンケン電気株式会社 Dc−dcコンバ−タ
US6396252B1 (en) * 2000-12-14 2002-05-28 National Semiconductor Corporation Switching DC-to-DC converter with discontinuous pulse skipping and continuous operating modes without external sense resistor
US6366070B1 (en) * 2001-07-12 2002-04-02 Analog Devices, Inc. Switching voltage regulator with dual modulation control scheme
US20040174152A1 (en) * 2003-03-04 2004-09-09 Hwang Jeffrey H. Pulse-skipping switching power converter
US7245113B2 (en) * 2004-05-21 2007-07-17 Intersil Corporation High light load efficiency synchronous buck regulator with pulse skipping control
TWI263874B (en) * 2004-09-09 2006-10-11 Richtek Technology Corp A voltage modulator of a low gain current model and the control method thereof
US7345464B2 (en) * 2004-09-16 2008-03-18 Semiconductor Components Industries, L.L.C. PWM power supply controller having multiple PWM signal assertions and method therefor
TWI285018B (en) * 2005-05-31 2007-08-01 Richtek Technology Corp A switching regulator capable of automatically entering and exiting pulse skipping mode
JP4481879B2 (ja) * 2005-06-03 2010-06-16 パナソニック株式会社 スイッチング電源装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8643637B2 (en) 2011-01-06 2014-02-04 Samsung Display Co., Ltd. DC-DC converter and mobile communication terminal using the same
KR101372686B1 (ko) * 2011-08-03 2014-03-11 웨-메이 치우 전력 변환기 펄스 폭 변조 제어 회로 및 그 제어 방법
US9024612B2 (en) 2011-12-19 2015-05-05 Samsung Electronics Co., Ltd. Buck converter having pulse skipping mode and related method of operation

Also Published As

Publication number Publication date
US20090128113A1 (en) 2009-05-21

Similar Documents

Publication Publication Date Title
KR20090050318A (ko) 펄스 스킵 모드로 자동 전환기능을 가진 전력 변환기 및제어 방법
KR100927882B1 (ko) Dc-dc 컨버터 및 dc-dc 컨버터의 제어 방법
KR100744592B1 (ko) Dc-dc 컨버터, dc-dc 컨버터의 제어 회로 및dc-dc 컨버터의 제어 방법
KR100801498B1 (ko) 스위칭 제어 회로 및 자려형 dc―dc 컨버터
US7064531B1 (en) PWM buck regulator with LDO standby mode
US8022680B2 (en) Switching DC-DC converter with adaptive-minimum-on-time control and method of adaptively controlling minimum-on-time of a switching DC-DC converter
JP3787785B2 (ja) Dc−dcコンバータ
KR20090028498A (ko) 스위칭 레귤레이터 및 그 제어 방법
US20090273325A1 (en) Current negative-feedback circuit and dc-dc converter using the circuit
US9287779B2 (en) Systems and methods for 100 percent duty cycle in switching regulators
JP2007259599A (ja) スイッチングレギュレータ
US9667144B2 (en) DC-DC converter with reverse current detecting circuit
KR20090100299A (ko) 응답성이 우수하고 출력 전압의 안정성을 향상시킬 수 있는전원 장치
WO2010106723A1 (en) Semiconductor apparatus and method of controlling operation thereof
CN114981747B (zh) 电流模式dc-dc转换器
JP2010051053A (ja) 昇圧dc−dcコンバータ用制御回路及び昇圧dc−dcコンバータ
JP2009195101A (ja) 電源供給装置および電源供給方法
JP4487649B2 (ja) 昇降圧型dc−dcコンバータの制御装置
US11018581B2 (en) Methods and devices for operating converters
US20110156681A1 (en) Switching power supply control apparatus
JP7006840B2 (ja) スイッチング制御回路、電源回路
KR101404568B1 (ko) 전류 모드 제어의 펄스폭변조 변환 장치
US11081957B2 (en) Power converter with multi-mode timing control
JP4739901B2 (ja) スイッチング電源装置およびその制御回路、ならびにそれを用いた電子機器
KR101453003B1 (ko) Dc-dc 컨버터

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid