KR20080074024A - 인덕터 장치 - Google Patents
인덕터 장치 Download PDFInfo
- Publication number
- KR20080074024A KR20080074024A KR1020080004034A KR20080004034A KR20080074024A KR 20080074024 A KR20080074024 A KR 20080074024A KR 1020080004034 A KR1020080004034 A KR 1020080004034A KR 20080004034 A KR20080004034 A KR 20080004034A KR 20080074024 A KR20080074024 A KR 20080074024A
- Authority
- KR
- South Korea
- Prior art keywords
- hole
- layer
- inductor device
- inductor
- conductive
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims abstract description 63
- 238000004804 winding Methods 0.000 claims description 15
- 239000000463 material Substances 0.000 claims description 14
- 230000035699 permeability Effects 0.000 claims description 10
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 5
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 claims description 2
- 229910017052 cobalt Inorganic materials 0.000 claims description 2
- 239000010941 cobalt Substances 0.000 claims description 2
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 2
- 229910052759 nickel Inorganic materials 0.000 claims description 2
- 238000004891 communication Methods 0.000 abstract description 6
- 238000003780 insertion Methods 0.000 abstract description 3
- 230000037431 insertion Effects 0.000 abstract description 3
- 239000004020 conductor Substances 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 19
- 238000000034 method Methods 0.000 description 12
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/0006—Printed inductances
- H01F17/0013—Printed inductances with stacked layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/02—Fixed inductances of the signal type without magnetic core
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F30/00—Fixed transformers not covered by group H01F19/00
- H01F30/06—Fixed transformers not covered by group H01F19/00 characterised by the structure
- H01F30/08—Fixed transformers not covered by group H01F19/00 characterised by the structure without magnetic core
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/0006—Printed inductances
- H01F17/0013—Printed inductances with stacked layers
- H01F2017/002—Details of via holes for interconnecting the layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/0006—Printed inductances
- H01F2017/0046—Printed inductances with a conductive path having a bridge
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/0006—Printed inductances
- H01F2017/0073—Printed inductances with a special conductive pattern, e.g. flat spiral
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Coils Or Transformers For Communication (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
기판의 제1층 상의 제1 도전성 패턴, 상기 기판의 제2층 상의 제2 도전성 패턴, 및 적어도 하나의 홀이 상기 제1 유전체 층 및 상기 제2 유전체 층 사이에 커플되는 것을 통한 상기 제1층 및 상기 제2층 사이의 구역을 포함하는 인덕터 장치로서, 상기 구역에서의 상기 제1 도전성 패턴 또는 상기 제2 도전성 패턴 중 적어도 하나에 의해 유도된 자계가 상기 제1 도전성 층 및 상기 제2 도전성 층 사이의 다른 구역에서의 상기 제1 도전성 패턴 또는 상기 제2 도전성 패턴 중 적어도 하나에 의해 유도된 것보다 더 강한 인덕터 장치.
인덕터, 도전성 층, 도전성 코일, 도전성 경로, 도정성 패턴, 홀
Description
본 발명은 일반적으로 인덕터 장치에 관한 것으로서, 보다 자세하게는, 향상된 성능계수를 가진 임베디드식 인덕터 구조에 관한 것이다.
인덕터는 공명기, 필터, 임피던스 변압기 등과 같은 회로들에 폭넓게 사용되어 왔다. 종래의 인덕터는 표면실장기술(surface mounting technique, SMT) 또는 기타 복잡한 공정들을 이용하여 회로 기판상에 장착되며, 상기 회로 기판상에 바람직하지않게 넓은 영역을 차지하거나 또는 바람직하지 않은 높이를 나타낼 수 있다. 크기를 줄이기 위하여, 임베디드식 인턱터를 개발시켜 왔다. 도 1a 및 1b는 선행기술의 임베디드식 나선형 인덕터(embeded spiral-type inductor) 도면이다. 도 1a는 선행기술의 나선형 인덕터(10)의 상면도이다. 도 1a를 참조하면, 상기 나선형 인덕터(10)는 다층 기판(11)상에 형성되며 상기 다층 기판(11)의 다른 층에 형성된 도전성 경로(conductive path)(14)를 통하여 포트(1A)에서 포트(1B)로 세장하는 도전성 코일(13)을 포함한다. 도 1b는 도 1a에 도시된 라인(A1)에 따른 상기 나선형 인덕터(10)의 단면도이다. 도 1b에 도시된 바와 같이, 상기 나선형 인덕터(10)의 도전성 코일(13)은 상기 다층 기판(11)의 한 층(111)에 형성되며, 상기 도전성 경 로(14)는 도전성 바이어스(V11 및 V12)를 통하여 상기 층(111)에 전기적으로 접속되는, 한 층(112)에 형성된다.
인덕터의 성능계수(quality factor, Q-factor)는 주로 통신 성능을 결정할 수 있다. 예를 들면, 낮은 성능계수를 가진 인덕터는 필터의 통과대역에서 상당한 삽입손실(insertion loss)을 발생시킬 수 있고, 상기 필터의 대역폭을 증가시킬 수 있으며, 이는 시스템에 보다 쉽게 잡음이 생기게 한다. 게다가, 낮은 성능계수를 갖는 인덕터는 공명기에서의 원치 않는 위상 잡음을 발생시킬 수 있으며, 이는 통신 시스템의 품질을 저하시킬 수 있다.
많은 인덕터 구조들이 향상된 성능 계수를 공급하기 위해 제안되어 왔다. 상기 인덕터 구조의 예들이 하기와 같은 종래 기법들에서 발견될 수 있다. Kamimura의 "Multilayered wiring board having printed inductor"로 명칭된 미국 특허 제 5,373,112호는 인쇄형 인덕터를 가지는 다층 배선 기판(multilayered wiring board)으로서, 그들 사이에 삽입된 유전체 층(dielectric layer)을 통하여 접지층(grounding layer) 또는 전원 공급층(electric power supply layer) 상에 형성되며, 이때 제거 부분은 상기 인쇄형 인덕터 바로 아래와 이웃 영역에 위치되는 상기 접지층 또는 전원 공급층에서만 형성되고, 상기 유전체 층에서는 제거 부분이 없는, 다층 배선 기판을 개시했다. Mostov와 Letzion의 "Suspended printed inductor and LC-type filter constructed therefrom"로 명칭된 미국 특허 제 6,175,727호 및 Mostov와 Letzion의 "LC filter with suspended printed inductor and compensating interdigital capacitor"로 명칭된 미국 특허 제 6,448,873호는 인덕 터의 성능계수(Q-factor)를 증가시키기 위하여 절전대기-구조의 인쇄형 인덕터(suspened-structured printed inductors)를 발표했다. Kosemura 등의 "High-frequency module device"로 명칭된 미국 특허 제 6,800,936호는 상기 인덕터의 성능계수(Q-factor)를 증가시키기 위하여 기생 효과(parasitic effect)를 감소시키도록 빌트-업(built-up) 다층 기판상에 형성된 인덕터 아래의 금속 도전성 부분을 에칭함으로써 제거된다. 하지만, 상기 언급된 종래 기술 구조들 또는 공정들은 특정 어플리케이션들에서 복잡해질 수 있다. 그러므로, 특정 구성들 하의 향상된 성능계수(Q-factor) 및 반도체 공정 또는 PCB 공정으로 쉽게 제작할 수 있는 구조를 갖는 인덕터에 대한 필요가 요구될 수 있다.
본 발명의 예들은 적어도 하나의 기판층을 가지는 기판, 상기 적어도 하나의 기판층 중 하나에 형성되고, 두 개의 터미널을 가지며 상기 두 개의 터미널 사이에 다수의 접속 스파이럴(connected spirals)을 가지는, 도전성 코일(conductive coil) 및 상기 하나의 기판층의 표면상의 영역(area)으로서, 홀이 상기 표면을 통하여 제공되는 곳으로, 상기 도전성 코일의 상기 접속 스파이럴 중 적어도 하나에 의해 둘러싸여 있는, 영역을 포함하는 인덕터 장치를 포함할 수 있다.
본 발명의 일부 예들은 또한 적어도 하나의 기판층을 가지는 기판, 상기 기판층 도처로 세장하고 상기 기판층의 표면 주위를 와인딩하며, 두 개의 터미널을 가지며 다수의 도전성 와인딩을 포함하는, 도전성 경로 및 상기 기판층의 표면상의 영역으로서, 적어도 하나의 홀이 상기 표면을 통해 제공되는 곳으로, 상기 다수의 도전성 와인딩 중 적어도 하나에 의해 실질적으로 둘러싸여 있는, 영역을 포함하는 인덕터 장치를 포함할 수 있다.
본 발명의 예들은 기판의 제1층의 제1 도전성 패턴, 상기 기판의 제2층의 제2 도전성 패턴, 및 상기 제1층 및 상기 제2층 사이의 지역(region)으로서, 이곳을 통하여 상기 제1 유전체 층 및 상기 제2 유전체 층 사이에 적어도 하나의 홀이 커플되는, 지역을 포함하는 인덕터 장치를 더 포함할 수 있으며, 이때 상기 지역에서의 상기 제1 도전성 패턴 또는 상기 제2 도전성 패턴 중 적어도 하나에 의해 유도된 자계(magnetic field)는 상기 제1 도전성 층 및 상기 제2 도전성 층 사이의 다른 지역에서의 상기 제1 도전성 패턴 또는 상기 제2 도전성 패턴 중 적어도 하나에 의해 유도된 것보다 더 강하다.
본 발명의 예들은 제1 도전성 코일, 제2 도전성 코일, 및 적어도 하나의 홀이 제공되는 지역을 포함하는 인덕터 장치를 더 포함할 수 있으며, 이때 상기 지역에서의 상기 제1 도전성 코일 또는 상기 제2 도전성 코일 중 적어도 하나에 의해 유도된 자계는 다른 지역에서의 상기 제1 도전성 코일 또는 상기 제2 도전성 코일 중 적어도 하나에 의해 유도된 것보다 더 강하다.
본 발명에 따른 향상된 성능계수를 가진 인덕터를 제공으로 시스템에 잡음을 증가시키는 삽입손실을 작게 함으로써 통신 시스템의 품질을 향상시키는 효과가 있다.
본 발명의 추가적인 특징들 및 이점들은 하기의 기술에서 다소 설명될 것이며, 상기 기술로부터 명백해지거나, 본 발명의 실행에 의해 습득될 것이다. 본 발명의 특징들 및 이점들은 첨부된 청구항들에서 상세히 지적한 구성요소 및 조합에 의해 이해 및 달성될 것이다.
전술한 일반적인 설명 및 하기의 상세한 설명 모두는 본 발명을 제한하는 것이 아니라, 단지 대표적이고 예시적인 것임을 이해하게 될 것이다.
참조번호는 수반하는 도면들에 도시된 발명의 본 실시예들에 상세히 기재될 것이다. 가능한 한 언제나 동일한 참조번호들은 상기 도면들에 걸쳐 동일하거나 유사한 부분들을 일컫도록 사용될 것이다.
도 2a, 2b 및 2c는 본 발명의 실시예에 따른 임베디드식 나선형 인덕터(embedded sprial-type inductor)의 도면이다. 도 2a는 본 발명의 실시예에 따른 나선형 인덕터(20)의 상면도이다. 도 2a를 참조하면, 다층 기판(21)상에 형성된 상기 나선형 인덕터(20)는 도전성 경로(conductive path)(24)를 통하여 포트(1B)에서 포트(2B)로 세장하는 도전성 코일(conductive coil)(23)을 포함할 수 있다. 일 실시예에서, 상기 도전성 코일(23)은 상기 포트들(1B 및 2B) 사이에 다수의 접속 스파이럴(connected spirals)을 포함할 수 있다. 본 실시예에서, 상기 도전성 코일(23) 및 상기 포트들(1B 및 2B)은 상기 다층 기판(21)의 상면(top surface)에 형성될 수 있다. 다른 실시예들에서, 도 2c에 도시된 실시예와 같은, 상기 도전성 코일(23) 및 상기 포트들(1B 및 2B)은 상기 다층 기판(21)의 매개층(intermediate layer)에서 형성될 수 있다. 상기 나선형 인덕터(20)의 상기 도전성 경로(24)는 상 기 다층 기판(21)의 다른 층에서의 상면 아래에 형성될 수 있다. 상기 도전성 코일(23)은 상기 다층 기판(21)상의 영역(area)에서 홀(hole)(29)을 에워 쌀 수 있다. 상기 홀(29)은 비아홀(via hole), 리세스드 홀(recessed hole) 및 스루우 홀(through hole) 중 하나를 포함할 수 있다. 일 실시예에서, 상기 홀(29)은 상기 도전성 코일(23)에 의해 유도된 자계 또는 자력이 상대적으로 강할 수 있는 상기 다층 기판(21) 내에서의 구역(zone) 상의 또는 구역 내의 영역에서 제공될 수 있다. 본 발명에 속하는 기술분야에서 통상의 지식을 가진 자들은 도전성 경로의 패턴이 홀이 위치될 수 있는 층의 영역을 결정할 수 있음을 이해할 것이다. 상기 코일 구조(23)의 예로서, 상기 코일(23)의 중심 영역 또는 눈(eye)은 상기 층의 다른 영역들에서보다 더 강한 자계를 나타낼 수 있다. 일 실시예에서, 상기 접속 스파이럴은 실질적으로 직사각형, 사각형, 원형 및 타원형 형태 중 적어도 하나의 형태를 포함하는 여러 가지의 형태를 가질 수 있다.
도 2b는 본 발명의 실시예에 따른 나선형 인덕터(20-1)의 단면도이다. 도 2b를 참조하면, 상기 나선형 인덕터(20-1)는 도 2a에 도시된 라인(A2)을 따라 절단된 상기 나선형 인덕터(20)와 유사할 수 있다. 도 2b에 도시된 바와 같이, 상기 나선형 인덕터(20-1)의 상기 도전성 코일(23)은 상기 다층 기판(21)의 층(211)에 형성될 수 있으며, 상기 도전성 경로(24)는 층(212)에 형성될 수 있다. 상기 도전성 경로(24)는 바이어스(V21 및V22)를 통하여 상기 코일(23)에 전기적으로 접속될 수 있다. 상기 홀(29)은 상기 도전성 코일(23)에 의해 유도된 자력이 상대적으로 강할 수 있는 영역에서 상기 다층 기판(21)을 관통할 수 있다.
도 2c는 본 발명의 또 다른 실시예에 따른 나선형 인덕터(20-2)의 단면도이다. 도 2c를 참조하면, 상기 나선형 인덕터(20-2)는 상기 도전성 코일(23)과 상기 도전성 경로(24)가 매개층들(213 및 214) 각각에 형성된다는 점을 제외하면 도 2b에 도시된 상기 나선형 인덕터(20-1)와 유사할 수 있다. 점선으로 된 원들(dotted circles)은 상기 나선형 인덕터(20-2)의 상기 도전성 코일(23)에 의해 유도된 자계의 자력선들(magnetic lines)을 나타낸다. 상기 도전성 코일(23)은 도 2c에 도시된 바와 같은 원형, 또는 다른 실시예들에서의 직사각형, 다각형 및 타원형 형태 중 하나를 가질 수 있다. 가상 실험에서, 기판으로의 또는 기판 내의 홀은 그러한 홀이 없는 나선형 인덕터에 비해 나선형 인덕터의 성능계수(Q-factor)를 향상시키는 것을 도울 수 있다.
상기 인덕터들(20, 20-1 및 20-2)은 인쇄형 인덕터(printed inductor)를 포함할 수 있다. 상기 다층 기판(21)은 인쇄회로기판(PCB), 세라믹 기판 및 집적회로기판 중 하나를 포함할 수 있으며, 유전체 층의 스택(stack)을 더 포함할 수 있다. 게다가, 상기 다층 기판(21)은 상기 인덕터의 견고성(robustness)을 향상시키기 위해 상대적으로 낮은 유전체 손실의 재료들을 포함할 수 있다. 상기 재료들은, 예를 들면, 0.03 보다 작거나 또는 심지어 0.01보다 작은 유전체 손실 탄젠트(dielectric loss tangent)를 가질 수 있다. 상기 기판(21)은 Arlon Inc.(미국, 캘리포니아)로부터 둘 모두 상용화될 수 있는 Arlon 25, Arlon AR600 라미네이트 기판들, GIL Technologies(미국, 테네시)로부터 상용화될 수 있는 GML1000 기판, Isola USA Corporation(미국, 애리조나)으로부터 상용화될 수 있는 Gigaver210 기 판 중 하나를 포함할 수 있다. 게다가, 본 발명에 따른 실시예에서, 상기 홀(29)은 층 내로 제공되는 영역이 상기 층의 다른 영역들에서의 것보다 더 작은 유전체 손실 탄젠트를 가질 수 있다.
다른 실시예에서, 상기 홀(20)은 인덕턴스(inductance)를 증가시키기 위해 상대적으로 높은 투자율(透磁率)(permeability)의 재료로 충전될 수 있다. 또 다른 실시예에서, 상기 홀(29)의 측벽 표면은 상대적으로 높은 투자율의 재료로 판금 또는 코팅될 수 있다. 또 다른 실시예에서, 상기 홀(29)은 판금 및 코딩된 후 인덕턴스를 더 증가시키기 위한 재료 또는 상대적으로 높은 투자율의 재료로 충전될 수 있다. 상기 재료들은, 예를 들면, 1.1 보다 큰 투자율을 가지며 철(Fe), 코발트(Co), 및 니켈(Ni) 중 하나로부터 선택될 수 있다. 또 다른 실시예에서, 상기 홀(29)은 상기 기판 견고성을 향상시키기 위해 구리로 충전될 수도 있다. 더욱이, 상기 나선형 인덕터들(20, 20-1 및 20-2)의 홀(29)은 실질적으로 원형, 삼각형, 직사각형, 다각형, 타원형 또는 기타 적당한 형태 중 적어도 하나를 가지는 단면 형태를 포함할 수 있다.
도 3a, 3b 및 3c는 본 발명의 실시예에 따른 임베디드식 민더형 인덕터(embedded meander-type inductor)의 도면이다. 도 3a는 본 발명의 실시예에 따른 민더형 인덕터(30)의 상면도이다. 도 3a를 참조하면, 다층 기판(31) 상에 형성될 수 있는 상기 민더형 인덕터(30)는 다수의 와인딩(세지 않음)을 포함하는 패턴으로 포트(1C)에서 포트(2C)로 구불구불하게(meanderingly) 또는 휘어져서(windingly) 세장하는 민더형 도전성 경로(33)를 포함할 수 있다. 다수의 홀 들(39-1, 39-2 및 39-3)은 상기 민더형 도전성 경로(33)의 다수의 와인딩(windings)에 의해 규정된 영역들에서 제공될 수 있다. 특히, 각각의 홀들(39-1, 39-2)은 자계가 상기 층의 다른 영역들보다 더 강할 수 있는 층의 영역에서 제공될 수 있다.
도 3b는 본 발명의 실시예에 따른 민더형 인덕터(30-1)의 단면도이다. 도 3b를 참조하면, 상기 민더형 인덕터(30-1)는 도 3a에 도시된 라인(A3)을 따라 절단된 상기 민더형 인덕터(30)와 유사할 수 있다. 상기 민더형 인덕터(30-1)의 민더형 도전성 경로(33)는 상기 다층 기판(31)의 층(311)에 형성될 수 있다. 점선으로 된 원들은 상기 민더형 인덕터(30-1)의 도전성 경로(33)에 의해 유도된 자계의 자력선을 나타낸다. 상기 홀들(39-1, 39-2 및 39-3)은 상기 도전성 경로(33)에 의해 유도된 자계가 상대적으로 강할 수 있는 영역들에서 상기 다층 기판(31)을 관통할 수 있다. 본 발명에 따른 일 실시예에서, 상기 홀들(39-1, 39-2 및 39-3)이 제공되는 영역들은 상기 층의 다른 영역들에서의 것보다 더 작은 유전체 손실 탄젠트를 가질 수 있다.
도 3c는 본 발명의 또 다른 실시예에 따른 민더형 인덕터(30-2)의 단면도이다. 도 3c를 참조하면, 상기 민더형 인덕터(30-2)는 상기 민더형 인덕터(30-2)의 상기 도전성 경로(33)가 상기 다층 기판(31)의 매개층(312)에 임베딩될 수 있다는 점을 제외하면 도 3b에 도시된 상기 민더형 인덕터(30-1)와 유사할 수 있다.
도 4a 및 4b는 본 발명의 실시예에 따른 헬리컬 인덕터(40)의 도면이다. 도 4a는 본 발명의 실시예에 따른 상기 헬리컬 인덕터(40)의 사시도이다. 도 4a를 참 조하면, 상기 헬리컬 인덕터(40)는 제1층, 제2층 및 제3층을 포함하는 다층 기판(세지 않음)상에 형성될 수 있다. 상기 헬리컬 인덕터(40)는 상기 제1층에 형성된 제1 도전성 패턴(43-1), 상기 제2층에 형성된 제2 도전성 패턴(43-2), 상기 제3층에 형성된 제3 도전성 패턴(43-3), 포트(1D) 및 포트(2D)를 포함할 수 있다. 상기 제1 도전성 패턴(43-1)은 제1 바이어스(V41)에 의해 상기 제 2 도전성 패턴(43-2)에 전기적으로 접속될 수 있으며, 상기 제2 도전성 패턴(43-2)은 제2 바이어스(V42)에 의해 상기 제3 도전성 패턴(43-3)에 전기적으로 접속될 수 있다. 상기 세 개의 층들(1,2 및 3)과 소통하는 홀(49)은 상기 세 개의 도전성 패턴들(43-1, 43-2 및 43-3)에 의해 규정된 구역(zone)에 제공될 수 있다. 일 실시예에서, 각각의 제1, 제2 및 제3 도전성 패턴들(43-1,43-2 및 43-3)은 원형, 직사각형, 다각형 및 타원형 형태 중 하나를 포함할 수 있다. 또 다른 실시예에서, 상기 홀(49)이 제공되는 구역은 상기 다층 기판에서의 다른 구역들에서의 것보다 더 작은 유전체 손실 탄젠트를 가질 수 있다.
도 4b는 도 4a에 도시된 상기 헬리컬 인덕터(40)의 단면도이다. 도 4b를 참조하면, 상기 헬리컬 인덕터(40)의 상기 제1 도전성 패턴(43-1), 상기 제2 도전성 패턴(43-2) 및 상기 제3 도전성 패턴(43-3)은 다층 기판의 제1층(1), 제2층(2) 및 제3층(3) 각각의 표면에 각각 형성될 수 있다. 점선으로 된 원들은 상기 헬리컬 인덕터(40)의 상기 도전성 패턴들(43-1, 43-2 및 43-3)에 의해 유도된 자계의 자력선을 나타낸다.
도 5a 및 5b는 본 발명의 실시예에 일치하는 각각의 인덕터의 개략도이다. 도 5a는 민더형 인덕터(50)의 개략도이다. 도 5a를 참조하면, 상기 민더형 인덕터(50)는 적어도 하나의 홀(59-1)이 상기 홀들(39-1, 39-2 및 39-3)에 추가하여 제공될 수 있으며, 이는 자계가 상대적으로 강할 수 있는 최적의 영역들에서 제공된다는 점을 제외하면 도 3a에 도시된 상기 민더형 인덕터(30)와 유사할 수 있다. 각각의 상기 적어도 하나의 홀(59-1)은 또한 그것이 상기 최적의 지역들이 아닌 영역에서 제공됨에도 불구하고 상기 성능계수(Q-factor)를 향상시키는 것을 돕는다.
도 5b는 나선형 인덕터(51)의 개략도이다. 도 5b를 참조하면, 상기 나선형 인덕터(51)는 적어도 하나의 홀(59-2)이 상기 홀(29)에 추가하여 제공될 수 있으며, 이는 자계가 상대적으로 강할 수 있는 최적의 영역에서 제공된다는 점을 제외하면 도 2a에 도시된 상기 나선형 인덕터(20)와 유사할 수 있다. 각각의 상기 적어도 하나의 홀(59-2)은 또한 그것이 상기 최적의 영역들이 아닌 영역에서 제공됨에도 불구하고 상기 성능계수를 향상시키는 것을 돕는다. 게다가, 상기 코일(23)은 몇 회(rounds) 또는 몇 번(turns)를 포함할 수 있으며, 적어도 하나의 홀(59-3)은 상기 회 또는 번 간의 영역들에서 제공될 수도 있다.
도 6a 및 6b는 본 발명의 또 다른 실시예에 일치하는 각각의 인덕터의 개략도이다. 도 6a는 민더형 인덕터(60)의 개략도이다. 도 6a를 참조하면, 상기 민더형 인덕터(60)는 적어도 하나의 슬롯과 유사한 홀 또는 슬롯 홀(69-1)이 상기 홀들(39-1)에 추가하여 제공될 수 있다는 점을 제외하면 도 3a에 도시된 상기 민더형 인덕터(30)와 유사할 수 있다. 상기 적어도 하나의 슬롯 홀(69-1)은 자계가 상대적으로 강할 수 있는 최적의 영역들에서 제공될 수 있다.
도 6b는 민더형 인덕터(61)의 개략도이다. 도 6b를 참조하면, 상기 민더형 인덕터(61)는 적어도 하나의 슬롯 홀(69-2)이 상기 적어도 하나의 슬롯 홀(69-1)에 추가하여 제공될 수 있다는 점을 제외하면 도 6a에 도시된 상기 민더형 인덕터(60)와 유사할 수 있다. 상기 적어도 하나의 슬롯 홀(69-2)은 상기 최적의 영역들이 아닌 영역들에서 제공될 수도 있다. 게다가, 다른 실시예에서, 상기 적어도 하나의 슬롯 홀(69-1)을 접속할 수 있는, 적어도 하나의 슬롯 홀(69-3)이 제공될 수 있다.
도 7a 및 7b는 본 발명의 또 다른 실시예와 일치하는 각각의 인덕터의 개략도이다. 도 7a는 나선형 인덕터(70)의 개략도이다. 도 7a를 참조하면, 상기 나선형 인덕터(70)는 유도된 자계가 상대적으로 강할 수 있는 최적의 영역에서 제공될 수 있는, 적어도 하나의 슬롯 홀(79-1)을 제외하면 도 2a에 도시된 상기 나선형 인덕터(20)와 유사할 수 있다.
도 7b는 나선형 인덕터(71)의 개략도이다. 도 7b를 참조하면, 상기 나선형 인덕터(71)는 코일 구조를 형성하기 위해 상기 적어도 하나의 홀(79-1)에 접속할 수 있는, 적어도 하나의 슬롯 홀(79-2)을 제외하면 도 2a에 도시된 상기 나선형 인덕터(20)와 유사할 수 있다.
도 8a, 8b 및 8c는 본 발명의 또 다른 실시예와 일치하는 각각의 인덕터의 개략도이다. 도 8a는 다층이거나 라미네이트 층일 수 있는, 기판의 층(85)에 형성된 인덕터(81)의 개략도이다. 도 8a를 참조하면, 상기 인덕터(81)는 제1 코일(81-1) 및 제2 코일(81-2)을 포함할 수 있다. 홀(89)은 상기 제1 코일(81-1) 또는 상기 제2 코일(81-2)에 의해 유도된 자계가 상대적으로 강할 수 있는, 상기 층(85)의 영 역에서 제공될 수 있다. 상기 홀(89)은 상기 기판을 통해 형성된 스루우 홀, 상기 기판 내로 형성된 리세스드 홀, 또는 상기 기판에 임베딩된 비아홀을 포함할 수 있다. 게다가, 상기 홀(89)은 슬롯과 유사한, 원형, 삼각형, 직사각형, 다각형 및 타원형 형태 중 적어도 하나를 가지는 단면 형태를 포함할 수 있다. 상기 제1 코일(81-1)은 상기 제2 코일(81-2)이 변압기의 1차 와인딩의 역할을 할 수 있는 반면, 반대로, 상기 제2 코일(81-2)은 상기 변압기의 2차 와인딩의 역할을 할 수 있다. 본 실시예에서, 상기 제1 코일(81-1)의 적어도 일부와 상기 제2 코일(81-2)의 적어도 일부는 서로 인터리빙될(be interleaved) 수 있다.
도 8b는 인덕터(82)의 개략도이다. 도 8b를 참조하면, 상기 인덕터(82)는 제3 코일(82-1) 및 제4 코일(82-2)을 제외하면 도 8a에 도시된 상기 인덕터(81)와 유사할 수 있다. 상기 제3 코일(82-1)이 변압기의 1차 와인딩의 역할을 할 수 있는 반면, 반대로, 상기 제4 코일(82-2)은 상기 변압기의 2차 와인딩의 역할을 할 수 있다. 본 실시예에서, 상기 제4 코일(82-2)의 적어도 일부는 상기 제3 코일(82-1)의 적어도 일부에 의해 둘러싸일 수 있다.
도 8c는 인덕터(83)의 개략도이다. 도 8c를 참조하면, 상기 인덕터(83)는 상기 층(85)에 형성된 제5 코일(83-1)과 상기 기판의 다른 층(도시하지 않음)에 형성된 제6 코일(83-2)을 포함할 수 있다. 상기 제5 코일(83-1)이 변압기의 1차 와인딩의 역할을 할 수 있는 반면, 반대로, 상기 제6 코일(83-2)은 상기 변압기의 2차 와인딩의 역할을 할 수 있다.
본 발명의 대표적인 예들을 설명함에 있어서, 상기 명세서는 단계들의 특정 시퀀스로서 본 발명의 방법 및/또는 공정을 나타낼 수 있었다. 하지만 상기 방법 또는 공정은 여기에 설명된 단계들의 특정 시퀀스로 제한되어서는 안 된다. 본 발명에 속하는 기술분야에서 통상의 지식을 가진 자로서, 단계들의 다른 시퀀스들이 가능할 수 있음을 이해할 것이다. 따라서, 본 명세서에 기재된 상기 단계들의 특정 순서는 청구항들에 대한 제한으로서 해석해서는 안 된다. 추가로, 본 발명의 방법 및/또는 공정에 관한 청구항들은 기재된 순서로 그 단계들의 수행으로 제한되어서는 안 되며, 본 발명의 기술분야에서 통상의 지식을 가진 자는 상기 시퀀스들이 본 발명의 정신 및 범위 내에서 변경될 수 있으며 또한 존재할 수 있음을 쉽게 이해할 것이다.
본 발명의 기술분야에서 통상의 지식을 가진 자는 그 발명의 개념을 벗어나지 않고 상기 설명된 예들이 변경될 수 있음을 알 수 있을 것이다. 따라서 본 발명은 개시된 특정 예들로 제한되는 것은 아니나, 수반된 청구항들에 의해 규정됨으로써 본 발명의 정신 및 범위 내에서 변형들을 포함하고자 한다는 점을 이해할 수 있을 것이다.
도 1a는 종래기술에서의 나선형(spiral-type) 인덕터의 상면도.
도 1b는 도 1a에 도시된 라인 A1에 따른 상기 나선형 인덕터의 단면도.
도 2a는 본 발명의 실시예에 따른 나선형 인덕터의 상면도.
도 2b는 본 발명의 실시예에 따른 나선형 인덕터의 단면도.
도 2c는 본 발명의 또 다른 실시예에 따른 나선형 인덕터의 단면도.
도 3a는 본 발명의 실시예에 따른 민더형(meander-type) 인덕터의 상면도.
도 3b는 본 발명의 실시예에 따른 민더형 인덕터의 단면도.
도 3c는 본 발명의 또 다른 실시예에 따른 민더형 인덕터(30-2)의 단면도.
도 4a는 본 발명의 실시예에 따른 헬리컬(helical) 인덕터의 사시도.
도 4b는 도 4a에 도시된 상기 헬리컬 인덕터의 단면도.
도 5a 및 5b는 본 발명의 실시예에 일치하는 각 인덕터의 개략도.
도 6a 및 6b는 본 발명의 또 다른 실시예에 일치하는 각 인덕터의 개략도.
도 7a 및 7b는 본 발명의 또 다른 실시예에 일치하는 각 인덕터의 개략도.
도 8a, 8b 및 8c는 본 발명의 또 다른 예에 일치하는 각 인덕터의 개략도.
Claims (33)
- 적어도 하나의 기판층을 가지는 기판;상기 적어도 하나의 기판층 중 하나에 형성되고, 두 개의 터미널을 가지며 상기 두 개의 터미널 사이에 다수의 접속 스파이럴을 가지는, 도전성 코일; 및상기 하나의 기판층의 표면상의 영역(area)으로서, 홀이 상기 표면을 통하여 제공되는 곳으로, 상기 도전성 코일의 상기 접속 스파이럴 중 적어도 하나에 의해 둘러싸여 있는, 영역을 포함하는 인덕터 장치.
- 제 1 항에 있어서, 상기 홀은 슬롯과 유사한, 원형, 삼각형, 직사각형, 다각형 및 타원형 형태 중 적어도 하나를 가지는 단면 형태를 갖는 인덕터 장치.
- 제 1 항에 있어서, 상기 영역에서의 유전체 손실 탄젠트는 상기 층의 표면상의 다른 영역들에서의 것보다 작은 인덕터 장치.
- 제 1 항에 있어서, 상기 홀은 대략 1.1 보다 큰 비투자율(relative permeability)을 가지는 재료로 충전되는 인덕터 장치.
- 제 1 항에 있어서, 상기 홀은 대략 1.1 보다 큰 비투자율을 가지는 재료로 판금되는 인덕터 장치.
- 제 1 항에 있어서, 상기 홀은 대략 1.1 보다 큰 비투자율을 가지는 재료로 코팅되는 인덕터 장치.
- 제 1 항에 있어서, 다른 홀이 제공되는 상기 층의 표면상의 다른 영역들을 더 포함하며, 상기 다른 영역은 상기 도전성 코일로부터 이격되는, 인덕터 장치.
- 제 1 항에 있어서, 형태상 상기 홀은 스루우 홀(through hole), 비아홀(via hole) 및 리세스드 홀(recessed hole) 중 하나를 포함하는 인덕터 장치.
- 제 1 항에 있어서, 상기 접속 스파이럴은 실질적으로 직사각형, 사각형, 원형 및 타원형 형태 중 적어도 하나의 형태를 포함하는 인덕터 장치.
- 적어도 하나의 기판층을 가지는 기판;상기 기판층 도처로 세장하고 상기 기판층의 표면 주위를 와인딩하며, 두 개의 터미널을 가지며 다수의 도전성 와인딩을 포함하는, 도전성 경로; 및상기 기판층의 표면상의 영역으로서, 적어도 하나의 홀이 상기 표면을 통해 제공되는 곳으로, 상기 다수의 도전성 와인딩 중 적어도 하나에 의해 실질적으로 둘러싸여 있는, 영역을 포함하는 인덕터 장치.
- 제 10 항에 있어서, 상기 영역에서의 유전체 손실 탄젠트는 상기 층의 표면상의 다른 영역들에서의 것보다 작은 인덕터 장치.
- 제 10 항에 있어서, 상기 적어도 하나의 홀은 실질적으로 슬롯과 유사한, 원형, 삼각형, 직사각형, 다각형 및 타원형 형태 중 적어도 하나를 가지는 단면 형태를 가지는 인덕터 장치.
- 제 10 항에 있어서, 상기 적어도 하나의 홀 중 하나는 대략 1.1 보다 큰 비투자율을 가지는 재료로 제공되는 인덕터 장치.
- 제 10 항에 있어서, 다른 홀이 제공되는 상기 층의 표면상의 다른 영역을 더 포함하며, 상기 다른 영역은 상기 다수의 도전성 와인딩으로부터 이격되는, 인덕터 장치.
- 제 10 항에 있어서, 형태상 상기 적어도 하나의 홀은 스루우 홀, 비아홀 및 리세스드 홀 중 하나를 포함하는 인덕터 장치.
- 기판의 제1층의 제1 도전성 패턴;상기 기판의 제2층의 제2 도전성 패턴; 및상기 제1층 및 상기 제2층 사이의 지역(region)으로서, 이곳을 통하여 상기 제1층 및 상기 제2층 사이에 적어도 하나의 홀이 커플되는, 지역을 포함하며, 상기 지역에서의 상기 제1층 및 상기 제2층 사이의 다른 지역에서의 상기 제1 도전성 패턴 또는 상기 제2 도전성 패턴 중 적어도 하나에 의해 유도된 자계보다 강한 인덕터 장치.
- 제 16 항에 있어서, 상기 지역에서의 유전체 손실 탄젠트는 상기 다른 지역에서의 것보다 더 작은 인덕터 장치.
- 제 16 항에 있어서, 상기 적어도 하나의 홀은 실질적으로 슬롯과 유사한, 원형, 삼각형, 직사각형, 다각형 및 타원형 형태 중 적어도 하나를 가지는 단면 형태를 가지는 인덕터 장치.
- 제 16 항에 있어서, 상기 적어도 하나의 홀 중 하나는 대략 1.1 보다 큰 비투자율을 가지는 재료로 제공되는 인덕터 장치.
- 제 16 항에 있어서, 적어도 하나의 홀은 상기 다른 지역으로 제공되는 인덕터 장치.
- 제 16 항에 있어서, 형태상 상기 적어도 하나의 홀은 스루우 홀, 비아홀 및 리세스드 홀 중 하나를 포함하는 인덕터 장치.
- 제1 도전성 코일;제2 도전성 코일; 및적어도 하나의 홀이 제공되는 지역을 포함하며, 상기 지역에서의 상기 제1 도전성 코일 또는 상기 제2 도전성 코일 중 적어도 하나에 의해 유도된 자계는 다른 지역에서의 상기 제1 도전성 코일 또는 상기 제2 도전성 코일 중 적어도 하나에 의해 유도된 것보다 더 강한 인덕터 장치.
- 제 22 항에 있어서, 상기 제1 도전성 코일 및 상기 제2 도전성 코일은 기판의 층에 형성되는 인덕터 장치.
- 제 23 항에 있어서, 상기 지역은 상기 층의 표면상에 위치되는 인덕터 장치.
- 제 23 항에 있어서, 상기 제1 도전성 코일의 적어도 일부 및 상기 제2 도전성 코일의 적어도 일부는 서로 인터리빙되는 인덕터 장치.
- 제 23 항에 있어서, 상기 제1 도전성 코일의 적어도 일부는 실질적으로 상기 제2 도전성 코일의 적어도 일부에 의해 둘러싸이는 인덕터 장치.
- 제 22 항에 있어서, 상기 적어도 하나의 홀은 실질적으로 슬롯과 유사한, 원 형, 삼각형, 직사각형, 다각형 및 타원형 형태 중 적어도 하나를 가지는 단면 형태를 가지는 인덕터 장치.
- 제 22 항에 있어서, 상기 적어도 하나의 홀 중 하나는 대략 1.1 보다 큰 비투자율을 가지는 재료로 제공되는 인덕터 장치.
- 제 28 항에 있어서, 상기 재료는 철(ferrum), 코발트(cobalt) 또는 니켈(nickel) 중 적어도 하나를 포함하는 인덕터 장치.
- 제 22 항에 있어서, 상기 제1 도전성 코일은 기판의 제1층에 형성되고, 상기 제2 도전성 코일은 상기 기판의 제2층에 형성되는 인덕터 장치.
- 제 30 항에 있어서, 상기 지역은 상기 제1층 및 상기 제2층 사이에 위치되는 인덕터 장치.
- 제 30 항에 있어서, 상기 제1층 및 상기 제2층은 상기 적어도 하나의 홀을 통하여 서로 소통하는 인덕터 장치.
- 제 22 항에 있어서, 상기 지역에서의 유전체 손실 탄젠트는 상기 다른 지역에서의 것보다 더 작은 인덕터 장치.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US90019907P | 2007-02-07 | 2007-02-07 | |
US60/900,199 | 2007-02-07 | ||
US11/852,094 US20080186123A1 (en) | 2007-02-07 | 2007-09-07 | Inductor devices |
US11/852,094 | 2007-09-07 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080074024A true KR20080074024A (ko) | 2008-08-12 |
KR100991872B1 KR100991872B1 (ko) | 2010-11-04 |
Family
ID=39675661
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080004034A KR100991872B1 (ko) | 2007-02-07 | 2008-01-14 | 인덕터 장치 |
Country Status (5)
Country | Link |
---|---|
US (2) | US20080186123A1 (ko) |
JP (1) | JP4995062B2 (ko) |
KR (1) | KR100991872B1 (ko) |
CN (1) | CN101241795B (ko) |
TW (1) | TWI347617B (ko) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009302418A (ja) * | 2008-06-17 | 2009-12-24 | Nec Electronics Corp | 回路装置及びその製造方法 |
CN102341037B (zh) * | 2009-03-04 | 2014-11-26 | 艾姆瑞科医疗***有限公司 | Mri兼容电极电路 |
US9190201B2 (en) | 2009-03-04 | 2015-11-17 | Qualcomm Incorporated | Magnetic film enhanced inductor |
US8831743B2 (en) | 2009-03-04 | 2014-09-09 | Imricor Medical Systems, Inc. | MRI compatible electrode circuit |
US8805540B2 (en) | 2009-03-04 | 2014-08-12 | Imricor Medical Systems, Inc. | MRI compatible cable |
US8855788B2 (en) | 2009-03-04 | 2014-10-07 | Imricor Medical Systems, Inc. | MRI compatible electrode circuit |
US8761899B2 (en) | 2009-03-04 | 2014-06-24 | Imricor Medical Systems, Inc. | MRI compatible conductive wires |
US8843213B2 (en) | 2009-03-04 | 2014-09-23 | Imricor Medical Systems, Inc. | MRI compatible co-radially wound lead assembly |
JP2010245371A (ja) * | 2009-04-08 | 2010-10-28 | Elpida Memory Inc | 半導体装置および半導体装置の製造方法 |
TWI498928B (zh) * | 2010-08-04 | 2015-09-01 | Richwave Technology Corp | 螺旋電感元件 |
JP5956464B2 (ja) * | 2011-01-04 | 2016-07-27 | オー・アー・セー・マイクロテック・アクチボラゲット | 平面コイルを備えるコイルアセンブリ |
US9305992B2 (en) * | 2011-06-16 | 2016-04-05 | Altera Corporation | Integrated circuit inductors with intertwined conductors |
TWI426846B (zh) * | 2011-11-28 | 2014-02-11 | Nat Univ Kaohsiung | Multi - layer printed circuit board signal connection structure with electromagnetic energy gap |
US20140225706A1 (en) * | 2013-02-13 | 2014-08-14 | Qualcomm Incorporated | In substrate coupled inductor structure |
US10084503B2 (en) * | 2014-10-15 | 2018-09-25 | Skyworks Solutions, Inc. | Surface-mount technology devices and related methods |
US10878997B2 (en) | 2015-03-13 | 2020-12-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit having current-sensing coil |
CN104934209B (zh) * | 2015-06-24 | 2017-09-26 | 广州金升阳科技有限公司 | 超高频功率变换器的3d集成架构 |
KR20170059649A (ko) * | 2015-11-23 | 2017-05-31 | 에스케이하이닉스 주식회사 | 높은 q-인자를 갖는 인덕터 및 이를 포함하는 알에프 집적회로 |
US10163557B2 (en) | 2015-12-17 | 2018-12-25 | Intel Corporation | Helical plated through-hole package inductor |
CN105552542A (zh) * | 2016-01-14 | 2016-05-04 | 中国矿业大学(北京) | 一种k波段电磁双负超材料 |
CN107046366B (zh) | 2016-02-05 | 2019-06-04 | 台达电子企业管理(上海)有限公司 | 电源变换器及其制备方法 |
JP6838328B2 (ja) * | 2016-09-15 | 2021-03-03 | 大日本印刷株式会社 | インダクタおよびインダクタの製造方法 |
TWI679825B (zh) * | 2019-01-10 | 2019-12-11 | 友達光電股份有限公司 | 顯示裝置以及無線傳輸裝置 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2072277A1 (en) * | 1991-07-03 | 1993-01-04 | Nobuo Shiga | Inductance element |
JP2898814B2 (ja) * | 1992-02-25 | 1999-06-02 | 株式会社日立製作所 | 印刷インダクタ付き多層配線板 |
US5312674A (en) * | 1992-07-31 | 1994-05-17 | Hughes Aircraft Company | Low-temperature-cofired-ceramic (LTCC) tape structures including cofired ferromagnetic elements, drop-in components and multi-layer transformer |
JPH0822694A (ja) | 1994-07-05 | 1996-01-23 | Hitachi Ltd | 半導体集積回路、及び半導体記憶装置 |
JPH0883717A (ja) * | 1994-09-12 | 1996-03-26 | T I F:Kk | トランス素子 |
JPH08222694A (ja) * | 1995-02-13 | 1996-08-30 | Toshiba Corp | 半導体装置および半導体装置の製造方法 |
KR970023496A (ko) | 1995-10-12 | 1997-05-30 | 김봉균 | 네온 트랜스포머의 부하측 고장검출방법 및 그 장치 |
JPH09162285A (ja) * | 1995-12-08 | 1997-06-20 | Hitachi Ltd | 半導体装置およびその製造方法 |
US5852866A (en) * | 1996-04-04 | 1998-12-29 | Robert Bosch Gmbh | Process for producing microcoils and microtransformers |
US6175727B1 (en) * | 1998-01-09 | 2001-01-16 | Texas Instruments Israel Ltd. | Suspended printed inductor and LC-type filter constructed therefrom |
JPH11243015A (ja) * | 1998-02-24 | 1999-09-07 | Fuji Elelctrochem Co Ltd | 表面実装型インダクタ |
GB2353139B (en) * | 1999-08-12 | 2001-08-29 | United Microelectronics Corp | Inductor and method of manufacturing the same |
JP2001223331A (ja) * | 2000-02-07 | 2001-08-17 | Sony Corp | 半導体装置及びその製造方法 |
JP2002043520A (ja) * | 2000-07-19 | 2002-02-08 | Sony Corp | 半導体装置及びその製造方法 |
JP2002198490A (ja) * | 2000-12-26 | 2002-07-12 | Toshiba Corp | 半導体装置 |
JP3666411B2 (ja) * | 2001-05-07 | 2005-06-29 | ソニー株式会社 | 高周波モジュール装置 |
JP4202914B2 (ja) | 2001-08-09 | 2008-12-24 | エヌエックスピー ビー ヴィ | 平面誘導性部品および平面変成器 |
JP2003158017A (ja) * | 2001-11-21 | 2003-05-30 | Jhc Osaka:Kk | トランス |
JP3745316B2 (ja) * | 2002-06-24 | 2006-02-15 | Necエレクトロニクス株式会社 | 半導体集積回路及びその製造方法 |
US7212094B2 (en) * | 2002-10-31 | 2007-05-01 | Matsushita Electric Industrial Co., Ltd. | Inductive components and electronic devices using the same |
US6867678B2 (en) * | 2003-01-28 | 2005-03-15 | Entrust Power Co., Ltd. | Transformer structure |
JP3983199B2 (ja) * | 2003-05-26 | 2007-09-26 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
JP2005183646A (ja) | 2003-12-19 | 2005-07-07 | Nec Corp | 多層基板インダクタおよびその製造方法 |
JP4464127B2 (ja) * | 2003-12-22 | 2010-05-19 | Necエレクトロニクス株式会社 | 半導体集積回路及びその製造方法 |
JP2005223042A (ja) * | 2004-02-04 | 2005-08-18 | Matsushita Electric Ind Co Ltd | 厚膜電子部品とその製造方法 |
US7262680B2 (en) * | 2004-02-27 | 2007-08-28 | Illinois Institute Of Technology | Compact inductor with stacked via magnetic cores for integrated circuits |
JP4867206B2 (ja) * | 2005-06-14 | 2012-02-01 | セイコーエプソン株式会社 | 半導体装置 |
TWI260075B (en) * | 2005-10-24 | 2006-08-11 | Via Tech Inc | Embedded inductor element and chip package applying the same |
-
2007
- 2007-09-07 US US11/852,094 patent/US20080186123A1/en not_active Abandoned
- 2007-10-16 TW TW096138710A patent/TWI347617B/zh not_active IP Right Cessation
- 2007-12-13 CN CN2007101998369A patent/CN101241795B/zh active Active
- 2007-12-20 JP JP2007328412A patent/JP4995062B2/ja not_active Expired - Fee Related
-
2008
- 2008-01-14 KR KR1020080004034A patent/KR100991872B1/ko not_active IP Right Cessation
-
2011
- 2011-01-19 US US13/009,432 patent/US8274352B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TWI347617B (en) | 2011-08-21 |
CN101241795A (zh) | 2008-08-13 |
TW200834613A (en) | 2008-08-16 |
CN101241795B (zh) | 2012-04-04 |
KR100991872B1 (ko) | 2010-11-04 |
JP2008193059A (ja) | 2008-08-21 |
US8274352B2 (en) | 2012-09-25 |
US20110169597A1 (en) | 2011-07-14 |
US20080186123A1 (en) | 2008-08-07 |
JP4995062B2 (ja) | 2012-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100991872B1 (ko) | 인덕터 장치 | |
US6903938B2 (en) | Printed circuit board | |
EP1791139A1 (en) | Inductive component | |
CN103093922B (zh) | 共模滤波器 | |
US20080136574A1 (en) | Embedded inductor devices and fabrication methods thereof | |
JP5270576B2 (ja) | 平面型広帯域トランス | |
CN100502619C (zh) | 具有三维螺旋电感器的印刷电路板及其制造方法 | |
US20130321117A1 (en) | Planar transformer and method of manufacturing the same | |
JP5339398B2 (ja) | 積層インダクタ | |
US20140043130A1 (en) | Planar electronic device | |
US7023299B2 (en) | Thin-film common mode filter and thin-film common mode filter array | |
KR20110106028A (ko) | 평면형 트랜스포머 | |
US20080238602A1 (en) | Components with on-die magnetic cores | |
KR101838225B1 (ko) | 듀얼 코어 평면 트랜스포머 | |
US7579923B2 (en) | Laminated balun transformer | |
JP2002270428A (ja) | 積層チップインダクタ | |
JP2006339617A (ja) | 電子部品 | |
KR101565705B1 (ko) | 인덕터 | |
JPS62154607A (ja) | 高周波コイル | |
KR101838227B1 (ko) | 공통 권선 평면 트랜스포머 | |
US10004144B2 (en) | Connector module | |
CN110676029B (zh) | 电感器 | |
CN114520596A (zh) | 对称分体式平面变压器 | |
JP2004534474A (ja) | 誘導性及び容量性のある電子部品 | |
KR20190014727A (ko) | 듀얼 코어 평면 트랜스포머 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
AMND | Amendment | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20131011 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20141010 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20151008 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20161014 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20171017 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |