KR20050025334A - 패킷 교환 네트워크에서의 시간 감지 가능 데이터의 동기데이터 전송 시스템 - Google Patents

패킷 교환 네트워크에서의 시간 감지 가능 데이터의 동기데이터 전송 시스템 Download PDF

Info

Publication number
KR20050025334A
KR20050025334A KR1020057000427A KR20057000427A KR20050025334A KR 20050025334 A KR20050025334 A KR 20050025334A KR 1020057000427 A KR1020057000427 A KR 1020057000427A KR 20057000427 A KR20057000427 A KR 20057000427A KR 20050025334 A KR20050025334 A KR 20050025334A
Authority
KR
South Korea
Prior art keywords
node
data
delay
timing
signal
Prior art date
Application number
KR1020057000427A
Other languages
English (en)
Other versions
KR100900846B1 (ko
Inventor
앤더슨요겐
풀리맨존
Original Assignee
텔레폰악티에볼라겟 엘엠 에릭슨(펍)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텔레폰악티에볼라겟 엘엠 에릭슨(펍) filed Critical 텔레폰악티에볼라겟 엘엠 에릭슨(펍)
Priority to KR1020057000427A priority Critical patent/KR100900846B1/ko
Publication of KR20050025334A publication Critical patent/KR20050025334A/ko
Application granted granted Critical
Publication of KR100900846B1 publication Critical patent/KR100900846B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)

Abstract

전송 장치 및 방법은 시간 감지 가능 데이터가 패킷 교환 네트워크를 통해 전송되도록 하여, 상기 네트워크내의 모든 페이로드 반송 노드를 동기화하지 않고, 개별 종점에 동시에 도달시킨다. 이것은 네트워크를 통해 타이밍 기준을 전송 노드에서 최종 노드로 전파함으로써 달성되며, 각 최종 노드는 국부 주파수 발생기의 위상을 타이밍 기준으로 조정한다. 그 후, 전송 노드는, 데이터 구조 정보를 최종 노드로 전송하여, 최종 노드가 동기 데이터 스트림의 타이밍 및 구조를 재생시키게 한다. 최종으로, 지연 정보는, 최종 노드가 어떤 량만큼 동기 데이터 전송의 개시를 조정하도록 하는 각 최종 노드로 전송됨으로써, 모든 최종 노드가 전송을 거의 동시에 시작할 것이다. 이런 정보를 이용하여, 최종 노드는 독립적으로 동기 신호를 재생시킨다. 이런 해결책은, 타이밍 감지 가능 응용이 동기화 네트워크인 것처럼 네트워크를 처리할 수 있을 지라도, 네트워크 기반 구조가 거의 변화되지 않을 수 있는 이점을 갖는다.

Description

패킷 교환 네트워크에서의 시간 감지 가능 데이터의 동기 데이터 전송 시스템{SYNCHRONOUS DATA TRANSFER SYSTEM FOR TIME-SENSITIVE DATA IN PACKET-SWITCHED NETWORKS}
본 발명은 패킷 교환 네트워크를 통한 시간 감지 가능 응용에서의 데이터 전송에 관한 것으로써, 특히 비동기 네트워크와 관련이 있다.
이더넷과 같은 패킷 교환 방식을 이용한 비동기 광대역 네트워크는 데이터 전송에 매우 로버스트(robust)하고, 신뢰할 수 있다. 이 로버스트니스(robustness)는 부분적으로 비동기 동작의 특징(feature)인데, 그 이유는 네트워크내의 각 노드가 다른 노드와 무관하게 동작할 수 있어, 결과적으로, 노드 간의 통신을 위한 고 성능의 타이밍 요소(component)를 필요로 하지 않기 때문이다. 이들 광대역 네트워크의 이용도는, 음성 또는 영상과 같이 엄격한 타이밍 요건을 갖춘 응용을 전송하는데 증가되었다. 특히, 이동 전화는 이들 타입의 네트워크의 광범위한 이용도에 비추어 적당한 대상(candidate)이다. 그러나, 이들 실시간 응용은 네트워크 상에 저 라운드 트립(round trip) 지연을 부과(impose)한다. 예컨대, 음성 통신에서, 약 100ms를 초과한 라운트 트립 지연은, 어떤 지연이 대화 시에 중지로서 인식될 시에, 사용자를 혼란시킨다. 예컨대, 영상 데이터의 음성 및 화상 요소가 확실히 함께 도래하고, 또한 무선 기지국이 데이터를 동시에 전송할 수 있도록 하는 동기 동작이 또한 필요하다.
현재, 이런 문제에 대한 해결책은, 클록 신호 발생기로서 역할을 하는 고 성능 발진기를 접근 노드내에 설치하여, 예컨대, NTP(네트워크 타이밍 프로토콜)와 같은 IP 기반 타이밍 프로토콜을 이용하여 외부 클록원과 이들 발진기를 동기화시키는 것을 포함한다.
그러나, 이 접근 노드를 수정할 시에 요구되는 비용 이외에, 엔드(end) 노드를 마스터 노드의 네트워크 개시 시간 및 리셋 또는 고장 회복과 동기화시키는데 필요한 시간은, NTP가 통상적으로 확실치 않더라도 수 시간 정도로 이용될 시에는 매우 길다. 게다가, 접근 노드의 복잡화 및 정교화의 부수적인 증가는 패킷 교환 네트워크의 고유 특성을 변화시켜, 이 네트워크를 더욱 파손시키기가 쉽다.
따라서, 기존 패킷 교환 네트워크에 비해 실시간 또는 시간 감지 가능 응용을 신뢰 가능하게 전송하여, 네트워크의 기반 구조의 대규모 수정을 미연에 방지하고, 급속한 네트워크 개시 및 회복 시간을 가능하게 할 필요성이 있다.
도 1은 본 발명에 따른 네트워크의 기능적 블록도이다.
도 2는 기준 신호를 전파하도록 배치된 네트워크내의 중간 또는 최종 노드의 기능적 소자를 도시한 블록도이다.
도 2a는 도 2의 회로의 위상 조정 회로의 상세 사항을 개략적으로 도시한 것이다.
도 3은 본 발명에 따라 기준 신호를 전파하기 위한 선택적 배치의 블록도이다.
도 4는 이더넷 프레임의 프레임 구조를 도시한 것이다.
도 5는 본 발명에 따라 수정된 프레임 구조를 도시한 것이다.
도 6은 본 발명에 따른 네트워크의 최종 노드의 수신 회로의 블록도이다.
도 7은 네트워크내의 중간 노드를 통해 마스터 노드와 최종 노드 간의 정보 교환을 설명한 타이밍도이다.
상기 목적은 독립항에 규정된 바와 같은 장치 및 방법에서 달성된다.
특히, 시간 감지 가능 데이터를 전송하기 위한 데이터 전송 링크가 제안되며, 이 링크는, 광대역 패킷 교환 네트워크에 의해 다수의 최종(end) 노드에 접속된 제 1 노드 및, 각 최종 노드에 접속된 네트워크 외부에 배치된 하나 이상의 최종 단말기(end terminal)를 포함한다. 각 최종 노드는, 제 1 노드에서 발신하는 수신 기준 타이밍 신호로 위상 고정되는 출력 타이밍 신호를 발생시키는 타이밍 발생 회로를 포함한다. 최종 노드는 또한 제 1 노드로부터 데이터 구조 정보를 수신하는 수단을 포함한다. 이런 데이터 구조 정보를 이용하여, 최종 노드는 최종 단말기 상의 시간 감지 가능 데이터를 전송하기 위한 데이터 구조 포맷을 식별한다. 최종 노드는 또한 제 1 노드로부터 수신된 지연 정보에 응답하여 지연 신호를 발생시키는 지연 신호 발생기를 포함한다. 이런 지연 신호는 바람직하게는 제 1 노드와 어떤 최종 노드 간의 최악의 전송 지연을 나타내기 위해 설정된다. 최종 노드는, 통신에 의해 지연 신호 발생 수단으로부터의 지연 신호, 데이터 구조 수신 수단으로부터의 데이터 구조 및, 타이밍 발생 회로로부터의 타이밍 신호를 수신하는 데이터 변환기를 더 포함한다. 이 데이터 변환기는, 패킷 교환 네트워크를 통해 제 1 노드로부터 페이로드(payload) 데이터를 수신하여, 이 페이로드 데이터를 동기식으로 각각의 최종 단말기로 재전송하도록 배치된다.
수신된 타이밍 신호, 수신된 데이터 구조 포맷 및 수신된 지연 신호를 기초로 하여, 데이터 변환기는, 각 최종 노드의 페이로드 데이터 전송의 타이밍을 조정함으로써, 모든 최종 노드가 페이로드 데이터를 거의 동시에 전송하도록 한다. 본 발명은 또한 이 링크내의 최종 노드로서 동작하도록 구성된 노드에 관계한다.
본 발명에 따르면, 또한, 제 1 노드와 다수의 최종 노드 간에 패킷 교환 네트워크를 통해 시간 감지 가능 데이터를 전송하는 방법이 제안되며, 각 최종 노드는 네트워크 외부에 배치된 하나 이상의 최종 단말기에 접속된다. 이 방법은, 다음의 단계, 즉, 네트워크를 통해 타이밍 신호를 제 1 노드에서 각 최종 노드로 전파하는 단계 및, 데이터 구조 타입을 나타내는 신호를 제 1 노드에서 각 최종 노드로 전송하는 단계를 포함한다. 이 데이터 구조 타입은 최종 노드에서 최종 단말기로 전송하기 위해 이용되는 데이터 포맷을 식별한다. 이 방법은, 지연 형상(figure)을 제 1 노드에서 각 최종 노드로 전송하는 단계로 계속하는데, 여기서 이 지연 형상은 제 1 노드와 최종 노드 중 어떤 최종 노드 간의 최대 전송 지연을 나타낸다. 최종으로, 페이로드 데이터는 제 1 노드와 최종 단말기 사이로 전송되어, 각 최종 노드와 대응하는 최종 단말기 사이로 전송되는 페이로드 데이터는 상기 타이밍 신호에 따라 식별된 데이터 구조 포맷에 포맷되고, 상기 지연 형상에 따라 조정됨으로써, 각 최종 노드에서 각 최종 단말기로의 페이로드 데이터 전송이 거의 동기식으로 일어나도록 한다.
제안된 해결책은 마스터 노드 및 최종 노드의 활동적 동기화를 필요로 하지 않는다. 대신에, 전송 노드에서 이용된 클록 신호의 특징 또는 품질만이 네트워크에서의 최종 노드로 분배된다. 그 후, 이들 노드는 이런 정보를 이용하여 동기 신호를 재생시킨다. 동기화 전송에 필요한 잔여 정보, 즉, 데이터 포맷, 즉, 전송될 데이터의 구조 및 타이밍 뿐만 아니라, 데이터 구조 타이밍을 조정할 필요가 있는 지연 정보는 네트워크를 통해 최종 노드로 간단히 전송된다. 따라서, 최종 노드는 독립적으로 동기 상태의 신호를 재생시킨다. 이런 해결책은, 타이밍 감지 가능 응용이 동기화 네트워크인 것처럼 네트워크를 처리할 수 있을 지라도, 네트워크 기반 구조가 거의 변화되지 않을 수 있는 이점을 갖는다.
본 발명의 다른 목적 및 이점은 첨부한 도면을 참조로 예에 의해 제공되는 다음의 양호한 실시예의 설명으로부터 명백해진다.
본 발명은 고속 이더넷(또한 100Base-T Ethernet로서 공지됨) 및 기가비트 이더넷을 참조로 아래에서 기술되지만, 본 발명은 이더넷으로 제한되지 않고, 다른 패킷 교환 네트워크에도 동일하게 적용될 수 있는 것으로 이해되어야 한다.
도 1은 본 발명을 설명하기 위해 이용되는 이더넷 네트워크 구조(1)에 걸친 통신 링크의 블록도이다. 이 링크는, 네트워크(1)내에 있는 마스터 노드(10)와 수개의 종료(terminating) 노드(40) 사이에 있으며, 이 종료 노드는 네트워크(1) 외부에 있고, 네트워크 최종 노드(30)를 통해 네트워크(1)에 접근한다. 다수의 중간 노드(20)는 마스터 노드(10)와 네트워크 최종 노드(30) 사이에 접속될 수 있다. 마스터 노드(10)에 의해 종료 노드(40)로 전송되는 데이터는 패킷화(packetized) 유닛으로 네트워크(1)를 통해 전송된다.
이더넷과 같은 패킷 교환 네트워크에서, 노드는 서로 독립적으로 동작한다. 노드 간의 동작은 동기화되지 않고, 이런 이유로, 노드 내부 클록을 생성시키는 국부(local) 주파수 생성기는 비교적 저 성능, 저 비용의 발진기일 수 있다. 이동 전화와 같은 실시간 또는 시간 감지 가능 응용의 경우, 상이한 요소간의 동기화가 절대적으로 필요하다. 예컨대, 이동 전화가 페이지(page)되며, 페이지 신호는 수개의 무선 기지국(RBS)에 의해 동시에 전송되어야 한다. 이와 같은 페이지 신호를 이더넷을 통해 수개의 무선 기지국으로 전송하는 것은 RBS에 접속된 각 최종 노드로부터의 동기 전송을 보증하지 않을 것이다.
본 발명에 따르면, 수개의 최종 노드로부터 패킷 교환 네트워크에서의 동기 전송은, 네트워크의 고유 비동기 기반 구조를 변경하지 않고, 가능하게 된다.
모든 노드의 동작을 외부 클록 신호에 활동적으로 동기화시킴에 의해서는 동기화가 달성되지 않는다. 대신에, 각 최종 노드에는 동기 신호를 재생시키는데 필요한 정보가 제공된다. 이것은 3개의 단계로 요약될 수 있다:
제 1 단계는 네트워크를 통해 마스터 노드 클록 신호의 속성(attributes)을 각 최종 노드(30)로 분배(distribution)하는 것이다. 이 문서에서, 용어 속성은 클록 신호의 지터(jitter) 및 안정성을 의미하며, 필요 시 클록 주파수의 지터 및 안정성을 의미하기도 한다. 제 2 단계는 종료 노드(40) 상으로 전송하기 위해 최종 노드(30)에서 재생되어야 하는 페이로드(payload) 데이터의 구조를 식별하며, 최종 노드에 어떤 전송을 행해야 하는 가에 관한 마커(marker)를 제공하는 것을 포함한다. 제 3 단계는 마스터 노드와 각 최종 노드 간의 전송 지연을 설정하며, 이 지연은 각 최종 노드(30)에 의해 이용되어 데이터 재생 및 전송의 개시를 조정한다. 각 최종 노드(30)가 이 정보를 가진다면, 모든 다른 최종 노드(30)와 동기화되는 페이로드 신호를 재생할 수 있다. 이들 3개의 단계는 어떤 순서로 실행될 수 있다. 그러나, 최종 노드(30)는 페이로드 전송이 시작하기 전에 모든 필요한 정보를 수신해야 한다.
본 발명의 양호한 실시예에 따르면, 최종 노드(30)로의 마스터 클록 속성의 분배는, 규정된 경로내에서 각 노드(20,30)를 통해 정주파(constant frequency)의 기준 신호를 마스터 노드에서 종료 노드(40)로 전파함으로써 달성된다. 마스터 노드(10)는 고성능 발진기를 가져, 결과적으로 최소 지터 및 고 안정성을 가진 정주파의 기준 신호를 발생시킬 수 있는 것으로 추정된다. 이 기준 신호는 마스터 노드로부터의 모든 메시지내에 포함될 수 있다. 보통의 동작 중에, 마스터 노드(10)로부터 하향으로의 전송 링크는 항상 전송 중이다. 어떤 페이로드 데이터도 이용할 수 없고, 유휴 패턴이 전송될 경우에는, 이 링크 상에 액세스 가능한 클록 신호를 발생시킨다. 마스터 노드(10)와 종료 최종 노드 간의 링크내의 노드(20,30)만이 마스터 클록 속성을 식별하여 전송하기 위해 요구됨을 알 수 있다. 이런 이유로, 마스터 제어 분배 네트워크는, 바람직하게는, 패킷 교환 네트워크(1)내에 규정되어, 마스터 노드(10)와 규정된 네트워크 종점 노드(30)간의 경로 및 특정 노드(20)를 포함한다. 이런 분배 네트워크는 마스터 및 최종 노드(10,30)간의 규정된 개별 경로로 구성될 수 있다. 선택적으로, 동기 전송 경로는 자동으로 실행되는 전송 경로의 변경에 따라 동적으로 설정될 수 있다. 이것은 마스터 노드(10)에 의해 제어되는 각 노드내의 소프트웨어 제어 경로 할당을 의미한다.
정주파 기준 신호의 전파는, 마스터 노드(10)와 최종 노드(30)간의 어떤 한 경로내에서, 내부 클록 발생기를 수신된 기준 신호에 위상 고정하는 각 중간 노드(20)에 의해 달성된다. 따라서, 어떤 발생된 출력 신호는 클록 기준 신호의 지터 및 안정성을 다음 노드(20,30)로 반송할 것이다.
도 2는 마스터 노드에서 발신하는 기준 신호의 속성을 송수신하도록 배치된 노드를 도시한 것이다. 이런 배치는 네트워크의 중간 노드(20) 및 최종 노드(30)의 양자 모두에서 동일하지만, 간략화를 위해, 도 2는 특별히 중간 노드를 기준으로 하여 기술되는 것으로 이해된다. 도 2의 블록도에서, 노드(20)는 3개의 파트, 즉, 기준 추출(reference extraction) 유닛(50), 노드(200)의 몸체 및 기준 조정 유닛(60)을 구비하여, 기준 신호의 속성을 출력 신호에 부과하거나, 출력 주파수를 기준 신호에 위상 고정한다. 노드(200)의 몸체는 패킷 교환 네트워크내의 통상적인 노드를 나타낸다. 따라서, 이의 구조는 본 기술 분야에 공지되어 있어, 여기서 상세히 기술되지 않는다. 추출 유닛(50) 및 조정 유닛(60)은 제각기 노드(200)의 입력 및 출력에 접속된 새로운 소자이다. 추출 유닛(50)은 입력 경로와 노드 사이에 접속되지만, 조정 유닛(60)은 노드와 출력 경로 또는 다운링크 사이에 접속된다. 바이패스 접속부(70)는 추출 유닛(50)을 조정 유닛(60)에 직접 접속한다. 동작 시에, 추출 유닛(50)은 입력 신호에 포함된 클록 기준 신호를 추출하여, 이를 접속부(70)를 통해 조정 유닛(60)으로 통과시킨다. 입력 정보는 노드 몸체(200)로 직접 중계(relay)된다. 노드 몸체(200)로부터의 어떤 출력 정보는, 조정 유닛(80)을 통해 전송되어, 이것이 다운링크 상으로 전송되기 전에 수신된 기준 신호의 속성을 출력 신호 상에 부과한다. 조정 유닛(80)은, 바람직하게는, 도 2a에 개략적으로 도시된 바와 같이, 위상 고정 루프(PLL) 회로를 이용하여 실행된다. 도 2a는 도 2의 바이패스 링크(70)로 표시된 위상 조정 회로를 도시한 것이다. 이 위상 조정 회로는, 추출된 기준 타이밍 주파수를 수신하여, 조정된 피드백 신호와 비교하는 비교기(71)를 가진 위상 고정 루프이다. 비교의 결과는 비교기의 신호에 따라 전압 제어 발진기(73)를 제어하는 조정기(72) 상으로 통과된다. 위상 고정 루프의 동작 원리는 당업자에게 공지되어 있어, 여기서 더 이상 상세히 기술되지 않는다.
출력 신호의 주파수가 입력 기준 신호와 동일할 필요성이 없음을 알 수 있다. 이 조정은 단지 신호를 동기화함으로써, 한 신호의 클록 천이가 다른 신호의 클록 천이에 대응하도록 한다.
도 2는 노드(20 또는 30)를 통한 한 방향(one-way) 전송에 필요한 회로를 도시한 것이다. 그러나, 동일한 회로가 대향 방향 전송을 위해 제공되어, 기준 신호 속성의 양방향 전송을 가능하도록 함을 알 수 있다.
추출 및 조정 파트(50,60)는 기존의 노드에 접속되도록 하는 개별 유닛일 수 있지만, 물론, 노드 구조 내에 이들 소자의 기능성을 포함시킬 수 있다.
도 2에 도시된 바와 같이 중간 노드(20)를 이용하여 기준 신호의 속성을 전송한다는 것은, 네트워크에 최소 수정만이 행해질 필요가 있다는 이점을 갖는다. 선택적인 실시예에서, 각 노드(20,30)내의 주파수 생성기는 링크 포트와 같은 외부 기준 신호에 고정될 수 있다. 이것은 도 3에 개략적으로 도시되어 있다. 도 3은 2개의 중간 노드(20)를 통해 마스터 노드(10)로부터 최종 노드(30)로의 단방향 전송 또는 페이로드 경로를 도시한 것이다. 제 2 경로는 도 3의 상부 절반에서 점선으로 도시되어 있다. 이 제 2 경로는 마스터 클록 신호를 전송하는데 이용된다. 이 제 2 경로를 따른 구간에는, 클록 재생 노드(80)가 배치된다. 전송 경로내의 노드(20)는 내부 주파수 생성기를 가진 네트워크내의 통상적인 노드이지만, 도 2와 참조로 기술된 것과 유사한 조정 유닛을 포함한다. 각각의 중간 노드(20) 및 최종 노드(30)는 재생 노드(80)에서의 마스터 클록 기준 신호에 접속된다. 노드(20,30)가 시간 감지 가능 또는 실시간 응용을 전송하기 위해 설정될 시에는, 외부 마스터 클록 신호를 이용하여 전송 클록 속도를 수정할 것이다.
데이터 전송 경로 및 마스터 클록 전송 경로는 상이한 클록율을 가질 수 있는 것으로 이해될 것이다. 예컨대, 클록 재생 경로는 마스터 클록 신호를 1.25GHz로 반송할 수 있지만, 전송 경로는 100Mb/s로 반송한다. 도 2에 설명된 실시예에서와 같이, 마스터 클록 신호는 노드(20,30)에서 복제(replicate)될 필요가 없고, 이들 노드는 단지 내부 클록 신호를 마스터 클록 신호에 위상 고정시켜, 필요한 전송율을 생성시킨다.
보통 비동기 데이터를 처리하는 어떤 패킷 교환 네트워크에서는, 출력 신호 주파수가 어떤 기준으로 위상 고정될 필요가 없어, 요구되는 하드웨어 수정이 동기 링크에 정해진 중간 노드(20) 및 최종 노드(30)에만 행해질 수 있다.
각 네트워크 종점 노드(30)로의 마스터 클록 속성의 분배는 각 최종 노드(30)가 액셉트 가능한 지터 및 주파수 안정성을 가진 요구된 주파수로 페이로드 데이터를 확실히 전송할 수 있도록 한다. 그러나, 각 최종 노드(30)에 의해 수신된 기준 클록 신호는 전송 경로의 상이한 회전 지연(latency)으로 인해 동기화되지 않을 것이다.
본 발명에 따라 동기 형식으로 데이터를 전송하기 위해, 최종 노드(30)에는, 페이로드 데이터를 종료 노드(40), 예컨대, RBS로 전송하기 위해 요구된 TDM 데이터 구조를 식별하는 수단 및, 또한 전송의 절대 개시(absolute start)를 나타내는 마커를 식별하는 수단이 제공된다. 이 마커는, 노드(30)에 의해, 요구된 전송 주파수의 재생 및 재생된 페이로드 데이터의 전송이 개시할 수 있는 것에 대한 절대 기준점으로서 이용된다. 양호한 실시예에서, 이런 정보는 전송된 프레임 또는 데이터 유닛에 포함된다. 도 4는 IEEE 802.3 규격에 규정된 바와 같은 통상적인 이더넷 프레임 구조를 도시한 것이다. 이 프레임은 제각기 규정된 수의 바이트를 가진 다수의 필드로 구성된다. 이 프레임은 7바이트 프리앰블(100)로 시작하고 나서, 프레임의 개시를 나타내는 1바이트 개시 프레임 구분 문자(delimiter)가 후행한다. 고속 이더넷 및 기가비트 이더넷에서는, 이들 7의 프리앰블 바이트(100)는 임의의 특정 목적을 위해 규정되지 않는다. 다음 필드는 수신지 어드레스(120), 소스 어드레스(130) 및 길이 카운트(140)를 포함한다. 그 후, 데이터 필드(150)가 후행하고, 전송된 데이터가 지정된 최소치보다 적은 바이트를 이용할 경우에 패딩(padding) 바이트를 포함할 수 있다. 이 프레임은 프레임 체크 시퀀스(160)로 종료한다. 이들 필드의 기능은 당업자에게 잘 알려져 있어, 더 이상 상세히 기술되지 않는다.
본 발명에 따라 수정된 프레임은 도 5에 도시되어 있다. 이 프레임 구조는, 프리앰블 필드(100)를 제외하고, 도 4를 참조로 기술된 것과 동일하다. 이 프레임에서, 프리앰블(100)은 4바이트로 감소된다. 잔여 3바이트는, 시간 감지 가능 또는 실시간 데이터의 전송에 관한 최종 노드에 필요한 정보를 제공한다. 특히, 데이터 구조 필드(101)는 요구된 데이터 구조를 식별하여, 데이터 전송 개시를 지시하기 위해 이용된다. 또한, 아래에 보다 상세히 설명되는 바와 같이, 이것은 전송 지연에 관한 마스터 노드(10)와 최종 노드(30)간의 메시지를 반송하는데 이용된다. 데이터 구조 식별자(101)는 데이터 포맷을 식별하는 코드이고, 이 코드는 네트워크 종점(30)에서 재생되어, 페이로드 데이터를 종료점(40)으로 반송하는데 이용된다. 예컨대, 종료점(40)이 E1 데이터가 네트워크(1)를 통해 터널(tunnel)될 수 있도록 최종 노드(30)에 대한 단일 E1 접속부를 가진 PABX인 경우, 데이터 구조 식별자(101)는, 이 구조가 2048Mb/s 비트 스트림을 형성하기 위해 125㎲마다 전송되는 32개의 8비트 PCM 채널을 포함하는 프레임인 최종 노드(30)에 지시할 것이다. 데이터 구조 식별자는 또한, 이런 페이로드 데이터가 네트워크(1)를 통해 마스터 노드(30)로부터 전송되어, 최종 노드(30)가 한 구조로부터 다른 구조로의 필요한 재생을 실행하게 하는 어떤 구조의 최종 노드(30)에 지시한다.
상술한 바와 같이, 데이터 구조 필드(101)에서 반송된 데이터 구조 식별자는, 구조, 즉, 프레임 길이, 페이로드 길이, 프리앰블 길이 등 뿐만 아니라, 이들 프레임을 전송하는 주파수를 나타낼 수 있다. 선택적인 실시예에서, 데이터의 주파수는 마스터 노드(10)에 의해 최종 노드(30)에 활동적으로 전송될 수 있다. 이것은, 한 버스트(burst)의 정보 유닛, 통상적으로 프로토콜 프레임을 전송하는 마스터 노드(10)에 의해 달성되며, 이 프로토콜 프레임은, 최종 노드(30)에서 종료 노드(40)으로의 동기 데이터의 요구된 전송 주파수에 링크되는 지정된 주파수로 반복된다. 예컨대, 페이로드 데이터가 125㎲ 마다 전송되는 32 PCM 채널의 E1 포맷에서 종료 노드로 전송될 경우, 마스터 노드(10)에 의해 전송되는 정보 유닛은 8kHz의 반복율 또는 이의 배수로 전송된다. 이런 버스트로 전송되는 정보 유닛 또는 프로토콜 프레임은 바람직하게는 타이밍 프레임으로서 식별된다. 이것은, 타이밍 코드를 데이터 구조 필드(101)에 위치시킴으로써 달성될 수 있다. 수신단에서, 최종 노드(30)는 데이터 유닛 또는 프레임간의 구간을 측정한다. 이것은, 예컨대, 클록 신호의 상승 에지(rising edge) 상에서 조정된 클록 신호에 관련하여 각 프레임의 시점을 표시하고, 조정된 클록 신호에 관련하여 카운터를 개시하여, 주기적 마커(T)를 생성시키기 위해 다음 프레임이 도달할 시에 상기 카운터가 정지됨으로써, 유용하게 행해진다. 그 후, 이 주기적 마커(T)를 이용하여, 네트워크(1)를 통해 수신되는 페이로드 데이터를 식별하고, 이 데이터는 종료 노드(40)에 대한 동기 링크를 통해 한 시간 프레임 또는 데이터 유닛에 지정되어야 한다. 마커는 본래 절대 전송 개시의 지시기이다. 이것은 동기화된 데이터 구조의 제 1 시간 프레임으로 팩(pack)하는 데이터를 식별하는데 이용된다. 이 포인트 후에, 모든 수신 데이터는 네트워크를 통해 전송될 시에 후속 프레임내에 팩된다. 각 노드에서, 전송 개시는 아래에 보다 상세히 기술되는 지연 정보에 따라 계산된 마커에 대해 조정될 것이다.
잔여 2 바이트는 유지 보수 정보(102)를 위해 이용된다. 이들 바이트는 동기 데이터 링크가 네트워크(1)를 통해 설정된 후에 이용된다. 이 필드는 3개의 주요 기능을 갖는다. 즉, 링크 재개시를 가능하도록 하는데 이용되고, 데이터 구조의 변경을 전송하는데 이용되며, 또한, 전송 마커의 개시의 검증을 가능하도록 하는데 이용된다. 링크의 물리적 레벨에 대해, 유지 보수 바이트(102)는 또한 명세(specification)의 링크 불능 또는 주파수 아웃의 경우에 이용된다.
이더넷 프레임의 프리앰블내의 이 정보를 포함하는 이점은, 레벨 2 프로토콜, 즉, MAC 조정 부계층(reconciliation sublayer)에서 종료하는 프로토콜이 이 정보를 처리하는데 이용될 수 있다는 것을 의미한다. 프로토콜을 레벨 2 미만으로 의 제한에 의해 네트워크의 신속한 개시 및 재개시가 행해진다. 보다 저 타이밍 요건을 가진 응용의 경우, 통상적인 네트워크 타이밍 프로토콜(NTP), 또는 전송을 위해 인터넷 프로토콜(IP)을 활용하는 사용자 응용 프로그램을 이용하여 데이터 구조를 종점 노드로 통신할 수 있다.
데이터 구조 상의 정보 및 전송의 절대 개시 이외에, 최종 노드(30)는 또한, 이들이 필요한 시간만큼 전송의 개시를 조정하여, 모든 네트워크의 최종 노드(30)간에 전송을 실질적으로 동기화하도록 하는 정보를 필요로 한다. 이런 정보를 획득하기 위해, 각 최종 노드(30)는 마스터 노드(10)에 대한 라운드 트립(round-trip) 지연을 결정한다. 이것은 바람직하게는 프레임의 데이터 구조 필드(101)내의 라운드 트립 지연 메시지를 이용하여 실행된다. 마스터 노드(10)는 각 메시지를 각각의 최종 노드(30)로 다시 바운스(bounce)한다. 이들 메시지를 이용하여, 각 최종 노드(30)는 마스터 노드(10)에 대한 라운드 트립 지연을 나타내는 형상(figure)을 계산한다. 그 후, 이런 라운드 트립 지연 형상은 마스터 노드(10)로 통신된다. 이런 정보는 프리앰블의 데이터 구조 필드(101)내에 포함되는 것이 바람직하다. 마스터 노드(10)는 최종 노드(30)에 의해 통신되는 최악의 지연을 결정하여, 이 형상을 다시 모든 노드(30)로 전송한다. 이 형상은, 모든 최종 노드(30)가 동기화를 확실히 하도록 동기 데이터 상에 부과하는 절대 지연을 나타낸다. 이런 최대 시간 지연 형상을 이용하여, 각 최종 노드(30)는 전송 마커의 절대 개시에 대한 전송의 개시를 조정하는 조정량을 계산한다. 이것은, 마스터 노드(10)에 의해 통신되는 최대 라운드 트립 지연으로부터 계산된 라운드 트립 지연을 감산하여, 결과의(resultant) 형상을 2개로 분할함으로써 행해진다. 최종 노드(30)는 라운드 트립 지연보다는 오히려 마스터 노드(10)와 최종 노드(30)간의 한 방향 지연을 계산할 수 있음을 알 수 있다. 이 경우에, 전송 마커의 개시로 행해지는 조정은 최대 지연에서 개별 지연을 감산함으로써 간단히 실행될 수 있다.
데이터 구조 개시의 조정을 실행하기 위해 필요한 메시지를 전송하는 메카니즘은 프리앰블 정보(101)를 해석하기 위한 레벨 2 프로토콜내에 유용하게 포함될 수 있다. 각 최종 노드(30)가 필요한 정보를 가지면, 페이로드 데이터의 전송이 개시할 수 있다. 이런 페이로드 데이터 전송의 개시는 정보 메시지를 이용하여 마스터 노드(10)에 의해 최종 노드(30)로 전송된다. 이 메시지를 이용하여, 최종 노드(30)는 네트워크(1)를 통해 수신되는 페이로드 데이터의 언팩(unpack)을 개시하고, 전송 개시를 나타내는 조정된 마커 또는 카운트의 생성에 따라 지정된 TDM 시간 프레임 구조내의 데이터를 다시 팩한다.
최종 노드(30)의 수신 회로의 구조는 도 6에 기능적으로 도시되어 있다. 쉽게 표시하기 위해, (도면의 좌측에서 우측으로) 노드(30)를 입력시키는 2개의 신호선이 표시된다. 도면에서, 상위선은 마스터 클록 기준 신호를 나타내고, 하위선은 데이터를 나타낸다. 이런 분리는 단지 기능적이고, 정보는 사실상 동일한 물리적 라인 상에서 반송되는 것으로 이해될 것이다. 노드(30)는 수신된 마스터 클록 기준 신호로 데이터 전송 타이밍을 조정하는 클록 조정 회로를 포함한다. 도 2 및 도 3을 참조로 기술된 바와 같이, 이것은, 본래 위상 고정 루프이고, 입력 주파수를 피드백 주파수와 비교하는 비교기(350), 조정기(370) 및, 피드백 주파수를 생성시키는 전압 제어 발진기(VCO)를 포함한다. 이 회로의 동작은 당업자에게 잘 알려져 있어, 여기에 더 이상 기술되지 않는다. 데이터 라인에 대해서는, 이 데이터 라인에 마커 설정 회로를 나타내는 제 1 기능 블록(310)이 접속된다. 이 블록(310)은 또한 마스터 클록 신호에 위상 고정되는 조정된 클록 신호를 수신한다. 상술한 바와 같이, 마스터 클록 신호에 관련하여, 이 블록(310)은 마스터 노드(10)로부터 타이밍 정보를 수신할 시에 마커를 설정하는 카운터를 포함한다. 지연 블록(320)은 또한 네트워크(1)로부터 데이터를 수신한다. 이 블록은 마스터 노드(10)로부터 전송된 최대 지연 형상을 수신하여, 이를 이용하여, 라운드 트립 지연 메시지를 이용하여 상기 노드에 의해 계산되는 특정 지연 형상을 조정한다. 이 지연 블록(320) 및 마커 설정 블록(310)은 데이터 개시 블록(330)에 접속된다. 데이터 개시 블록(330)은 블록(310)으로부터 절대 전송 개시를 나타내는 마커를 수신하여, 전송 마커의 조정된 개시를 발생시키도록 블록(320)으로부터의 지연 정보를 이용하여 마커 위치 또는 타이밍을 조정한다. 데이터 구조 블록(380)은 또한 네트워크 링크로부터 도래하는 데이터를 수신하도록 접속되어, 데이터 구조 정보를 추출한다. 데이터 구조 블록(380), 데이터 개시 블록(330) 및, VCO(360)로부터의 위상 조정 클록 신호는 모두 네트워크 링크를 통해 페이로드 데이터를 또한 수신하는 재생 블록(340)에 공급된다. 마스터 노드(10)에 의해 전송되는 메시지를 전송하도록 한 개시를 식별할 시에, 재생 블록(340)은 수신된 데이터 스트림으로부터 페이로드 데이터를 언팩하여, 이를 새로운 프레임 구조내에 팩하며, 각 프레임은 조정된 타이밍 마커와 동기하여 개시됨으로써, 동기 링크를 통해 요구된 주파수에서 종료 노드(40)로 전송된다. 바람직하게는, 재생 블록은 어떤 종류의 버퍼 회로, 바람직하게는 FIFO를 포함하며, 여기서, 네트워크(1)를 통해 수신되는 페이로드 데이터는 정확한 TDM 시간 프레임 구조내에 팩되기 전에 버퍼되어, 타이밍 마커에 따라 전송될 수 있다.
도 7은 시간 감지 가능 데이터의 전송 전 및 전송 중에 중간 노드(20)를 통해 마스터 노드(10)와 최종 노드(30)간의 메시지의 교환을 설명한 것이다. 시간(200)에서, 마스터 노드(10)는 동기 링크에서 초기 메시지를 모든 노드에 전송하여, 동기 데이터 링크를 정하여 초기화한다. 이 메시지는 링크의 동적 설정이 실행될 경우에만 관련되어 있다. 중간 노드(20) 및 최종 노드(30)는 이 메시지를 수신할 시에 동기 전송 경로를 동적으로 설정한다. 이것은, 규정된 링크내의 모든 노드(20,30)의 내부 클록이 마스트 클록 기준 신호에 위상 고정된다는 것을 의미한다. (201)에서, 마스터 노드는 보통 트래픽을 전송한다. 중간 및 최종 노드(20,30)는 업링크로부터 클록을 추출하여, 노드 전송 클록을 추출 클록으로 조정하거나, 선택적으로 특정 링크에 대한 전송 클록을 이 추출된 클록으로 조정하여, 조정된 클록을 다운링크에 부과한다. (202)에서, 마스터 노드(10)는 데이터 구조상의 정보를 포함하는 데이터 구조 제어 메시지를 전송한다. 이 메시지는 모든 중간 노드(20)를 통해 전송되어, 최종 노드가 데이터 구조의 재생을 준비하는 최종 노드(30)에서 종료한다. (203)에서, 마스터 노드(10)는 데이터 구조 주파수 정보를 전송한다. 이것은 고정된 내부 프레임 갭을 가진 한 버스트의 프로토콜 프레임으로 이루어진다. 프레임 반복율은 데이터 구조의 반복율을 나타내고, 동기 데이터 구조의 반복율과 동일하거나 이 반복율의 배수일 수 있다. 이 정보 버스트는 중간 노드(20)에 의해 최종 노드(30)로 전송된다. 최종 노드는 이들 프레임간의 구간을 측정하여, 기준 클록 신호에 링크되는 주기적 반복 시간 마커를 설정하고, 이것에 관련하여 데이터 구조의 정보 메시지에 규정된 데이터 구조는 추출된 클록 신호를 이용하여 생성된다.
(204)에서, 데이터 구조 제어 메시지는 중간 노드를 통해 마스터 노드(10)에서 전송되어, 최종 노드(30)에서 종료한다. 이 메시지는, 링크의 재개시와 관련된 유지 보수 정보, 데이터 구조의 변경 또는 데이터 구조 또는 구조 반복율의 검증을 포함한다. (205)에서, 최종 노드(30)는 전송하는 최종 노드(30)를 식별하는 프로토콜 프레임의 버스트로 이루어지는 라운드 트립 지연 메시지를 전송한다. 이것은 (206)에서 마스터 노드(10)에 의해 전송 노드(30)로 다시 바운스된다. (207)에서, 최종 노드(30)에 의해 계산되는 라운드 트립 지연 메시지는 마스터 노드(10)로 전송된다. (208)에서, 마스터 노드(10)는 최대 라운드 트립 지연 메시지를 모든 노드로 전송한다. 이 메시지는 단계(207)에서 수신되는 모든 노드의 최장 라운드 트립 지연을 나타낸다. 최종으로, (209)에서, 페이로드 데이터는 중간 노드를 통해 모든 최종 노드로 전송될 수 있다.
상술한 바와 같이, 마스터 노드(10)는 패킷 교환 네트워크내에서 동기 데이터 링크를 설정 및 재구성할 수 있는 노드로서 기술되었다. 그러나, 이 노드(10)에 의해 실행되는 제어 기능은 네트워크내에서나 그 외부에서 개별 노드로부터 원격적으로 실행될 수 있음을 알 수 있다. 마스터 노드(10)는, 보통 마스트 노드와 관련된 통상의 제어 기능없이 안정 클록 신호를 다운링크내의 노드로 분산하는 것으로 제한된다. 상술한 것은 특히 패킷 교환 네트워크(1)를 통해 마스터 노드(10)로부터 다수의 종료 노드(40)으로의 시간 감지 가능 데이터의 전송에 관계된다. 그러나, 상술한 장치는 단방향 전송으로 제한되는 것이라, 양방향으로 전송하는 것으로 이해될 것이다. 따라서, 당업자는 명백히 기술되지 않았지만, 유사한 회로가 링크의 각종 소자내에 제공되어 대향 방향으로 전송하도록 하는 것으로 이해될 것이다.

Claims (22)

  1. 시간 감지 가능 데이터를 전송하는 데이터 전송 링크로서,
    상기 링크는 광대역 패킷 교환 네트워크(1)에 의해 다수의 최종 노드(30)에 접속된 제 1 노드(10)를 포함하고, 각 최종 노드(30)는 하나 이상의 최종 단말기에 접속되며, 상기 최종 노드(30)의 각각은,
    상기 제 1 노드(10)에서 발신하는 수신 기준 타이밍 신호로 위상 고정되는 출력 타이밍 신호를 발생시키는 타이밍 발생 회로(350,360,370),
    상기 제 1 노드(10)로부터 데이터 구조 정보를 수신하여, 상기 최종 노드(30)와 상기 최종 단말기(40) 사이로 시간 감지 가능 데이터를 전송하기 위해 상기 정보로부터의 데이터 구조 포맷을 식별하는 수단(380),
    상기 제 1 노드(10)로부터 수신된 지연 정보에 응답하여 지연 신호를 발생시키는 지연 신호 발생기(320) 및,
    지연 신호 발생기(320), 상기 데이터 구조 수신 수단(380) 및 상기 타이밍 발생 회로(350,360,370)와 통신하는 데이터 변환 수단(340)을 포함하는데, 상기 데이터 변환 수단은 상기 제 1 노드(10)로부터 페이로드 데이터를 수신하여, 시간 감지 가능 데이터로서 식별되는 페이로드 데이터를 동기식으로 상기 최종 단말기로 재전송하도록 배치되고, 상기 페이로드 데이터 전송의 타이밍은 상기 수신된 타이밍 신호, 상기 수신된 데이터 구조 포맷 및 상기 수신된 지연 신호에 기초하여 각 최종 노드에서 조정됨으로써, 모든 최종 노드가 상기 페이로드 데이터를 실질적으로 동시에 전송하도록 하는, 데이터 전송 링크.
  2. 제 1 항에 있어서,
    상기 제 1 노드(10)와 하나 이상의 상기 최종 노드(30) 사이에는 하나 이상의 중간 노드가 배치되고, 상기 중간 노드의 각각은 상기 제 1 노드(10)에서 발신하는 수신된 기준 타이밍 신호로 위상 고정되는 출력 타이밍 신호를 발생시켜, 상기 출력 타이밍 신호를 상기 최종 노드(30)로 전송하도록 구성되는 타이밍 발생 회로(50,60)를 포함하는 것을 특징으로 하는 데이터 전송 링크.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 제 1 노드(10)로부터 데이터 구조를 수신하는 상기 수단(310)은 상기 정보로부터 데이터 전송 개시 시간 마커를 추출하는 수단(310)을 더 포함하는데, 상기 데이터 전송 개시 시간 마커는 상기 최종 노드(30)와 상기 최종 단말기(40) 사이로 시간 감지 가능 데이터를 전송하기 위한 시간을 전송하는 절대 개시를 나타내는 것을 특징으로 하는 데이터 전송 링크.
  4. 제 3 항에 있어서,
    상기 지연 신호 발생기(320)는 상기 발생된 지연에 의해 상기 전송 개시 시간 마커의 타이밍을 조정하도록 배치되는 것을 특징으로 하는 데이터 전송 링크.
  5. 전술한 항 중 어느 한 항에 있어서,
    상기 최종 노드(30)의 각각은 상기 최종 노드(30)와 상기 제 1 노드(10)간의 노드 전송 지연을 결정하여, 상기 노드 전송 지연을 상기 제 1 노드(10)로 전송하도록 배치되고, 상기 제 1 노드(10)는 각 최종 노드(30)로부터의 최대 노드 전송 지연을 결정하여, 상기 최대 노드 전송 지연을 지연 정보로서 모든 최종 노드(30)로 전송하도록 배치되는 것을 특징으로 하는 데이터 전송 링크.
  6. 제 5 항에 있어서,
    상기 노드 전송 지연은 최종 노드(30)와 상기 제 1 노드(10)간의 라운드 트립 지연인 것을 특징으로 하는 데이터 전송 링크.
  7. 전술한 항 중 어느 한 항에 있어서,
    상기 타이밍 발생 회로는 수신 신호로부터 타이밍 기준을 추출하는 수단(50), 발생된 타이밍 신호를 상기 타이밍 기준으로 위상 고정하는 수단(71,72,73; 350,360,370) 및, 상기 출력 타이밍 신호를 발생시키도록 상기 위상 고정 타이밍 신호를 출력 신호에 부과하는 수단(60)을 포함하는 것을 특징으로 하는 데이터 전송 링크.
  8. 전술한 항 중 어느 한 항에 있어서,
    상기 네트워크는 이더넷인 것을 특징으로 하는 데이터 전송 링크.
  9. 제 1 노드(10)와, 제각기 하나 이상의 최종 단말기(40)에 접속되는 다수의 최종 노드(30) 간에 패킷 교환 네트워크를 통해 시간 감지 가능 데이터를 전송하는 방법으로서,
    상기 네트워크를 통해 타이밍 신호를 상기 제 1 노드에서 각 상기 최종 노드로 전파하는 단계,
    데이터 구조 타입을 나타내는 신호를 제 1 노드에서 각 최종 노드로 전송하는 단계로서, 상기 데이터 구조 타입은 상기 최종 노드에서 상기 최종 단말기로 전송하기 위한 데이터 포맷을 식별하는 단계,
    지연 형상을 상기 제 1 노드에서 각 최종 노드로 전송하는 단계로서, 상기 지연 형상은 상기 제 1 노드와 상기 최종 노드 중 어느 하나 간의 최대 전송 지연을 나타내는 단계 및,
    페이로드 데이터를 상기 제 1 노드와 상기 최종 단말기 사이로 전송하여, 각 최종 노드와 대응하는 최종 단말기 사이로 전송되는 페이로드 데이터는 상기 타이밍 신호에 따라 상기 식별된 데이터 구조 포맷에 포맷되고, 상기 지연 형상에 따라 조정됨으로써, 각 최종 노드에서 각 최종 단말기로의 페이로드 데이터 전송이 거의 동기식으로 행해지는 단계를 포함하는, 시간 감지 가능 데이터의 전송 방법.
  10. 제 9 항에 있어서,
    어떤 최종 노드와 상기 제 1 노드간의 최대 전송 지연을 전송함으로써 상기 지연 형상을 생성시키는 단계를 더 포함하는 것을 특징으로 하는 시간 감지 가능 데이터의 전송 방법.
  11. 제 10 항에 있어서,
    최종 노드를 상기 제 1 노드로 지연 메시지를 전송하고, 상기 지연 메시지를 상기 최종 노드로 복귀시키며, 상기 메시지의 복귀 시간에 기초한 전송 지연을 계산하여, 이 전송 지연을 상기 제 1 노드로 통신하는 단계를 더 포함하는 것을 특징으로 하는 시간 감지 가능 데이터의 전송 방법.
  12. 제 9 항 내지 제 11 항 중 어느 한 항에 있어서,
    데이터 구조 타입을 나타내는 신호를 전송하는 상기 단계는 정보 메시지의 버스트를 전송하는 단계를 포함하고, 각 정보 메시지 간의 구간은 상기 최종 노드에서 상기 단말기로의 식별된 데이터 구조의 전송 반복율을 나타내는 것을 특징으로 하는 시간 감지 가능 데이터의 전송 방법.
  13. 제 12 항에 있어서,
    각 최종 노드에서, 각 정보 메시지간의 구간을 결정하고, 상기 구간에 대응하는 주기적 타이밍 마커를 생성시키며, 상기 타이밍 마커를 이용하여, 상기 최종 단말기로의 페이로드 데이터의 식별된 데이터 구조의 전송을 개시하는 단계를 더 포함하는 것을 특징으로 하는 시간 감지 가능 데이터의 전송 방법.
  14. 제 13 항에 있어서,
    각 최종 노드에서, 상기 지연 형상에 따라 상기 주기적 타이밍 마커를 조정하는 단계를 더 포함하는 것을 특징으로 하는 시간 감지 가능 데이터의 전송 방법.
  15. 제 1 포맷에서의 패킷 교환 데이터를 수신하고, 제 2 포맷에서의 동기 데이터를 전송하도록 구성되는 광대역 패킷 교환의 노드로서,
    타이밍 신호를 발생시키는 주파수 발생기(360) 및, 상기 타이밍 신호의 위상을 수신 기준 신호로 조정하는 수단(350,370),
    데이터 구조 정보를 수신하여, 상기 데이터 구조 정보로부터 상기 제 2 데이터 포맷을 식별하는 수단(380,310) 및,
    상기 조정된 타이밍 신호를 수신하도록 배치되고, 상기 제 1 포맷내에 수신된 데이터를 상기 제 2 포맷내의 데이터로 변환하기 위해 상기 데이터 구조 식별 수단(380) 및 상기 데이터 구조 식별 수단(320,310)과 통신하는 수단(340)을 포함하는, 광대역 패킷 교환의 노드
  16. 광대역 패킷 교환 네트워크내의 전송 노드로부터 제 1 포맷에서의 패킷 교환 데이터를 수신하고, 제 2 포맷에서 상기 네트워크 외부에 배치된 최종 단말기(40)로 동기 데이터를 전송하도록 구성되는 광대역 패킷 교환 네트워크에서의 사용을 위한 노드로서,
    수신 기준 타이밍 신호에 위상 고정되는 출력 신호 타이밍 신호를 발생시키도록 구성되는 타이밍 발생 회로(350,360,370),
    상기 제 2 포맷의 데이터 구조 및 반복율을 나타내는 데이터 구조 정보를 수신하는 수단(380),
    상기 제 1 노드(10)로부터 수신된 지연 정보에 응답하여 지연 신호를 발생시키는 지연 신호 발생기(320) 및,
    상기 지연 신호 발생기(320), 상기 데이터 구조 수신 수단(380) 및 상기 타이밍 발생 회로(350,360,370)와 통신하는 데이터 변환 수단(340)을 포함하는데, 상기 데이터 변환 수단은 상기 제 1 데이터 포맷에서의 페이로드 데이터를 수신하고, 상기 제 2 포맷에서의 시간 감지 가능 데이터로서 식별되는 페이로드 데이터를 재전송하도록 구성되며, 상기 페이로드 데이터 전송의 타이밍은 상기 수신된 타이밍 신호, 상기 수신된 데이터 구조 포맷 및 상기 수신된 지연 신호에 기초하여 조정되는, 광대역 패킷 교환 네트워크에서의 사용을 위한 노드.
  17. 제 16 항에 있어서,
    상기 제 1 포맷에서 수신된 데이터의 개시를 식별하는 수단(320,310,330)을 더 포함하는데, 상기 데이터의 개시는 상기 제 2 포맷에서 전송될 페이로드 데이터의 유닛의 개시를 나타내는 것을 특징으로 하는 광대역 패킷 교환 네트워크에서의 사용을 위한 노드.
  18. 제 16 항 또는 제 17 항에 있어서,
    상기 제 1 노드(10)로부터 데이터 구조 정보를 수신하는 상기 수단(310)은 상기 정보로부터 데이터 전송 개시 시간 마커를 추출하는 수단(310)을 더 포함하는데, 상기 데이터 전송 개시 시간 마커는 상기 최종 노드(30)와 상기 최종 단말기(40) 사이로 시간 감지 가능 데이터를 전송하기 위한 시간을 전송할 절대 개시를 나타내는 것을 특징으로 하는 광대역 패킷 교환 네트워크에서의 사용을 위한 노드.
  19. 제 18 항에 있어서,
    상기 지연 신호 발생기(320)는 상기 발생된 지연에 의해 상기 전송 개시 시간 마커의 타이밍을 조정하도록 배치되는 것을 특징으로 하는 광대역 패킷 교환 네트워크에서의 사용을 위한 노드.
  20. 제 16 항 내지 제 19 항 중 어느 한 항에 있어서,
    상기 노드는 상기 전송 노드(10)로부터 노드 전송 지연을 결정하도록 더 구성되는 것을 특징으로 하는 광대역 패킷 교환 네트워크에서의 사용을 위한 노드.
  21. 제 20 항에 있어서,
    상기 노드 전송 지연은 상기 노드와 상기 전송 노드(10) 간의 라운드 트립 지연인 것을 특징으로 하는 광대역 패킷 교환 네트워크에서의 사용을 위한 노드.
  22. 제 16 항 내지 제 21 항 중 어느 한 항에 있어서,
    상기 타이밍 발생 회로는 수신 신호로부터 타이밍 기준을 추출하는 수단(50), 발생된 타이밍 신호를 상기 타이밍 기준에 위상 고정하는 수단(61,62,70; 350,360,370) 및, 상기 출력 타이밍 신호를 발생시키도록 상기 위상 고정 타이밍 신호를 출력 신호에 부과하는 수단(60)을 포함하는 특징으로 하는 광대역 패킷 교환 네트워크에서의 사용을 위한 노드.
KR1020057000427A 2005-01-10 2002-07-10 패킷 교환 네트워크에서의 시간에 민감한 데이터의 동기 데이터 전송 시스템 KR100900846B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020057000427A KR100900846B1 (ko) 2005-01-10 2002-07-10 패킷 교환 네트워크에서의 시간에 민감한 데이터의 동기 데이터 전송 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020057000427A KR100900846B1 (ko) 2005-01-10 2002-07-10 패킷 교환 네트워크에서의 시간에 민감한 데이터의 동기 데이터 전송 시스템

Publications (2)

Publication Number Publication Date
KR20050025334A true KR20050025334A (ko) 2005-03-14
KR100900846B1 KR100900846B1 (ko) 2009-06-04

Family

ID=37383676

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057000427A KR100900846B1 (ko) 2005-01-10 2002-07-10 패킷 교환 네트워크에서의 시간에 민감한 데이터의 동기 데이터 전송 시스템

Country Status (1)

Country Link
KR (1) KR100900846B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190058279A (ko) * 2017-11-20 2019-05-29 한국전자통신연구원 비이상적 백홀 데이터 전송 방법 및 장치
WO2021075671A1 (ko) * 2019-10-15 2021-04-22 한양대학교 에리카산학협력단 중앙 네트워크 구성개체 및 이를 포함하는 시간 민감 네트워크 제어 시스템

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6570890B1 (en) * 1998-06-10 2003-05-27 Merlot Communications Method for the transmission and control of audio, video, and computer data over a single network fabric using ethernet packets

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190058279A (ko) * 2017-11-20 2019-05-29 한국전자통신연구원 비이상적 백홀 데이터 전송 방법 및 장치
WO2021075671A1 (ko) * 2019-10-15 2021-04-22 한양대학교 에리카산학협력단 중앙 네트워크 구성개체 및 이를 포함하는 시간 민감 네트워크 제어 시스템

Also Published As

Publication number Publication date
KR100900846B1 (ko) 2009-06-04

Similar Documents

Publication Publication Date Title
EP1520380B1 (en) Synchronous data transfer system for time-sensitive data in packet-switched networks
JP4058067B2 (ja) 通信システム
US7190963B2 (en) Method for performing frequency synchronization of a base station and a network part
WO2007031005A1 (fr) Procede, dispositif ethernet et ethernet permettant la synchronisation d'horloge
WO2010111963A1 (zh) 时间同步装置、方法和***
JPWO2013001628A1 (ja) 加入者側光通信装置、通信システム、制御装置および省電力制御方法
US8565270B2 (en) Phase and frequency re-lock in synchronous ethernet devices
JPS5944149A (ja) 通信システム
KR100655625B1 (ko) 무선 네트워크
JP4651646B2 (ja) マスタ通信装置および従属通信装置
JP4404967B2 (ja) エア・フレーム同期
KR100900846B1 (ko) 패킷 교환 네트워크에서의 시간에 민감한 데이터의 동기 데이터 전송 시스템
US7843946B2 (en) Method and system for providing via a data network information data for recovering a clock frequency
KR100688091B1 (ko) 동기식 이더넷에서의 프레임 동기 방법 및 클럭 발생 장치
JP4025577B2 (ja) Phs基地局間同期システム、その方法及びプログラム
Aweya Emerging applications of synchronous Ethernet in telecommunication networks
KR20100048124A (ko) 근거리 통신망에서의 시간 동기화 방법
JP2010124457A (ja) 無線通信システムおよび無線基地局装置
US20070076763A1 (en) Method and apparatus for performing synchronization for TDM services in packet networks
JPH0642692B2 (ja) Isdn用複合端末装置
JP2010124456A (ja) 通信システム、通信装置、および端末収容装置
JP5407976B2 (ja) 通信装置、子局装置、通信システム及び通信方法
JP4914933B2 (ja) 通信システムおよび従属装置
Wang et al. A Cross-Network Clock Synchronization Scheme With Low Complexity for Industrial Internet of Things
JPH09298506A (ja) 無線基地局装置及び無線基地局間の同期方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130509

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140514

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150512

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160512

Year of fee payment: 8