KR20040050971A - 반도체 소자를 제조하기 위한 갭 필 방법 - Google Patents
반도체 소자를 제조하기 위한 갭 필 방법 Download PDFInfo
- Publication number
- KR20040050971A KR20040050971A KR1020020078779A KR20020078779A KR20040050971A KR 20040050971 A KR20040050971 A KR 20040050971A KR 1020020078779 A KR1020020078779 A KR 1020020078779A KR 20020078779 A KR20020078779 A KR 20020078779A KR 20040050971 A KR20040050971 A KR 20040050971A
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor substrate
- gap region
- oxide layer
- forming
- gap
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 31
- 238000000034 method Methods 0.000 title claims abstract description 28
- 239000000758 substrate Substances 0.000 claims abstract description 25
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 claims abstract description 9
- 238000005530 etching Methods 0.000 claims abstract description 5
- 238000000151 deposition Methods 0.000 claims description 5
- 238000004519 manufacturing process Methods 0.000 abstract description 3
- 238000002955 isolation Methods 0.000 description 4
- 230000008021 deposition Effects 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- CBENFWSGALASAD-UHFFFAOYSA-N Ozone Chemical compound [O-][O+]=O CBENFWSGALASAD-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 239000000356 contaminant Substances 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000010292 electrical insulation Methods 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02164—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02299—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
- H01L21/02304—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment formation of intermediate layers, e.g. buffer layers, layers to improve adhesion, lattice match or diffusion barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/314—Inorganic layers
- H01L21/316—Inorganic layers composed of oxides or glassy oxides or oxide based glass
- H01L21/31604—Deposition from a gas or vapour
- H01L21/31608—Deposition of SiO2
- H01L21/31612—Deposition of SiO2 on a silicon body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
- H01L21/76229—Concurrent filling of a plurality of trenches having a different trench shape or dimension, e.g. rectangular and V-shaped trenches, wide and narrow trenches, shallow and deep trenches
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Element Separation (AREA)
- Formation Of Insulating Films (AREA)
Abstract
반도체 소자를 제조하기 위한 갭 필 방법을 제공한다. 이 방법에 따르면, 반도체 기판에 갭영역을 갖는 패턴을 형성하고, 반도체 기판의 전면에 갭영역을 채우는 하부산화막을 형성한다. 하부산화막을 에치백 하여 갭영역의 하부에 하부산화막을 남긴다. 갭영역 하부에 잔존한 하부산화막 상에 선택적으로 상부산화막을 증착한다.
Description
본 발명은 반도체 소자의 제조방법에 관한 것으로써, 더 구체적으로 종횡비가 큰 갭영역 내에 절연막을 채우는 갭 필 방법에 관한 것이다.
반도체 소자는 단위소자들간의 전기적 절연 및 다층배선 형성을 위하여 절연막 형성공정이 필수적이다. 반도체 소자를 구성하는 패턴들의 사이즈가 축소되고, 패턴들 사이의 간격이 좁아짐에 따라 패턴들 사이의 갭영역의 종횡비는 상대적으로 커지게된다. 갭영역의 종횡비가 크지면 갭영역 내에 절연막이 완전히 채워지지 않고, 보이드 또는 홈이 발생하여 반도체 소자에 바람직하지 못한 영향을 미치게될 수 있다.
도 1 내지 도 3은 종래의 갭 필 방법을 나타낸 도면이다.
도 1을 참조하면, 반도체 기판(10)에 갭영역(14)을 가지는 패턴들 형성한다. 상기 패턴들은 소자분리막을 위하여 반도체 기판에 형성된 트렌치, 게이트전극들 또는 배선들일 수 있다. 상기 패턴들이 트렌치이면 트렌치 자체가 갭영역에 해당하고, 게이트 전극들 또는 배선들이면 이들 사이의 공간이 갭영역(14)에 해당한다.
도 2를 참조하면, 상기 갭영역(14)을 갖는 반도체 기판의 전면에 상기 갭영역(14)을 채우는 절연막(18)을 형성한다. 최근에는 갭영역을 채우기 위한 절연막으로 갭 필 능력이 우수한 고밀도플라즈마산화막 및 USG막들이 적용되고 있으나, 종횡비가 8:1 이상인 갭영역에서는 도시된 것과 같이, 보이드(20a) 또는 홈(seam;20b)이 발성될 수 있다.
도 3을 참조하면, 보이드(20a) 또는 홈(20b)을 갖는 절연막(18)을 화학적기계적 연마법 또는 에치백공정을 이용하여 평탄화함으로써, 상기 갭영역(14)에 채워진 절연막을 형성한다. 상기 갭영역(14)에 형성된 보이드(20a) 또는 홈(20b)은 상기 절연막(18)을 평탄화하는 동안 표면으로 노출(20c)되어 후속공정에서 도전막 또는 오염원의 잔여물이 침적될 수 있다.
본 발명이 이루고자 하는 기술적 과제는 보이드 또는 홈을 형성하지 않고 갭영역 내에 절연막을 채울 수 있는 방법을 제공하는데 있다.
도 1 내지 도 3은 종래의 반도체 소자를 제조하기 위한 갭 필 방법을 나타낸 공정단면도들이다.
도 4 내지 도 8은 본 발명의 바람직한 실시예에 따른 갭 필 방법을 설명하기 위한 공정단면도들이다.
상기 기술적 과제를 달성하기 위하여 본 발명은 산화막 상에 선택적으로 다른 산화막을 형성함으로써 갭영역을 효과적으로 채울 수 있는 갭 필 방법을 제공한다. 이 방법은 반도체 기판에 갭영역을 갖는 패턴을 형성하고, 상기 반도체 기판의 전면에 상기 갭영역을 채우는 하부산화막을 형성하는 것을 포함한다. 상기 하부산화막을 에치백 하여 상기 갭영역의 하부에 상기 하부산화막을 남긴다. 상기 갭영역 하부에 잔존한 상기 하부산화막 상에 선택적으로 상부산화막을 증착한다.
본 발명의 일 양태에 따르면, 상기 상부산화막은 오존 및 TEOS(tetra ethoxy silane)을 소오스로 사용함으로써, 특정온도범위에서 상기 하부산화막 상에 선택적으로 증착할 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예들을 상세히 설명하기로 한다. 그러나, 본 발명은 여기서 설명되어지는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 오히려, 여기서 소개되는 실시예들은 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되어지는 것이다. 도면들에 있어서, 층 및 영역들의 두께는 명확성을 기하기 위하여 과장되어진 것이다. 또한, 층이 다른 층 또는 기판 "상"에 있다고 언급되어지는 경우에 그것은 다른 층 또는 기판 상에 직접 형성될 수 있거나 또는 그들 사이에 제3의 층이 개재될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.
도 4 내지 도 8은 본 발명의 바람직한 실시예에 따른 갭 필 방법을 설명하기 위한 공정단면도들이다. 트렌치 소자분리막 형성공정을 대표적인 예로 들어 본 발명의 갭필 방법을 설명한다.
도 4를 참조하면, 반도체 기판(50) 상에 하드마스크 패턴(52)을 형성하고, 상기 하드마스크 패턴(52)을 식각마스크로 사용하여 상기 반도체 기판(50)을 식각하여 트렌치(54)를 형성한다. 상기 하드마스크 패턴(52)은 반도체 기판 상에 적층된 산화막 및 질화막이거나, 산화막, 폴리실리콘 및 질화막일 수 있다.
도 5를 참조하면, 상기 트렌치(54)가 형성된 반도체 기판의 전면에 실리콘질화막 라이너(56)를 콘포말하게 형성하고, 상기 트렌치(54)를 채우는 하부산화막(58)을 상기 반도체 기판(50)의 전면에 형성한다. 상기 라이너(56)를 형성하기 전에 상기 반도체 기판(50)에 열산화공정을 적용함으로써 상기 트렌치(54)의 내벽에 트렌치 산화막을 더 형성할 수도 있다. 상기 하부산화막(58)은 SOG, USG 또는 HDP 등의 산화막으로 형성한다. 상기 트렌치(54)의 종횡비가 높기 때문에 상기 하부산화막(58)은 상기 트렌치(54) 내에 보이드(60a) 또는 홈(60b)를 형성할 수 있다.
도 6을 참조하면, 습식식각법 또는 건식식각법을 사용하여 상기 하부산화막(58)을 에치백하여 상기 트렌치(54)의 하부에 상기 하부산화막(58)을 잔존시킨다. 그 결과, 상기 반도체 기판의 표면은 상기 트렌치 바닥(54)에는 산화막(62)이 노출되고, 상기 트렌치 바닥(54)을 제외한 부분은 질화막이 노출된다.
도 7을 참조하면, 상기 트렌치(54) 하부에 잔존된 상기 하부산화막(58) 상에 선택적으로 상부산화막(64)을 형성한다. 상기 상부산화막(64)은 오존 및 TEOS를 소오스 가스로 사용하여 특정온도범위에서 증착할 경우 산화막 상에서 증착속도가 빠른 특성을 사용하여 형성한다. 상기 상부산화막(64)을 형성하기 위한 챔버분위기는 압력 200torr내지 760torr이고, 온도 300℃내지 560℃인 것이 바람직하다. 또한, O3는 유량 1리터 내지 18리터, 농도 1중량% 내지 18중량%로 공급하고, TEOS는 100sccm 내지 3000sccm으로 공급할 수 있다. 예컨대, 온도 430℃, 압력 600torr, TEOS 350sccm을 공급하였을 때, 산화막 상부 및 그외지역의 증착속도가 4:1정도인 것으로 나타났다.
상기 트렌치(54)의 하부에 잔존하는 상기 하부산화막(62)의 두께는 갭영역의 종횡비에 따라 유동적으로 변할 수 있으나, 하부산화막(58)에 형성된 보이드(60a) 및 홈(60b)이 제거될 정도의 두께인 100Å내지 3600Å인 것이 바람직하다.
도 8을 참조하면, 상기 반도체 기판(50) 상의 하드마스크 패턴(52) 및 상기 라이너(56)를 제거하여 상기 반도체 기판(50)의 상부면을 노출시키고, 상기 트렌치(54) 내에 적층된 하부산화막(62) 및 상부산화막(64)을 포함하는 소자분리막(66)을 형성한다.
이상 트렌치 소자분리막의 형성과정을 통하여 본 발명의 특징을 설명하였으나, 본 발명은 종횡비가 큰 갭 영역을 절연막으로 채우는 모든 공정에 적용될 수 있다.
상술한 것과 같이, 본 발명에 따르면 산화막 상에 선택적으로 높은 증착속도를 보이는 증착방법을 사용하여 갭영역을 채움으로써, 종횡비가 큰 갭영역을 보이드나 홈을 형성하지 않고 채울 수 있다.
Claims (5)
- 반도체 기판에 갭영역을 갖는 패턴을 형성하는 단계;상기 반도체 기판의 전면에 상기 갭영역을 채우는 하부산화막을 형성하는 단계;상기 갭영역의 하부에 상기 하부산화막이 잔존하도록 상기 하부산화막을 에치백하는 단계;및상기 갭영역 하부에 잔존한 상기 하부산화막 상에 선택적으로 상부산화막을 증착하는 단계를 포함하는 반도체 소자의 갭필 방법.
- 제1 항에 있어서,상기 패턴을 형성하는 단계는,반도체 기판 상에 상기 반도체 기판의 일부분을 노출시키는 하드마스크패턴을 형성하는 단계;및상기 하드마스크 패턴을 식각마스크로 사용하여 상기 반도체 기판을 식각하여 트렌치 영역을 형성하는 단계를 포함하는 반도체 소자의 갭필방법.
- 제1 항에 있어서,상기 상부산화막은 압력 200torr내지 760torr, 온도 300℃내지 560℃인 챔버내부 분위기에서 O3및 TEOS를 소오스가스로 사용하여 형성하는 것을 특징으로 하는 반도체 소자의 갭필방법.
- 제3 항에 있어서,O3는 유량 1리터 내지 18리터, 농도 1중량% 내지 18중량%로 공급하고,TEOS는 100sccm 내지 3000sccm으로 공급하는 것을 특징으로 하는 반도체 소자의 갭필방법.
- 제1 항에 있어서,상기 하부산화막은 상기 갭영역 내에 100Å내지 3600Å의 두께로 잔존시키는 것을 특징으로 하는 반도체 소자의 갭필방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020078779A KR20040050971A (ko) | 2002-12-11 | 2002-12-11 | 반도체 소자를 제조하기 위한 갭 필 방법 |
US10/732,931 US7358190B2 (en) | 2002-12-11 | 2003-12-11 | Methods of filling gaps by deposition on materials having different deposition rates |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020078779A KR20040050971A (ko) | 2002-12-11 | 2002-12-11 | 반도체 소자를 제조하기 위한 갭 필 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20040050971A true KR20040050971A (ko) | 2004-06-18 |
Family
ID=32733058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020020078779A KR20040050971A (ko) | 2002-12-11 | 2002-12-11 | 반도체 소자를 제조하기 위한 갭 필 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7358190B2 (ko) |
KR (1) | KR20040050971A (ko) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8012847B2 (en) | 2005-04-01 | 2011-09-06 | Micron Technology, Inc. | Methods of forming trench isolation in the fabrication of integrated circuitry and methods of fabricating integrated circuitry |
JP2007059648A (ja) * | 2005-08-25 | 2007-03-08 | Renesas Technology Corp | 酸化膜埋め込み構造、酸化膜埋め込み方法、半導体装置および半導体装置の製造方法 |
US20070232019A1 (en) * | 2006-03-30 | 2007-10-04 | Hynix Semiconductor Inc. | Method for forming isolation structure in nonvolatile memory device |
KR101284146B1 (ko) * | 2007-07-19 | 2013-07-10 | 삼성전자주식회사 | 트렌치 소자분리 영역을 갖는 반도체소자 및 그 제조방법 |
US20090127648A1 (en) * | 2007-11-15 | 2009-05-21 | Neng-Kuo Chen | Hybrid Gap-fill Approach for STI Formation |
US8133797B2 (en) * | 2008-05-16 | 2012-03-13 | Novellus Systems, Inc. | Protective layer to enable damage free gap fill |
US8346398B2 (en) * | 2008-08-08 | 2013-01-01 | Siemens Industry, Inc. | Data center thermal performance optimization using distributed cooling systems |
JP2010153458A (ja) * | 2008-12-24 | 2010-07-08 | Toshiba Corp | 半導体装置の製造方法および半導体装置 |
US8319311B2 (en) * | 2009-03-16 | 2012-11-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid STI gap-filling approach |
US8105903B2 (en) * | 2009-09-21 | 2012-01-31 | Force Mos Technology Co., Ltd. | Method for making a trench MOSFET with shallow trench structures |
US8105956B2 (en) | 2009-10-20 | 2012-01-31 | Micron Technology, Inc. | Methods of forming silicon oxides and methods of forming interlevel dielectrics |
KR101163909B1 (ko) | 2009-10-27 | 2012-07-09 | 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 | 벌크 FinFET에서 Si 핀의 핀 하부 부근의 STI 형상 |
US9953885B2 (en) * | 2009-10-27 | 2018-04-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | STI shape near fin bottom of Si fin in bulk FinFET |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020009101A (ko) * | 2000-07-24 | 2002-02-01 | 윤종용 | 트렌치 소자분리 방법 |
KR20020055938A (ko) * | 2000-12-29 | 2002-07-10 | 박종섭 | 반도체 소자의 소자 분리막 형성 방법 |
KR20020071169A (ko) * | 2001-03-05 | 2002-09-12 | 삼성전자 주식회사 | 트렌치형 소자 분리막 형성 방법 |
KR20020085576A (ko) * | 2001-05-09 | 2002-11-16 | 아남반도체 주식회사 | 트렌치 구조의 소자분리방법 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6113218A (en) * | 1990-09-21 | 2000-09-05 | Seiko Epson Corporation | Ink-jet recording apparatus and method for producing the head thereof |
US5716890A (en) * | 1996-10-18 | 1998-02-10 | Vanguard International Semiconductor Corporation | Structure and method for fabricating an interlayer insulating film |
TW445577B (en) * | 1998-06-22 | 2001-07-11 | United Microelectronics Corp | Manufacturing method of shallow trench isolation structure for avoiding the generation of microscratch on the surface of shallow trench isolation structure |
US6177198B1 (en) * | 1998-07-07 | 2001-01-23 | Philipp Schaefer | Leather with a finish on the buffed surface, and process for producing a leather of this type |
US6255145B1 (en) * | 1999-01-08 | 2001-07-03 | International Business Machines Corporation | Process for manufacturing patterned silicon-on-insulator layers with self-aligned trenches and resulting product |
US6184091B1 (en) * | 1999-02-01 | 2001-02-06 | Infineon Technologies North America Corp. | Formation of controlled trench top isolation layers for vertical transistors |
TW411553B (en) * | 1999-08-04 | 2000-11-11 | Mosel Vitelic Inc | Method for forming curved oxide on bottom of trench |
KR20010039446A (ko) * | 1999-10-30 | 2001-05-15 | 이종훈 | 변압기 이상 감시장치 |
KR100428806B1 (ko) * | 2001-07-03 | 2004-04-28 | 삼성전자주식회사 | 트렌치 소자분리 구조체 및 그 형성 방법 |
US6531377B2 (en) * | 2001-07-13 | 2003-03-11 | Infineon Technologies Ag | Method for high aspect ratio gap fill using sequential HDP-CVD |
US6861701B2 (en) * | 2003-03-05 | 2005-03-01 | Advanced Analogic Technologies, Inc. | Trench power MOSFET with planarized gate bus |
-
2002
- 2002-12-11 KR KR1020020078779A patent/KR20040050971A/ko not_active Application Discontinuation
-
2003
- 2003-12-11 US US10/732,931 patent/US7358190B2/en not_active Expired - Lifetime
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020009101A (ko) * | 2000-07-24 | 2002-02-01 | 윤종용 | 트렌치 소자분리 방법 |
KR20020055938A (ko) * | 2000-12-29 | 2002-07-10 | 박종섭 | 반도체 소자의 소자 분리막 형성 방법 |
KR20020071169A (ko) * | 2001-03-05 | 2002-09-12 | 삼성전자 주식회사 | 트렌치형 소자 분리막 형성 방법 |
KR20020085576A (ko) * | 2001-05-09 | 2002-11-16 | 아남반도체 주식회사 | 트렌치 구조의 소자분리방법 |
Also Published As
Publication number | Publication date |
---|---|
US7358190B2 (en) | 2008-04-15 |
US20040144749A1 (en) | 2004-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100621888B1 (ko) | 소자 분리막 형성 방법 및 이를 이용 핀형 전계 효과트랜지스터의 제조방법 | |
KR20030013761A (ko) | 트렌치 소자분리 구조체 및 그 형성 방법 | |
KR100748559B1 (ko) | 플래시 메모리 장치 및 그 제조 방법 | |
KR20040050971A (ko) | 반도체 소자를 제조하기 위한 갭 필 방법 | |
KR20020005849A (ko) | 트렌치 소자분리 방법 | |
US7566924B2 (en) | Semiconductor device with gate spacer of positive slope and fabrication method thereof | |
TW201918578A (zh) | 形成氧化矽層的方法 | |
US7018905B1 (en) | Method of forming isolation film in semiconductor device | |
KR100244493B1 (ko) | 반도체소자의 분리구조 제조방법 | |
KR100678481B1 (ko) | 반도체소자의 트렌치 소자분리 방법 | |
KR100691016B1 (ko) | 반도체 소자의 소자분리막 형성방법 | |
JP2012134288A (ja) | 半導体装置の製造方法 | |
KR20090071771A (ko) | 반도체 소자의 소자 분리막 제조 방법 | |
KR100653704B1 (ko) | 반도체 소자의 트렌치 소자분리 방법 및 그에 의해 제조된트렌치 소자분리 구조 | |
KR100444310B1 (ko) | 반도체소자의소자분리막제조방법 | |
KR100791707B1 (ko) | 반도체 소자의 층간 절연막 평탄화 방법 | |
KR100517351B1 (ko) | 반도체 소자의 소자 분리막 형성 방법 | |
KR100567344B1 (ko) | 반도체 소자의 소자분리막형성방법 | |
KR19980040624A (ko) | 보이드 없는 층간 절연막 형성방법 | |
KR100637095B1 (ko) | 반도체 소자의 제조방법 | |
KR100567747B1 (ko) | 반도체 소자의 소자분리막 형성방법 | |
KR20050002382A (ko) | 반도체 메모리 소자의 에스티아이 제조 방법 | |
KR100523642B1 (ko) | 반도체 소자의 소자 분리막 형성 방법 | |
KR100619395B1 (ko) | 반도체 소자 제조 방법 | |
KR20020011472A (ko) | 쉘로우트렌치분리 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
B601 | Maintenance of original decision after re-examination before a trial | ||
J301 | Trial decision |
Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20091012 Effective date: 20110201 |