KR19980023193A - Panorama (PANORAMA) screen realization device of projection image display system - Google Patents

Panorama (PANORAMA) screen realization device of projection image display system Download PDF

Info

Publication number
KR19980023193A
KR19980023193A KR1019960042633A KR19960042633A KR19980023193A KR 19980023193 A KR19980023193 A KR 19980023193A KR 1019960042633 A KR1019960042633 A KR 1019960042633A KR 19960042633 A KR19960042633 A KR 19960042633A KR 19980023193 A KR19980023193 A KR 19980023193A
Authority
KR
South Korea
Prior art keywords
clock
image
variable
data
period
Prior art date
Application number
KR1019960042633A
Other languages
Korean (ko)
Other versions
KR100221477B1 (en
Inventor
나대희
Original Assignee
배순훈
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자 주식회사 filed Critical 배순훈
Priority to KR1019960042633A priority Critical patent/KR100221477B1/en
Publication of KR19980023193A publication Critical patent/KR19980023193A/en
Application granted granted Critical
Publication of KR100221477B1 publication Critical patent/KR100221477B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/31Projection devices for colour picture display, e.g. using electronic spatial light modulators [ESLM]
    • H04N9/3179Video signal processing therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Projection Apparatus (AREA)

Abstract

본 발명은 투사형 화상표시시스템의 파노라마(Panorama)화면구현장치에 관한 것으로, 입력되는 영상신호(Vin)를 항상 일정한 클럭주기를 갖고서 공급되는 샘플링클럭에 동기되어 샘플링하여 디지털데이터로 변환하는 데이터변환수단(10)과, 항상 일정한 클럭주기를 갖고서 공급되는 기록클럭(WCK)에 동기되는 기록속도로 상기 디지털변환된 영상데이터를 기록함과 더불어, 다수의 가변기간단위로 클럭주기가 각각 가변되는 독취클럭(RCK)을 공급받아 상기 기록된 영상데이터를 독취하는 영상메모리수단(12), 상기 데이터변환수단(10)에 공급되는 샘플링클럭보다 더 좁은 간격의 클럭주기를 갖는 클럭펄스를 동기클럭으로서 공급받아 상기 영상메모리수단(12)으로부터 독취된 영상데이터를 아날로그신호로 신호변환하는 데이터역변환수단(14), 상기 파노라마화면 형태로 신호변환된 영상신호에 따라 다수의 화소단위로 발생되는 화상신호전압에 의해 구동되는 화상구동수단(16), 상기 화상구동수단(16)의 구동에 의해 다수의 화소단위로 경사변형을 행하여 스크린상에 파노라마화면 형태를 갖는 화상이 형성되도록 하는 화상표시수단(18), 항상 일정한 클럭주기를 갖는 클럭펄스를 생성하여 상기 데이터변환수단(10)에 샘플링클럭으로서 공급함과 더불어, 상기 영상메모리수단(12)에 기록클럭(WCK)으로서 공급하는 제 1클럭발생수단(20), 상기 영상신호(Vin)의 영상주사기간(H)에 대해 분할된 다수의 가변기간에 대응하여 각각 클럭주기가 가변되는 가변클럭펄스를 생성하여 상기 영상메모리수단(12)에 독취클럭(RCK)으로서 공급하는 가변클럭발생수단, 상기 제 1클럭발생수단(20)으로부터 발생되는 클럭펄스의 클럭기간보다 더 좁은 클럭주기를 갖는 클럭펄스를 생성하여 상기 데이터역변환수단(14)에 동기클럭으로서 공급하는 제 2클럭발생수단(30), 상기 영상신호(Vin)에 포함된 수평동기신호(H SYNC)를 카운팅한 결과에 따른 카운트치를 출력하는 수평카운팅수단(32), 상기 영상신호(Vin)의 1영상주사기간(1H)에 대해 분할된 다수의 가변기간단위가 설정된 설정데이터가 메모리된 데이터메모리수단(34) 및, 상기 영상메모리수단(12)의 기록/독취동자을 인에이블시키기 위한 기록/독취인에이블신호(W ENA/R ENA)를 발생함과 더불어, 상기 수평카운팅수단(32)으로부터의 수평동기신호(H SYNC)의 카운트치를 입력받고서 상기 데이터메모리수단(34)의 설정데이터에 의거하여 다수의 가변기간단위마다 타이머(36)에 의해 계시동작을 수행함에 의해 상기 가변클럭발생수단이 상기 다수의 분할된 가변기간에 대응하여 클럭주기가 가변된 클럭펄스를 발생시키도록 제어하는 상기 제어수단(38)을 구비하여 구성된 것을 특징으로 한다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a panorama screen realization apparatus of a projection image display system, comprising: data conversion means for sampling an input image signal Vin in synchronization with a sampling clock supplied at a constant clock cycle and converting the data into digital data; (10) and a read clock in which the digitally converted image data is recorded at a recording speed synchronized with a recording clock WCK supplied with a constant clock cycle at all times, and the clock cycles are respectively varied in a plurality of variable period units. Video memory means 12 for reading the recorded image data and receiving clock pulses having a narrower clock cycle than the sampling clock supplied to the data converting means 10 as a synchronous clock. Data inverse conversion means (14) for converting image data read out from the image memory means (12) into an analog signal; The image driving means 16 driven by the image signal voltage generated in the unit of the plurality of pixels according to the image signal converted into the plane form, and the inclination deformation in the unit of the plurality of pixels by the driving of the image driving means 16 And a clock pulse having a constant clock period, which is always supplied to the data converting means 10 as a sampling clock, so as to form an image having a panoramic screen form on the screen. The clock periods are respectively corresponding to the first clock generating means 20 for supplying the recording means WCK to the means 12 and the plurality of variable periods divided for the video scanning period H of the video signal Vin. Variable clock generating means for generating a variable clock pulse that is variable and supplying it to the image memory means 12 as a read clock RCK, and a clock period of the clock pulse generated from the first clock generating means 20. Second clock generation means 30 for generating a clock pulse having a narrower clock period and supplying it to the data inverse conversion means 14 as a synchronous clock; and a horizontal synchronous signal H SYNC included in the video signal Vin. Horizontal counting means 32 for outputting a count value according to the result of counting, and data memory means for storing setting data in which a plurality of variable period units divided for one video scanning period 1H of the video signal Vin are set; (34) and generating a write / read enable signal (W ENA / R ENA) for enabling the write / read driver of the image memory means (12), and horizontally from the horizontal counting means (32). The variable clock generating means receives the count value of the synchronizing signal H SYNC and performs the time-keeping operation by the timer 36 at every variable period unit based on the setting data of the data memory means 34. Division of Characterized in that configured by having the control means 38 for controlling so as to clock cycle occurs, the variable clock pulses corresponding to the variable term.

Description

투사형 화상표시시스템의 파노라마(Panorama)화면구현장치Panorama screen implementer of projection image display system

본 발명은 투사형 화상표시시스템의 파노라마화면구현장치에 관한 것으로, 보다 상세하게는 AMA(Actuated Mirror Array)를 채용하여 스크린상에 화상을 형성하는 투사형 화상표시시스템에서 스크린상에 형성되는 화상을 파노라마화면 형태로 구현시키기 위한 투사형 화상표시시스템의 파노라마화면구현장치에 관한 것이다.The present invention relates to a panoramic screen implementing apparatus of a projection type image display system, and more particularly, to a panoramic screen of an image formed on a screen in a projection type image display system employing an Actuated Mirror Array (AMA) to form an image on a screen. A panoramic screen implementing apparatus of a projection type image display system for realizing in a form.

일반적으로, 화상의 표시를 위한 화상표시장치로는 CRT장치로 대표되는 직시형 화상표시장치와, LCD장치로 대표되는 투사형 화상표시장치를 포함하고 있는 바, 그중 직시형 화상표시장치는 R.G.B전자총으로 부터 방사되어 형광패널상에 투영되는 컬러비임의 유동거리에 의해 그 화면치수에 대한 제약이 따르게 되어 화면의 대형화가 곤란하게 되는 반면에, LCD장치는 컬러화상신호에 의해 액정의 배열상태를 가변시켜서 편광시킴에 의해 화상이 얻어지도록 하고 있어서 그 화면에 대한 경박대형화가 가능하도록 되어 있지만, 편광패널에 대한 광손실이 발생되어 선명한 화상의 제공이 어려워지게 된다.In general, an image display device for displaying an image includes a direct view type image display device represented by a CRT device and a projection type image display device represented by an LCD device, wherein the direct view image display device is an RGB electron gun. On the other hand, the screen size is limited by the flow distance of the color beams radiated from the fluorescent panel and projected onto the fluorescent panel, which makes it difficult to enlarge the screen. Although the image is obtained by polarizing, it is possible to make a thin and thin form on the screen, but light loss is generated for the polarizing panel, which makes it difficult to provide a clear image.

따라서, 현재에는 이러한 직시형 화상표시장치와 LCD장치에서 발생되는 어려움을 해결하기 위해 컬러화상신호를 R.G.B컬러성분으로 분리하고 그 분리된 R.G.B신호를 컬러화상의 컬러성분을 통해 광로조절한 이후에, 투사렌즈에 의해 확대되는 상태로 스크린상에 화면표시하여 대형화면의 구현이 가능하도록 하는 소위 0b프로젝터(Projector)0c라는 투사형 화상표시시스템이 제안되어 있는 상태이다.Therefore, in order to solve the difficulties occurring in the direct view type image display device and the LCD device, after separating the color image signal into RGB color components and adjusting the separated RGB signal through the color components of the color image, A projected image display system, a so-called 0b projector (0c), has been proposed to display a screen on a screen in a state enlarged by a projection lens to enable a large screen.

이러한 투사형 화상표시시스템에서는 다수의 AMA를 채용한 AMA장치를 통해 화상을 재현하도록 되어 있는 바, 그 AMA장치는 예컨대 640 x 480치수의 화면에 구비되는 다수의 화소의 구동을 위해 그 화소의 수에 대응하는 예컨대 MOS트랜지스터로 구성된 다수의 화소구동소자가 매트릭스 어레이형태로 배열된 액티브 매트릭스기판과, 그 액티브매트릭스기판상에 각 화소에 대응되게 형성되어 각 화소구동소자로부터 제공되는 화상신호전압에 따라 경사변형되어 입사광의 변조(즉, 광로조절)를 행하는 액츄에이터를 갖추어 구성된다.In such a projection type image display system, an image is reproduced through an AMA device employing a plurality of AMAs. The AMA device is adapted to the number of pixels for driving a plurality of pixels provided on a 640 x 480 screen, for example. A plurality of pixel driver elements corresponding to, for example, MOS transistors are formed in an active matrix substrate arranged in a matrix array, and corresponding to each pixel on the active matrix substrate and inclined in accordance with an image signal voltage provided from each pixel driver element. The actuator is deformed to provide an actuator for modulating the incident light (i.e., adjusting the optical path).

이러한 AMA부재 또는 장치를 채용한 투사형 화상표시시스템에서는 텔레비전과 같은 공중파방송수신/재생장치에서 수신/선국된 다수채널의 텔레비전방송신호나, 비디오테이프레코더와 같은 기록매체재생장치로부터 재생되는 비디오테이프와 같은 기록매체에 수록된 영상/음성신호를 도입받아 스크린상에 화상으로서 재현가능하도록 되어 있는 바, 그러한 다수채널중에 복수채널의 텔레비전방송신호의 영상신호를 동시에 도입받거나 텔레비전방송신호의 영상신호와 기록매체로부터의 영상신호를 동시에 도입받아 주/부영상화면을 갖는 다화면으로서 영상재생시키도록 하는 다화면재생기능(PIP(Pictuer-In-Picture)기능)을 아울러 갖추고 있고, 그 다화면에 따른 영상신호를 스크린상에 2화면으로서 구현하는 2화면재생기능을 갖추고 있을 뿐만 아니라, 4:3모드를 갖는 영상신호를 16:9의 화면종횡비로 횡장시켜서 16:9의 화면크기를 갖는 스크린상에 구현함과 더불어, 16:9모드의 영상신호를 영상처리하여 스크린상에 구현토록 하는 와이드화면재생기능도 아울러 갖추고 있다.In the projection type image display system employing such an AMA member or device, a multi-channel television broadcast signal received / tuned by an air broadcasting receiver / playback apparatus such as a television, or a video tape played back from a recording medium playback apparatus such as a video tape recorder and the like. A video / audio signal recorded on the same recording medium is introduced to be reproduced as an image on a screen. Among such multiple channels, a video signal of a multichannel television broadcast signal can be simultaneously introduced or a video signal and a recording medium of a television broadcast signal. It is equipped with a multi-screen playback function (PIP (Pictuer-In-Picture) function) that allows the video signals from the video signals to be simultaneously introduced and played back as a multi-screen with main / sub-video screens. Not only has a two-screen playback function that implements two screens on the screen, Wide-screen that displays the video signal with a 16: 9 aspect ratio on the screen with a 16: 9 aspect ratio, and displays the video signal in 16: 9 mode on the screen. It also has a playback function.

한편, 종래의 통상적인 다화면재생기능이나 와이드화면재생기능을 갖춘 텔레비전과 같은 직시형 화상표시장치에서는 화상표시수단으로서 CRT(Cathode Ray Tube)가 제공되어 있는 바, CRT에 갖추어진 편향코일의 수직/수평편향조정에 의해 전자총으로부터 주사되는 화상신호의 주사속도를 조절하여 그 CRT화면상에 파노라마화면이 구현되도록 함에 따라, 보다 다이나믹하고 박진감있는 영상의 제공이 가능하게 되었다.On the other hand, in a conventional direct-view image display apparatus such as a television having a conventional multi-screen reproduction function or a wide-screen reproduction function, a CRT (Cathode Ray Tube) is provided as an image display means. By adjusting the scanning speed of the image signal scanned from the electron gun by the horizontal deflection adjustment, a panorama screen is realized on the CRT screen, thereby providing a more dynamic and dynamic image.

하지만, AMA를 채용한 투사형 화상표시시스템의 경우에는 AMA패널에 갖추어진 다수의 AMA의 경사변형에 의해 생성되는 화상광이 투사렌즈에 의해 스크린상에 투사되도록 하는 방식을 취하고 있기 때문에, 통상적인 직시형 화상표시시스템의 CRT화면상에서 가능한 파노라마화면과 동일한 파노라마효과가 발생된다는 것이 어렵도록 되어 있다.However, in the case of a projection type image display system employing AMA, since the image light generated by the inclination deformation of a large number of AMAs provided in the AMA panel is taken to be projected on the screen by the projection lens, a normal direct view is required. It is difficult to produce the same panoramic effect as the panoramic screen possible on the CRT screen of the type image display system.

따라서, 본 발명은 상기한 사정을 감안하여 이루어진 것으로, 다수의 AMA를 갖춘 AMA패널을 채용하여 스크린상에 화상을 재현하는 투사형 화상표시시스템에서 스크린상에 투사되는 영상신호의 데이터처리를 위한 클럭펄스의 클럭주기를 가변시킴에 의해, 데이터처리 결과에 따른 영상신호가 파노라마화면으로서 구현되도록 하는 투사형 화상표시시스템의 파노라마화면구현장치를 제공하는데 목적이 있다.Accordingly, the present invention has been made in view of the above circumstances, and a clock pulse for processing data of an image signal projected on a screen in a projection type image display system employing an AMA panel having a plurality of AMAs to reproduce an image on a screen. It is an object of the present invention to provide a panoramic screen implementing apparatus of a projection type image display system in which an image signal according to a result of data processing is implemented as a panoramic screen by varying the clock period of the.

상기한 목적을 달성하기 위해 본 발명에 따른 투사형 화상표시시스템의 파노라마화면구현장치에 의하면, 입력되는 영상신호를 항상 일정한 클럭주기를 갖고서 공급되는 샘플링클럭에 동기되어 샘플링하여 디지털데이터로 변환하는 데이터변환수단과, 항상 일정한 클럭주기를 갖고서 공급되는 기록클럭에 동기되는 기록속도로 상기 디지털변환된 영상데이터를 기록함과 더불어, 다수의 가변기간단위로 클럭주기가 각각 가변되는 독취클럭을 공급받아 상기 기록된 영상데이터를 독취하는 영상메모리수단, 상기 데이터변환수단에 공급되는 샘플링클럭보다 더 좁은 간격의 클럭주기를 갖는 클럭펄스를 동기클럭으로서 공급받아 상기 영상메모리수단으로부터 독취된 영상데이터를 아날로그신호로 신호변환하는 데이터역변환수단, 상기 파노라마화면 형태로 신호변환된 영상신호에 따라 다수의 화소단위로 발생되는 화상신호전압에 의해 구동되는 화상구동수단, 상기 화상구동수단의 구동에 의해 다수의 화소단위로 경사변형을 행하여 스크린상에 파노라마화면 형태를 갖는 화상이 형성되도록 하는 화상표시수단, 항상 일정한 클럭주기를 갖는 클럭펄스를 생성하여 상기 데이터변환수단에 샘플링클럭으로서 공급함과 더불어, 상기 영상메모리수단에 기록클럭으로서 공급하는 제 1클럭발생수단, 상기 영상신호의 영상주사기간에 대해 분할된 다수의 가변기간에 대응하여 각각 클럭주기가 가변되는 가변클럭펄스를 생성하여 상기 영상메모리수단에 독취클럭으로서 공급하는 가변클럭발생수단, 상기 제 1클럭발생수단으로부터 발생되는 클럭펄스의 클럭기간보다 더 좁은 클럭주기를 갖는 클럭펄스를 생성하여 상기 데이터역변환수단에 동기클럭으로서 공급하는 제 2클럭발생수단, 상기 영상신호에 포함된 수평동기신호를 카운팅한 결과에 따른 카운트치를 출력하는 수평카운팅수단, 상기 영상신호의 1영상주사기간에 대해 분할된 다수의 가변기간단위가 설정된 설정데이터가 메모리된 데이터메모리수단 및, 상기 영상메모리수단의 기록/독취동자을 인에이블시키기 위한 기록/독취인에이블신호를 발생함과 더불어, 상기 수평카운팅수단으로부터의 수평동기신호의 카운트치를 입력받고서 상기 데이터메모리수단의 설정데이터에 의거하여 다수의 가변기간단위마다 타이머에 의해 계시동작을 수행함에 의해 상기 가변클럭발생수단이 상기 다수의 분할된 가변기간에 대응하여 클럭주기가 가변된 클럭펄스를 발생시키도록 제어하는 상기 제어수단을 구비하여 구성된 투사형 화상표시시스템의 파노라마화면구현장치를 제공한다.In order to achieve the above object, according to the panoramic image display device of the projection type image display system according to the present invention, data conversion is performed by sampling an input image signal in synchronization with a sampling clock supplied at a constant clock cycle and converting the digital signal into digital data. Means for recording the digitally converted image data at a recording speed synchronized with a recording clock supplied with a constant clock cycle, and receiving a read clock having a variable clock cycle for each variable period. Image memory means for reading image data and receiving a clock pulse having a narrower clock cycle than a sampling clock supplied to the data converting means as a synchronous clock to convert the image data read from the image memory means into an analog signal. Data inverse conversion means, the panoramic screen Image driving means driven by an image signal voltage generated in a plurality of pixel units in accordance with an image signal converted into a signal, and a tilted deformation is performed in a plurality of pixel units by driving the image driving means to form a panoramic screen on the screen. First clock generating means for generating a clock pulse having a constant clock period and supplying it to the data converting means as a sampling clock and supplying it as a recording clock to the image memory means; Variable clock generating means for generating a variable clock pulse having a variable clock period corresponding to a plurality of variable periods divided for the image scanning period of the video signal, and supplying it to the image memory means as a read clock; the first clock generating means Clock pulses with a clock period narrower than the clock period of the clock pulses Second clock generating means for generating and supplying the data inverse conversion means as a synchronous clock; horizontal counting means for outputting a count value according to a result of counting a horizontal synchronous signal included in the video signal; and in one video scanning period of the video signal. Data memory means for storing a plurality of variable period units divided by the plurality of variable period units, and a write / read enable signal for enabling the record / read driver of the video memory means, and from the horizontal counting means. The variable clock generating means corresponds to the plurality of divided variable periods by receiving a count value of the horizontal synchronization signal of the digital signal and performing a timed operation by a timer for every variable period unit based on the setting data of the data memory means. The control means for controlling to generate a clock pulse having a variable clock period. Comparison provides a projection type screen of the panoramic image display system implementation apparatus constructed.

바람직하게, 상기 영상메모리수단에서 독취된 영상데이터를 입력받아 제 2클럭발생수단으로부터의 클럭펄스에 동기적으로 파형정형하여 상기 데이터역변환수단으로 출력하는 D-플립플롭을 더 포함하여 구성된다.Preferably, the apparatus further comprises a D-flip-flop which receives the image data read from the image memory means and synchronously waveforms the clock pulses from the second clock generation means and outputs the same to the data inverse conversion means.

더 바람직하게, 상기 가변클럭발생수단은 각각 상이한 클럭주기를 갖는 클럭펄스를 각각 발생하는 다수의 분주클럭발생부와, 상기 제어수단에 의해 스위칭제어되어 상기 영상신호의 각 영상주사기간에 대해 분할된 다수의 가변기간단위에 대응하여 상기 다수의 분주클럭발생부로부터의 각각 상이한 클럭주기를 갖는 클럭펄스가 상기 영상메모리수단에 순차적으로 공급되도록 고속스위칭되는 스위칭절환부를 포함하여 구성된다.More preferably, the variable clock generating means includes a plurality of divided clock generators each generating clock pulses having different clock periods, and are controlled by the control means to be divided for each image scanning period of the video signal. And a switching switch which is fast-switched so that clock pulses having different clock cycles from the plurality of divided clock generators are sequentially supplied to the image memory means corresponding to the plurality of variable period units.

또한, 상기 가변클럭발생수단의 다수의 분주클럭발생부에서 발생되는 클럭펄스는 영상신호의 1영상주사기간에 따른 유효영상기간에 대해 가장 넓은 간격의 클럭주기로부터 점차적으로 좁은 간격으로 클럭주기로 가변되고, 가장 좁은간격의 클럭주기로부터 점차적으로 가장 넓은 간격의 클럭주기로 가변되어 발생되도록 한다.In addition, the clock pulses generated by the plurality of divided clock generators of the variable clock generating means are gradually varied from clock clocks of the widest intervals to clock cycles of the effective video periods according to one video scanning period of the video signal. Therefore, the clock cycle is gradually changed from the narrowest clock cycle to the widest clock cycle.

또, 상기 제 1클럭발생수단으로부터 발생되는 클럭펄스와 상기 가변클럭발생수단의 다수의 분주클럭발생부로부터 순차적으로 클럭주기가 가변되어 발생되는 클럭펄스는 영상신호의 1영상주사기간에 대해 상호 동일한 클럭펄스수로 발생되도록 분주비가 설정된다.In addition, the clock pulses generated from the first clock generating means and the clock pulses generated by sequentially varying clock periods from the plurality of divided clock generators of the variable clock generating means are the same for one video scanning period of the video signal. The division ratio is set to be generated by the number of clock pulses.

상기한 바와 같이 구성된 본 발명에 따르면, AMA를 채용하여 스크린상에 화상을 형성하는 투사형 화상표시시스템에서, 입력되는 영상신호를 항상 일정한 클럭주기를 갖는 샘플링클럭펄스에 동기되는 클럭속도로 샘플링하고 일정한 클럭주기를 갖는 기록클럭에 동기적으로 영상메모리에 기록하고서 다수로 분할되는 가변기간단위마다 클럭주기가 대응되게 가변되는 독취클럭에 동기적으로 영상메모리에 기록된 영상데이터를 독취하고서 그 샘플링클럭펄스의 클럭주기보다 더 좁은 클럭주기로 항상 일정하게 발생되는 동기클럭에 동기적으로 독취된 영상데이터를 아날로그신호로 신호변환하고서, 그 신호변환된 영상신호에 의해 생성되는 화상신호전압에 의해 AMA패널에 갖추어진 다수의 AMA를 다수의 화소단위로 구동시킴에 의해 스크린상에 그 좌/우측의 영상영역에 따른 화상이 넓게 나타나고 중앙화면으로 갈수록 화상이 조밀하게 나타나는 파노라마화면 형태의 화상이 형성되도록 하고 있다.According to the present invention configured as described above, in a projection type image display system employing AMA to form an image on a screen, the input image signal is always sampled at a clock rate synchronized with a sampling clock pulse having a constant clock period and is constant. The image data recorded in the image memory is read out synchronously to the read clock in which the clock periods are correspondingly changed for each variable period unit divided into a plurality of divided periods in synchronization with a recording clock having a clock period. It converts the image data read synchronously to the synchronous clock which is always generated at a constant clock cycle narrower than the clock cycle of the pulse into an analog signal, and then connects to the AMA panel by the image signal voltage generated by the converted signal. The left / right sides of the screen are driven by driving a plurality of equipped AMAs by a plurality of pixels. An image in the form of a panoramic screen, in which a wide image appears along the side of the video area on the side and the image appears densely toward the center screen, is formed.

도 1은 본 발명의 실시예에 따른 투사형 화상표시시스템의 파노라마화면구현장치를 나타낸 블럭구성도,1 is a block diagram showing a panoramic screen implementing apparatus of a projection image display system according to an embodiment of the present invention;

도 2는 본 발명의 바람직한 실시예에 따라 파노라마화면 구현을 위한 클럭펄스의 발생상태를 나타낸 타이밍차트,2 is a timing chart showing a generation state of a clock pulse for implementing a panoramic screen according to a preferred embodiment of the present invention;

도 3은 본 발명의 바람직한 실시예에 따라 스크린상에 파노라마화면이 구현되는 상태를 나타낸 도면이다.3 is a diagram illustrating a state in which a panoramic screen is implemented on a screen according to a preferred embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

10---ADC, 12---영상메모리,10 --- ADC, 12 --- image memory,

14---DAC, 16---AMA구동부,14 --- DAC, 16 --- AMA Drive,

18---AMA패널, 20---제 1PLL회로부,18 --- AMA panel, 20--1PLL circuit section,

22---제 1분주클럭발생부, 24---제 2분주클럭발생부,22 --- first divider clock generator, 24 --- second divider clock generator,

26---제 3분주클럭발생부, 28---스위칭절환부,26 --- third divider clock generator, 28 --- switching switch,

30---제 2PLL회로부, 32---카운터,30 --- second PLL circuit section, 32 --- counter,

34---데이터메모리, 36---타이머,34 --- data memory, 36 --- timer,

38---마이컴.38 --- Miccom.

이하, 상기한 바와 같이 구성된 본 발명에 대해 첨부도면을 참조하여 상세히 설명한다.Hereinafter, the present invention configured as described above will be described in detail with reference to the accompanying drawings.

즉, 도 1은 본 발명의 실시예에 따른 투사형 화상표시시스템의 파노라마화면구현장치를 나타낸 블럭구성도로서, 본 발명의 장치에서 참조부호 10은 스크린상에 형성되는 화상의 대상으로 되는 영상신호(Vin)를 입력받고서 후술하는 제 1PLL회로부(20)로부터 발생되는 항상 일정한 클럭주기를 갖는 클럭펄스를 샘플링클럭으로서 공급받아 그 샘플링클럭에 동기되는 샘플링속도로 상기 영상신호(Vin)를 샘플링하여 디지털데이터의 형태로 변환하는 ADC(Analog-digital Converter)를 나타낸다.1 is a block diagram showing a panoramic screen implementing apparatus of a projection type image display system according to an embodiment of the present invention. In the apparatus of the present invention, reference numeral 10 denotes an image signal (object of an image formed on a screen). And receive a clock pulse having a constant clock cycle, which is generated from the first PLL circuit unit 20, which will be described later, as a sampling clock, and sampling the video signal Vin at a sampling rate synchronized with the sampling clock. Analog-to-digital converter (ADC) to convert to the form of.

또한, 참조부호 12는 후술하는 마이컴(38)으로부터의 기록인에이블신호(W ENA)에 의해 인에이블되고서 후술하는 제 1PLL회로부(20)로부터의 항상 일정한 클럭주기를 갖는 클럭펄스를 기록클럭(WCK)으로서 공급받아 그 기록클럭(WCk)에 동기되는 기록속도로 상기 ADC(10)에 의해 데이터변환된 영상데이터를 기록함과 더불어, 후술하는 마이컴(38)으로부터의 독취인에이블신호(R ENA)에 의해 인에이블되고서 후술하는 스위칭절환부(28)의 스위칭절환을 통해 공급되는 제 1∼제 3분주클럭발생부(22,24,26)에서 각각 발생되는 예컨대 5등분된 다수의 가변기간에 대응하여 각각 클럭주기가 가변되는 클럭펄스를 독취클럭(RCK)으로서 공급받아 기록된 영상데이터를 독취하는 영상라인단위로 데이터를 기록/독취하는 라인메모리로 이루어진 영상메모리를 나타낸다.Reference numeral 12 denotes a clock clock which is enabled by the write enable signal W ENA from the microcomputer 38, which will be described later, and which has a constant clock cycle from the first PLL circuit section 20, which will be described later. WCK), which is supplied as WCK, records the image data converted by the ADC 10 at a recording speed synchronized with the recording clock WCk, and read-out signal R ENA from the microcomputer 38 to be described later. In a plurality of variable periods, for example, divided into five equal parts, which are respectively generated by the first to third divided clock generators 22, 24, and 26, which are enabled by the switching switch and supplied through the switching switch of the switching switch 28, described later. Correspondingly, an image memory comprising a line memory for recording / reading data in units of an image line which receives clock pulses of which clock periods vary, respectively, as a read clock RCK, and reads recorded image data.

또, 참조부호 13은 상기 영상메모리(12)로부터 독취된 영상데이터를 입력받아 후술하는 제 2PLL회로부(30)로부터 발생되는 항상 일정한 클럭주기를 갖는 클럭펄스의 펄스기간만큼 지연되어 파형정형을 행하는 D-플립플롭을 나타내고, 14는 상기 D-플립플롭(13)을 통해 파형정형된 영상데이터를 입력받아 후술하는 제 2PLL회로부(30)로부터 발생되는 상기 샘플링클럭보다 더 좁은 간격의 클럭주기를 갖는 클럭펄스에 동기적으로 아날로그신호의 형태로 신호변환하는 DAC(Digital-Analog Converter)를 나타낸다.Further, reference numeral 13 denotes D which receives waveform image data read from the image memory 12 and is delayed by a pulse period of a clock pulse having a constant clock cycle generated from a second PLC circuit section 30 to be described later. -Indicates a flip-flop, and 14 denotes a clock having a narrower clock cycle than the sampling clock generated from the second PLL circuit unit 30, which receives waveform-formed image data through the D-flip flop (13). The DAC (Digital-Analog Converter) converts a signal in the form of an analog signal synchronously with a pulse.

그리고, 참조부호 16은 상기 아날로그변환된 영상신호에 의한 다수의 화소당의 화상신호전압에 의해 구동동작하는 AMA구동부를 나타내고, 18은 상기 AMA구동부(16)의 구동에 의해 다수의 화소에 대응하는 다수의 AMA가 경사변형되고서 스크린상에 파노라마화면 형태의 화상이 형성되도록 하는 AMA패널을 나타낸다.Reference numeral 16 denotes an AMA driver which is driven by image signal voltages for each of the plurality of pixels by the analog-converted video signal, and 18 denotes a plurality of pixels corresponding to the plurality of pixels by driving of the AMA driver 16. An AMA panel in which the AMA is tilted and deformed to form a panoramic image on the screen.

또한, 참조부호 20은 후술하는 마이컴(38)의 제어에 의해 동작이 인에이블(ENA)되어 상기 영상신호(Vin)에 포함된 동기신호를 소정의 분주비로 PLL동작하여 항상 일정한 클럭주기를 갖는 클럭펄스를 생성하여 상기 ADC(10)에 샘플링클럭으로서 공급함과 더불어, 상기 영상메모리(12)에 기록클럭(WCK)으로서 공급하는 제 1PLL회로부를 나타낸다.In addition, reference numeral 20 denotes a clock having a constant clock cycle since the operation is enabled (ENA) by the control of the microcomputer 38 to be described later, and the PLL operation of the synchronization signal included in the image signal Vin is performed at a predetermined division ratio. A first PLL circuit portion which generates pulses and supplies them to the ADC 10 as a sampling clock and supplies them to the image memory 12 as a write clock WCK.

또, 참조부호 22는 소정의 분주비에 분주되어 가장 넓은 간격의 클럭주기를 갖는 클럭펄스를 발생하는 제 1분주클럭발생부를 나타내고, 24는 소정의 분주비에 의해 분주되어 상기 제 1분주클럭발생부(22)에서 발생되는 클럭펄스보다 좁은 간격의 클럭주기를 갖는 클럭펄스를 발생하는 제 2분주클럭발생부를 나타내며, 26은 소정의 분주비에 의해 분주되어 상기 제 2분주클럭발생부(24)에서 발생되는 클럭펄스보다 더 좁은 간격의 클럭주기를 갖는 클럭펄스를 발생하는 제 3분주클럭발생부를 나타낸다.Reference numeral 22 denotes a first division clock generation unit which is divided at a predetermined division ratio to generate clock pulses having the widest interval clock period, and 24 is divided by a predetermined division ratio to generate the first division clock. A second division clock generation unit for generating a clock pulse having a clock cycle of a narrower interval than the clock pulse generated in the unit 22, 26 is divided by a predetermined division ratio, the second division clock generation unit 24 A third division clock generation unit for generating a clock pulse having a clock cycle of a narrower interval than the clock pulse generated by the.

여기서, 상기한 본 발명에서는 다수로 등분한 가변기간을 예컨대 5등분한 가변기간으로 설정하고, 그 5등분한 가변기간에 대응하여 그 클럭주기가 각각 상이한 클럭펄스를 발생하는 제 1∼제 3분주클럭발생부(22,24,26)를 구비하고 있지만, 파로라마화면을 보다 미세하게 화면표시하기 위해 다수로 등분한 가변기간을 5등분 이상으로 설정함과 동시에, 분주클럭발생부를 3조 이상으로 구비하는 것도 바람직하다.In the present invention described above, the first to third divisions in which the variable periods divided into a plurality of times are set to, for example, a variable period divided into five equal parts, and the clock periods of which clock frequencies are different from each other corresponding to the five equal variable periods are generated. Although the clock generators 22, 24, and 26 are provided, the variable period divided into many equal parts is set to 5 or more in order to display the chromatic screen more finely, and at the same time, the frequency division generator generates 3 or more sets. It is also preferable to provide.

그리고, 참조부호 28은 후술하는 마이컴(38)에 의해 스위칭제어되어 상기 제 1∼제 3분주클럭발생부(22,24,26)로부터 발생되는 각각 클럭주기가 상이한 클럭펄스가 상기 영상신호(Vin)의 영상주사기간(H)중의 유효영상기간을 예컨대 5등분한 가변기간(T1∼T5)에 대응하여 순차적으로 출력되도록 고속 스위칭절환되는 스위칭절환부를 나타낸다.Reference numeral 28 is a switching control by a microcomputer 38, which will be described later, so that clock pulses having different clock periods generated from the first to third divided clock generators 22, 24, and 26 are converted into the image signal Vin. The switching switching unit for fast switching is switched so as to be sequentially output in correspondence with the variable periods T1 to T5 which divide the effective video period in the image scanning period H of, e.g., by five.

여기서, 상기 스위칭절환부(28)는 예컨대 5등분한 제 1∼제 5가변기간(T1∼T5)에 대응하여 각각의 클럭주기가 상이한 상기 제 1∼제 3분주클럭발생부(22,24,26)에 대해 순차적으로 고속 스위칭절환하게 되는 바, 도 2에 도시된 바와 같이 제 1가변기간(T1)에는 상기 제 1분주클럭발생부(22)로부터 발생되는 가장 넓은 간격의 클럭주기를 갖는 클럭펄스가 출력되도록 하고, 제 2가변기간(T2)에는 상기 제 2분주클럭발생부(24)에서 발생되는 상기 제 1분주클럭발생부(22)로부터의 클럭펄스의 클럭주기보다 더 좁은 간격의 클럭펄스가 출력되도록 하며, 제 3가변기간(T3)에는 상기 제 3분주클럭발생부(26)로부터의 가장 좁은 간격의 클럭주기를 갖는 클럭펄스가 발생되도록 하고, 제 4가변기간(T4)에 있어서는 상기 제 2분주클럭발생부(24)로부터 발생되는 클럭펄스가 발생되도록 하며, 제 5가변기간(T5)에 있어서는 상기 제 1분주클럭발생부(22)로부터 발생되는 클럭펄스가 발생되도록 한다.Here, the switching switching unit 28 is the first to third frequency division clock generators 22, 24, which differ in clock periods corresponding to, for example, the first to fifth variable periods T1 to T5 divided into five equal parts. As shown in FIG. 2, as shown in FIG. 2, a clock having the widest interval clock cycle generated from the first divided clock generation unit 22 is shown in FIG. 2. Pulses are outputted, and in a second variable period T2, the clocks have a narrower interval than the clock period of the clock pulses from the first divided clock generator 22 generated by the second divided clock generator 24. A pulse is outputted, and a clock pulse having a clock interval of the narrowest interval from the third divided clock generation unit 26 is generated in the third variable period T3, and in the fourth variable period T4. The clock pulse generated from the second division clock generator 24 is generated. Rock, and so that the clock pulse generated from the first frequency division clock generator 22 generating a variable in the fifth period (T5).

또한, 상기 스위칭절환부(28)를 통해 영상주사기간(H)동안 순차적으로 각각 상이한 클럭주기를 갖는 클럭펄스를 발생하는 제 1∼제 3분주클럭발생부(22,24,26)의 각 분주비는 도 2에 도시된 바와 같이 1영상주사기간(1H)에 대해 그 제 1∼제 3분주클럭발생부(22,24,26)에서 발생되는 클럭펄스의 펄스수(1∼N)가 상기 제 1PLL회로부(20)로부터 발생되는 클럭펄스의 펄스수(1∼N)와 동일하도록 설정된다.In addition, each division of the first to third divided clock generators 22, 24, and 26, which sequentially generates clock pulses having different clock periods, respectively, during the image scanning period H through the switching switching unit 28, may be used. As shown in Fig. 2, the number of pulses 1 to N of the clock pulses generated in the first to third divided clock generators 22, 24 and 26 for one image scanning period 1H is shown. It is set to be equal to the number of pulses 1 to N of the clock pulses generated from the first PLL circuit section 20.

또, 참조부호 30은 후술하는 마이컴(38)의 제어에 의해 인에이블(ENA)됨에 따라 소정의 분주비에 의해 PLL동작하여 상기 제 1PLL회로부(20)에서 발생되는 클럭펄스의 클럭주기보다 더 좁은 간격의 클럭주기를 갖는 클럭펄스를 생성하여 상기 D-플립플롭(13)과 DAC(14)에 동기클럭으로서 공급하는 제 2PLL회로부를 나타낸다.Further, reference numeral 30 is narrower than the clock period of the clock pulse generated by the first PLL circuit unit 20 by performing PLL operation by a predetermined division ratio as it is enabled (ENA) under the control of the microcomputer 38, which will be described later. A second PLL circuit section for generating a clock pulse having a clock cycle of an interval and supplying the D-flip flop 13 and the DAC 14 as a synchronous clock is shown.

여기서, 상기 제 2PLL회로부(30)로부터 발생되는 클럭펄스는 도 2에 도시된 바와 같이 상기 제 3분주클럭발생부(26)로부터 발생되는 클럭펄스의 클럭주기와 동일하게 되거나 더 좁은 간격의 클럭주기를 갖도록 분주비가 설정되어 있다.Here, the clock pulse generated from the second PLL circuit unit 30 is the same as the clock period of the clock pulse generated from the third division clock generation unit 26, as shown in FIG. The division ratio is set to have.

그리고, 참조부호 32는 상기 영상신호(Vin)에 포함된 수평동기신호(H SYNC)를 입력받아 카운팅하여 카운트치를 출력함과 더불어, 수직동기신호(V SYNC)에 의해 동작이 리세트되는 카운터를 나타낸다.A reference numeral 32 is a counter that receives and counts the horizontal synchronization signal H SYNC included in the image signal Vin, outputs a count value, and resets a counter whose operation is reset by the vertical synchronization signal V SYNC. Indicates.

또한, 참조부호 34는 상기 영상신호(Vin)의 각 영상주사기간(H)에 따른 유효영상기간에 대해 분할되는 예컨대 5등분된 다수의 가변기간단위가 설정된 설정데이터가 메모리된 데이터메모리를 나타내고, 36은 수정발진자와 같은 클럭펄스발생수단으로부터 발생되는 발진클럭을 통해 시간을 계시하여 타이밍클럭을 생성하는 타이머를 나타낸다.Further, reference numeral 34 denotes a data memory in which setting data in which a plurality of variable period units divided into five equal parts, for example, divided for an effective video period of each video scanning period H of the video signal Vin is set is memorized. 36 denotes a timer that clocks time through an oscillation clock generated from a clock pulse generating means such as a crystal oscillator to generate a timing clock.

여기서, 상기 데이터메모리(34)에 설정된 설정데이터는 상기 입력되는 영상신호(Vin)가 NTSC방식의 더불어, 상기 카운터(32)로부터의 수평동기신호(H SYNC)에 대한 카운트치를 입력받을 때마다 상기 데이터메모리(34)의 설정데이터에 의거하여 예컨대 5등분된 가변기간단위를 상기 타이머(36)의 계시동작을 통해 인식하고서 상기 스위칭절환부(28)를 그 5등분된 가변시간단위에 대응하여 고속 스위칭제어하는 마이컴을 나타낸다.Herein, the setting data set in the data memory 34 is used whenever the input video signal Vin receives the count value for the horizontal synchronizing signal H SYNC from the counter 32 in addition to the NTSC method. On the basis of the setting data of the data memory 34, for example, the variable period unit divided into five equal parts is recognized through the timed operation of the timer 36, and the switching switching unit 28 corresponds to the variable time unit divided into five equal parts. Indicates a microcomputer for switching control.

이에, 상기한 본 발명에 따르면 ADC(10)에 의해 일정한 샘플링속도로 샘플링된 영상신호(Vin)가 영상메모리(12)에 일정한 기록속도로 기록되고 나서, 예컨대 5등분된 가변기간에 대응하는 각각 상이한 클럭주기를 갖는 독취클럭(RCK)에 의해 가변되는 독취속도로 기록된 영상데이터가 독취되면, D-플립플롭(13)을 매개로 DAC(14)에서 상기 ADC(10)에 공급되는 샘플링클럭보다 더 좁은 클럭주기를 갖는 동기클럭에 동기적으로 영상데이터를 아날로그변환함에 의해, 도 3에 도시된 바와 같이 스크린의 좌/우측의 영상영역에 따른 화상이 넓게 나타나고 중앙의 영상영역으로 갈수록 화상이 조밀하게 나타나는 파노라마화면이 형성된다.Therefore, according to the present invention described above, the image signal Vin sampled at the constant sampling rate by the ADC 10 is recorded at the constant recording rate in the image memory 12, and then corresponds to, for example, a variable period divided into five equal parts. When the image data recorded at a read speed variable by a read clock RCK having a different clock period is read, the sampling clock supplied from the DAC 14 to the ADC 10 via the D-flip-flop 13 is read. By synchronously converting the image data into the synchronous clock having a narrower clock period, as shown in FIG. 3, images according to the image area on the left and right sides of the screen appear wider, and the image moves toward the center image area. Dense panoramas are formed.

이어, 상기한 바와 같이 이루어진 본 발명의 동작에 대해 첨부도면을 참조하여 상세히 설명한다.Next, the operation of the present invention made as described above will be described in detail with reference to the accompanying drawings.

먼저, AMA를 채용하여 스크린상에 투사형의 화상을 형성하는 투사형 화상표시시스템에서 그 스크린상에 파노라마화면을 구현하고자 하는 경우에, 제 1PLL회로부(20)에서는 마이컴(38)의 제어에 의해 인에이블(ENA)되어 항상 일정한 간격의 클럭주기를 갖는 클럭펄스를 발생하게 되고, ADC(10)는 상기 제 1PLL회로부(20)로부터의 클럭펄스를 샘플링클럭으로서 공급받아서 입력되는 영상신호(Vin)를 그 샘플링클럭에 동기되는 샘플링속도로 샘플링하여 디지털데이터의 형태로 변환하게 된다.First, in a projection type image display system employing AMA to form a projection type image on a screen, the first PLC circuit portion 20 is enabled by the control of the microcomputer 38 when the panoramic image is to be implemented on the screen. (ENA) to generate a clock pulse having a clock cycle of a constant interval at all times, the ADC 10 receives the clock pulse from the first PLL circuit unit 20 as a sampling clock to receive the input image signal (Vin) Sampling at the sampling rate synchronized with the sampling clock is converted into digital data.

그 다음에, 영상메모리(12)에서는 마이컴(38)으로부터의 기록인에이블신호(W ENA)에 의해 기록동작이 인에이블되고서 상기 신호포맷을 갖는 경우에, 약 63.5μLS를 갖는 1영상주사기간(1H)중에 약 1.4μLS의 버스트신호(Burst Signal)를 포함한 프런트포치(Front Porch)와, 약 4.8μLS의 백포치(Back Porch) 및, 약 4.7μLS의 수평동기펄스(H SYNC)와 같은 약 10.7μLS +7, -2를 갖는 수평블랭킹기간을 제외한 약 52.8μLS -7,+2의 유효영상기간을 예컨대 5등분한 가변기간단위(즉, 각 가변기간단위가 약 10.56μLS -1.4,+0.4)가 설정되어 있도록 한다.Then, in the image memory 12, when the recording operation is enabled by the write enable signal W ENA from the microcomputer 38 and has the signal format, one video scanning period having about 63.5 μLS About (1H) front porch containing about 1.4μLS burst signal, about 4.8μLS back porch, and about 4.7μLS horizontal sync pulse (H SYNC) A variable period unit that divides the effective picture period of about 52.8 μLS -7, + 2 by 5, except for the horizontal blanking period having 10.7 μLS +7, -2 (that is, each variable period unit is about 10.56 μLS -1.4, +0.4 ) Is set.

또, 참조부호 38은 상기 영상메모리(12)에 영상데이터의 기록/독취를 위한 기록/독취인에이블신호(W ENA/R ENA)를 출력함과제 1PLL회로부(20)로부터의 클럭펄스를 기록클럭(WCK)으로서 공급받아 일정한 기록속도로 상기 데이터변환된 영상데이터를 기록하게 된다.Further, reference numeral 38 outputs a write / read enable signal W ENA / R ENA for recording / reading of image data to the image memory 12 and a clock pulse from the 1PLL circuit section 20. Supplied as WCK to record the data-converted image data at a constant recording speed.

이 때, 상기 마이컴(38)은 카운터(32)로부터의 수평동기신호(H SYNC)를 카운팅한 카운트치를 입력받을 때마다 상기 데이터메모리(34)의 설정데이터에 설정된 예컨대 5등분된 가변기간단위별로 타이머(36)의 계시동작을 통해 인식하고서 스위칭절환부(28)를 그 5등분된 가변기간에 대응하게 고속 스위치절환되도록 스위칭제어하게 된다.At this time, each time the microcomputer 38 receives a count value counting the horizontal synchronization signal H SYNC from the counter 32, for example, for each variable period divided into five equal parts set in the setting data of the data memory 34, Recognizing through the timing operation of the timer 36, the switching switching unit 28 is switched to control the high speed switch corresponding to the variable period divided into five equal parts.

그에 따라, 상기 스위칭절환부(28)에서는 도 2에 도시된 바와 같이 영상신호(Vin)의 1영상주사기간(1H)에 대해 제 1가변기간(T1)에서는 상기 제 1분주클럭발생부(22)로부터 발생되는 가장 넓은 간격의 클럭주기를 갖는 클럭펄스가 출력되도록 하고, 제 2가변기간(T2)에는 상기 제 2분주클럭발생부(24)에서 발생되는 상기 제 1분주클럭발생부(22)로부터의 클럭펄스의 클럭주기보다 더 좁은 간격의 클럭펄스가 출력되도록 하며, 제 3가변기간(T3)에는 상기 제 3분주클럭발생부(26)로부터의 가장 좁은 간격의 클럭주기를 갖는 클럭펄스가 발생되도록 하는 한편, 제 4가변기간(T4)에는 다시 상기 제 2분주클럭발생부(24)로부터 발생되는 클럭펄스가 발생되도록 하고, 제 5가변기간(T5)에는 다시 상기 제 1분주클럭발생부(22)로부터 발생되는 클럭펄스가 발생되도록 고속으로 스위칭절환한다.Accordingly, as shown in FIG. 2, in the switching switching unit 28, the first division clock generation unit 22 in the first variable period T1 with respect to the one image scanning period 1H of the image signal Vin. The first pulse clock generator 22 generated by the second frequency clock generator 24 is outputted in the second variable period T2. Clock pulses having a narrower interval than the clock cycles of the clock pulses from the clock pulses are outputted. In the third variable period T3, clock pulses having the narrowest clock cycles from the third division clock generation unit 26 are output. On the other hand, the clock pulse generated from the second divided clock generator 24 is generated again in the fourth variable period T4, and the first divided clock generator is generated again in the fifth variable period T5. At a high speed so that a clock pulse generated from Switching switches.

한편, 상기 영상메모리(12)는 상기 마이컴(38)으로부터의 독취인에이블신호(R ENA)를 입력받아 독취동작이 인에이블되고서 상기 스위칭절환부(28)를 통해 순차적으로 출력되는 각각 클럭주기가 예컨대 5등분된 가변기간(T1∼T5)에 대응하여 발생되는 클럭펄스를 독취클럭(RCK)으로서 공급받아 기록된 영상데이터를 가변된 독취속도로 독취하게 된다.On the other hand, the image memory 12 receives a read enable signal R ENA from the microcomputer 38, and a clock cycle is sequentially output through the switching switch 28 after the read operation is enabled. For example, the clock pulse generated in response to the five divided variable periods T1 to T5 is supplied as a read clock RCK to read recorded image data at a variable read speed.

그 다음에, D-플립플롭(13)에서는 상기 영상메모리(12)로부터 독취속도가 가변되어 독취되는 영상데이터를 입력받아 상기 제 2PLL회로부(30)로부터 발생되는 클럭펄스에 동기되어 파형정형동작을 행하게 되는 바, 상기 제 2PLL회로부(30)에서 발생되는 클럭펄스는 상기 ADC(10)에 공급되는 샘플링클럭의 클럭주기보다 더 좁은 간격의 클럭주기(즉, 상기 제 3분주클럭발생부(26)에서 발생되는 가장 좁은 간격의 클럭주기와 동일하거나 더 좁은 클럭주기)를 갖도록 한다.Next, the D-flip-flop 13 receives the image data read from the image memory 12 with the read speed variable and performs waveform shaping operation in synchronization with a clock pulse generated from the second PLL circuit unit 30. As a result, the clock pulse generated by the second PLL circuit unit 30 has a narrower clock cycle than the clock cycle of the sampling clock supplied to the ADC 10 (ie, the third divided clock generator 26). It has a clock cycle equal to or narrower than the clock cycle of the narrowest interval that occurs at.

그에 따라, DAC(14)에서는 상기 D-플립플롭(13)을 매개로 입력받은 영상데이터를 상기 제 2PLL회로부(30)로부터의 클럭펄스에 동기적으로 조밀하게 아날로그신호로 변환하게 되고, AMA구동부(16)에서는 상기 아날로그신호로 변환된 영상신호에 의한 다수의 화소당의 화상신호전압에 의해 AMA패널(18)에 갖추어진 다수의 AMA를 경사변형시키도록 구동됨에 의해, 도 3에 도시된 바와 같이 좌/우측의 영상영역에 형성되는 화상이 정상적인 화상보다 넓게 나타나고 중앙의 영상영역으로 갈수록 정상적인 화상보다 조밀한 화상이 나타나는 파노라마화면이 형성될 수 있도록 한다.Accordingly, the DAC 14 converts the image data received through the D-flip-flop 13 into analog signals synchronously and densely in synchronism with the clock pulses from the second PLL circuit unit 30, and the AMA driver. In Fig. 16, a plurality of AMAs provided on the AMA panel 18 are inclined by the image signal voltages for the plurality of pixels due to the video signals converted into the analog signals, thereby as shown in Fig. 3. The image formed in the image area on the left / right side is wider than the normal image, and the panorama screen in which the image is denser than the normal image is formed toward the center image area.

상기한 바와 같이 이루어진 본 발명에 따르면, AMA를 채용하여 스크린상에 화상을 형성하는 투사형 화상표시시스템에서 영상메모리에 메모리된 영상신호에 대한 독취속도의 가변과 아날로그변환을 조밀한 클럭펄스에 동기적으로 행함에 의해 스크린상에 파노라마화면이 형성될 수 있도록 함에 따라, 스크린상에 형성되는 투사형 화상을 보다 웅장하고 박진감있게 화면표시할 수 있게 되면서 시청상의 효과를 극대화시킬 수 있다는 이점을 갖게 된다.According to the present invention made as described above, in a projection type image display system employing AMA to form an image on a screen, the read speed of the image signal stored in the image memory and the analog conversion are synchronous to a dense clock pulse. As the panoramic screen can be formed on the screen, the projection-type image formed on the screen can be displayed more magnificently and vividly, thereby maximizing the viewing effect.

Claims (5)

입력되는 영상신호(Vin)를 항상 일정한 클럭주기를 갖고서 공급되는 샘플링클럭에 동기되어 샘플링하여 디지털데이터로 변환하는 데이터변환수단(10)과,Data converting means (10) for sampling the input image signal (Vin) at all times in synchronization with a sampling clock supplied with a constant clock period and converting it into digital data; 항상 일정한 클럭주기를 갖고서 공급되는 기록클럭(WCK)에 동기되는 기록속도로 상기 디지털변환된 영상데이터를 기록함과 더불어, 다수의 가변기간단위로 클럭주기가 각각 가변되는 독취클럭(RCK)을 공급받아 상기 기록된 영상데이터를 독취하는 영상메모리수단(12),In addition to recording the digitally converted image data at a recording speed synchronized with a recording clock (WCK) supplied with a constant clock period, and receives a read clock (RCK), each of which has a variable clock period, Image memory means (12) for reading the recorded image data; 상기 데이터변환수단(10)에 공급되는 샘플링클럭보다 더 좁은 간격의 클럭주기를 갖는 클럭펄스를 동기클럭으로서 공급받아 상기 영상메모리수단(12)으로부터 독취된 영상데이터를 아날로그신호로 신호변환하는 데이터역변환수단(14),Data inverse conversion, which receives a clock pulse having a narrower clock cycle than the sampling clock supplied to the data conversion means 10 as a synchronous clock, and converts the image data read out from the video memory means 12 into an analog signal. Means 14, 상기 파노라마화면 형태로 신호변환된 영상신호에 따라 다수의 화소단위로 발생되는 화상신호전압에 의해 구동되는 화상구동수단(16),Image driving means (16) driven by an image signal voltage generated in a plurality of pixel units in accordance with the image signal converted into the panoramic screen form; 상기 화상구동수단(16)의 구동에 의해 다수의 화소단위로 경사변형을 행하여 스크린상에 파노라마화면 형태를 갖는 화상이 형성되도록 하는 화상표시수단(18),Image display means (18) for performing an inclination transformation in units of a plurality of pixels by driving the image driving means (16) to form an image having a panoramic screen form on a screen; 항상 일정한 클럭주기를 갖는 클럭펄스를 생성하여 상기 데이터변환수단(10)에 샘플링클럭으로서 공급함과 더불어, 상기 영상메모리수단(12)에 기록클럭(WCK)으로서 공급하는 제 1클럭발생수단(20),First clock generating means 20 which generates a clock pulse having a constant clock period at all times and supplies it to the data conversion means 10 as a sampling clock and supplies it to the image memory means 12 as a write clock WCK. , 상기 영상신호(Vin)의 영상주사기간(H)에 대해 분할된 다수의 가변기간에 대응하여 각각 클럭주기가 가변되는 가변클럭펄스를 생성하여 상기 영상메모리수단(12)에 독취클럭(RCK)으로서 공급하는 가변클럭발생수단,A variable clock pulse having a variable clock period is generated in response to a plurality of variable periods divided for the image scanning period H of the image signal Vin, and is read to the image memory means 12 as a read clock RCK. Variable clock generating means for supplying, 상기 제 1클럭발생수단(20)으로부터 발생되는 클럭펄스의 클럭기간보다 더 좁은 클럭주기를 갖는 클럭펄스를 생성하여 상기 데이터역변환수단(14)에 동기클럭으로서 공급하는 제 2클럭발생수단(30),Second clock generating means 30 for generating a clock pulse having a clock period narrower than the clock period of the clock pulse generated from the first clock generating means 20 and supplying it to the data inverse converting means 14 as a synchronous clock. , 상기 영상신호(Vin)에 포함된 수평동기신호(H SYNC)를 카운팅한 결과에 따른 카운트치를 출력하는 수평카운팅수단(32),Horizontal counting means 32 outputting a count value according to a result of counting the horizontal synchronizing signal H SYNC included in the image signal Vin; 상기 영상신호(Vin)의 1영상주사기간(1H)에 대해 분할된 다수의 가변기간단위가 설정된 설정데이터가 메모리된 데이터메모리수단(34) 및,Data memory means 34 in which setting data in which a plurality of variable period units are divided for one video scanning period 1H of the video signal Vin is stored; 상기 영상메모리수단(12)의 기록/독취동자을 인에이블시키기 위한 기록/독취인에이블신호(W ENA/R ENA)를 발생함과 더불어, 상기 수평카운팅수단(32)으로부터의 수평동기신호(H SYNC)의 카운트치를 입력받고서 상기 데이터메모리수단(34)의 설정데이터에 의거하여 다수의 가변기간단위마다 타이머(36)에 의해 계시동작을 수행함에 의해 상기 가변클럭발생수단이 상기 다수의 분할된 가변기간에 대응하여 클럭주기가 가변된 클럭펄스를 발생시키도록 제어하는 상기 제어수단(38)을 구비하여 구성된 것을 특징으로 하는 투사형 화상표시시스템의 파노라마(Panorama)화면구현장치.In addition to generating a write / read enable signal (W ENA / R ENA) for enabling the record / read driver of the image memory means 12, the horizontal sync signal H SYNC from the horizontal counting means 32 The variable clock generating means performs the time counting operation by the timer 36 on the basis of the setting data of the data memory means 34 and receives the count value of And said control means (38) for controlling to generate a clock pulse having a variable clock cycle in response to the corresponding one. 제 1항에 있어서, 상기 영상메모리수단(12)에서 독취된 영상데이터를 입력받아 제 2클럭발생수단(30)으로부터의 클럭펄스에 동기적으로 파형정형하여 상기 데이터역변환수단(14)으로 출력하는 D-플립플롭(13)을 더 포함하여 구성된 것을 특징으로 하는 투사형 화상표시시스템의 파노라마(Panorama)화면구현장치.The method of claim 1, wherein the image data read out from the image memory means (12) is input and synchronously waveform-shaped to a clock pulse from the second clock generation means (30) to output to the data inverse conversion means (14). And a D-flip-flop (13). 제 1항에 있어서, 상기 가변클럭발생수단은 각각 상이한 클럭주기를 갖는 클럭펄스를 각각 발생하는 다수의 분주클럭발생부와, 상기 제어수단(38)에 의해 스위칭제어되어 상기 영상신호(Vin)의 각 영상주사기간(H)에 대해 분할된 다수의 가변기간단위에 대응하여 상기 다수의 분주클럭발생부로부터의 각각 상이한 클럭주기를 갖는 클럭펄스가 상기 영상메모리수단(12)에 순차적으로 공급되도록 고속스위칭되는 스위칭절환부(28)를 포함하여 구성된 것을 특징으로 하는 투사형 화상표시시스템의 파노라마(Panorama)화면구현장치.2. The variable clock generating means according to claim 1, wherein the variable clock generating means comprises a plurality of divided clock generators each generating clock pulses having different clock periods, and switching control of the video signal Vin. High speed so that clock pulses having different clock periods from the plurality of divided clock generators are sequentially supplied to the image memory means 12 in correspondence with a plurality of variable period units divided for each image scanning period H. And a switching switching unit (28) which is switched. 제 2항에 있어서, 상기 가변클럭발생수단의 다수의 분주클럭발생부에서 발생되는 클럭펄스는 영상신호(Vin)의 1영상주사기간(1H)에 따른 유효영상기간에 대해 가장 넓은 간격의 클럭주기로부터 점차적으로 좁은 간격으로 클럭주기로 가변되고, 가장 좁은간격의 클럭주기로부터 점차적으로 가장 넓은 간격의 클럭주기로 가변되어 발생되도록 하는 것을 특징으로 하는 투사형 화상표시시스템의 파노라마(Panorama)화면구현장치.3. The clock pulse of claim 2, wherein the clock pulses generated by the plurality of frequency division clock generators of the variable clock generating means are clocked at the widest interval with respect to the effective video period according to one video scanning period 1H of the video signal Vin. And a gradually varying clock cycle from a narrowest interval to a clock cycle of a narrowest interval, so as to be generated. 제 1항 또는 제 4항에 있어서, 상기 제 1클럭발생수단(20)으로부터 발생되는 클럭펄스와 상기 가변클럭발생수단의 다수의 분주클럭발생부로부터 순차적으로 클럭주기가 가변되어 발생되는 클럭펄스는 영상신호(Vin)의 1영상주사기간(1H)에 대해 상호 동일한 클럭펄스수로 발생되도록 분주비가 설정된 것을 특징으로 하는 투사형 화상표시시스템의 파노라마(Panorama)화면구현장치.[5] The clock pulse of claim 1 or 4, wherein the clock pulse generated from the first clock generating means 20 and the clock pulse generated from the plurality of divided clock generating parts of the variable clock generating means are sequentially generated. And a division ratio is set so as to generate the same number of clock pulses with respect to one image scanning period (1H) of an image signal (Vin).
KR1019960042633A 1996-09-25 1996-09-25 Panorama screen image reproducing apparatus for projector KR100221477B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960042633A KR100221477B1 (en) 1996-09-25 1996-09-25 Panorama screen image reproducing apparatus for projector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960042633A KR100221477B1 (en) 1996-09-25 1996-09-25 Panorama screen image reproducing apparatus for projector

Publications (2)

Publication Number Publication Date
KR19980023193A true KR19980023193A (en) 1998-07-06
KR100221477B1 KR100221477B1 (en) 1999-09-15

Family

ID=19475440

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960042633A KR100221477B1 (en) 1996-09-25 1996-09-25 Panorama screen image reproducing apparatus for projector

Country Status (1)

Country Link
KR (1) KR100221477B1 (en)

Also Published As

Publication number Publication date
KR100221477B1 (en) 1999-09-15

Similar Documents

Publication Publication Date Title
US4364090A (en) Method for a compatible increase in resolution in television systems
US5418572A (en) Method of and apparatus for displaying images at different rates
US5729300A (en) Double-screen simultaneous viewing circuit of a wide-television
US5166801A (en) Large size display apparatus for high definition television
KR100221477B1 (en) Panorama screen image reproducing apparatus for projector
KR100192946B1 (en) Panorama screen conversion apparatus of projection type picture indication system
EP0865198B1 (en) Method and device for arranging digitized image signals or data in orthogonal rows and columns
KR100192949B1 (en) Non-interlace scanning conversion apparatus for projector
KR100221478B1 (en) Video signal double scan converting apparatus for projector
KR100252619B1 (en) High quality display panel device of sequential scanning method using double speed
KR100200129B1 (en) Apparatus for converting image position based on 2-image screen display in video image reproducing system
JP3217820B2 (en) Video synthesizing method and external synchronous display device
KR940007547B1 (en) Apparatus for displaying one type two ntsc/hdtv screens on the other type hdtv/ntsc screens
KR100192947B1 (en) An apparatus for reproducing wide screen of projector
KR950006760B1 (en) Multi-subscreen making method
EP0568320B1 (en) A method of and apparatus for displaying images
KR100239073B1 (en) Pixel driver system extension structure and aspect ratio conversion apparatus for projector
KR100216916B1 (en) Pseudo horizontal/vertical synchronized signal generating circuit
JP2545631B2 (en) Television receiver
KR100203584B1 (en) Video image data processing apparatus for projector
JPH0846889A (en) High image quality television receiver with two-screen display function
KR100188208B1 (en) External video signal reproducing apparatus in projector
KR100280848B1 (en) Video Scanning Conversion Circuit
JPH0851576A (en) High image quality television receiver with two-screen display function
KR100250679B1 (en) Interlace scaning converting apparatus for projector

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040528

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee