KR102257449B1 - 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법 - Google Patents

게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법 Download PDF

Info

Publication number
KR102257449B1
KR102257449B1 KR1020140100607A KR20140100607A KR102257449B1 KR 102257449 B1 KR102257449 B1 KR 102257449B1 KR 1020140100607 A KR1020140100607 A KR 1020140100607A KR 20140100607 A KR20140100607 A KR 20140100607A KR 102257449 B1 KR102257449 B1 KR 102257449B1
Authority
KR
South Korea
Prior art keywords
gate
voltage
signal
correction
level
Prior art date
Application number
KR1020140100607A
Other languages
English (en)
Other versions
KR20160017375A (ko
Inventor
심종현
이능범
곽동준
김수연
김정현
원현욱
이지예
황현우
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140100607A priority Critical patent/KR102257449B1/ko
Priority to US14/805,290 priority patent/US10510312B2/en
Publication of KR20160017375A publication Critical patent/KR20160017375A/ko
Priority to US16/687,533 priority patent/US11094276B2/en
Application granted granted Critical
Publication of KR102257449B1 publication Critical patent/KR102257449B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

게이트 구동부는 게이트 신호 생성부, 스위칭부 및 스위칭 제어부를 포함한다. 상기 게이트 신호 생성부는 보정 게이트 온 전압 및 게이트 오프 전압을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호를 생성한다. 상기 스위칭부는 상기 게이트 신호 생성부와 게이트 라인 사이에 배치되어 상기 게이트 라인에 보정 게이트 신호를 인가한다. 상기 스위칭 제어부는 상기 스위칭부의 동작을 제어하는 스위칭 제어 신호를 생성한다.

Description

게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법 {GATE DRIVER, DISPLAY APPARATUS HAVING THE SAME AND METHOD OF DRIVING DISPLAY PANEL USING THE SAME}
본 발명은 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법에 관한 것으로, 더욱 상세하게는 충전율이 향상되고, 소비 전력이 향상되는 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법에 관한 것이다.
일반적으로, 액정 표시 장치는 화소 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
일반적으로, 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들 및 복수의 데이터 라인들을 포함한다. 상기 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부 및 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부를 포함한다.
액정 표시 장치에서는 상기 게이트 신호를 생성하기 위한 게이트 온 전압 및 게이트 오프 전압의 차이에 의해, 킥백 전압이 발생할 수 있다. 상기 킥백 전압에 의해 표시 품질이 감소하는 문제점이 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 게이트 온 전압에 차지 쉐어링을 적용하여 킥백 전압을 감소시킬 수 있고, 정상 차지 시와 프리 차지 시에 차지 쉐어링을 선택적으로 적용하여 화소 전압의 충전율을 향상시키고, 소비 전력을 향상시킬 수 있는 게이트 구동부를 제공하는 것이다.
본 발명의 다른 목적은 상기 게이트 구동부를 포함하는 표시 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 상기 게이트 구동부를 이용하여 상기 표시 패널을 구동하는 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 게이트 구동부는 게이트 신호 생성부, 스위칭부 및 스위칭 제어부를 포함한다. 상기 게이트 신호 생성부는 보정 게이트 온 전압 및 게이트 오프 전압을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호를 생성한다. 상기 스위칭부는 상기 게이트 신호 생성부와 게이트 라인 사이에 배치되어 상기 게이트 라인에 보정 게이트 신호를 인가한다. 상기 스위칭 제어부는 상기 스위칭부의 동작을 제어하는 스위칭 제어 신호를 생성한다.
본 발명의 일 실시예에 있어서, 상기 스위칭부는 상기 프리 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 방지할 수 있다. 상기 스위칭부는 상기 정상 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 허용할 수 있다.
본 발명의 일 실시예에 있어서, 상기 스위칭부는 제1 게이트 라인에 연결되는 제1 스위치 및 상기 제1 스위치와 병렬로 배치되어, 상기 제1 게이트 라인에 연결되는 제1 다이오드를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 스위칭 제어 신호는 이전 게이트 라인에 대응하는 이전 게이트 클럭 신호, 현재 게이트 라인에 대응하는 현재 게이트 클럭 신호 및 킥백 보상 신호를 이용하여 생성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 스위칭 제어부는 상기 이전 게이트 클럭 신호, 상기 현재 게이트 클럭 신호 및 상기 킥백 보상 신호를 입력 받는 AND 게이트를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 스위칭 제어부는 수직 개시 신호 및 킥백 보상 신호를 입력 받는 쉬프트 레지스터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 스위칭부는 제1 다이오드 및 제1 게이트 라인 및 제2 게이트 라인 중 어느 하나를 상기 제1 다이오드에 연결하는 경로 선택부를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 경로 선택부는 상기 게이트 신호 생성부 및 상기 제1 다이오드 사이에 배치되는 제1 스위치 및 상기 제1 다이오드 및 상기 제1 게이트 라인 사이에 배치되는 제2 스위치를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 보정 게이트 온 전압은 직류의 게이트 온 레벨을 갖고, 킥백 보상 신호에 대응하여 상기 게이트 온 레벨로부터 점차로 강하할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 전압 생성부, 게이트 구동부 및 데이터 구동부를 포함한다. 상기 표시 패널은 게이트 라인 및 데이터 라인을 포함하며 영상을 표시한다. 상기 전압 생성부는 보정 게이트 온 전압 및 게이트 오프 전압을 생성한다. 상기 게이트 구동부는 상기 보정 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호를 생성하는 게이트 신호 생성부, 상기 게이트 신호 생성부와 상기 게이트 라인 사이에 배치되어 상기 게이트 라인에 보정 게이트 신호를 인가하는 스위칭부 및 상기 스위칭부의 동작을 제어하는 스위칭 제어 신호를 생성하는 스위칭 제어부를 포함한다. 상기 데이터 구동부는 데이터 전압을 생성하여 상기 데이터 라인에 인가한다.
본 발명의 일 실시예에 있어서, 상기 스위칭부는 상기 프리 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 방지할 수 있다. 상기 스위칭부는 상기 정상 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 허용할 수 있다.
본 발명의 일 실시예에 있어서, 상기 스위칭부는 제1 게이트 라인에 연결되는 제1 스위치 및 상기 제1 스위치와 병렬로 배치되어, 상기 제1 게이트 라인에 연결되는 제1 다이오드를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 스위칭부는 제1 다이오드 및 제1 게이트 라인 및 제2 게이트 라인 중 어느 하나를 상기 제1 다이오드에 연결하는 경로 선택부를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 보정 게이트 온 전압은 직류의 게이트 온 레벨을 갖고, 킥백 보상 신호에 대응하여 상기 게이트 온 레벨로부터 점차로 강하할 수 있다.
본 발명의 일 실시예에 있어서, 상기 전압 생성부는 상기 킥백 보상 신호를 입력 받는 제어 전극, 상기 게이트 온 레벨을 갖는 게이트 온 전압을 입력 받는 입력 전극 및 상기 보정 게이트 온 전압을 출력하는 출력 단자에 연결되는 출력 전극을 포함하는 제1 트랜지스터 및 상기 킥백 보상 신호를 입력 받는 제어 전극, 상기 출력 단자에 연결되는 입력 전극 및 상기 게이트 온 레벨보다 작은 킥백 보상 레벨을 갖는 킥백 로우 전압을 입력 받는 출력 전극을 포함하는 제2 트랜지스터를 포함할 수 있다.
상기한 본 발명의 또 다른 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법은 보정 게이트 온 전압 및 게이트 오프 전압을 생성하는 단계, 상기 보정 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호를 생성하는 단계, 게이트 신호 생성부와 게이트 라인 사이에 배치되는 스위칭부를 이용하여 게이트 라인에 보정 게이트 신호를 인가하는 단계 및 데이터 전압을 생성하여 상기 데이터 라인에 인가하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 스위칭부는 상기 프리 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 방지할 수 있다. 상기 스위칭부는 상기 정상 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 허용할 수 있다.
본 발명의 일 실시예에 있어서, 상기 보정 게이트 온 전압은 직류의 게이트 온 레벨을 갖고, 킥백 보상 신호에 대응하여 상기 게이트 온 레벨로부터 점차로 강하할 수 있다.
이와 같은 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법에 따르면, 게이트 온 전압에 차지 쉐어링을 적용하는 전압 생성부를 포함하여 킥백 전압을 감소시키고 표시 품질을 향상시킬 수 있다. 또한, 정상 차지 시와 프리 차지 시에 차지 쉐어링을 선택적으로 적용하는 게이트 구동부를 포함하여 화소 전압의 충전율을 향상시키고, 소비 전력을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 전압 생성부를 나타내는 회로도이다.
도 3은 도 1의 전압 생성부의 입력 신호 및 출력 신호를 나타내는 파형도이다.
도 4는 도 1의 게이트 구동부를 나타내는 블록도이다.
도 5는 도 1의 게이트 구동부의 입력 신호 및 출력 신호를 나타내는 파형도이다.
도 6은 도 4의 스위칭 제어부를 나타내는 회로도이다.
도 7은 본 발명의 다른 실시예에 따른 스위칭 제어부를 나타내는 회로도이다.
도 8은 본 발명의 다른 실시예에 따른 게이트 구동부를 나타내는 회로도이다.
도 9a는 도 8의 스위칭부의 제1 상태를 나타내는 회로도이다.
도 9b는 도 8의 스위칭부의 제2 상태를 나타내는 회로도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 전압 생성부(600)를 포함한다.
상기 표시 패널(100)은 영상을 표시한다. 상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 단위 화소들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
각 단위 화소는 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 단위 화소들은 매트릭스 형태로 배치될 수 있다.
상기 타이밍 컨트롤러(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터(RGB)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 근거로 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 보정 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 보정 게이트 신호들을 상기 게이트 라인들(GL)에 순차적으로 출력한다.
상기 보정 게이트 신호들은 프리 차지 구간의 킥백 보상 구간에는 전압 강하가 일어나지 않고, 정상 차지 구간의 킥백 보상 구간에는 전압 강하가 일어난다.
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 실장(mounted)될 수 있다. 상기 게이트 구동부(300)는 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 집적(integrated)될 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
예를 들어, 상기 데이터 구동부(500)는 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 집적될 수도 있다.
상기 전압 생성부(600)는 보정 게이트 온 전압(VONC) 및 게이트 오프 전압을 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 게이트 오프 전압은 제1 게이트 오프 전압 및 상기 제1 게이트 오프 전압(VSS1)보다 작은 레벨을 갖는 제2 게이트 오프 전압(VSS2)을 포함할 수 있다.
도 2는 도 1의 전압 생성부(600)를 나타내는 회로도이다. 도 3은 도 1의 전압 생성부(600)의 입력 신호 및 출력 신호를 나타내는 파형도이다.
도 1 내지 도 3을 참조하면, 상기 전압 생성부(600)는 상기 보정 게이트 온 전압(VONC)을 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 전압 생성부(600)는 게이트 온 레벨을 갖는 게이트 온 전압(VON), 상기 게이트 온 레벨보다 낮은 레벨을 갖는 킥백 로우 전압(VKBL) 및 킥백 보상 신호(KB)를 기초로 상기 보정 게이트 온 전압(VONC)을 생성할 수 있다.
상기 보정 게이트 온 전압(VONC)은 상기 킥백 보상 신호(KB)가 로우 레벨을 가질 때는 상기 게이트 온 레벨을 갖고, 상기 킥백 보상 신호(KB)가 하이 레벨을 가질 때는 상기 게이트 온 레벨로부터 상기 킥백 로우 전압(VKBL)을 향하여 점차로 강하할 수 있다.
상기 보정 게이트 온 전압(VONC)에 의해 상기 게이트 신호(또는 보정 게이트 신호)가 하이 레벨에서 로우 레벨로 강하할 때, 상기 게이트 신호(또는 보정 게이트 신호)의 레벨이 급작스럽게 떨어지는 것을 방지하여 상기 표시 패널(100)의 킥백 전압을 감소시킬 수 있다. 따라서, 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
상기 전압 생성부(600)는 상기 킥백 보상 신호(KB)가 제어 전극에 공통적으로 인가되는 제1 스위칭 소자 및 제2 스위칭 소자를 포함할 수 있다. 예를 들어, 상기 제1 스위칭 소자(Q1)는 제1 트랜지스터이다. 상기 제2 스위칭 소자(Q2)는 제2 트랜지스터이다
상기 제1 스위칭 소자(Q1)는 상기 킥백 보상 신호(KB)를 입력 받는 제어 전극, 상기 게이트 온 전압(VON)을 입력 받는 입력 전극 및 상기 보정 게이트 온 전압(VONC)을 출력하는 상기 전압 생성부(600)의 출력 단자에 연결되는 출력 전극을 포함할 수 있다.
상기 제2 스위칭 소자(Q2)는 상기 킥백 보상 신호(KB)를 입력 받는 제어 전극, 상기 출력 단자에 연결되는 입력 전극 및 상기 게이트 온 레벨보다 작은 킥백 보상 레벨을 갖는 킥백 로우 전압(VKBL)을 입력 받는 출력 전극을 포함할 수 있다.
도 4는 도 1의 게이트 구동부(300)를 나타내는 블록도이다. 도 5는 도 1의 게이트 구동부(300)의 입력 신호 및 출력 신호를 나타내는 파형도이다. 도 6은 도 4의 스위칭 제어부(330)를 나타내는 회로도이다.
도 1 내지 도 6을 참조하면, 상기 게이트 구동부(300)는 게이트 신호 생성부(310), 스위칭부(320) 및 스위칭 제어부(330)를 포함한다.
상기 게이트 신호 생성부(310)는 상기 보정 게이트 온 전압(VONC) 및 상기 게이트 오프 전압(VSS1, VSS2)을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호(GS1, GS2, GS3)를 생성한다.
상기 스위칭부(320)는 상기 게이트 신호 생성부(310)와 상기 게이트 라인(GL1, GL2, GL3) 사이에 배치된다. 상기 스위칭부(320)는 상기 게이트 라인(GL1, GL2, GL3)에 보정 게이트 신호(GSC1, GSC2, GSC3)를 인가한다.
상기 스위칭부(320)는 상기 프리 차지 구간(PC1, PC2, PC3)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 방지하고, 상기 정상 차지 구간(NC1, NC2, NC3)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 허용한다.
본 실시예에서, 상기 스위칭부(320)는 상기 게이트 라인에 병렬로 연결되는 다이오드 및 스위치를 포함한다. 상기 스위칭부(320)의 상기 스위치는 상기 스위칭 제어부(330)의 스위칭 제어 신호(CS1, CS2, CS3)에 의해 온, 오프 된다.
예를 들어, 상기 스위칭부(320)는 제1 게이트 라인(GL1)에 연결되는 제1 스위치(S1) 및 상기 제1 스위치(S1)와 병렬로 배치되어, 상기 제1 게이트 라인(GL1)에 연결되는 제1 다이오드(DI1)를 포함한다. 상기 스위칭부(320)는 제2 게이트 라인(GL2)에 연결되는 제2 스위치(S2) 및 상기 제2 스위치(S2)와 병렬로 배치되어, 상기 제2 게이트 라인(GL2)에 연결되는 제2 다이오드(DI2)를 포함한다.
상기 스위칭 제어부(330)는 상기 스위칭부(320)의 동작을 제어하는 상기 스위칭 제어 신호(CS1, CS2, CS3)를 생성한다.
본 실시예에서, 상기 스위칭 제어 신호(CS1, CS2, CS3)는 이전 게이트 라인에 대응하는 이전 게이트 클럭 신호, 현재 게이트 라인에 대응하는 현재 게이트 클럭 신호 및 상기 킥백 보상 신호(KB)를 이용하여 생성된다. 상기 스위칭 제어 신호(CS1, CS2, CS3)는 상기 이전 게이트 클럭 신호, 상기 현재 게이트 클럭 신호 및 상기 킥백 보상 신호(KB)가 모두 하이 레벨일 때 하이 레벨을 가질 수 있다.
예를 들어, 상기 제1 게이트 라인(GL1)에 연결되는 상기 제1 스위치(S1)에 인가되는 제1 스위칭 제어 신호(CS1)는 수직 개시 신호(STV), 제1 게이트 클럭 신호(CPV1) 및 상기 킥백 보상 신호(KB)를 이용하여 생성될 수 있다. 상기 제1 스위칭 제어 신호(CS1)는 상기 수직 개시 신호(STV), 상기 제1 게이트 클럭 신호(CPV1) 및 상기 킥백 보상 신호(KB)가 모두 하이 레벨일 때 하이 레벨을 가질 수 있다.
예를 들어, 상기 제2 게이트 라인(GL2)에 연결되는 상기 제2 스위치(S2)에 인가되는 제2 스위칭 제어 신호(CS2)는 상기 제1 게이트 클럭 신호(CPV1), 제2 게이트 클럭 신호(CPV2) 및 상기 킥백 보상 신호(KB)를 이용하여 생성될 수 있다. 상기 제2 스위칭 제어 신호(CS2)는 상기 제1 게이트 클럭 신호(CPV1), 제2 게이트 클럭 신호(CPV2) 및 상기 킥백 보상 신호(KB)가 모두 하이 레벨일 때 하이 레벨을 가질 수 있다. 제5 게이트 라인에 연결되는 제5 스위치에 인가되는 제5 스위칭 제어 신호(CS5)는 상기 제2 스위칭 제어 신호(CS2)와 동일할 수 있다. 제8 게이트 라인에 연결되는 제8 스위치에 인가되는 제8 스위칭 제어 신호(CS8)는 상기 제2 스위칭 제어 신호(CS2)와 동일할 수 있다.
예를 들어, 상기 제3 게이트 라인(GL3)에 연결되는 상기 제3 스위치(S3)에 인가되는 제3 스위칭 제어 신호(CS3)는 상기 제2 게이트 클럭 신호(CPV2), 제3 게이트 클럭 신호(CPV3) 및 상기 킥백 보상 신호(KB)를 이용하여 생성될 수 있다. 상기 제3 스위칭 제어 신호(CS3)는 상기 제2 게이트 클럭 신호(CPV2), 제3 게이트 클럭 신호(CPV3) 및 상기 킥백 보상 신호(KB)가 모두 하이 레벨일 때 하이 레벨을 가질 수 있다. 제6 게이트 라인에 연결되는 제6 스위치에 인가되는 제6 스위칭 제어 신호(CS6)는 상기 제3 스위칭 제어 신호(CS3)와 동일할 수 있다. 제9 게이트 라인에 연결되는 제9 스위치에 인가되는 제9 스위칭 제어 신호(CS9)는 상기 제3 스위칭 제어 신호(CS3)와 동일할 수 있다.
예를 들어, 상기 제4 게이트 라인(GL4)에 연결되는 상기 제4 스위치(S4)에 인가되는 제4 스위칭 제어 신호(CS4)는 상기 제3 게이트 클럭 신호(CPV3), 상기 제1 게이트 클럭 신호(CPV1) 및 상기 킥백 보상 신호(KB)를 이용하여 생성될 수 있다. 상기 제4 스위칭 제어 신호(CS4)는 상기 제3 게이트 클럭 신호(CPV3), 제1 게이트 클럭 신호(CPV1) 및 상기 킥백 보상 신호(KB)가 모두 하이 레벨일 때 하이 레벨을 가질 수 있다. 제7 게이트 라인에 연결되는 제7 스위치에 인가되는 제7 스위칭 제어 신호(CS7)는 상기 제4 스위칭 제어 신호(CS4)와 동일할 수 있다. 제10 게이트 라인에 연결되는 제10 스위치에 인가되는 제10 스위칭 제어 신호(CS10)는 상기 제4 스위칭 제어 신호(CS4)와 동일할 수 있다.
예를 들어, 상기 스위칭 제어부(330)는 상기 이전 게이트 클럭 신호, 상기 현재 게이트 클럭 신호 및 상기 킥백 보상 신호를 입력 받는 AND 게이트를 포함할 수 있다.
도 5를 보면, 상기 보상 게이트 온 전압(VONC)은 상기 킥백 보상 신호(KB)에 대응하여 부분적으로 전압이 강하하는 파형을 갖는다. 상기 전압 강하에 의해 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 레벨의 급격한 변화를 방지하여 킥백 전압의 발생을 감소시킨다.
상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)의 후반부에 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용되는 경우, 상기 킥백 전압의 발생 감소에 도움이 된다.
반면, 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)의 후반부에는 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용될 필요가 없다. 반면, 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)의 후반부에는 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용되는 경우, 상기 프리 차지의 충전율을 감소시켜 프리 차지의 효과를 반감시킨다.
따라서, 상기 보정 게이트 온 전압(VONC)의 레벨 강하는 상기 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)에는 적용되지 않고, 상기 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)에만 적용되는 것이 바람직하다.
상기 스위칭부(320)는 상기 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 방지하고, 상기 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 허용한다.
구체적으로, 제1 프리 차지 구간(PC1) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 수직 개시 신호(STV), 상기 제1 게이트 클럭 신호(CPV1) 및 상기 킥백 보상 신호(KB)가 공통적으로 하이 레벨을 가지므로, 제1 스위칭 제어 신호(CS1)는 하이 레벨을 갖는다. 이에 따라, 상기 제1 스위치(S1)는 열리게 되고, 상기 제1 게이트 라인(GL1)으로부터 상기 게이트 신호 생성부(310) 방향으로 흐르는 전류가 상기 제1 다이오드(DI1)에 의해 차단된다. 따라서, 상기 제1 프리 차지 구간(PC1) 내에서 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제1 게이트 라인(GL1)에 인가되는 상기 제1 보상 게이트 신호(GSC1)의 레벨 강하는 방지된다.
반면, 제1 정상 차지 구간(NC1) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 수직 개시 신호(STV), 상기 제1 게이트 클럭 신호(CPV1) 및 상기 킥백 보상 신호(KB)가 공통적으로 하이 레벨을 갖지 않으므로, 상기 제1 스위칭 제어 신호(CS1)는 로우 레벨을 갖는다. 이에 따라, 상기 제1 스위치(S1)는 닫히게 되고, 상기 제1 게이트 라인(GL1)으로부터 상기 게이트 신호 생성부(310) 방향으로 흐르는 전류는 상기 제1 다이오드(DI1)에 의해 차단되지 않는다. 따라서, 상기 제1 정상 차지 구간(NC1) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제1 게이트 라인(GL1)에 인가되는 상기 제1 보상 게이트 신호(GSC1)의 레벨 강하는 허용된다.
마찬가지로, 제2 프리 차지 구간(PC2) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제1 게이트 클럭 신호(CPV1), 상기 제2 게이트 클럭 신호(CPV2) 및 상기 킥백 보상 신호(KB)가 공통적으로 하이 레벨을 가지므로, 제2 스위칭 제어 신호(CS2)는 하이 레벨을 갖는다. 이에 따라, 상기 제2 스위치(S2)는 열리게 되고, 상기 제2 게이트 라인(GL2)으로부터 상기 게이트 신호 생성부(310) 방향으로 흐르는 전류가 상기 제2 다이오드(DI2)에 의해 차단된다. 따라서, 상기 제2 프리 차지 구간(PC2) 내에서 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제2 게이트 라인(GL2)에 인가되는 상기 제2 보상 게이트 신호(GSC2)의 레벨 강하는 방지된다.
반면, 제2 정상 차지 구간(NC2) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제1 게이트 클럭 신호(CPV1), 상기 제2 게이트 클럭 신호(CPV2) 및 상기 킥백 보상 신호(KB)가 공통적으로 하이 레벨을 갖지 않으므로, 상기 제2 스위칭 제어 신호(CS2)는 로우 레벨을 갖는다. 이에 따라, 상기 제2 스위치(S2)는 닫히게 되고, 상기 제2 게이트 라인(GL2)으로부터 상기 게이트 신호 생성부(320) 방향으로 흐르는 전류는 상기 제2 다이오드(DI2)에 의해 차단되지 않는다. 따라서, 상기 제2 정상 차지 구간(NC2) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제2 게이트 라인(GL2)에 인가되는 상기 제2 보상 게이트 신호(GSC2)의 레벨 강하는 허용된다.
본 실시예에 따르면, 상기 전압 생성부(600)는 게이트 온 전압(VON)에 차지 쉐어링을 적용하여 보정 게이트 온 전압(VONC)을 생성하므로 킥백 전압을 감소시키고 표시 품질을 향상시킬 수 있다.
또한, 상기 스위칭부(320)는 프리 차지 시에는 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 적용되는 것을 방지하고, 정상 차지 시에는 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 적용되는 것을 허용하므로 화소 전압의 충전율을 향상시키고, 소비 전력을 향상시킬 수 있다.
도 7은 본 발명의 다른 실시예에 따른 스위칭 제어부를 나타내는 회로도이다.
본 실시예에 따른 표시 장치 및 이를 이용한 표시 패널의 구동 방법은 스위칭 제어부의 구성 및 동작을 제외하면, 도 1 내지 도 6의 표시 장치 및 이를 이용한 표시 패널의 구동 방법과 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 5 및 도 7을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 전압 생성부(600)를 포함한다.
상기 전압 생성부(600)는 상기 보정 게이트 온 전압(VONC)을 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 전압 생성부(600)는 게이트 온 레벨을 갖는 게이트 온 전압(VON), 상기 게이트 온 레벨보다 낮은 레벨을 갖는 킥백 로우 전압(VKBL) 및 킥백 보상 신호(KB)를 기초로 상기 보정 게이트 온 전압(VONC)을 생성할 수 있다.
상기 게이트 구동부(300)는 게이트 신호 생성부(310), 스위칭부(320) 및 스위칭 제어부(330A)를 포함한다.
상기 게이트 신호 생성부(310)는 상기 보정 게이트 온 전압(VONC) 및 상기 게이트 오프 전압(VSS1, VSS2)을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호(GS1, GS2, GS3)를 생성한다.
상기 스위칭부(320)는 상기 게이트 신호 생성부(310)와 상기 게이트 라인(GL1, GL2, GL3) 사이에 배치된다. 상기 스위칭부(320)는 상기 게이트 라인(GL1, GL2, GL3)에 보정 게이트 신호(GSC1, GSC2, GSC3)를 인가한다.
상기 스위칭부(320)는 상기 프리 차지 구간(PC1, PC2, PC3)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 방지하고, 상기 정상 차지 구간(NC1, NC2, NC3)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 허용한다.
상기 스위칭 제어부(330A)는 상기 스위칭부(320)의 동작을 제어하는 상기 스위칭 제어 신호(CS1, CS2, CS3)를 생성한다.
본 실시예에서, 상기 스위칭 제어 신호(CS1, CS2, CS3)는 상기 수직 개시 신호(STV) 및 상기 킥백 보상 신호(KB)를 이용하여 생성된다.
상기 스위칭 제어부(330A)는 상기 수직 개시 신호(STV) 및 상기 킥백 보상 신호(KB)를 입력 받는 쉬프트 레지스터(332)를 포함할 수 있다.
예를 들어, 상기 수직 개시 신호(STV)가 하이 레벨을 갖고, 상기 킥백 보상 신호(KB)가 하이 레벨을 가질 때, 상기 제1 스위칭 제어 신호(CS1)는 하이 레벨을 갖는다. 그 외 나머지 스위칭 제어 신호들은 로우 레벨을 갖는다.
또한, 상기 킥백 보상 신호(KB)가 다음 하이 레벨을 가질 때, 상기 제2 스위칭 제어 신호(CS2)는 하이 레벨을 갖는다. 그 외 나머지 스위칭 제어 신호들은 로우 레벨을 갖는다.
또한, 상기 킥백 보상 신호(KB)가 다음 하이 레벨을 가질 때, 상기 제3 스위칭 제어 신호(CS3)는 하이 레벨을 갖는다. 그 외 나머지 스위칭 제어 신호들은 로우 레벨을 갖는다.
도 5를 보면, 상기 보상 게이트 온 전압(VONC)은 상기 킥백 보상 신호(KB)에 대응하여 부분적으로 전압이 강하하는 파형을 갖는다. 상기 전압 강하에 의해 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 레벨의 급격한 변화를 방지하여 킥백 전압의 발생을 감소시킨다.
상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)의 후반부에 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용되는 경우, 상기 킥백 전압의 발생 감소에 도움이 된다.
반면, 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)의 후반부에는 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용될 필요가 없다. 반면, 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)의 후반부에는 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용되는 경우, 상기 프리 차지의 충전율을 감소시켜 프리 차지의 효과를 반감시킨다.
따라서, 상기 보정 게이트 온 전압(VONC)의 레벨 강하는 상기 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)에는 적용되지 않고, 상기 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)에만 적용되는 것이 바람직하다.
상기 스위칭부(320)는 상기 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 방지하고, 상기 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 허용한다.
본 실시예에 따르면, 상기 전압 생성부(600)는 게이트 온 전압(VON)에 차지 쉐어링을 적용하여 보정 게이트 온 전압(VONC)을 생성하므로 킥백 전압을 감소시키고 표시 품질을 향상시킬 수 있다.
또한, 상기 스위칭부(320)는 프리 차지 시에는 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 적용되는 것을 방지하고, 정상 차지 시에는 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 적용되는 것을 허용하므로 화소 전압의 충전율을 향상시키고, 소비 전력을 향상시킬 수 있다.
도 8은 본 발명의 다른 실시예에 따른 게이트 구동부(300B)를 나타내는 회로도이다. 도 9a는 도 8의 스위칭부(320B)의 제1 상태를 나타내는 회로도이다. 도 9b는 도 8의 스위칭부(320B)의 제2 상태를 나타내는 회로도이다.
본 실시예에 따른 표시 장치 및 이를 이용한 표시 패널의 구동 방법은 게이트 구동부의 구성 및 동작을 제외하면, 도 1 내지 도 6의 표시 장치 및 이를 이용한 표시 패널의 구동 방법과 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 3, 도 5, 도 8, 도 9a 및 도 9b를 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 전압 생성부(600)를 포함한다.
상기 전압 생성부(600)는 상기 보정 게이트 온 전압(VONC)을 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 전압 생성부(600)는 게이트 온 레벨을 갖는 게이트 온 전압(VON), 상기 게이트 온 레벨보다 낮은 레벨을 갖는 킥백 로우 전압(VKBL) 및 킥백 보상 신호(KB)를 기초로 상기 보정 게이트 온 전압(VONC)을 생성할 수 있다.
상기 게이트 구동부(300B)는 게이트 신호 생성부(310), 스위칭부(320B) 및 스위칭 제어부(330)를 포함한다.
상기 스위칭부(320B)는 상기 게이트 신호 생성부(310)와 상기 게이트 라인(GL1, GL2, GL3) 사이에 배치된다. 상기 스위칭부(320B)는 상기 게이트 라인(GL1, GL2, GL3)에 보정 게이트 신호(GSC1, GSC2, GSC3)를 인가한다.
상기 스위칭부(320B)는 상기 프리 차지 구간(PC1, PC2, PC3)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 방지하고, 상기 정상 차지 구간(NC1, NC2, NC3)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 허용한다.
본 실시예에서, 상기 스위칭부(320B)는 다이오드 및 경로 선택부를 포함한다. 상기 경로 선택부는 이웃한 2개의 게이트 라인들 중 어느 하나는 다이오드를 통해 상기 게이트 신호 생성부(310)에 연결하고, 나머지 하나는 직접 상기 게이트 신호 생성부(310)에 연결한다.
예를 들어, 도 9a를 보면, 제1 상태에서 제1 게이트 라인(GL1)은 상기 경로 선택부에 의해 제1 다이오드(DI1)를 통해 상기 게이트 신호 생성부(310)에 연결되고, 제2 게이트 라인(GL2)은 상기 경로 선택부에 의해 직접 상기 게이트 신호 생성부(310)에 연결된다.
도 9b를 보면, 제2 상태에서 제1 게이트 라인(GL1)은 상기 경로 선택부에 의해 직접 상기 게이트 신호 생성부(310)에 연결되고, 제2 게이트 라인(GL2)은 상기 경로 선택부에 의해 상기 제1 다이오드(DI1)를 통해 상기 게이트 신호 생성부(310)에 연결된다.
예를 들어, 상기 경로 선택부는 상기 게이트 신호 생성부(310) 및 상기 제1 다이오드(DI1) 사이에 배치되는 제1 스위치(S11) 및 상기 제1 다이오드(DI1) 및 상기 제1 게이트 라인(GL1) 사이에 배치되는 제2 스위치(S12)를 포함할 수 있다.
예를 들어, 상기 경로 선택부는 상기 게이트 신호 생성부(310) 및 상기 제1 다이오드(DI1) 사이에 배치되는 제3 스위치(S21) 및 상기 제1 다이오드(DI1) 및 상기 제2 게이트 라인(GL2) 사이에 배치되는 제4 스위치(S22)를 포함할 수 있다.
도 5를 보면, 상기 보상 게이트 온 전압(VONC)은 상기 킥백 보상 신호(KB)에 대응하여 부분적으로 전압이 강하하는 파형을 갖는다. 상기 전압 강하에 의해 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 레벨의 급격한 변화를 방지하여 킥백 전압의 발생을 감소시킨다.
상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)의 후반부에 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용되는 경우, 상기 킥백 전압의 발생 감소에 도움이 된다.
반면, 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)의 후반부에는 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용될 필요가 없다. 반면, 상기 게이트 신호들(GS1, GS2, GS3, GS4, GS5)의 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)의 후반부에는 상기 보상 게이트 온 전압(VONC)의 전압 강하가 적용되는 경우, 상기 프리 차지의 충전율을 감소시켜 프리 차지의 효과를 반감시킨다.
따라서, 상기 보정 게이트 온 전압(VONC)의 레벨 강하는 상기 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)에는 적용되지 않고, 상기 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)에만 적용되는 것이 바람직하다.
상기 스위칭부(320)는 상기 프리 차지 구간(PC1, PC2, PC3, PC4, PC5)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 방지하고, 상기 정상 차지 구간(NC1, NC2, NC3, NC4, NC5)에서 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 적용되는 것을 허용한다.
구체적으로, 제1 프리 차지 구간(PC1) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 스위칭부(320B)의 상기 제1 다이오드(DI1)는 상기 제1 게이트 라인(GL1)에 연결된다. 이에 따라, 상기 제1 게이트 라인(GL1)으로부터 상기 게이트 신호 생성부(310) 방향으로 흐르는 전류가 상기 제1 다이오드(DI1)에 의해 차단된다. 따라서, 상기 제1 프리 차지 구간(PC1) 내에서 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제1 게이트 라인(GL1)에 인가되는 상기 제1 보상 게이트 신호(GSC1)의 레벨 강하는 방지된다.
반면, 제1 정상 차지 구간(NC1) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제1 게이트 라인(GL1)은 상기 게이트 신호 생성부(310)에 직접 연결된다. 이에 따라, 상기 제1 게이트 라인(GL1)으로부터 상기 게이트 신호 생성부(310) 방향으로 흐르는 전류가 상기 제1 다이오드(DI1)에 의해 차단되지 않는다. 따라서, 상기 제1 정상 차지 구간(NC1) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제1 게이트 라인(GL1)에 인가되는 상기 제1 보상 게이트 신호(GSC1)의 레벨 강하는 허용된다.
마찬가지로, 제2 프리 차지 구간(PC2) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 스위칭부(320B)의 상기 제1 다이오드(DI1)는 상기 제2 게이트 라인(GL2)에 연결된다. 이에 따라, 상기 제2 게이트 라인(GL2)으로부터 상기 게이트 신호 생성부(310) 방향으로 흐르는 전류가 상기 제1 다이오드(DI1)에 의해 차단된다. 따라서, 상기 제2 프리 차지 구간(PC2) 내에서 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제2 게이트 라인(GL2)에 인가되는 상기 제2 보상 게이트 신호(GSC2)의 레벨 강하는 방지된다.
반면, 제2 정상 차지 구간(NC2) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제2 게이트 라인(GL2)은 상기 게이트 신호 생성부(310)에 직접 연결된다. 이에 따라, 상기 제2 게이트 라인(GL2)으로부터 상기 게이트 신호 생성부(320) 방향으로 흐르는 전류가 상기 제1 다이오드(DI1)에 의해 차단되지 않는다. 따라서, 상기 제2 정상 차지 구간(NC2) 내에서 상기 킥백 보상 신호(KB)가 하이 레벨을 갖는 구간에서, 상기 제2 게이트 라인(GL2)에 인가되는 상기 제2 보상 게이트 신호(GSC2)의 레벨 강하는 허용된다.
본 실시예에 따르면, 상기 전압 생성부(600)는 게이트 온 전압(VON)에 차지 쉐어링을 적용하여 보정 게이트 온 전압(VONC)을 생성하므로 킥백 전압을 감소시키고 표시 품질을 향상시킬 수 있다.
또한, 상기 스위칭부(320B)는 프리 차지 시에는 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 적용되는 것을 방지하고, 정상 차지 시에는 상기 보정 게이트 온 전압(VONC)의 레벨 강하가 상기 보정 게이트 신호(GSC1, GSC2, GSC3, GSC4, GSC5)에 적용되는 것을 허용하므로 화소 전압의 충전율을 향상시키고, 소비 전력을 향상시킬 수 있다.
이상에서 설명한 본 발명에 따르면, 상기 전압 생성부는 보정 게이트 온 전압을 생성하여 킥백 전압을 감소시키고 표시 품질을 향상시킬 수 있다. 상기 게이트 구동부는 상기 보정 게이트 온 전압의 전압 강하를 프리 차지 및 정상 차지 시에 선택적으로 적용하여 화소 전압의 충전율을 향상시키고, 소비 전력을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 타이밍 컨트롤러
300, 300B: 게이트 구동부 310: 게이트 신호 생성부
320, 320B: 스위칭부 330, 330A: 스위칭 제어부
400: 감마 기준 전압 생성부 500: 데이터 구동부
600: 전압 생성부

Claims (18)

  1. 보정 게이트 온 전압 및 게이트 오프 전압을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호를 생성하는 게이트 신호 생성부;
    상기 게이트 신호 생성부와 게이트 라인 사이에 배치되어 상기 게이트 신호 생성부로부터 상기 프리 차지 구간과 상기 정상 차지 구간을 포함하는 상기 게이트 신호를 수신하고, 상기 게이트 신호를 기초로 보정 게이트 신호를 생성하여, 상기 게이트 라인에 상기 보정 게이트 신호를 인가하는 스위칭부; 및
    상기 스위칭부의 동작을 제어하는 스위칭 제어 신호를 생성하는 스위칭 제어부를 포함하는 게이트 구동부.
  2. 제1항에 있어서, 상기 스위칭부는 상기 프리 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 방지하고,
    상기 정상 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 허용하는 것을 특징으로 하는 게이트 구동부.
  3. 제1항에 있어서, 상기 스위칭부는
    제1 게이트 라인에 연결되는 제1 스위치; 및
    상기 제1 스위치와 병렬로 배치되어, 상기 제1 게이트 라인에 연결되는 제1 다이오드를 포함하는 것을 특징으로 하는 게이트 구동부.
  4. 제3항에 있어서, 상기 스위칭 제어 신호는 이전 게이트 라인에 대응하는 이전 게이트 클럭 신호, 현재 게이트 라인에 대응하는 현재 게이트 클럭 신호 및 킥백 보상 신호를 이용하여 생성되는 것을 특징으로 하는 게이트 구동부.
  5. 제4항에 있어서, 상기 스위칭 제어부는 상기 이전 게이트 클럭 신호, 상기 현재 게이트 클럭 신호 및 상기 킥백 보상 신호를 입력 받는 AND 게이트를 포함하는 것을 특징으로 하는 게이트 구동부.
  6. 제3항에 있어서, 상기 스위칭 제어부는 수직 개시 신호 및 킥백 보상 신호를 입력 받는 쉬프트 레지스터를 포함하는 것을 특징으로 하는 게이트 구동부.
  7. 제1항에 있어서, 상기 스위칭부는
    제1 다이오드; 및
    제1 게이트 라인 및 제2 게이트 라인 중 어느 하나를 상기 제1 다이오드에 연결하는 경로 선택부를 포함하는 것을 특징으로 하는 게이트 구동부.
  8. 제7항에 있어서, 상기 경로 선택부는
    상기 게이트 신호 생성부 및 상기 제1 다이오드 사이에 배치되는 제1 스위치; 및
    상기 제1 다이오드 및 상기 제1 게이트 라인 사이에 배치되는 제2 스위치를 포함하는 것을 특징으로 하는 게이트 구동부.
  9. 제1항에 있어서, 상기 보정 게이트 온 전압은
    직류의 게이트 온 레벨을 갖고, 킥백 보상 신호에 대응하여 상기 게이트 온 레벨로부터 점차로 강하하는 것을 특징으로 하는 게이트 구동부.
  10. 게이트 라인 및 데이터 라인을 포함하며 영상을 표시하는 표시 패널;
    보정 게이트 온 전압 및 게이트 오프 전압을 생성하는 전압 생성부;
    상기 보정 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호를 생성하는 게이트 신호 생성부, 상기 게이트 신호 생성부와 상기 게이트 라인 사이에 배치되어 상기 게이트 신호 생성부로부터 상기 프리 차지 구간과 상기 정상 차지 구간을 포함하는 상기 게이트 신호를 수신하고, 상기 게이트 신호를 기초로 보정 게이트 신호를 생성하여, 상기 게이트 라인에 상기 보정 게이트 신호를 인가하는 스위칭부 및 상기 스위칭부의 동작을 제어하는 스위칭 제어 신호를 생성하는 스위칭 제어부를 포함하는 게이트 구동부; 및
    데이터 전압을 생성하여 상기 데이터 라인에 인가하는 데이터 구동부를 포함하는 표시 장치.
  11. 제10항에 있어서, 상기 스위칭부는 상기 프리 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 방지하고
    상기 정상 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 허용하는 것을 특징으로 하는 표시 장치.
  12. 제10항에 있어서, 상기 스위칭부는
    제1 게이트 라인에 연결되는 제1 스위치; 및
    상기 제1 스위치와 병렬로 배치되어, 상기 제1 게이트 라인에 연결되는 제1 다이오드를 포함하는 것을 특징으로 하는 표시 장치.
  13. 제10항에 있어서, 상기 스위칭부는
    제1 다이오드; 및
    제1 게이트 라인 및 제2 게이트 라인 중 어느 하나를 상기 제1 다이오드에 연결하는 경로 선택부를 포함하는 것을 특징으로 하는 표시 장치.
  14. 제10항에 있어서, 상기 보정 게이트 온 전압은
    직류의 게이트 온 레벨을 갖고, 킥백 보상 신호에 대응하여 상기 게이트 온 레벨로부터 점차로 강하하는 것을 특징으로 하는 표시 장치.
  15. 제14항에 있어서, 상기 전압 생성부는
    상기 킥백 보상 신호를 입력 받는 제어 전극, 상기 게이트 온 레벨을 갖는 게이트 온 전압을 입력 받는 입력 전극 및 상기 보정 게이트 온 전압을 출력하는 출력 단자에 연결되는 출력 전극을 포함하는 제1 트랜지스터; 및
    상기 킥백 보상 신호를 입력 받는 제어 전극, 상기 출력 단자에 연결되는 입력 전극 및 상기 게이트 온 레벨보다 작은 킥백 보상 레벨을 갖는 킥백 로우 전압을 입력 받는 출력 전극을 포함하는 제2 트랜지스터를 포함하는 것을 특징으로 하는 표시 장치.
  16. 보정 게이트 온 전압 및 게이트 오프 전압을 생성하는 단계;
    상기 보정 게이트 온 전압 및 상기 게이트 오프 전압을 이용하여 프리 차지 구간과 정상 차지 구간을 포함하는 게이트 신호를 생성하는 단계;
    게이트 신호 생성부와 게이트 라인 사이에 배치되는 스위칭부를 이용하여 상기 프리 차지 구간과 상기 정상 차지 구간을 포함하는 상기 게이트 신호를 기초로 보정 게이트 신호를 생성하는 단계;
    게이트 라인에 상기 보정 게이트 신호를 인가하는 단계; 및
    데이터 전압을 생성하여 데이터 라인에 인가하는 단계를 포함하는 표시 패널의 구동 방법.
  17. 제16항에 있어서, 상기 스위칭부는 상기 프리 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 방지하고,
    상기 정상 차지 구간에서 상기 보정 게이트 신호에 상기 보정 게이트 온 전압의 레벨 강하가 적용되는 것을 허용하는 것을 특징으로 하는 표시 패널의 구동 방법.
  18. 제16항에 있어서, 상기 보정 게이트 온 전압은
    직류의 게이트 온 레벨을 갖고, 킥백 보상 신호에 대응하여 상기 게이트 온 레벨로부터 점차로 감소하는 것을 특징으로 하는 표시 패널의 구동 방법.
KR1020140100607A 2014-08-05 2014-08-05 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법 KR102257449B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020140100607A KR102257449B1 (ko) 2014-08-05 2014-08-05 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법
US14/805,290 US10510312B2 (en) 2014-08-05 2015-07-21 Gate driver, display apparatus including the same and method of driving display panel using the same
US16/687,533 US11094276B2 (en) 2014-08-05 2019-11-18 Gate driver, display apparatus including the same and method of driving display panel using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140100607A KR102257449B1 (ko) 2014-08-05 2014-08-05 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법

Publications (2)

Publication Number Publication Date
KR20160017375A KR20160017375A (ko) 2016-02-16
KR102257449B1 true KR102257449B1 (ko) 2021-06-01

Family

ID=55267871

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140100607A KR102257449B1 (ko) 2014-08-05 2014-08-05 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법

Country Status (2)

Country Link
US (2) US10510312B2 (ko)
KR (1) KR102257449B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017068117A (ja) * 2015-09-30 2017-04-06 パナソニック液晶ディスプレイ株式会社 表示装置及びその駆動方法
CN106875905B (zh) 2017-01-04 2019-03-26 京东方科技集团股份有限公司 一种显示面板的驱动方法、驱动电路和显示装置
KR102654591B1 (ko) * 2018-08-03 2024-04-05 삼성디스플레이 주식회사 클럭 및 전압 발생 회로 및 그것을 포함하는 표시 장치
CN112053651A (zh) 2019-06-06 2020-12-08 京东方科技集团股份有限公司 显示面板的时序控制方法及电路、驱动装置和显示设备
KR20210083827A (ko) * 2019-12-27 2021-07-07 엘지디스플레이 주식회사 전계 발광 표시장치
KR20210116786A (ko) * 2020-03-16 2021-09-28 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008304513A (ja) * 2007-06-05 2008-12-18 Funai Electric Co Ltd 液晶表示装置、および液晶表示装置の駆動方法
KR101392336B1 (ko) * 2009-12-30 2014-05-07 엘지디스플레이 주식회사 표시장치

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100840317B1 (ko) 2002-02-15 2008-06-20 삼성전자주식회사 게이트 구동 전압 발생 회로 및 이를 이용한 액정 표시 장치
KR100878232B1 (ko) 2002-04-26 2009-01-13 삼성전자주식회사 킥백 전압을 보상하기 위한 액정 표시 장치
KR100869118B1 (ko) 2002-08-07 2008-11-17 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
GB0402046D0 (en) * 2004-01-29 2004-03-03 Koninkl Philips Electronics Nv Active matrix display device
KR101123075B1 (ko) 2004-12-04 2012-03-05 엘지디스플레이 주식회사 킥백전압 보상방법과 이를 이용한 액정표시장치
KR100741969B1 (ko) 2005-03-29 2007-07-23 삼성에스디아이 주식회사 액정표시장치
KR101074417B1 (ko) * 2005-06-14 2011-10-18 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 액정표시장치
KR20070072763A (ko) 2006-01-02 2007-07-05 삼성전자주식회사 킥백 보상 회로를 포함하는 액정 표시 장치
US20080013809A1 (en) * 2006-07-14 2008-01-17 Bracco Imaging, Spa Methods and apparatuses for registration in image guided surgery
KR20080043097A (ko) 2006-11-13 2008-05-16 삼성전자주식회사 표시 장치
KR20080053599A (ko) * 2006-12-11 2008-06-16 삼성전자주식회사 액정 표시 장치
KR101475298B1 (ko) 2007-09-21 2014-12-23 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 구비하는 표시 장치의 구동 방법
KR101652015B1 (ko) * 2009-11-03 2016-08-29 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR20130043475A (ko) 2011-10-20 2013-04-30 에스케이하이닉스 주식회사 데이터 전달 회로 및 이를 이용한 반도체 장치
KR101951365B1 (ko) * 2012-02-08 2019-04-26 삼성디스플레이 주식회사 액정 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008304513A (ja) * 2007-06-05 2008-12-18 Funai Electric Co Ltd 液晶表示装置、および液晶表示装置の駆動方法
KR101392336B1 (ko) * 2009-12-30 2014-05-07 엘지디스플레이 주식회사 표시장치

Also Published As

Publication number Publication date
US11094276B2 (en) 2021-08-17
US20160042713A1 (en) 2016-02-11
US20200135129A1 (en) 2020-04-30
US10510312B2 (en) 2019-12-17
KR20160017375A (ko) 2016-02-16

Similar Documents

Publication Publication Date Title
KR102257449B1 (ko) 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법
KR101392336B1 (ko) 표시장치
US11037517B2 (en) Gate driving circuit having stabilization
US9865217B2 (en) Method of driving display panel and display apparatus
US9952478B2 (en) Display device with positive polarity and negative polarity pixels and method for driving the same
US10032423B2 (en) Display device of improved display quality and reduced power consumption
US10235955B2 (en) Stage circuit and scan driver using the same
JP2016091026A (ja) 表示装置
US10699616B2 (en) Scan driver
US9418612B2 (en) Liquid crystal display and method for driving the same
US20160133176A1 (en) Method of operating display panel and display apparatus performing the same
KR102645899B1 (ko) 표시 장치
US10127874B2 (en) Scan driver and display device using the same
US20170069275A1 (en) Display apparatus and a method of driving the same
US10672335B2 (en) Display panel driving method and display panel
US9928798B2 (en) Method and device for controlling voltage of electrode
KR20160044173A (ko) 네로우 베젤을 갖는 표시패널과 그를 포함한 표시장치
KR102262407B1 (ko) 제어회로장치 및 이를 포함한 표시장치
KR102401064B1 (ko) 게이트 구동 회로 및 이를 이용한 평판 표시 장치
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR102283377B1 (ko) 표시장치와 그 게이트 구동 회로
US9928800B2 (en) Display apparatus and a method of driving the same
KR102326444B1 (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
KR102242651B1 (ko) 표시장치
KR20070097265A (ko) 표시 장치용 레벨 시프터

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant