KR101448918B1 - 픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서 - Google Patents

픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서 Download PDF

Info

Publication number
KR101448918B1
KR101448918B1 KR1020070133199A KR20070133199A KR101448918B1 KR 101448918 B1 KR101448918 B1 KR 101448918B1 KR 1020070133199 A KR1020070133199 A KR 1020070133199A KR 20070133199 A KR20070133199 A KR 20070133199A KR 101448918 B1 KR101448918 B1 KR 101448918B1
Authority
KR
South Korea
Prior art keywords
analog
digital
pixel data
columns
row
Prior art date
Application number
KR1020070133199A
Other languages
English (en)
Other versions
KR20090065733A (ko
Inventor
이동훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070133199A priority Critical patent/KR101448918B1/ko
Priority to US12/314,512 priority patent/US8120685B2/en
Publication of KR20090065733A publication Critical patent/KR20090065733A/ko
Priority to US13/401,309 priority patent/US8654233B2/en
Application granted granted Critical
Publication of KR101448918B1 publication Critical patent/KR101448918B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/41Extracting pixel data from a plurality of image sensors simultaneously picking up an image, e.g. for increasing the field of view by combining the outputs of a plurality of sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/767Horizontal readout lines, multiplexers or registers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

CMOS 이미지 센서와 이미지 센싱 방법이 개시된다. 상기 CMOS 이미지 센서는 다수의 행들과 열들의 매트릭스로 배열된 픽셀들을 갖는 픽셀 어레이; 로우 어드레스를 수신하여 상기 다수의 열들 중에서 적어도 두 개의 열을 동시에 선택하는 선택신호들을 발생하는 로우 선택부; 및 상기 픽셀 어레이에서 선택된 적어도 두 개의 열로부터 출력된 픽셀 데이터를 디지털 영상 신호로 변환하여 출력하는 아날로그-디지털 변환부를 포함하며, 상기 픽셀 어레이는 상기 선택신호들에 응답하여 상기 픽셀 데이터를 출력한다. 본 발명에 의하면 픽셀 데이터의 고속 출력이 가능하다.
CMOS 이미지 센서, 픽셀

Description

픽셀 데이터의 고속 출력이 가능한 CMOS 이미지 센서 {CMOS image sensor capable of high speed outputing of pixel data }
본 발명은 CMOS 이미지 센서에 관한 것으로, 보다 상세하게는 픽셀 데이터의 고속 출력이 가능한 CMOS 이미지 센서와 이미지 센싱 방법에 관한 것이다.
일반적으로 사용되는 이미지 센서는 CCD(Charge Coupled Device)형 이미지 센서와 CMOS형 이미지 센서(CMOS Image Sensor; CIS)가 있다.
CIS는 CCD에 비해 일반적인 CMOS 공정을 이용할 수 있어서 경제적이며, 아날로그/ 디지털 신호 처리 회로를 함께 집적할 수 있어서 집적화에 유리하다.
또한, 상기 CIS는 저전력 저전압 설계가 가능하여 전력 소비가 적은 이동전화기(mobile), 디지털 카메라 등의 휴대용 기기에서 많이 사용된다.
상기 CIS의 픽셀 어레이는 다수의 행들과 열들의 2차원 매트릭스 형태로 배치된 다수의 픽셀들을 구비하고, 각각의 픽셀은 빛 에너지로부터 이미지 신호를 출력한다.
도 1은 관련 기술에 따른 CMOS 이미지 센서의 블록도이고, 도 2는 도 1의 픽셀 어레이를 나타낸다. 도 1과 도 2를 참조하면, CMOS 이미지 센서(5)는 로우 드라 이버(7), 픽셀 어레이(9), 및 아날로그-디지털 변환부(ADC, analogue-to-digital converter, 11)를 포함한다.
상기 로우 드라이버(7)는 로우 어드레스(X-ADD)를 수신하여 선택신호를 발생하고, 상기 픽셀 어레이(9)는 다수의 행들과 열들의 매트릭스로 배열된 픽셀들(P11 내지 P66)을 구비하며 상기 로우 드라이버(7)에서 출력된 선택신호에 응답하여 상기 픽셀들(P11 내지 P66) 중에서 대응되는 픽셀의 픽셀 데이터를 출력한다.
상기 아날로그-디지털 변환부(11)는 상기 픽셀 어레이(9)에서 출력된 픽셀 데이터를 디지털 영상 신호로 변환하여 변환된 디지털 영상 신호를 신호처리부(미도시)로 전송한다.
최근에는 상기 이미지 센서(5)에 대한 고화소, 고해상도, 고화질, 및 고속도에 대한 시장의 요구가 지속적으로 증가하고 있다.
예컨대, 상기 이미지 센서(5)를 포함하는 이미지 시스템(예컨대, 카메라, 모바일 단말기 등)은 동일한 픽셀수를 가지는 이미지 센서라도 고속의 영상 신호가 출력되기를 요구한다. 이러한 이미지 센서의 고속 영상 신호 출력은 디스플레이 되는 화상의 질 및 영상의 끌림 현상을 개선하는데 크게 도움이 된다.
관련 기술에 따른 CMOS 이미지 센서(5)는 고속 영상 신호 출력을 위한 방편으로 픽셀 테이터의 아날로그-디지털 변환시 고속의 동작 주파수를 인가하여 픽셀 데이터를 출력한다. 그러나 고속의 동작 주파수를 이용하는 경우 아날로그-디지털 변환부(11)의 회로 구성이 매우 복잡하고 차지하는 면적이 커질 수 있다.
또한, 관련 기술에 따른 CMOS 이미지 센서(5)는 상기 픽셀 어레이(9)로부터 픽셀 데이터를 출력하기 위하여 우선, 로우 드라이버(7)가 상기 픽셀 어레이(9)를 구성하는 다수의 열들(예컨대, 1열 내지 6열) 중에서 어느 하나의 열(예컨대, 1열)을 선택하고, 상기 아날로그-디지털 변환부(11)는 선택된 열(예컨대, 1열)을 구성하는 픽셀들(P11, P12, ..., 및 P16)에서 출력된 픽셀 데이터를 디지털 영상 신호로 변환한다.
따라서, 관련 기술에 따른 CMOS 이미지 센서(5)는 로우 드라이버(7)가 하나의 열만을 선택하는 선택신호에 기초하여 디지털 영상 신호를 출력하기 때문에 최근 시장의 픽셀 데이터 고속 출력요구에 부응하지 못하는 실정이다.
따라서 본 발명이 이루고자 하는 기술적인 과제는 픽셀 데이터의 고속 출력이 가능한 CMOS 이미지 센서와 이미지 센싱 방법을 제공하는 것이다.
상기 기술적 과제를 해결하기 위한 본 발명에 따른 이미지 센서는 다수의 행들과 열들의 매트릭스로 배열된 픽셀들을 갖는 픽셀 어레이; 로우 어드레스를 수신하여 상기 다수의 열들 중에서 적어도 두 개의 열을 동시에 선택하는 선택신호들을 발생하는 로우 선택부; 및 상기 픽셀 어레이에서 선택된 적어도 두 개의 열로부터 출력된 픽셀 데이터를 디지털 영상 신호로 변환하여 출력하는 아날로그-디지털 변환부를 포함하며, 상기 픽셀 어레이는 상기 선택신호들에 응답하여 상기 픽셀 데이터를 출력할 수 있다.
상기 로우 선택부는, 다수의 로우 드라이버들을 포함하며, 상기 다수의 로우 드라이버들 각각은, 미리 결정된 다수의 영역들로 분할된 상기 픽셀 어레이의 영역들 중에서 대응되는 영역에 포함된 적어도 두 개의 열을 동시에 선택하는 상기 선택신호들을 출력할 수 있다.
상기 아날로그-디지털 변환부는, 다수의 아날로그-디지털 변환기들을 포함하며, 상기 다수의 아날로그-디지털 변환기들 각각은, 미리 결정된 다수의 영역들로 분할된 상기 픽셀 어레이의 영역들 중에서 대응되는 영역에 포함된 행에서 발생되는 상기 픽셀 데이터를 상기 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 로우 선택부는, 상기 열들 중에서 어느 하나의 열을 선택하는 제1 로우 드라이버; 및 상기 열들 중에서 다른 하나의 열을 상기 어느 하나의 열과 동시에 선택하는 제2 로우 드라이버를 포함할 수 있다.
상기 어느 하나의 열과 상기 다른 하나의 열은 서로 인접하는 위치에 있을 수 있다.
상기 픽셀 데이터는 제1 픽셀 데이터와 제2 픽셀 데이터를 포함하고, 상기 디지털 영상 신호는 제1 디지털 영상 신호와 제2 디지털 영상 신호를 포함하며, 상기 아날로그-디지털 변환부는, 상기 어느 하나의 열에서 출력된 상기 제1 픽셀 데이터를 상기 제1 디지털 영상 신호로 변환하여 출력하는 제1 아날로그-디지털 변환 블록; 및 상기 다른 하나의 열에서 출력된 상기 제2 픽셀 데이터를 상기 제2 디지털 영상 신호로 변환하여 출력하는 제2 아날로그-디지털 변환 블록을 포함할 수 있다.
상기 아날로그-디지털 변환부는, 다수의 아날로그-디지털 변환블록들을 포함하며, 상기 다수의 아날로그-디지털 변환블록들 각각은, 상기 행들 중에서 대응되는 행에서 발생되는 적어도 두 개의 픽셀 데이터를 행방향으로 순차적으로 상기 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 픽셀 데이터는 제1 픽셀 데이터와 제2 픽셀 데이터를 포함하고, 상기 디지털 영상 신호는 제1 디지털 영상 신호와 제2 디지털 영상 신호를 포함하며, 상기 아날로그-디지털 변환부는, 상기 선택된 적어도 두 개의 열 중에서 어느 하나의 열에서 발생되는 상기 제1 픽셀데이터를 상기 제1 디지털 영상 신호로 변환하여 출력한 후에 다른 하나의 열에서 발생되는 상기 제2 픽셀데이터를 상기 제2 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 아날로그-디지털 변환부는, 상기 픽셀 어레이에서 출력된 상기 픽셀 데이터를 행 방향으로 순차적으로 아날로그-디지털 변환하여 출력하거나 상기 행 방향으로 교번하여 아날로그-디지털 변환하여 출력할 수 있다.
상기 아날로그-디지털 변환부는, 각각이 상기 다수의 행들 각각에서 출력되는 상기 픽셀 데이터를 상기 디지털 영상 신호로 변환하여 출력하는 다수의 아날로그-디지털 블록들을 포함할 수 있다.
상기 다수의 아날로그-디지털 블록들의 개수는 상기 다수의 행들의 개수와 같거나 작을 수 있다.
상기 로우 선택부는, 상기 픽셀 어레이를 사이에 두고 서로 마주보게 배치되는 제1 및 제2 로우 드라이버를 포함할 수 있다.
상기 아날로그-디지털 변환부는, 상기 픽셀 어레이를 사이에 두고 서로 마주보게 배치되며, 상기 선택된 적어도 두개의 열들을 나누어 담당하는 제1 및 제2 아날로그-디지털 변환블록을 포함할 수 있다.
상술한 바와 같이 본 발명에 따른 CMOS 이미지 센서와 이미지 센싱 방법 픽셀 어레이의 열 선택시 적어도 두 개의 열이 동시에 선택되어 픽셀 데이터가 디코딩되므로 픽셀 데이터의 고속 출력이 가능한 효과가 있다.
또한, 본 발명에 의하면 다수의 로우 드라이버들 및 다수의 아날로그-디지털 변환기가 픽셀 어레이를 중심으로 대칭적으로 배치되어 이미지 센싱 시스템의 설계 시 안정된 레이아웃을 구성할 수 있는 효과가 있다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 본 발명의 실시 예에 따른 CMOS 이미지 센서의 블록도이다. 도 3을 참조하면, 이미지 시스템(예컨대, 카메라, 모바일 단말기 등)에 구현될 수 있는 CMOS 이미지 센서(100)는 로우 드라이버(또는, 로우 선택부, 110), 픽셀 어레이(120), 및 아날로그-디지털 변환부(130)를 포함할 수 있다.
상기 로우 드라이버(110)는 컨트롤러(미도시)에서 발생된 로우 어드레스(X-ADD1)를 수신하여 상기 다수의 열들 중에서 적어도 두 개의 열을 동시에 선택하는 선택신호들을 발생할 수 있다.
예컨대, 상기 로우 드라이버(110)는 로우 어드레스(X-ADD1)를 수신하여 1열과 2열을 동시에 선택하는 선택신호들을 발생할 수 있으며, 1열, 2열, 및 m열을 동시에 선택하는 선택신호들을 발생할 수도 있음은 물론이다.
상기 픽셀 어레이(120)는 다수의 행들(1행, 2행,...,및 n행)과 다수의 열들(1열, 2열,...,및 m열)의 매트릭스로 배열된 픽셀들(P11 내지 Pmn)을 구비할 수 있다.
또한, 상기 픽셀 어레이(120)는 상기 로우 드라이버(110)에서 출력된 선택신호들에 응답하여 상기 픽셀들(P11 내지 Pmn) 중에서 대응되는 픽셀의 픽셀 데이터를 출력할 수 있다.
상기 픽셀 어레이(120)의 상부에는 각 픽셀들(P11 내지 Pmn)이 특정 컬러의 빛만을 수신하도록 하는 컬러 필터(color filter)가 설치될 수 있으며 상기 컬러 필터는 베이어 패턴(bayer pattern)을 가질 수 있다.
예컨대, 상기 픽셀 어레이(120)의 홀수 열(예컨대, 1열)에는 적색(R, red)과 녹색(G, green)의 두가지 종류의 컬러 패턴이 교호적으로 배치될 수 있으며, 짝수 열(예컨대, 제2 열)에는 녹색(G, green)과 청색(B, blue)의 두가지 종류의 컬러 패턴이 교호적으로 배치될 수 있다.
상기 아날로그-디지털 변환부(130)는 상기 픽셀 어레이(120)에서 출력된 픽셀 데이터를 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 아날로그-디지털 변환부(130)에 의해서 변환된 디지털 영상 신호는 신호처리부(미도시)로 전송되고, 상기 신호처리부(미도시)는 상기 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
상기 신호처리부(미도시)가 상기 디지털 영상 신호에 기초하여 영상신호들을 출력하는 과정은 당해 기술 분야에 통상의 지식을 가진 자에게 잘 알려진 사항이므로 그 설명을 생략한다.
상기 아날로그-디지털 변환부(130)는 다수의 행 아날로그-디지털 변환 블록 들(131 내지 13n)을 포함할 수 있다.
상기 다수의 행 아날로그-디지털 변환 블록들(131 내지 13n) 각각은 상기 다수의 행들 중에서 대응되는 행의 픽셀에서 출력되는 픽셀 데이터를 상기 디지털 영상 신호로 변환할 수 있다.
예컨대, 상기 픽셀 데이터는 상기 제1 픽셀 데이터와 상기 제2 픽셀 데이터를 포함하고, 상기 디지털 영상 신호는 제1 디지털 영상 신호와 제2 디지털 영상 신호를 포함한다고 가정하면, 상기 행 아날로그-디지털 변환 블록들(131 내지 13n) 중에서 제1 행 아날로그-디지털 변환 블록(131)은 상기 로우드라이버(110)에 의해서 픽셀 어레이(120)의 다수의 열들(1열 내지 m열) 중에서 1열과 2열이 동시에 선택되는 경우 상기 1열을 구성하는 픽셀들 중에서 제1 픽셀(P11)에서 발생되는 제1 픽셀 데이터를 제1 디지털 영상 신호로 변환하여 출력하고, 순차적으로 상기 제2 픽셀(P21)에서 발생되는 제2 픽셀 데이터를 제2 디지털 영상 신호로 변환하여 출력할 수 있다.
이때, 상기 제1 행 아날로그-디지털 변환 블록(131)은 우선적으로 상기 제1 픽셀 데이터를 제1 디지털 영상 신호로 변환하여 출력하기 위하여 별도의 스위치 및 래치회로(미도시)를 구비하여 상기 제2 픽셀 데이터를 래치(또는, 버퍼링)하고 상기 제1 디지털 영상 신호의 출력이 끝나면 래치된 제2 픽셀 데이터를 제2 디지털 영상 신호로 변환하여 출력할 수 있다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(100)는 픽셀 어레이(120)의 열 선택시 적어도 두 개의 열이 동시에 선택되어 픽셀 데이터가 디코딩되므로 관련 기술에 따른 이미지 센서(5)의 픽셀 데이터의 디코딩 속도보다 더 빠른 효과가 있다.
이때, 상기 다수의 행 아날로그-디지털 블록들(131 내지 13n)의 개수는 상기 픽셀 어레이(120)를 구성하는 다수의 행들(1열 내지 n행)의 개수와 같거나 작을 수 있다.
즉, 상기 다수의 행 아날로그-디지털 블록들(131 내지 13n)의 개수가 상기 다수의 행들(1행 내지 n행)의 개수와 같을 경우 상기 다수의 행 아날로그-디지털 블록들(131 내지 13n) 각각은 상기 다수의 행들(1행 내지 n행) 중에서 대응되는 행과 동일선상에 있는 픽셀들의 데이터를 아날로그-디지털 변환할 수 있다.
예컨대, 상기 다수의 행 아날로그-디지털 블록들(131 내지 13n) 중에서 제1 행 아날로그-디지털 블록(131)은 1행을 구성하는 픽셀들(P11, P21, ...Pm1)에서 출력된 픽셀 데이터를 아날로그-디지털 변환할 수 있다.
또는, 상기 다수의 행 아날로그-디지털 블록들(131 내지 13n)의 개수가 상기 다수의 행들(1열 내지 n행)의 개수보다 작은 경우 상기 행 아날로그-디지털 블록들(131 내지 13n) 각각은 적어도 2개의 행을 구성하는 픽셀들에서 출력된 픽셀 데이터를 아날로그-디지털 변환할 수 있다.
예컨대, 상기 다수의 행 아날로그-디지털 블록들(131 내지 13n) 중에서 제1 행 아날로그-디지털 블록(131)은 1행을 구성하는 픽셀들(P11, P21, ...Pm1)에서 출력된 픽셀 데이터 또는 2행을 구성하는 픽셀들(P12, P22, ...Pm2)에서 출력된 픽셀 데이터를 아날로그-디지털 변환할 수 있다.
상기 아날로그-디지털 변환부(130)는 상기 픽셀 어레이(120)에서 출력된 상기 픽셀 데이터를 행 방향(즉, 행이 증가하는 방향(예컨대, 1 열이 선택된 경우 제1 픽셀(P11)에서 제n 픽셀(P1n) 방향)으로 순차적으로 아날로그-디지털 변환하여 출력할 수 있다.
또는, 상기 아날로그-디지털 변환부(130)는 상기 픽셀 어레이(120)에서 출력된 상기 픽셀 데이터를 행 방향(즉, 행이 증가하는 방향(예컨대, 1 열이 선택된 경우 제1 픽셀(P11)에서 제n 픽셀(P1n) 방향)으로 교번하여 아날로그-디지털 변환하여 출력(예컨대, 홀수행 또는 짝수행 픽셀들에 저장된 픽셀 데이터만을 순차적으로 아날로그-디지털 변환하여 출력)할 수 있다.
또한, 상기 아날로그-디지털 변환부(130)는 픽셀 데이터의 아날로그-디지털 변환시 적어도 하나의 행을 건너뛰어 건너뛴 결과에 의해서 출력되는 픽셀 데이터를 아날로그-디지털 변환(이른바 binning, 샘플링(sampling), 또는 서브 샘플링(subsampling))할 수 있다.
상기 아날로그-디지털 변환부(130)는 CDS 블럭(미도시)을 더 포함할 수 있으며, 이때 상기 CDS 블럭(미도시)은 상기 픽셀 어레이(120)로부터 리셋 신호와 감지 신호를 수신하고 수신된 리셋 신호들과 감지 신호들을 수신하여 상호 연관된 이중 샘플링(correlated double sampling)을 수행하고 상호 연관된 샘플링 신호들을 발생하고 상기 다수의 아날로그-디지털 블록들(131 내지 13n) 각각은 CDS 블럭(1미도시)에서 출력된 신호들을 디지털 영상 신호들로 변환할 수 있다.
도 4는 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다. 도 3과 도 4를 참조하면, 도 4의 CMOS 이미지 센서(150)는 도 3의 CMOS 이미지 센서(100)와 비교하여 다수의 아날로그-디지털 변환기들(160과 170)을 더 포함한다.
상기 다수의 아날로그-디지털 변환기들(160과 170) 각각은 상기 픽셀 어레이(120)의 다수의 행들(1행 내지 n행) 중에서 대응되는 행에서 발생되는 픽셀 데이터를 상기 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 다수의 아날로그-디지털 변환기들(160과 170)은 제1 아날로그-디지털 변환기(160)와 제2 아날로그-디지털 변환기(170)를 포함할 수 있다.
상기 제1 아날로그-디지털 변환기(160)는 상기 픽셀 어레이(120)를 구성하는 다수의 행들(1행 내지 n행) 중에서 홀수 행에서만 출력되는 픽셀 데이터를 상기 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제1 아날로그-디지털 변환기(160)는 제1 그룹 행 ADC 블록들(161, 163,..., 및 16n-1)을 포함할 수 있으며 이때 상기 제1 그룹 행 ADC 블록들(161, 163,..., 및 16n-1) 각각은 상기 픽셀 어레이(120)를 구성하는 다수의 홀수 행들(1행 내지 n-1행) 중에서 대응되는 홀수 행에서 출력되는 픽셀 데이터를 상기 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제2 아날로그-디지털 변환기(170)는 제2 그룹 행 ADC 블록들(171, 173,..., 및 17n)을 포함할 수 있으며 이때 상기 제2 그룹 행 ADC 블록들(171, 173,..., 및 17n) 각각은 상기 픽셀 어레이(120)를 구성하는 다수의 짝수 행들(1행 내지 n-1행) 중에서 대응되는 짝수 행에서 출력되는 픽셀 데이터를 상기 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제1 그룹 행 ADC 블록들(161, 163,..., 및 16n-1)과 상기 제2 그룹 행 ADC 블록들(171, 173,..., 및 17n) 각각의 동작은 도 3에 도시된 아날로그-디지털 블록들(131 내지 13n)과 동일 또는 유사할 수 있으므로 이에 대한 상세한 설명은 생략하도록 한다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(150)는 픽셀 어레이(120)의 열 선택시 적어도 두 개의 열이 동시에 선택되어 픽셀 데이터가 디코딩되므로 관련기술에 따른 이미지 센서(5)의 픽셀 데이터의 디코딩 속도보다 적어도 2배 더 빠른 효과가 있다.
상기 다수의 아날로그-디지털 변환기들(160과 170) 각각은 도 3의 아날로그-디지털 변환부(130)를 통하여 상세히 설명한 바와 같이 CDS 블럭(미도시)을 더 포함할 수 있음은 물론이다.
도 5는 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다. 도 3과 도 5를 참조하면, CMOS 이미지 센서(180)는 로우 드라이버(110), 픽셀 어레이(120), 제1 아날로그-디지털 변환기(190), 및 제2 아날로그-디지털 변환기(210)를 포함할 수 있다.
상기 로우 드라이버(110) 및 상기 픽셀 어레이(120) 각각은 도 3을 통하여 상세히 설명하였으므로 이에 대한 상세한 설명은 생략하기로 한다.
상기 제1 아날로그-디지털 변환기(190)는 상기 픽셀 어레이(120)를 구성하는 열들 중에서 상기 로우 드라이버(110)에서 발생된 선택신호들에 의해서 선택된 어느 하나의 열을 구성하는 픽셀들 각각의 픽셀 데이터를 디지털 영상 신호로 변환하 여 출력할 수 있다.
상기 제1 아날로그-디지털 변환기(190)는 제1 행 디코더(190)와 제1 그룹 행 ADC 블록들(201 내지 20n)을 포함할 수 있다. 상기 제1 행 디코더(190)는 컨트롤러(미도시)로부터 발생된 제1 컬럼 어드레스 신호(Y-ADD1)에 응답하여 상기 제1 그룹 행 ADC 블록들(201 내지 20n) 중에서 대응되는 행 ADC 블록을 인에이블시킨다.
상기 제1 그룹 행 ADC 블록들(201 내지 20n) 각각은 상기 제1 행 디코더(190)에 의해서 인에이블되어 상기 로우 드라이버(110)에서 발생된 선택신호들에 의해서 선택된 어느 하나의 열을 구성하는 픽셀들 각각의 픽셀 데이터를 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제2 아날로그-디지털 변환기(210)는 상기 픽셀 어레이(120)를 구성하는 열들 중에서 상기 로우 드라이버(110)에서 발생된 선택신호들에 의해서 선택된 다른 하나의 열을 구성하는 픽셀들 각각의 픽셀 데이터를 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제2 아날로그-디지털 변환기(210)는 제2 행 디코더(212)와 제2 그룹 행 ADC 블록들(221 내지 22n)을 포함할 수 있다. 상기 제2 행 디코더(212)는 컨트롤러(미도시)로부터 발생된 제2 컬럼 어드레스 신호(Y-ADD3)에 응답하여 상기 제2 그룹 행 ADC 블록들(221 내지 22n) 중에서 대응되는 행 ADC 블록을 인에이블시킨다.
상기 제2 그룹 행 ADC 블록들(221 내지 22n) 각각은 상기 제2 행 디코더(212)에 의해서 인에이블되어 상기 로우 드라이버(110)에서 발생된 선택신호들에 의해서 선택된 다른 하나의 열을 구성하는 픽셀들 각각의 픽셀 데이터를 디지털 영 상 신호로 변환하여 출력할 수 있다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(180)는 픽셀 어레이(120)의 열 선택시 적어도 두 개의 열이 동시에 선택되어 픽셀 데이터가 디코딩되므로 관련기술에 따른 이미지 센서(5)의 픽셀 데이터의 디코딩 속도보다 적어도 2배 더 빠른 효과가 있다.
상기 제1 아날로그-디지털 변환기(190)와 상기 제2 아날로그-디지털 변환기(210) 각각은 도 3의 아날로그-디지털 변환부(130)를 통하여 상세히 설명한 바와 같이 CDS 블럭(미도시)을 더 포함할 수 있음은 물론이다.
도 6은 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다. 도 5과 도 6를 참조하면, 도 6의 CMOS 이미지 센서(180')는 도 5의 CMOS 이미지 센서(180)와 비교하여 하나의 로우 드라이버(110) 대신에 다수의 로우 드라이버(110-1 및 110-3)를 포함할 수 있다.
상기 다수의 로우 드라이버(110-1 및 110-3) 각각은 대응되는 로우 어드레스(X-ADD3 또는 X-ADD5)를 수신하여 픽셀 어레이(120)를 구성하는 열들 중에서 대응되는 열을 선택할 수 있다.
예컨대, 상기 다수의 로우 드라이버(110-1 및 110-3) 중에서 제1 로우 드라이버(110-1)는 제1 로우 어드레스(X-ADD3)에 응답하여 상기 열들 중에서 어느 하나의 열(예컨대, 홀수 열)을 선택할 수 있다.
또한, 제2 로우 드라이버(110-3)는 제2 로우 어드레스(X-ADD5)에 응답하여 상기 열들 중에서 다른 하나의 열(예컨대, 짝수 열)을 선택할 수 있다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(150)는 픽셀 어레이(120)의 열 선택시 적어도 두 개의 열이 동시에 선택되어 픽셀 데이터가 디코딩되므로 관련기술에 따른 이미지 센서(5)의 픽셀 데이터의 디코딩 속도보다 2배 더 빠른 효과가 있다.
상기 다수의 로우 드라이버(110-1 및 110-3), 상기 제1 아날로그-디지털 변환기(190) 및 상기 제2 아날로그-디지털 변환기(210) 각각은 픽셀 어레이(120)를 중심으로 대칭적으로 배치된다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(180')는 픽셀 어레이(120)가 상기 이미지 센서(180')소자의 중앙으로 배치되어 이미지 센싱 시스템의 설계시 안정된 레이아웃을 구성할 수 있는 효과가 있다.
도 7은 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다. 도 5와 도 7을 참조하면, 도 7의 CMOS 이미지 센서(300)는 제1 이미지 센싱부(301)와 제2 이미지 센싱부(302)를 포함할 수 있다.
상기 제1 이미지 센싱부(301)는 제1 픽셀 어레이 영역(312)과 제2 픽셀 어레이 영역(320)으로 분할된 영역들 중에서 제1 픽셀 어레이 영역(312)에서 발생되는 픽셀 데이터를 디코딩할 수 있다.
상기 제1 이미지 센싱부(301)는 제1 로우 드라이버(310), 제1 픽셀 어레이 영역(312), 제1 아날로그-디지털 변환기(314), 및 제2 아날로그-디지털 변환기(316)를 포함할 수 있다.
상기 제1 로우 드라이버(310)는 도 5의 로우 드라이버(110)와 동일 또는 유 사한 기능을 수행하는 드라이버로서 컨트롤러(미도시)로부터 발생된 제1 로우 어드레스(미도시)에 응답하여 상기 제1 픽셀 어레이 영역(312)을 구성하는 다수의 열들 중에서 적어도 두 개의 열을 동시에 선택하는 선택신호들을 발생할 수 있다.
상기 제1 픽셀 어레이 영역(312)은 상기 선택신호들에 응답하여 적어도 두 개의 열들에 포함된 픽셀들 각각에서 발생되는 픽셀 데이터를 출력할 수 있다.
상기 제1 아날로그-디지털 변환기(314)는 상기 적어도 두 개의 열들 중에서 어느 하나의 열(예컨대, 홀수 열)에 포함된 픽셀들 각각에서 발생되는 제1 픽셀 데이터를 제1 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제2 아날로그-디지털 변환기(316)는 상기 적어도 두 개의 열들 중에서 다른 하나의 열(예컨대, 짝수 열)에 포함된 픽셀들 각각에서 발생되는 제2 픽셀 데이터 제2 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제1 디지털 영상 신호와 상기 제2 디지털 영상 신호는 신호처리부(미도시)로 전송되고 상기 신호처리부(미도시)는 상기 제1 디지털 영상 신호와 상기 제2 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
상기 제2 이미지 센싱부(302)는 제1 픽셀 어레이 영역(312)과 제2 픽셀 어레이 영역(320)으로 분할된 영역들 중에서 제2 픽셀 어레이 영역(320)에서 발생되는 픽셀 데이터를 디코딩할 수 있다.
상기 제2 이미지 센싱부(302)는 제2 로우 드라이버(318), 제2 픽셀 어레이 영역(320), 제3 아날로그-디지털 변환기(322), 및 제4 아날로그-디지털 변환기(324)를 포함할 수 있다.
상기 제2 로우 드라이버(318)는 도 5의 로우 드라이버(110)와 동일 또는 유사한 기능을 수행하는 드라이버로서 컨트롤러(미도시)로부터 발생된 제2 로우 어드레스(미도시)에 응답하여 상기 제2 픽셀 어레이 영역(320)을 구성하는 다수의 열들 중에서 적어도 두 개의 열을 동시에 선택하는 선택신호들을 발생할 수 있다.
상기 제2 픽셀 어레이 영역(320)은 상기 선택신호들에 응답하여 적어도 두 개의 열들에 포함된 픽셀들 각각에서 발생되는 픽셀 데이터를 출력할 수 있다.
상기 제3 아날로그-디지털 변환기(322)는 상기 적어도 두 개의 열들 중에서 어느 하나의 열(예컨대, 홀수 열)에 포함된 픽셀들 각각에서 발생되는 제3 픽셀 데이터를 제3 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제4 아날로그-디지털 변환기(324)는 상기 적어도 두 개의 열들 중에서 다른 하나의 열(예컨대, 짝수 열)에 포함된 픽셀들 각각의 제4 픽셀 데이터 제4 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제3 디지털 영상 신호와 상기 제4 디지털 영상 신호는 신호처리부(미도시)로 전송되고 상기 신호처리부(미도시)는 상기 제3 디지털 영상 신호와 상기 제4 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(300)는 픽셀 어레이(312과 320)의 열 선택시 영역별로 적어도 2 개의 열이 동시에 선택되어 픽셀 데이터가 디코딩되므로 관련기술에 따른 이미지 센서(도 1의 5)의 픽셀 데이터의 디코딩 속도보다 더 빠른 효과가 있다.
상기 제1 내지 제2 로우 드라이버(310 및 318)와 상기 제1 내지 제4 아날로 그-디지털 변환기(314, 316, 322, 및 324) 각각은 픽셀 어레이(312과 320)를 중심으로 대칭적으로 배치된다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(300)는 픽셀 어레이(312과 320)가 상기 이미지 센서(300)소자의 중앙으로 배치되어 이미지 센싱 시스템의 설계시 안정된 레이아웃을 구성할 수 있는 효과가 있다.
도 8은 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다. 도 8을 참조하면, CMOS 이미지 센서(400)는 제1 이미지 센싱부(401)와 제2 이미지 센싱부(402)를 포함할 수 있다.
상기 제1 이미지 센싱부(401)는 제1 픽셀 어레이 영역(414)과 제2 픽셀 어레이 영역(422)으로 분할된 영역들 중에서 제1 픽셀 어레이 영역(414)에서 발생되는 픽셀 데이터를 디코딩할 수 있다.
상기 제1 이미지 센싱부(401)는 제1 로우 드라이버(410), 제2 로우 드라이버(412), 제1 픽셀 어레이 영역(414), 및 제1 아날로그-디지털 변환기(416)를 포함할 수 있다.
상기 제1 로우 드라이버(410)는 컨트롤러(미도시)로부터 발생된 제1 로우 어드레스(미도시)에 응답하여 상기 제1 픽셀 어레이 영역(414)을 구성하는 다수의 열들 중에서 어느 하나의 열(예컨대, 홀수 열)을 선택하는 제1 선택신호들을 발생할 수 있다.
상기 제2 로우 드라이버(412)는 컨트롤러(미도시)로부터 발생된 제2 로우 어드레스(미도시)에 응답하여 상기 제1 픽셀 어레이 영역(414)을 구성하는 다수의 열 들 중에서 다른 하나의 열들(예컨대, 짝수 열)을 선택하는 제2 선택신호들을 발생할 수 있다.
상기 제1 픽셀 어레이 영역(414)은 상기 제1 선택신호 및 제2 선택신호에 응답하여 적어도 두 개의 열(예컨대, 홀수 열 및 짝수 열)들에 포함된 픽셀들 각각에서 발생되는 픽셀 데이터를 출력할 수 있다.
상기 제1 아날로그-디지털 변환기(416)는 상기 적어도 두 개의 열들(예컨대, 홀수 열 및 짝수 열) 각각에 포함된 픽셀들 각각에서 발생되는 제1 픽셀 데이터를 제1 디지털 영상 신호로 변환하여 출력할 수 있다.
이를 위하여 상기 제1 아날로그-디지털 변환기(416)는 선택된 적어도 두개의 열들로부터 발생되는 픽셀 데이터를 미리 정해진 순서에 따라 순차적으로 변환할 수 있다.
상기 제1 디지털 영상 신호는 신호처리부(미도시)로 전송되고 상기 신호처리부(미도시)는 상기 제1 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
상기 제2 이미지 센싱부(402)는 제1 픽셀 어레이 영역(414)과 제2 픽셀 어레이 영역(422)으로 분할된 영역들 중에서 제2 픽셀 어레이 영역(422)에서 발생되는 픽셀 데이터를 디코딩할 수 있다.
상기 제2 이미지 센싱부(402)는 제3 로우 드라이버(418), 제4 로우 드라이버(420), 제2 픽셀 어레이 영역(422), 및 제2 아날로그-디지털 변환기(424)를 포함할 수 있다.
상기 제3 로우 드라이버(418)는 컨트롤러(미도시)로부터 발생된 제3 로우 어드레스(미도시)에 응답하여 상기 제2 픽셀 어레이 영역(422)을 구성하는 다수의 열들 중에서 어느 하나의 열(예컨대, 홀수 열)을 선택하는 제3 선택신호들을 발생할 수 있다.
상기 제4 로우 드라이버(420)는 컨트롤러(미도시)로부터 발생된 제4 로우 어드레스(미도시)에 응답하여 상기 제2 픽셀 어레이 영역(422)을 구성하는 다수의 열들 중에서 다른 하나의 열들(예컨대, 짝수 열)을 선택하는 제4 선택신호들을 발생할 수 있다.
상기 제2 픽셀 어레이 영역(422)은 상기 제3 선택신호 및 제4 선택신호에 응답하여 적어도 두 개의 열(예컨대, 홀수 열 및 짝수 열)들에 포함된 픽셀들 각각에서 발생되는 픽셀 데이터를 출력할 수 있다.
상기 제2 아날로그-디지털 변환기(424)는 상기 적어도 두 개의 열들(예컨대, 홀수 열 및 짝수 열) 각각에 포함된 픽셀들 각각에서 발생되는 제2 픽셀 데이터를 제2 디지털 영상 신호로 변환하여 출력할 수 있다.
이를 위하여 제2 아날로그-디지털 변환기(424) 역시 제1 아날로그-디지털 변환기(416)와 마찬가지로 선택된 적어도 두개의 열들로부터 발생되는 픽셀 데이터를 미리 정해진 순서에 따라 순차적으로 변환할 수 있다.
상기 제2 디지털 영상 신호는 신호처리부(미도시)로 전송되고 상기 신호처리부(미도시)는 상기 제2 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
상기 제1 내지 제4 로우 드라이버(410, 412, 418, 및 420) 각각에서 발생되는 상기 제1 내지 제4 선택신호들 각각은 동시에 발생될 수 있다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(400)는 픽셀 어레이(414과 422)의 열 선택시 적어도 4 개의 열이 동시에 선택되어 픽셀 데이터가 디코딩되므로 관련기술에 따른 이미지 센서(도 1의 5)의 픽셀 데이터의 디코딩 속도보다 적어도 4배 더 빠른 효과가 있다.
상기 제1 내지 제4 로우 드라이버(410, 412, 418, 및 420)와 상기 제1 내지 제2 아날로그-디지털 변환기(416 및 422) 각각은 픽셀 어레이(414와 422)를 중심으로 대칭적으로 배치된다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(400)는 픽셀 어레이(414와 422)가 상기 이미지 센서(400)소자의 중앙으로 배치되어 이미지 센싱 시스템의 설계시 안정된 레이아웃을 구성할 수 있는 효과가 있다.
도 9는 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다. 도 9를 참조하면, 도 9의 CMOS 이미지 센서(400)는 제1 내지 제4 이미지 센싱부( 501 내지 504)를 포함할 수 있다.
상기 제1 이미지 센싱부(501)는 제1 내지 제4 픽셀 어레이 영역(512, 518, 524, 및 530)으로 분할된 영역들 중에서 제1 픽셀 어레이 영역(512)에서 발생되는 픽셀 데이터를 디코딩할 수 있다.
상기 제1 이미지 센싱부(501)는 제1 로우 드라이버(510), 제1 픽셀 어레이 영역(512), 및 제1 아날로그-디지털 변환기(514)를 포함할 수 있다.
상기 제1 로우 드라이버(510)는 컨트롤러(미도시)로부터 발생된 제1 로우 어드레스(미도시)에 응답하여 상기 제1 픽셀 어레이 영역(512)을 구성하는 다수의 열들 중에서 적어도 하나의 열을 선택하는 제1 선택신호들을 발생할 수 있다.
상기 제1 픽셀 어레이 영역(512)은 상기 제1 선택신호들에 응답하여 적어도 하나의 열에 포함된 픽셀들 각각에서 발생되는 픽셀 데이터를 출력할 수 있다.
상기 제1 아날로그-디지털 변환기(514)는 상기 적어도 하나의 열에 포함된 픽셀들 각각에서 발생되는 제1 픽셀 데이터를 제1 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제1 디지털 영상 신호는 신호처리부(미도시)로 전송되고 상기 신호처리부(미도시)는 상기 제1 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
상기 제2 이미지 센싱부(502)는 제2 로우 드라이버(516), 제2 픽셀 어레이 영역(518), 및 제2 아날로그-디지털 변환기(520)를 포함할 수 있다.
상기 제2 로우 드라이버(516)는 컨트롤러(미도시)로부터 발생된 제2 로우 어드레스(미도시)에 응답하여 상기 제2 픽셀 어레이 영역(518)을 구성하는 다수의 열들 중에서 적어도 두개의 열들을 선택하는 제2 선택신호들을 발생할 수 있다.
상기 제2 픽셀 어레이 영역(518)은 상기 제2 선택신호들에 응답하여 적어도 한 개의 열에 포함된 픽셀들 각각에서 발생되는 픽셀 데이터를 출력할 수 있다.
상기 제2 아날로그-디지털 변환기(520)는 한 개의 열에 포함된 픽셀들 각각에서 발생되는 제2 픽셀 데이터를 제2 디지털 영상 신호로 변환하여 출력할 수 있 다.
상기 제2 디지털 영상 신호는 신호처리부(미도시)로 전송되고 상기 신호처리부(미도시)는 상기 제2 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
상기 제3 이미지 센싱부(503)는 제3 로우 드라이버(522), 제3 픽셀 어레이 영역(524), 및 제3 아날로그-디지털 변환기(526)를 포함할 수 있다.
상기 제3 로우 드라이버(522)는 컨트롤러(미도시)로부터 발생된 제3 로우 어드레스(미도시)에 응답하여 상기 제3 픽셀 어레이 영역(524)을 구성하는 다수의 열들 중에서 적어도 하나의 열을 선택하는 제3 선택신호들을 발생할 수 있다.
상기 제3 픽셀 어레이 영역(524)은 상기 제3 선택신호들에 응답하여 적어도 하나의 열에 포함된 픽셀들 각각에서 발생되는 픽셀 데이터를 출력할 수 있다.
상기 제3 아날로그-디지털 변환기(526)는 상기 적어도 하나의 열들 각각에 포함된 픽셀들 각각에서 발생되는 제3 픽셀 데이터를 제3 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제3 디지털 영상 신호는 신호처리부(미도시)로 전송되고 상기 신호처리부(미도시)는 상기 제3 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
상기 제4 이미지 센싱부(504)는 제4 로우 드라이버(528), 제4 픽셀 어레이 영역(530), 및 제4 아날로그-디지털 변환기(532)를 포함할 수 있다.
상기 제4 로우 드라이버(528)는 컨트롤러(미도시)로부터 발생된 제4 로우 어 드레스(미도시)에 응답하여 상기 제4 픽셀 어레이 영역(530)을 구성하는 다수의 열들 중에서 적어도 하나의 열들을 선택하는 제4 선택신호들을 발생할 수 있다.
상기 제4 픽셀 어레이 영역(530)은 상기 제4 선택신호들에 응답하여 적어도 하나의 열에 포함된 픽셀들 각각에서 발생되는 픽셀 데이터를 출력할 수 있다.
상기 제4 아날로그-디지털 변환기(532)는 상기 적어도 한 개의 열에 포함된 픽셀들 각각에서 발생되는 제4 픽셀 데이터를 제4 디지털 영상 신호로 변환하여 출력할 수 있다.
상기 제4 디지털 영상 신호는 신호처리부(미도시)로 전송되고 상기 신호처리부(미도시)는 상기 제4 디지털 영상 신호에 기초하여 영상신호들을 출력할 수 있다.
상기 제1 내지 제4 로우 드라이버(510, 518, 522, 및 530) 각각에서 발생되는 상기 제1 내지 제4 선택신호들 각각은 동시에 발생될 수 있다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(500)는 픽셀 어레이(512 내지 530)의 열 선택시 영역별로 적어도 하나의 열이 동시에 선택되어 픽셀 데이터가 디코딩되므로 관련기술에 따른 이미지 센서(도 1의 5)의 픽셀 데이터의 디코딩 속도보다 더 빠른 효과가 있다.
또한, 상기 제1 내지 제4 로우 드라이버(510, 518, 522, 및 530)와 상기 제1 내지 제4 아날로그-디지털 변환기(414, 520, 526, 및 532) 각각은 픽셀 어레이(512 내지 530)를 중심으로 대칭적으로 배치된다.
따라서, 본 발명의 실시 예에 따른 이미지 센서(500)는 픽셀 어레이(512 내 지 530)가 상기 이미지 센서(500)소자의 중앙으로 배치되어 이미지 센싱 시스템의 설계시 안정된 레이아웃을 구성할 수 있는 효과가 있다.
도 10은 본 발명의 다른 실시 예에 따른 이미지 센싱 방법의 흐름도이다. 도 3과 도 10을 참조하면, 로우 드라이버(110)는 로우 어드레스(X-ADD1)를 수신하여 픽셀 어레이(120)를 구성하는 다수의 열들(1열 내지 m열) 중에서 적어도 두 개의 열을 동시에 선택하는 선택신호들을 발생한다(S10).
픽셀 어레이(120)는 상기 선택신호들에 응답하여 상기 적어도 두 개의 열들 각각을 구성하는 픽셀들에서 발생된 픽셀 데이터를 출력하고(S12), 아날로그-디지털 변환부(130)는 상기 픽셀 어레이(120)에서 출력된 픽셀 데이터를 디지털 영상 신호로 변환하여 출력한다(S14).
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 관련 기술에 따른 CMOS 이미지 센서의 블록도이다.
도 2는 도 1의 픽셀 어레이를 나타낸다.
도 3은 본 발명의 실시 예에 따른 CMOS 이미지 센서의 블록도이다.
도 4는 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다.
도 5는 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다.
도 6은 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다.
도 7은 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다.
도 8은 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다.
도 9는 본 발명의 다른 실시 예에 따른 CMOS 이미지 센서의 블록도이다.
도 10은 본 발명의 다른 실시 예에 따른 이미지 센싱 방법의 흐름도이다.

Claims (14)

  1. 다수의 행들과 열들의 매트릭스로 배열된 픽셀들을 갖는 픽셀 어레이;
    로우 어드레스를 수신하여 상기 다수의 열들 중에서 적어도 두 개의 열을 동시에 선택하는 선택신호들을 발생하는 로우 선택부; 및
    상기 픽셀 어레이에서 선택된 적어도 두 개의 열로부터 출력된 픽셀 데이터를 디지털 영상 신호로 변환하여 출력하는 아날로그-디지털 변환부를 포함하며,
    상기 픽셀 어레이는 상기 선택신호들에 응답하여 상기 픽셀 데이터를 출력하고,
    상기 아날로그-디지털 변환부는,
    각각이 상기 다수의 행들 각각에서 출력되는 상기 픽셀 데이터를 상기 디지털 영상 신호로 변환하여 출력하는 아날로그-디지털 변환 블록들을 포함하는 이미지 센서.
  2. 제1항에 있어서, 상기 로우 선택부는,
    다수의 로우 드라이버들을 포함하며,
    상기 다수의 로우 드라이버들 각각은,
    미리 결정된 다수의 영역들로 분할된 상기 픽셀 어레이의 영역들 중에서 대응되는 영역에 포함된 적어도 두 개의 열을 동시에 선택하는 상기 선택신호들을 출력하는 이미지 센서.
  3. 제1항에 있어서, 상기 아날로그-디지털 변환부는,
    다수의 아날로그-디지털 변환기들을 포함하며,
    상기 다수의 아날로그-디지털 변환기들 각각은,
    미리 결정된 다수의 영역들로 분할된 상기 픽셀 어레이의 영역들 중에서 대응되는 영역에 포함된 행에서 발생되는 상기 픽셀 데이터를 상기 디지털 영상 신호로 변환하여 출력하는 이미지 센서.
  4. 제1항에 있어서, 상기 로우 선택부는,
    상기 열들 중에서 어느 하나의 열을 선택하는 제1 로우 드라이버; 및
    상기 열들 중에서 다른 하나의 열을 상기 어느 하나의 열과 동시에 선택하는 제2 로우 드라이버를 포함하는 이미지 센서.
  5. 제4항에 있어서, 상기 어느 하나의 열은 홀수 열이고 상기 다른 하나의 열은 짝수 열인 이미지 센서.
  6. 제4항에 있어서, 상기 픽셀 데이터는 제1 픽셀 데이터와 제2 픽셀 데이터를 포함하고, 상기 디지털 영상 신호는 제1 디지털 영상 신호와 제2 디지털 영상 신호를 포함하며,
    상기 아날로그-디지털 변환부는,
    상기 어느 하나의 열에서 출력된 상기 제1 픽셀 데이터를 상기 제1 디지털 영상 신호로 변환하여 출력하는 제1 아날로그-디지털 변환 블록; 및
    상기 다른 하나의 열에서 출력된 상기 제2 픽셀 데이터를 상기 제2 디지털 영상 신호로 변환하여 출력하는 제2 아날로그-디지털 변환 블록을 포함하는 이미지 센서.
  7. 제1항에 있어서, 상기 아날로그-디지털 변환부는,
    다수의 아날로그-디지털 변환블록들을 포함하며,
    상기 다수의 아날로그-디지털 변환블록들 각각은,
    상기 행들 중에서 대응되는 행에서 발생되는 적어도 두 개의 픽셀 데이터를 행방향으로 순차적으로 상기 디지털 영상 신호로 변환하여 출력하는 이미지 센서.
  8. 제1항에 있어서, 상기 픽셀 데이터는 제1 픽셀 데이터와 제2 픽셀 데이터를 포함하고, 상기 디지털 영상 신호는 제1 디지털 영상 신호와 제2 디지털 영상 신호를 포함하며,
    상기 아날로그-디지털 변환부는,
    상기 선택된 적어도 두 개의 열 중에서 어느 하나의 열에서 발생되는 상기 제1 픽셀데이터를 상기 제1 디지털 영상 신호로 변환하여 출력한 후에 다른 하나의 열에서 발생되는 상기 제2 픽셀데이터를 상기 제2 디지털 영상 신호로 변환하여 출력하는 이미지 센서.
  9. 제1항에 있어서, 상기 아날로그-디지털 변환부는,
    상기 픽셀 어레이에서 출력된 상기 픽셀 데이터를 행 방향으로 순차적으로 아날로그-디지털 변환하여 출력하거나 상기 행 방향으로 교번하여 아날로그-디지털 변환하여 출력하는 이미지 센서.
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
KR1020070133199A 2007-12-18 2007-12-18 픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서 KR101448918B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020070133199A KR101448918B1 (ko) 2007-12-18 2007-12-18 픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서
US12/314,512 US8120685B2 (en) 2007-12-18 2008-12-11 CMOS image sensors and methods for outputting pixel data at high speeds
US13/401,309 US8654233B2 (en) 2007-12-18 2012-02-21 CMOS image sensors and methods for outputting pixel data at high speeds

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070133199A KR101448918B1 (ko) 2007-12-18 2007-12-18 픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서

Publications (2)

Publication Number Publication Date
KR20090065733A KR20090065733A (ko) 2009-06-23
KR101448918B1 true KR101448918B1 (ko) 2014-10-15

Family

ID=40752696

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070133199A KR101448918B1 (ko) 2007-12-18 2007-12-18 픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서

Country Status (2)

Country Link
US (2) US8120685B2 (ko)
KR (1) KR101448918B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101950431B1 (ko) 2017-10-19 2019-02-20 광주과학기술원 프레임 레이트의 향상이 가능한 압축 센싱 이미지 센서 및 그의 동작 방법

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4107269B2 (ja) * 2004-02-23 2008-06-25 ソニー株式会社 固体撮像装置
JP5164531B2 (ja) * 2007-11-13 2013-03-21 キヤノン株式会社 固体撮像装置
KR101448918B1 (ko) * 2007-12-18 2014-10-15 삼성전자주식회사 픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서
TWI424746B (zh) * 2011-02-14 2014-01-21 Ind Tech Res Inst 影像感測器及其感測方法
JP5862126B2 (ja) * 2011-09-06 2016-02-16 ソニー株式会社 撮像素子および方法、並びに、撮像装置
US9294703B2 (en) 2012-12-03 2016-03-22 Samsung Electronics Co., Ltd. Image sensor including data transmission circuit having split bus segments
JP5984018B2 (ja) 2013-02-21 2016-09-06 ソニー株式会社 固体撮像素子、および撮像装置
US9584746B2 (en) * 2013-06-05 2017-02-28 Sony Corporation Image processing device and imaging method for obtaining a high resolution image and efficient speed for a feedback control signal
US9961290B2 (en) 2014-07-17 2018-05-01 Samsung Electronics Co., Ltd. Image sensor including row drivers and image processing system having the image sensor
JP2016036075A (ja) * 2014-08-01 2016-03-17 株式会社東芝 固体撮像装置
WO2016046685A1 (en) * 2014-09-26 2016-03-31 Semiconductor Energy Laboratory Co., Ltd. Imaging device
KR20220043571A (ko) * 2020-09-29 2022-04-05 에스케이하이닉스 주식회사 이미지 센싱 장치 및 그의 동작 방법
WO2022145509A1 (ko) * 2020-12-29 2022-07-07 한국전자기술연구원 씨모스 이미지 센서 시스템의 아날로그디지털 변환기 개수 저감을 위한 픽셀 파티셔닝 방법
CN114245049B (zh) * 2021-12-27 2024-03-05 上海集成电路装备材料产业创新中心有限公司 一种图像传感器、图像输出方法、设备及介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002064750A (ja) * 2000-08-21 2002-02-28 Japan Science & Technology Corp 高速撮像装置
KR20040030972A (ko) * 2001-08-17 2004-04-09 마이크론 테크놀로지, 인크 열에 병렬로 아날로그 디지털 변환기들을 구비한 cmos센서의 속도 2배화
JP2005347932A (ja) * 2004-06-01 2005-12-15 Canon Inc 固体撮像装置および撮像システム
JP2007174478A (ja) * 2005-12-26 2007-07-05 Nikon Corp 固体撮像素子

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3011208B1 (ja) 1998-11-09 2000-02-21 日本電気株式会社 イメージセンサ及びその製作方法
JP2001251557A (ja) 1999-12-27 2001-09-14 Canon Inc エリアセンサ、該エリアセンサを有する画像入力装置および該エリアセンサの駆動方法
KR100421120B1 (ko) 2001-06-12 2004-03-03 (주)시아이센서 Cmos 이미지 센서의 픽셀 어레이 배치 방법
US7408443B2 (en) 2003-01-13 2008-08-05 Samsung Electronics Co., Ltd. Circuit and method for reducing fixed pattern noise
KR101448918B1 (ko) * 2007-12-18 2014-10-15 삼성전자주식회사 픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서
KR20110085768A (ko) * 2010-01-21 2011-07-27 삼성전자주식회사 Cmos 이미지 센서, 상기 이미지 센서의 데이터 리드아웃 방법, 및 상기 이미지 센서를 포함하는 전자 시스템

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002064750A (ja) * 2000-08-21 2002-02-28 Japan Science & Technology Corp 高速撮像装置
KR20040030972A (ko) * 2001-08-17 2004-04-09 마이크론 테크놀로지, 인크 열에 병렬로 아날로그 디지털 변환기들을 구비한 cmos센서의 속도 2배화
JP2005347932A (ja) * 2004-06-01 2005-12-15 Canon Inc 固体撮像装置および撮像システム
JP2007174478A (ja) * 2005-12-26 2007-07-05 Nikon Corp 固体撮像素子

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101950431B1 (ko) 2017-10-19 2019-02-20 광주과학기술원 프레임 레이트의 향상이 가능한 압축 센싱 이미지 센서 및 그의 동작 방법

Also Published As

Publication number Publication date
US8654233B2 (en) 2014-02-18
KR20090065733A (ko) 2009-06-23
US20090153711A1 (en) 2009-06-18
US20120145886A1 (en) 2012-06-14
US8120685B2 (en) 2012-02-21

Similar Documents

Publication Publication Date Title
KR101448918B1 (ko) 픽셀 데이터의 고속 출력이 가능한 cmos 이미지 센서
US9615033B2 (en) Image sensor with transfer gate control signal lines
JP6239975B2 (ja) 固体撮像装置及びそれを用いた撮像システム
US20100328485A1 (en) Imaging device, imaging module, electronic still camera, and electronic movie camera
US20050189472A1 (en) Driving an image sensor with reduced area and high image quality
KR101739880B1 (ko) 컬러 필터 어레이, 이를 포함하는 이미지 센서, 및 이를 포함하는 이미지 처리 장치
US7521659B2 (en) Driving an image sensor with reduced area and high image quality
JP2005311821A (ja) 固体撮像装置
EP2685725B1 (en) Imaging device and imaging program
US20100128039A1 (en) Image data processing method, image sensor, and integrated circuit
JP2009246465A (ja) 撮像装置、撮像モジュール、及び撮像システム
JP2006295620A (ja) 固体撮像素子
JP2005229603A (ja) サブサンプリングモードでディスプレイ品質を改善した固体撮像素子及びその駆動方法
KR100344500B1 (ko) 촬상소자및촬상장치
US7057652B2 (en) Color solid-state imaging apparatus
EP1453303A2 (en) Simultaneous readout of rows in CMOS APS imagers
JP5624228B2 (ja) 撮像装置、撮像装置の制御方法、及び制御プログラム
US20060146155A1 (en) Area image sensor
JP3751931B2 (ja) エリアイメージセンサ
JP2003284086A (ja) 固体撮像装置およびカメラ
JP2011024149A (ja) 固体撮像装置
JP2004221771A (ja) 固体撮像装置、カメラおよびカメラシステム
JP2004120797A (ja) カラー固体撮像装置
JP2003299111A (ja) 固体撮像装置及びカメラ
JP2006166074A (ja) カラー固体撮像装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180927

Year of fee payment: 5