KR101358181B1 - 표시모듈 및 그 표시모듈을 사용한 전자기기 - Google Patents

표시모듈 및 그 표시모듈을 사용한 전자기기 Download PDF

Info

Publication number
KR101358181B1
KR101358181B1 KR1020087009920A KR20087009920A KR101358181B1 KR 101358181 B1 KR101358181 B1 KR 101358181B1 KR 1020087009920 A KR1020087009920 A KR 1020087009920A KR 20087009920 A KR20087009920 A KR 20087009920A KR 101358181 B1 KR101358181 B1 KR 101358181B1
Authority
KR
South Korea
Prior art keywords
display panel
printed circuit
circuit board
control circuit
memory
Prior art date
Application number
KR1020087009920A
Other languages
English (en)
Other versions
KR20080080279A (ko
Inventor
요시유키 쿠로카와
Original Assignee
가부시키가이샤 한도오따이 에네루기 켄큐쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 한도오따이 에네루기 켄큐쇼 filed Critical 가부시키가이샤 한도오따이 에네루기 켄큐쇼
Publication of KR20080080279A publication Critical patent/KR20080080279A/ko
Application granted granted Critical
Publication of KR101358181B1 publication Critical patent/KR101358181B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/04Display device controller operating with a plurality of display units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties
    • H05K3/4691Rigid-flexible multilayer circuits comprising rigid and flexible layers, e.g. having in the bending regions only flexible layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • Computer Graphics (AREA)
  • General Engineering & Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of El Displays (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

적층 인쇄회로기판과, 적층 인쇄회로기판에 설치된 제어회로를 구비한 표시모듈이 제공된다. 적층 인쇄회로기판은, 적어도 제1 인쇄회로기판과, 제2 인쇄회로기판과, 제1 인쇄회로기판과 제2 인쇄회로기판 사이에 끼워진 유연성 절연 기판을 포함한다. 유연성 절연 기판은 적어도 제1 접속부 및 제2 접속부를 가진다. 제1 접속부와 제2 접속부의 한쪽에는, 하나의 표시패널이 전기적으로 접속되어 있다. 제어회로는 메모리를 가진다. 제어회로는 메모리에 저장된 데이터에 따라, 제1 접속부와 제2 접속부의 한쪽에 전기신호를 공급한다.
인쇄회로기판, 기판, 메모리, 표시모듈, 전자기기

Description

표시모듈 및 그 표시모듈을 사용한 전자기기{DISPLAY MODULE AND ELECTRONIC DEVICE USING THE SAME}
본 발명은 표시모듈 및 그 표시모듈을 사용한 전자기기에 관한 것이다. 특히, 본 발명은 반도체 박막을 활성층으로 사용한 TFT를 포함한 표시패널로 구성된 표시모듈 및 이러한 표시모듈을 사용한 전자기기에 관한 것이다.
최근, 다결정 실리콘 박막을 활성층으로 사용한 TFT(박막 트랜지스터)를 형성하고, 스위칭소자로서 화소부에 설치한 표시패널이나, 화소부의 가장자리부분에 화소를 구동하는 회로를 형성한 액티브 매트릭스형 표시패널의 연구와 개발이 활발히 이루어지고 있다.
상기한 바와 같은 다결정 실리콘 박막을 가지는 표시패널의 최대의 이점은 초박형·경량·저소비 전력이라는 점이다. 이러한 이점을 살려서, 다결정 실리콘 박막을 가지는 표시패널은 노트형 PC와 같은 휴대형 정보처리장치나 휴대형 소형 게임기 등의 전자기기에 있어서의 표시패널로 이용되고 있다.
상기한 바와 같은 표시패널을 탑재한 전자기기에는, 일반적으로 복수의 LS I, 콘덴서 소자, 저항소자, 코일 소자, 전원소자 등을 설치한 인쇄회로기판(PWB)이, 탑재되어 있다(특허문헌 1: 일본국 공개특허공보 특개 2004-252339호 참조). 인쇄회로기판은, 일반적으로, 플렉시블 프린트 기판(이하, FPC라고 한다)을 통해, 표시패널에 접속된다. 이하, 표시패널, FPC, 및 인쇄회로기판을 조합한 것을 표시모듈이라고 한다. 표시모듈의 예로서는 액정표시패널(특허문헌 1: 일본국 공개특허공보 특개 2004-252339호 참조)이나 자발광형 표시패널(특허문헌 2: 일본국 공개특허공보 특개 2004-354684호 참조)이 있다.
또한 인쇄회로기판과 FPC가 조합된 적층 인쇄회로기판이 제안되었다(특허문헌 3: 일본국 공개특허공보 특개 2003-17852호 참조). 이것은, FPC와 인쇄회로기판을 일체로 부품으로서 구성하고, 일반적인 FPC에 해당하는 부분을 유연성 절연 기판에 형성하고, 일반적인 인쇄회로기판에 해당하는 부분을 절연 경질성 기판에 형성하는 인쇄회로기판이다. 적층 인쇄회로기판은 내층을 유연성이 있는 유연성 절연 기판으로 구성한다. 적층 인쇄회로기판은 소정의 배선회로를 형성한 FPC와, FPC을 사이에 두고 절연 경질성 기판을 적층하고, 절연 경질성 기판의 바깥층을 회로 형성한 인쇄회로기판으로 이루어진다. 임의의 외형 형상으로 절단 가공해서 제조된다.
도 3에 표시모듈의 제1 종래예를 게시한다. 이 표시모듈에서는, 표시패널(301)과 인쇄회로기판(303)이, FPC(302)에 의해 서로 접속되어 있다. 표시패널(301)은, 한 쌍의 기판간에 액정층을 끼운 액정 패널이나, 유기EL소자를 배열시킨 EL패널 등이며, 표시부(304)를 가진다. 인쇄회로기판(303)에는, 컨트롤러(307), 메모리(308), 전원회로(309), 및 CPU(310) 등이 장착되어 있다. 표시패널(301)과 FPC(302)는, 열경화성 수지(311)에 의해 접속되어 있다. 인쇄회로기판(303)과 FPC(302)와의 접속은 커넥터(312)를 통해 이루어진다. 커넥터(312)에는, 인쇄회로기판(303)이나 FPC(302)의 적어도 한쪽의 핀이나 플러그가 삽입된다.
도 4에, 적층 인쇄회로기판을 사용한 표시모듈의 제2 종래예를 게시한다. 도 4의 적층 인쇄회로기판(401)은, 폴리이미드 필름에 배선회로가 프린트된 FPC(402)을, 유리 에폭시 수지에 배선회로가 프린트된, 인쇄회로기판 사이에 끼워서 조합한 것이다. 적층 인쇄회로기판(401)에는, 컨트롤러(307), 메모리(308), 전원회로(309), CPU(310)을 장착하고 있다. 표시패널(301)은, 표시부(304)를 가지고 있다. 표시패널(301)과 FPC(402)은, 열경화성 수지(311)에 의해 접속되어 있다. 또한 표시패널(301)과 적층 인쇄회로기판(401)은, FPC(402)에 의해 접속되어 있다.
그러나 종래의 표시모듈은, 컨트롤러 등을 설치하는 인쇄회로기판이나 FPC의 배선 구성 및 커넥터부에 있어서의 핀수가 고정되어버리므로, 제품의 사양이 바뀔 때마다 설계 변경을 할 필요가 있었다. 또한 휴대전화 등의 전자기기의 형태에 따라, 인쇄회로기판과 표시패널의 접속 방향을 변경할 필요가 있었다.
즉, 종래의 표시모듈은, 약간의 설계 변경으로도 처음부터 인쇄회로기판을 설계해야 하고, 그 때문에 개발 기간을 소비하고, 제조 비용의 상승을 초래하고 있었다. 이러한 문제는 단순히 각 부품을 개량하는 것만으로는 해결할 수 없었다.
상기 문제를 감안하여, 본 발명은 논리회로의 기능이나 구성을 변경할 수 있는 컨트롤러를 인쇄회로기판에 구비하고, 상기 인쇄회로기판과 표시패널을 접속하는 접속 단부를 복수 구비하는 것이며, 인쇄회로기판의 신호 처리 기능이나 출력 방향의 변경에 유연하게 대응할 수 있는 표시모듈 혹은, 해당 표시모듈을 구비한 전자기기를 제공하는 것을 목적으로 한다.
본 발명의 일 형태는, 적층 인쇄회로기판과, 적층 인쇄회로기판에 설치된 제어회로를 포함하는 표시모듈이다. 적층 인쇄회로기판은, 제1 인쇄회로기판과, 제2 인쇄회로기판과, 제1 인쇄회로기판과 제2 인쇄회로기판 사이에 끼워진 유연성 절연 기판을 가지고 있다. 유연성 절연 기판은 제1 접속 단부(제1 접속부라고도 한다) 및 제2 접속 단부(제2 접속부라고도 한다)를 가진다. 제1 접속 단부는 제1 표시패널과 접속가능하고, 제2 접속 단부는 제2 표시패널과 접속가능하다. 제어회로는, 제1 접속 단부와 제2 접속 단부에 공급하는 전기신호를 변경하는 수단을 가지고 있다. 제어회로는, 제1 접속 단부와 제2 접속 단부 중 한쪽에 전기신호를 공급하는 수단을 가지고 있다.
상기 표시모듈에 있어서, 제1 표시패널의 접속 단부의 접속 단자(단자라고도 한다)는, 제1 접속 단부의 접속 단자(단자라고도 한다)와 접속하는 구조를 가져도 된다. 또한 제2 표시패널의 접속 단부의 접속 단자(단자라고도 한다)는, 제2 접속 단부의 접속 단자(단자라고도 한다)와 접속하는 구조를 가져도 된다.
본 발명의 일 형태는, 적층 인쇄회로기판과, 적층 인쇄회로기판에 설치된 제어회로를 가지는 표시모듈이다. 적층 인쇄회로기판은, 제1 인쇄회로기판과, 제2 인쇄회로기판과, 제1 인쇄회로기판과 제2 인쇄회로기판 사이에 끼워진 유연성 절연 기판을 가지고 있다. 유연성 절연 기판은 적어도 제1 접속부 및 제2 접속부를 가진다. 제1 접속부와 제2 접속부의 한쪽에는, 제1 표시패널 또는 제2 표시패널 중 적어도 하나가 전기적으로 접속되어 있다. 제어회로는 메모리를 가진다. 제어회로는 메모리에 저장된 데이터에 근거하여, 제1 접속부와 제2 접속부의 한쪽에 전기신호를 공급한다. 메모리에 저장된 데이터는 제어회로에 포함된 논리회로의 기능 및 구성에 관한 정보이다.
본 발명의 또 다른 형태는, 적층 인쇄회로기판과, 상기 적층 인쇄회로기판에 설치된 제어회로를 가지는 표시모듈이다. 적층 인쇄회로기판은, 제1 인쇄회로기판 및 제2 인쇄회로기판과, 제1 인쇄회로기판과 제2 인쇄회로기판 사이에 끼워진 유연성 절연 기판을 가지고 있다. 유연성 절연 기판은 n개(n≥2)의 접속 단부를 가진다. n개의 접속 단부는 각각 표시패널과 접속가능하다. 제어회로는 n개의 접속 단부 중, 표시패널이 접속된 접속 단부에 공급하는 전기신호를 변경하는 수단을 가지고 있다. 제어회로는, n개의 접속 단부 중, 표시패널이 접속된 접속 단부에만 전기신호를 공급하는 수단을 가지고 있다.
본 발명의 표시모듈은 제1 접속 단부와 제2 접속 단부의 하나 또는 모두를 사용해서 표시패널과 접속할 수 있다. 이 경우에 있어서, 제1 접속 단부 또는 제2 접속 단부 중 한쪽만을 사용할 경우에는, 표시패널을 접속하지 않는 접속 단부로의 전기신호의 공급을 멈추는 수단을 형성해도 된다.
본 발명의 표시모듈은 논리회로의 기능 및 구성을 변경할 수 있고, 논리회로의 기능 및 구성의 변경에 의해 접속 단부에 공급하는 전기신호를 변경할 수 있는 제어회로(이하 컨트롤러라고도 한다)를 탑재하고 있다. 제어회로로부터 공급하는 전기신호의 사양을 나타내는 제1 입력 정보와, 전기신호를 출력하는 출력 단자의 배치 정보를 나타내는 제2 입력 정보에 근거하여, 제어회로에 있어서의 논리회로의 기능 및 구성을 결정하는 기능 및 구성에 관한 정보를 생성하는 수단을 형성해도 된다. 그 기능 및 구성에 관한 정보는, 적층 인쇄회로기판에 설치된 읽기 전용 메모리(이하 ROM이라고 한다) 또는 상기 제어회로 내부의 ROM에 저장되어 있다.
본 발명은 상기 구성을 구비한 표시모듈을 포함한 전자기기다.
본 발명에 의해, 표시모듈에 있어서, 다른 사양의 표시패널에 대하여 적층 인쇄회로기판을 공통으로 사용할 수 있고, 표시모듈의 개발 비용이나 제조 비용을 절감할 수 있다. 또한 적층 인쇄회로기판에 대하여 복수의 접속 단부를 설치하고, 신호의 출력처를 논리회로의 기능이나 구성을 변경할 수 있는 컨트롤러로 선택 가능하게 함으로써, 케이싱의 사이즈나 형태에 따라, 표시패널과의 접속 구조를 최적화할 수 있다. 따라서 전자기기에 있어서 표시모듈을 컴팩트하게 수납시킬 수 있다. 이러한 효과는 전자기기의 설계하는 데 있어서 설계 자유도를 주고, 외관 품위가 좋은 전자기기의 제공을 가능하게 한다. 또한 이러한 표시모듈을 탑재함으로써, 저렴하고 고기능의 전자기기를 제공할 수 있다.
도 1은 본 발명에 있어서의 표시모듈의 제1 구성도.
도 2는 본 발명의 있어서의 표시모듈의 제2 구성도.
도 3은 종래의 표시모듈의 제1 예.
도 4는 종래의 표시모듈의 제2 예.
도 5는 본 발명에 있어서의 표시모듈의 제1 회로 구성.
도 6은 본 발명에 있어서의 표시모듈의 제2 회로 구성.
도 7은 본 발명에 있어서의 표시모듈의 제3 회로 구성.
도 8은 본 발명에 있어서의 표시모듈을 구성하는 액정표시패널.
도 9는 본 발명에 있어서의 표시모듈을 구성하는 자발광 표시패널.
도 10a 내지 10g는 각각 본 발명에 있어서의 전자기기.
도 11은 본 발명에 있어서의 표시모듈의 구성을 도시한 도면.
[부호의 설명]
101 표시패널 102 적층 인쇄회로기판
103 표시부 104 접속 단자
106 제1 접속 단부 107 제2 접속 단부
109 컨트롤러 110 메모리
111 전원회로 112 CPU
113 제3 접속 단부 114 커넥터
120 제1 인쇄회로기판 121 제2 인쇄회로기판
122 접착재 201 표시패널
203 표시부 204 접속 단자
211 수지 215 도전성 재료
220 대향 기판 301 표시 패널
302 FPC 303 인쇄배선기판
304 표시부 307 컨트롤러
308 메모리 309 전원회로
310 CPU 311 수지
312 커넥터 401 적층 인쇄회로기판
402 FPC 506 논리회로
507 ROM 511∼536 입출력 단자
541∼550 접속 단자 705 화소부
708 구동회로부 801 절연 기판
802 하지막 803 스위칭 TFT
804 용량소자 805 층간 절연막
806 화소전극 808 배향막
810 접속 단자 811 액정
816 편광판 820 대향기판
821 편광판 822 컬러 필터
823 대향전극 824 블랙 매트릭스
825 스페이서 826 배향막
828 밀봉재 831 광원
832 램프 리플렉터 834 반사판
835 도광판 836 확산판
837 범프 852 백라이트 유닛
854 CMOS회로 906 전극
907 전계발광층 908 전극
909 발광소자 910 절연층
915 위상차판 916 편광판
917 편광판 925 위상차판
926 편광판 927 편광판
이하에, 본 발명의 실시의 형태를 도면을 참조하면서 설명한다. 단, 본 발명은 다양한 형태로 실시할 수 있으며, 본 발명의 취지 및 그 범위에서 일탈하지 않고 그 형태 및 상세한 내용을 다양하게 변경할 수 있다는 것은 당업자라면 용이하게 이해된다. 따라서, 본 발명이 본 실시의 형태의 기재 내용에 한정해서 해석되는 것은 아니다. 실시의 형태에 관하여 설명하기 위한 모든 도면에 있어서, 동일 부분 또는 같은 기능을 가지는 부분에는 동일한 부호를 부착하고, 그 반복된 설명은 생 략한다.
본 발명에 있어서의 표시패널의 실시의 형태를, 도 1 및 도 2, 도 11을 사용하여 설명한다. 도 1 및 도 2, 도 11은, 본 발명에 있어서의 표시모듈의 구성도다.
도 1은 적층 인쇄회로기판(102)과 제1 표시패널(101)을 구비한 표시모듈을 나타낸다. 적층 인쇄회로기판(102)에는, 컨트롤러(109), 메모리(110), 전원회로(111), CPU(112)가 설치되어 있다. 적층 인쇄회로기판(102)은 유연성 절연 기판이 제1 인쇄회로기판과 제2 인쇄회로기판 사이에 개재된 구조로 되어 있다. 유연성 절연 기판은 배선회로를 폴리이미드 필름, 아라미드 필름, 유리 에폭시 수지, 액정 폴리머 등에 프린트하여 형성한다. 각각의 제1 인쇄회로기판과 제2 인쇄회로기판은 배선회로를 유리 에폭시 수지 등의 절연 경질 기판에 프린트하여 형성한다. 상기 유연성 절연 기판은 일반적인 표시모듈의 FPC에 해당한다. 즉, 적층 인쇄회로기판(102)에는 FPC가 포함된다.
적층 인쇄회로기판(102)에 설치되는 것 중, 컨트롤러(109)는 표시패널(101)을 구동하기 위해 필요한 전기신호를 생성하고, 그 신호를 입출력 단자로부터 출력한다. 메모리(110)는 화상 표시용 프레임 메모리, 또는 CPU(112)의 작업 영역으로 이용한다. 전원회로(111)는 컨트롤러(109), 메모리(110), CPU(112)에 전원전압을 공급하고, 또한 표시패널(101)을 구동하기 위해 필요한 전원전압을 공급한다. CPU(112)는 화상처리나, 유저 어플리케이션의 처리 등을 행한다.
도 1에서는, 적층 인쇄회로기판(102)으로부터, 제1 접속 단부(106)와 제2 접속 단부(107)가 연장되어, 표시패널과의 접속부의 역할을 한다. 또한 다른 인쇄회 로기판과의 접속을 꾀하는 제3 접속 단부(113)가, 적층 인쇄회로기판(102)의 다른 변으로부터 연장된다. 제3 접속 단부(113)는 커넥터(114)에 전기적으로 접속된다.
도 11은 이러한 적층 인쇄회로기판(102)의 단면구조를 나타낸다. 적층 인쇄회로기판(102)은, 제1 인쇄회로기판(120)과 제2 인쇄회로기판(121) 사이에 유연성 절연 기판을 개재한 구성으로 되어 있다. 유연성 절연 기판의 제1 접속 단부(106)는 제1 표시패널(101)과 접속하고 있다. 제1 인쇄회로기판(120)과, 유연성 절연 기판과, 제2 인쇄회로기판(121)은 접착재(122)로 서로 고정되어 있다. 이들 인쇄회로기판끼리는, 도전성 재료(125)에 의해, 서로 전기적으로 접속하고 있다. 적층 인쇄회로기판(102)의 일 표면에는 컨트롤러(109) 등의 부품이 설치되어 있다. 복수의 인쇄회로기판을 적층해서 배선을 형성함으로써, 회로를 형성하는 배선의 인출(leading)에 필요한 실질적인 면적(적층 인쇄회로기판(102)의 투영면적)을 축소할 수 있어, 소형화를 꾀할 수 있다.
제1 접속 단부(106)에 있어서, 제1 표시패널(101)과의 접속부는 자유도가 확보되어 있다. 이에 따라 적층 인쇄회로기판(102)과 제1 표시패널(101)과의 간격이나 각도는, 제1 접속 단부(106)의 유연성에 의해 일정한 범위(제1 접속 단부(106)가 구부러지는 범위) 내에서 자유롭게 설정할 수 있다. 이때, 도 11에 나타내는 적층 인쇄회로기판(102)의 단면구조는 일례이며, 적층 하는 배선 기판의 수나 배선 접속 구조 등은 적절히 변경 가능하다.
도 1에 있어서, 표시패널(101)에는 액정 패널, EL(electroluminescence) 패널, 전자 잉크(전압의 인가에 의해 콘트라스트가 변화하는 콘트라스트 매체) 패 널, 일렉트로크로믹 재료를 사용한 표시패널, 전자소스소자를 사용한 표시패널(FED), 또는, 플라즈마 방전을 이용한 표시패널(PDP) 등 여러 가지의 것을 적용할 수 있다.
도 1에서는, 제1 표시패널(101)이 세로로 긴 사각형 표시부(103)를 가지는 구성으로 되어 있다. 따라서 제1 표시패널(101)의 본체도 세로로 긴 사각형 형상으로 되어 있고, 그 하나의 짧은 변에 제1 접속 단부(106)의 접속 단자(104)가 설치된다. 접속 단자(104)의 단자수나 배열의 피치는 표시부(103)의 화소수, 표시색, 표시 방식에 따라 적절히 설정된다. 예를 들면, 표시부의 전원선의 수나 비디오 신호선의 개수에 따라, 필요한 접속 단자수가 다르다.
한편, 도 2에서, 제2 표시패널(201)은 가로로 긴 사각형 표시부(203) 가지고, 접속 단자(204)가 그 패널의 하나의 긴 변 측에 설치된다. 이러한 경우에도, 적층 인쇄회로기판(102)과 제2 표시패널(201)과의 접속에, 제2 접속 단부(107)를 사용할 수 있다. 제2 접속 단부(107)는 접속 단자(204)를 가진다. 적층 인쇄회로기판의, 제1 및 제2 접속 단부에 있어서의 접속 단자수나 단자의 배열의 피치 등을 다르게 함으로써, 다른 사양의 패널에 대하여, 같은 적층 인쇄회로기판(102)을 적용할 수 있다.
이러한 경우에 있어서, 적층 인쇄회로기판(102)으로부터 연장된 복수의 접속 단부에 출력하는 신호의 변환은, 컨트롤러(109)에 의해 실행된다. 구체적으로는, 논리회로의 기능 및 구성과 입출력 형태를 임의로 설정할 수 있는 반도체 집적회로로, 컨트롤러(109)를 구성한다. 더 상세하게는, 컨트롤러(109)로서, FPGA(Fi eld Programmable Gate Array), PLD(Programmable Logic Device), 또는 CPLD(Complex PLD)를 사용한다. FPGA, PLD, CPLD로는, 논리회로의 기능 및 구성에 관한 정보를 컨트롤러 내부의 ROM, 또는 외장형의 ROM에 저장한다. 그 ROM 내의 데이터를 변경함으로써 컨트롤러의 논리회로의 기능 및 구성과 입출력 단자를 변경할 수 있다. 이에 따라 전기신호를 임의로 변경할 수 있다.
본 실시의 형태에서는, 논리회로의 기능 및 구성에 관한 정보를 기억하는 매체로서, ROM을 사용할 경우를 나타내지만, 본 발명은 이것에 제약되지 않는다. 기억 매체로서, SRAM(Static Random Access Memory), FeRAM(Ferroelectric Random Access Memory), PROM(Programmable Read Only Memory), EPROM(Electrically Programmable Read Only Memory), EEPROM(ElectricallyErasable Programmable Read Only Memory) 및 플래시 메모리를 사용해도 된다. 바람직하게는, EPROM, 또는 EEPROM을 사용하면 좋다.
ROM에 저장하는 데이터는, 소프트웨어 수단(이하, 소프트웨어 또는 논리합성 배치 배선 툴)에 의해 구축할 수 있다. 예를 들면, 접속 단부에 접속하는 표시패널의 구동에 필요한 전기신호의 타이밍이나 논리회로를 하드웨어 기술언어(이하, HDL)로 기술한 제1 입력 정보와, 또한 해당 전기신호를 입출력하는 입출력 단자의 배치 정보를 기술한 제2 입력 정보를 논리합성 배치 툴에 줌으로써 ROM 에 저장하는 데이터를 생성할 수 있다. 그리고 상기 데이터를 저장함으로써 컨트롤러(109)로서 사용한 FPGA, PLD, 또는 CPLD에 의해 원하는 논리회로를 구축할 수 있다. 이때, ROM에 저장하는 데이터는, 논리회로의 기능 및 구성에 관한 정보다.
컨트롤러(109)는 논리회로의 기능 및 구성을 변경할 수 있는 반도체장치로 구성할 수 있고, FPGA, PLD, 또는 CPLD에 한정되지 않는다. 상기 반도체장치는, 컨트롤러(109)에 있어서의 논리회로의 배선을 전기적으로 단락 또는 절연함으로써 논리회로의 기능 및 구성을 변경하고, 표시패널의 구동에 필요한 전기신호를 임의로 변경할 수 있다.
여기에서, 논리회로의 배선을 전기적으로 단락 또는 절연하는 데이터는, 소프트웨어 수단(이하, 논리합성 단락 절연 툴)에 의해 구축할 수 있다. 예를 들면, 접속 단부에 접속하는 표시패널의 구동에 필요한 전기신호의 타이밍이나 논리회로를 하드웨어 기술언어(이하, HDL)로 기술한 제1 입력 정보와, 또한 해당 전기신호를 입출력하는 입출력 단자의 배치 정보를 기술한 제2 입력 정보를 논리합성 단락 절연 툴에 줌으로써 논리회로의 배선을 전기적으로 단락 또는 절연하는 데이터를 생성할 수 있다.
이때, 같은 기능을 일부에 탑재한 반도체장치, 예를 들면 일부에 FPGA, PLD, CPLD를 탑재한 ASIC(Application Specific IC), 게이트 어레이 등을 컨트롤러(109)로 사용해도 된다.
이렇게, 본 발명에 있어서의 표시모듈에서는, 컨트롤러(109)의 물리적인 형 상이나 전기적인 접속 등, 하드웨어를 변경하지 않고, 접속 단자에 공급할 수 있는 전기신호를 임의로 변경할 수 있다.
이상과 같은 구성으로 함으로써, 표시모듈에 있어서, 다른 사양의 표시패널에 대하여 적층 인쇄회로기판을 공통으로 사용할 수 있고, 표시모듈의 개발 비용 또는 제조 비용을 절감할 수 있다. 또한 적층 인쇄회로기판에 대하여 복수의 접속 단부를 설치하고, 신호의 출력처를 논리회로의 기능이나 구성을 변경할 수 있는 컨트롤러로 선택 가능하게 함으로써, 케이싱의 사이즈나 형태에 따라, 표시패널과의 접속 구조를 최적화할 수 있다.
여기에서, 도 1의 구성의 경우, 즉, 제1 접속 단부(106)에만 제1 표시패널(101)을 접속할 경우에는, 제1 표시패널(101)을 구동하기 위해 필요한 제어신호 및 화상신호 등의 전기신호를 제1 접속 단부(106)의 접속 단자로부터 제1 표시패널(101)에 공급한다. 그리고, 제2 접속 단부(107)로부터 전기신호를 제1 표시패널(101)에 공급하지 않도록 논리회로의 기능 및 구성을 변경할 수 있다.
즉, 제1 표시패널(101)을 구동하기 위해 필요한 전기신호를 HDL로 기술한 제1 입력 정보와, 전기신호를 입출력하는 입출력 단자의 배치에 관한 제2 입력 정보를 논리합성 배치 배선 툴에 주고, ROM에 저장하는 데이터를 생성하고, ROM에 저장하면 좋다. 이 때, ROM에 저장하는 데이터는, 제2 접속 단부(107)의 접속 단자로부터는 전기신호를 공급하지 않는다는 정보다. 제2 접속 단부(107)는 불필요해지므로, 제거해도 좋다.
또한 도 2의 구성의 경우, 즉, 제2 접속 단부(107)에 제2 표시패널(201)을 접속할 경우에는, 제2 표시패널(201)을 구동하기 위해 필요한 제어신호 및 화상신호 등의 전기신호를 제2 접속 단부(107)의 접속 단자로부터 공급한다. 그리고 ROM에 저장된 데이터가 제1 접속 단부(106)의 접속 단자로부터는 전기신호를 공급하지 않는다는 정보다.
즉, 제2 표시패널(201)을 구동하기 위해 필요한 전기신호를 HDL로 기술한 제1 입력 정보와, 전기신호를 입출력하는 입출력 단자의 배치에 관한 제2 입력 정보를 논리합성 배치 배선 툴에 주고, ROM에 저장하는 데이터를 생성하고, ROM에 저장할 수 있다. 이 때, ROM에 저장하는 데이터는, 제1 접속 단부(106)의 접속 단자로부터는 전기신호를 공급하지 않는다는 정보다. 제1 접속 단부(106)는 불필요해지므로, 제거해도 좋다.
또한 제1 접속 단부(106) 및 제2 접속 단부(107)에, 제1 표시패널(101) 및 제2 표시패널(201)을 각각 접속할 경우에는, 제1 표시패널(101) 및 제2 표시패널(201)을 구동하기 위해 필요한 제어신호 및 화상신호 등의 전기신호를 제1 접속 단부(106) 및 제2 접속 단부(107)의 접속 단자로부터 각각 공급하도록 논리회로의 기능 및 구성을 변경한다. 즉, 상기 기능을 HDL로 기술한 제1 입력 정보와, 전기신호의 입출력 및 공급에 관한 제2 입력 정보와 논리합성 배치 배선 툴에 의해, ROM에 저장하는 데이터를 생성하고, 그 데이터를 ROM에 저장할 수 있다. 이때, 이 경우에는, 2화면 표시 기능을 가지는 표시모듈을 형성할 수 있다.
또한 제1 접속 단부(106)에는, 제1 표시패널(101)뿐만 아니라, 복수의 다른 사양의 표시패널을 접속할 수 있는 구성으로 해도 된다. 즉, 제1 접속 단부(106)에 는, 제3, 제4 표시패널을 각각 접속할 수 있는 구성으로 해도 된다.
여기에서, 제3, 제4 표시패널은, 제1 접속 단부(106)에 있어서의 접속 단자와 물리적 배치가 동일한 접속 단자를 각각 가지고 있는 것으로 한다. 또한, 열경화성 수지로 접속했을 경우에, 제1 접속 단부(106)에 있어서의 접속 단자와, 표시패널의 접속 단자가, 각각 전기적으로 접속하는 것으로 한다.
또한 제2 접속 단부(107)에는, 제2 표시패널(201)뿐만 아니라, 복수의 다른 사양의 표시패널을 접속할 수 있는 구성으로 해도 된다. 즉, 제2 접속 단부(107)에는, 제5, 제6 표시패널을 각각 접속할 수 있는 구성으로 해도 된다.
여기에서, 제5, 제6 표시패널은, 제2 접속 단부(107)에 있어서의 접속 단자와 물리적 배치가 동일한 접속 단자를 갖는다. 또한, 열경화성 수지(211)로 접속했을 경우에, 제2 접속 단자에 있어서의 접속 단자와, 표시패널의 접속 단자가, 각각 전기적으로 접속하는 것으로 한다. 이 경우에는 컨트롤러(109)의 논리회로의 기능 및 구성을 변경하면 대응할 수 있다. 즉, 각각의 표시패널을 구동하기 위해 필요한 전기신호를 HDL로 기술한 제1 입력 정보와, 해당 전기신호의 입출력하는 입출력 단자의 배치에 관한 제2 입력 정보를 논리합성 배치 배선 툴에 주고, ROM에 저장하는 데이터를 생성하고, 그 데이터를 ROM에 저장하면 된다.
이때, 동일한 접속 단부에 다른 사양의 표시패널을 접속할 경우, 표시패널을 구동하기 위해 필요한 전기신호에 대해서, 타이밍 등의 전기적 사양뿐만 아니라, 전기신호를 전달하는 배선의 개수가 다른 경우도 존재할 수 있다. 이러한 경우, 접속 단부에 접속될 수 있는 표시패널 중, 전기신호를 가장 많이 필요로 하는 표시패 널의 개수에 맞추고, 접속 단부에 접속 단자를 설치해 두고, 컨트롤러(109)의 입출력 단자에 각각 전기적으로 접속해 두면 된다. 이러한 구성을 적용할 경우, 구동에 필요한 전기신호의 개수가 적은 표시패널을 접속 단부에 접속할 때에는, 불필요한 배선에 접속된 컨트롤러(109)의 입출력 단자는, 사용하지 않도록 하면 좋다.
상기의 경우에도, 접속 단부에 접속된 표시패널을 구동하기 위해 필요한 전기신호를 HDL로 기술한 제1 입력 정보와, 해당 전기신호의 입출력하는 입출력 단자의 배치에 관한 제2 입력 정보를 논리합성 배치 배선 툴에 주고, ROM에 저장하는 데이터를 생성하고, 그 데이터를 ROM에 저장하면 좋다.
본 실시의 형태에서는, 유연성 절연 기판에 2개의 접속 단부를 가지는 적층 인쇄회로기판에 관하여 설명했지만, 접속 단부의 수가 2개에 한정되는 것은 아니다. 즉, 유연성 절연 기판에, n개(n≥2)의 접속 단부를 가지고, 해당 n개의 접속 단부는, 각각 표시패널과 접속 가능하게 한 표시모듈로 할 수 있다. 이 경우, 해당 표시모듈의 갖는 n개의 접속 단부 중, 임의의 1개 이상의 접속 단부에 표시패널을 각각 접속하고, 표시패널이 접속된 접속 단부의 접속 단자에만, 표시패널을 구동하기 위해 필요한 제어신호 및 화상신호 등의 전기신호를 접속 단부로 공급하고, 그 밖의 접속 단부의 접속 단자에는 전기신호를 공급하지 않도록 논리회로의 기능 및 구성을 변경하면 좋다. 이때, 접속되는 표시패널의 사양은 1종류에 한정되지 않는다.
즉, 임의의 접속 단부에 접속된 표시패널을 구동하기 위해 필요한 전기신호를 HDL로 기술한 제1 입력 정보와, 해당 전기신호의 입출력하는 입출력 단자의 배치에 관한 제2 입력 정보를 논리합성 배치 배선 툴에 주고, ROM에 저장하는 데이터를 생성하고, ROM에 저장하면 된다.
여기에서, n개의 접속 단부에 접속되는 각각의 표시패널은, 접속된 각각의 접속 단부에 있어서의 접속 단자와, 물리적 배치가 동일한 접속 단자를 갖는 것으로 한다. 또한, 열경화성 수지로 접속했을 경우에, 표시패널의 접속 단자와 접속 단부의 접속 단자가 서로 전기적으로 접속되는 것으로 한다. 이 때, 표시패널을 접속하지 않는 접속 단부는 불필요하므로, 제거해도 좋다.
또한 일반적으로 1개의 접속 단부에, m종류(m≥1)의 사양의 표시패널을 접속 가능하게 한 표시모듈로 할 수 있다. 이 경우, 접속된 표시패널의 사양에 맞추어, 표시패널을 구동하기 위해 필요한 제어신호 및 화상신호 등의 전기신호를 접속 단부에 공급하도록 논리회로의 기능 및 구성을 변경하면 된다.
즉, 접속된 표시패널을 구동하기 위해 필요한 전기신호를 HDL로 기술한 제1 입력 정보와, 해당 전기신호의 입출력하는 입출력 단자의 배치에 관한 제2 입력 정보를 논리합성 배치 배선 툴에 주고, ROM에 저장하는 데이터를 생성하고, 그 데이터를 ROM에 저장하면 된다. 여기에서, 접속 단부에 접속하는 m개의 표시패널은, 접속 단부에 있어서의 접속 단자와, 물리적 배치가 동일한 접속 단자를 각각 갖는 것으로 한다. 또한 열경화성 수지로 접속했을 경우에, 표시패널의 접속 단자와 접속 단부의 접속 단자가 서로 전기적으로 접속되는 것으로 한다.
본 발명에 따른 표시모듈은, 이상과 같은 구성으로 함으로써 다른 사양의 표시패널에 대하여 프린트 기판을 공통으로 사용할 수 있고, 표시모듈의 개발 비용 및 제조 비용을 절감할 수 있다. 따라서, 저렴하고 고기능의 표시모듈을 제공할 수 있다. 또한 이러한 표시모듈을 탑재함으로써 저렴하고 고기능의 전자기기를 제공할 수 있다.
[실시예 1]
본 실시예에서는, 실시의 형태에 나타낸 본 발명에 있어서의 표시모듈의 회로 구성에 대해서, 도 5를 사용하여 설명한다. 도 5는, 본 발명에 있어서의 표시모듈의 특징적인 부분인 컨트롤러의, 논리회로 및 입출력 단자의 변경에 대해서, 상세하게 설명하기 위한 회로도다. 이때, 실시의 형태에서 설명한 도 1 및 도 2와, 동일 부분에 관해서는 동일한 부호를 부착하고, 그 반복된 설명은 생략한다.
도 5에 있어서, 컨트롤러(109)는, 논리회로(506), ROM(507), 제1∼제26 입출력 단자(511∼536)를 가진다. 제1 접속 단부(106)는 제1 표시패널(101)과 접속한다. 제1 접속 단부(106)는 제1∼제5 접속 단자(541∼545)로 구성되어 있다. 제2 접속 단부(107)는 제2 표시패널(201)과 접속한다. 제2 접속 단부는 제6∼제10 접속 단자(546∼550)로 구성되어 있다. 제1∼제4 입출력 단자(511∼514)는, 표시모듈을 탑재하는 전자기기의 시스템(560)에 전기적으로 접속된다.
구체적으로는, 각각의 제1∼제4 입출력 단자(511∼514)는, 유저 인터페이스 또는, 다른 인쇄회로기판에 전기적으로 접속된다. 각각의 제5∼제10 입출력 단자(515∼520)는, CPU(112)에 전기적으로 접속된다. 각각의 제11∼제13 입출력 단자(521∼523)는, 메모리(110)에 전기적으로 접속된다. 각각의 제14∼제18 입출력 단자(524∼528)는 각각, 각각의 제1∼제5 접속 단자(541∼545)에 전기적으로 접속 된다. 각각의 제19∼제23 입출력 단자(529∼533)는, 각각의 제6∼제10 접속 단자(546∼550)에 전기적으로 접속되어 있다.
각각의 제24∼26 입출력 단자(534∼536)는, ROM(507)에 저장된 데이터를 변경할 수 있는 ROM 라이터(570)에 접속된다. ROM 라이터(570)는, 표시모듈을 탑재하는 전자기기에 내장되어서 있어도 된다. 또한 각각의 제24∼26 입출력 단자(534∼536)는 ROM(507)에 저장되어 있는 데이터를 변경할 때에만, 외부의 ROM 라이터와 접속하여, 데이터를 변경하는 구성으로 해도 된다.
이때, 본 실시예에서는, 논리회로의 기능 및 구성에 관한 정보를 기억하는 매체로서, ROM(507)을 사용할 경우를 나타내지만, 본 발명은 이것에 제약되지 않는다. 기억매체로서, SRAM, FeRAM, PROM, EPROM, EEPROM 및 플래시 메모리를 사용해도 된다. 바람직하게는, EPROM, EEPROM을 사용하면 좋다.
이때, 도 5에 나타낸 컨트롤러(109)의 입출력 단자의 개수는 일례이며, 실제의 실시예에 따라, 몇 개로 해도 상관없다. 구체적인 개수는, 본 명세서에서 개시하는 내용을 일탈하지 않는 범위에서, 실시자가 적절히 결정하면 된다.
컨트롤러(109)의 논리회로(506)의 기능 및 구성은, ROM(507)에 저장되어 있는 데이터에 의해 결정된다. ROM(507)에 저장되어 있는 데이터를 변경함으로써 컨트롤러(109)의 논리회로(506)의 기능 및 구성을 변경할 수 있다. 논리회로(506)의 기능 및 구성으로서, 예를 들면 컨트롤러의 각각의 제1∼제26 입출력 단자(511∼536)로부터 공급되는 전기신호의 타이밍, 논리회로 등을 자유롭게 변경할 수 있다. 따라서, 전기신호가 공급되는 입출력 단자의 위치를 변경하는 것도 가능하다. 이때, 도 5에 있어서, ROM(507)은, 컨트롤러(109)에 내장되어 있을 경우를 나타냈지만, 컨트롤러와는 별도로, 적층 인쇄회로기판 위에 탑재되어 있어도 된다. 또한 본 실시예에서는, 컨트롤러(109)의 논리회로(506)의 기능 및 구성을 ROM(507)에 저장된 데이터에 따라 변경할 경우의 예를 게시했지만, 컨트롤러(109)의 논리회로(506)의 배선을 전기적으로 단락 또는 절연함으로써 논리회로의 기능 및 구성을 변경할 수 있는 반도체장치로 컨트롤러(109)를 구성해도 된다. 예를 들면, 일부에 FPGA, PLD, CPLD를 탑재한 ASIC(Application Specific IC) 또는 게이트 어레이 등으로 컨트롤러(109)를 구성해도 좋다.
본 실시예에 있어서의 표시모듈은 이상과 같은 구성으로 함으로써, 다른 사양의 표시패널에 대하여 적층 인쇄회로기판을 공통으로 사용할 수 있어, 표시모듈의 개발 비용 및 제조 비용을 절감할 수 있다. 따라서, 저렴하고 고기능의 표시모듈을 제공할 수 있다. 또한 이러한 표시모듈을 탑재함으로써 저렴하고 고기능의 전자기기를 제공할 수 있다.
[실시예 2]
본 실시예에서는, 실시의 형태에 나타낸 본 발명에 있어서의 표시모듈의 회로 구성에 대해서, 실시예 1과는 다른 예에 대해서, 도 6을 사용하여 설명한다. 도 6은 본 발명에 있어서의 표시모듈의 특징적인 부분인 컨트롤러의, 논리회로 및 입출력 단자의 변경에 대해서, 상세하게 설명하기 위한 회로도다. 또한, 제19∼제23 입출력 단자(529∼533)는 접속 단자에 전기적으로 접속되어 있지 않는다. 이때 실 시의 형태에서 설명한 도 1, 도 2, 및 실시예 1에서 설명한 도 5와, 동일 부분에 관해서는 동일한 부호를 부착하고, 그 반복된 설명은 생략한다.
이때 ROM(507)에 저장되어 있는 데이터는, 제19∼제23 입출력 단자(529∼533)는, 접속 단자와 전기적으로 접속되지 않는다는 정보다. 이때 본 실시예에서는, 논리회로의 기능 및 구성에 관한 정보를 기억하는 매체로서, ROM(507)을 사용할 경우를 나타내지만, 본 발명은 이것에 제약되지 않는다. 기억 매체로서, SRAM, FeRAM, PROM, EPROM, EEPROM 및 플래시 메모리를 사용해도 된다. 바람직하게는, EPROM, EEPROM을 사용하면 좋다.
도 6에 있어서, 제14 입출력 단자(524)는, 제1 접속 단자(541) 및 제6 접속 단자(546)와 전기적으로 접속되어 있다. 마찬가지로, 제15∼제18 입출력 단자(525∼528)는, 제2∼제5 접속 단자(542∼545) 및 제7∼제10 접속 단자(547∼550)와 각각 전기적으로 접속되어 있다. 도 6에 있어서의 표시모듈의 회로 구성은 이상의 점에서, 실시예 1에서 설명한 도 5에 나타낸 회로 구성과 다르다.
이렇게, 제1 접속 단부(106)의 접속 단자와 제2 접속 단부(107)의 접속 단자가, 동일한 입출력 단자로부터 공통의 전기신호를 수신함으로써, 적층 인쇄회로기판 위의 배선수를 절감하는 것이 가능하다. 따라서, 적층 인쇄회로기판의 설계 비용 및 제조 가격을 절감할 수 있어 효율적이다.
이때, 도 6에서 나타낸 컨트롤러(109)의 입출력 단자의 개수는 일례이며, 실제의 실시예의 형태에 따라, 몇 개로 해도 상관없다. 구체적인 개수는, 본 명세서에서 개시하는 내용을 일탈하지 않는 범위에서, 실시자가 적절히 결정하면 된다.
본 실시예에 있어서의 표시모듈은, 이상과 같은 구성으로 함으로써 다른 사양의 표시패널에 대하여 적층 인쇄회로기판을 공통으로 사용할 수 있어, 표시모듈의 개발 비용 및 제조 비용을 절감할 수 있다. 따라서, 저렴하고 고기능의 표시모듈을 제공할 수 있다. 또한 이러한 표시모듈을 탑재함으로써 저렴하고 고기능의 전자기기를 제공할 수 있다.
[실시예 3]
본 실시예에서는, 실시의 형태에 나타낸 본 발명에 있어서의 표시모듈의 회로 구성에 대해서, 실시예 1 및 실시예 2과는 다른 예에 대해서, 도 7을 사용하여 설명한다. 도 7은 본 발명에 있어서의 표시모듈의 특징적인 부분인 컨트롤러의, 논리회로 및 입출력 단자의 변경에 대해서, 상세하게 설명하기 위한 회로도다. 이때, 실시의 형태에서 설명한 도 1, 도 2, 실시예 1에서 설명한 도 5, 및 실시예 2에서 설명한 도 6과, 동일 부분에 관해서는 동일한 부호를 부착하고, 그 반복된 설명은 생략한다.
도 7에 있어서, 제14∼제16 입출력 단자(524∼526)는, 제1∼제3 접속 단자(541∼543)와 각각 전기적으로 접속되어 있다. 제19∼21 입출력 단자(529∼531)는, 각각 제6∼제8 접속 단자(546∼548)와 전기적으로 접속되어 있다. 제17 입출력 단자(527)는, 제4 접속 단자(544), 및 제9 접속 단자(549)와 전기적으로 접속되어 있다. 제18 입출력 단자(528)는, 제5 접속 단자(545), 및 제10 접속 단자(550)와 전기적으로 접속되어 있다. 또한, 제22 입출력 단자(532)와 제23 입출력 단자(533)는 접속 단자에 전기적으로 접속되어 있지 않는다. 도 7에 있어서의 표시모듈의 회 로 구성은 이상의 점에서, 실시예 1에서 설명한 도 5, 또는 실시예 2에서 설명한 도 6의 회로 구성과 다르다.
이때, ROM(507)에 저장되어 있는 데이터는, 제22 입출력 단자(532)와 제23 입출력 단자(533)가 접속 단자에 전기적으로 접속되지 않는다는 정보를 포함한다. 이때 본 실시예에서는, 논리회로의 기능 및 구성에 관한 정보를 기억하는 매체로서, ROM(507)을 사용할 경우를 나타내지만, 본 발명은 이것에 제약되지 않는다. 기억 매체로서, SRAM, FeRAM, PROM, EPROM, EEPROM 및 플래시 메모리를 사용해도 된다. 바람직하게는, EPROM, EEPROM을 사용하면 좋다.
이렇게, 제1 접속 단부(106)의 접속 단자와 제2 접속 단부(107)의 접속 단자가, 일부의 입출력 단자로부터 공통인 전기신호를 수신함으로써 적층 인쇄회로기판 위의 배선수를 절감하는 것이 가능하다. 제1 접속 단부(106)와 제2 접속 단부(107)에 각각 접속된 제1 표시패널과 제2 표시패널에 있어서, 접속 단부의 접속 단자로부터 각각의 표시패널에 공급되는 전기신호의 일부만이 공통인 경우에도, 적층 인쇄회로기판을 공통으로 사용할 수 있다. 따라서, 적층 인쇄회로기판의 설계 비용 및 제조 가격을 절감할 수 있어, 효율적이다.
이때, 도 7에서 나타낸 컨트롤러(109)의 입출력 단자의 개수는 일례이며, 실제의 실시예에 의해, 몇 개로 해도 상관없다. 구체적인 개수는, 본 명세서에서 개시하는 내용을 일탈하지 않는 범위에서, 실시자가 적절히 결정하면 좋다.
본 실시예에 있어서의 표시모듈은, 이상과 같은 구성으로 함으로써 다른 사 양의 표시패널에 대하여 프린트 기판을 공통으로 사용할 수 있어, 표시모듈의 개발 비용 및 제조 비용을 절감할 수 있다. 따라서, 저렴하고 고기능의 표시모듈을 제공할 수 있다. 또한 이러한 표시모듈을 탑재함으로써 저렴하고 고기능의 전자기기를 제공할 수 있다.
[실시예 4]
본 실시예에서는, 실시예 및 실시예 1∼3에서 설명한 본 발명에 있어서의 표시모듈을 구성하는 표시패널에 적용되는 액정표시패널의 구성에 관하여 설명한다.
도 8에는, 본 발명에 있어서의 표시모듈을 구성하는 액정표시패널의 단면도를 나타낸다.
액정표시패널은 화소부(705), 및 구동회로부(708)를 가진다. 화소부(705)는, 실시예에서 설명한 도 1에 있어서의 표시부(103) 및 도 2에 있어서의 표시부(203)에 해당한다. 구동회로부(708)는 소스 드라이버 및 게이트 드라이버에 해당한다. 소스 드라이버는 영상신호를 화소부에 입력하고, 게이트 드라이버는 주사 신호를 화소부에 입력한다. 화소부(705), 및 구동회로부(708)에 있어서, 절연 기판(801) 위에 하지막(802)이 설치된다. 절연 기판(801)에는, 단결정 반도체기판, 석영기판, 유리 기판, 플라스틱 기판, 스테인레스 기판, 또는 SOI기판의 어느 하나의 표면에 절연막을 형성한 기판 등의 절연 기판을 적용할 수 있다. 일반적으로 합성 수지로 이루어지는 기판은, 다른 기판과 비교해서 내열온도가 낮은 것이 염려된다. 그러나 내열성이 높은 기판을 사용한 제작 공정 후에, 전치함으로써 합성 수지로 이루어지는 기판을 채용하는 것이 가능해 진다.
화소부(705)에는, 상기 하지막(802) 위에 스위칭소자가 되는 트랜지스터가 설치된다. 본 실시예에서는, 상기 트랜지스터에 박막 트랜지스터(TFT)를 사용하고, 이것을 스위칭 TFT(803)라고 부른다. TFT는 다양한 방법 및 구성으로 제작할 수 있다. 예를 들면 활성층으로서, 결정성 반도체막을 적용하는 구성을 사용할 수 있다. 물론, 활성층의 결정 상태는 결정 상태 외에도, 비정질 상태, 미결정 상태로 할 수 있다.
결정성 반도체막 위에는, 게이트 절연막을 사이에 두고 게이트 전극이 형성된다. 게이트 절연막에는 바람직하게는 무기재료를 사용하면 되고, 질화규소, 또는 산화 규소를 사용할 수 있다. 게이트 전극은, 도전성 재료로 형성하면 되고, 텅스텐, 탄탈, 알루미늄, 티타늄, 은, 금, 몰리브덴 등을 가진다. 상기 게이트 전극을 사용해서 상기 활성층에 불순물원소를 첨가할 수 있다. 이렇게 게이트 전극을 사용한 불순물원소의 첨가에 의해, 불순물원소 첨가를 위한 마스크를 형성할 필요는 없다. 게이트 전극은 단층 구조, 또는 적층 구조를 가질 수 있다. 불순물영역은, 그 농도를 제어함으로써 고농도 불순물영역 또는 저농도 불순물영역으로 할 수 있다. 이렇게 저농도 불순물영역을 가지는 TFT를, LDD(Lightdoped drain) 구조라고 부른다. 이때 저농도 불순물영역은, 게이트 전극과 겹치도록 형성할 수 있고, 이러한 TFT의 구조를, GOLD(Gate Overlaped LDD) 구조라고 부른다. 도 8에 있어서는, GOLD구조를 가지는 스위칭 TFT(803)를 나타낸다. 스위칭 TFT(803)의 극성은, 불순물영역에 인(P) 등을 사용함으로써 n형으로 한다. 스위칭 TFT(803)의 극성을 p형으로 하는 경우에는, 붕소(B) 등을 첨가하면 좋다.
그 후에 게이트 전극 등을 덮는 보호막을 형성한다. 보호막에 혼입된 수소원소에 의해, 결정성 반도체막의 댕글링 본드를 종단할 수 있다. 또한 평탄성을 높이기 위해서, 층간 절연막(805)을 형성해도 좋다. 층간 절연막(805)에는, 유기재료, 또는 무기재료, 혹은 그것들의 적층구조를 사용할 수 있다. 무기재료로서, 질화규소, 산화 규소를 사용할 수 있다. 유기재료로서, 폴리이미드, 아크릴, 폴리아미드, 폴리이미드 아미드, 레지스트 또는 벤조시클로부텐, 실록산, 폴리실라잔을 사용할 수 있다. 실록산이란, 실리콘(Si)과 산소(O)과의 결합으로 골격구조가 구성되고, 치환기로서, 적어도 수소를 포함한 유기기(예를 들면 알킬기, 방향족 탄화수소)를 사용할 수 있다. 또는, 치환기로서, 플루오르기를 사용해도 된다. 또는 치환기로서, 적어도 수소를 포함한 유기기와, 플루오르기를 사용해도 된다. 폴리실라잔은 규소(Si)와 질소(N)의 결합을 가지는 폴리머 재료를 포함한 액체재료를 출발 원료로 사용해서 형성된다. 층간 절연막(805)을 형성할 때에, 무기재료를 사용해서 형성하면, 아래쪽의 요철에 따라 표면이 불균일해진다. 층간 절연막(805)을 형성할 때에, 유기재료를 사용해서 형성하면, 표면은 평탄화된다. 예를 들면 층간 절연막(805)에 있어서 평탄성이 요구될 경우, 유기재료를 사용해서 형성하면 좋다. 이때, 무기재료를 사용해서 층간 절연막(805)을 형성할 경우에도 후막화함으로써, 평탄성을 실현할 수 있다.
그리고 층간 절연막(805), 보호막, 게이트 절연막에 개구부를 형성하고, 불순물영역과 접속된 배선을 형성한다. 이렇게 하여, 스위칭 TFT(803)를 형성할 수 있다. 이때 본 발명은 스위칭 TFT(803)의 구성에 한정되는 것은 아니다.
층간 절연막(805) 등에 설치된 개구부에 도전층을 형성하여, 소스 전극 또는 드레인 전극이 제작된다. 그리고, 소스 전극 또는 드레인 전극에 접속된 화소전극(806)을 형성한다.
스위칭 TFT(803)와 동시에, 용량소자(804)를 형성할 수 있다. 본 실시예에서는, 게이트 전극과 동시에 형성된 도전막, 보호막 및 층간 절연막(805), 화소전극(806)의 적층체에 의해, 용량소자(804)를 형성한다.
결정성 반도체막을 사용함으로써, 화소부와 구동회로부를 동일 기판 위에 일체로 형성할 수 있다. 그 경우, 화소부의 트랜지스터와, 구동회로부(708)의 트랜지스터는 동시에 형성된다. 구동회로부(708)에 사용하는 트랜지스터는, CMOS회로를 구성하기 때문에, CMOS회로(854)라고 부른다. CMOS회로(854)를 구성하는 각각의 TFT는 스위칭 TFT(803)와 동일한 구성으로 할 수 있다. 물론, CMOS회로(854)를 구성하는 TFT는, 반드시 스위칭 TFT(803)와 동일한 구성으로 할 필요는 없고, 예를 들면 GOLD 구조 대신에, LDD구조를 사용할 수 있다.
화소전극(806)을 덮도록 배향막(808)을 형성한다. 배향막(808)에는 러빙 처리를 실시한다. 이 러빙 처리는 액정의 모드에 따라 실시하지 않는 경우도 있다. 예를 들면 VA모드의 경우에는 처리를 필요로 하지 않는다.
다음에 대향기판(820)을 준비한다. 대향기판(820)의 내측, 즉 액정에 접하는 측에는, 컬러 필터(822), 및 블랙 매트릭스(BM)(824)를 설치할 수 있다. 컬러 필 터 등은 공지의 방법으로 제작할 수 있는데, 소정의 재료가 적하되는 액적토출법(대표적으로는 잉크젯법)에 의해 형성하면, 재료의 낭비 및 포토리소그래피법의 노광 공정을 없앨 수 있다. 이때 컬러 필터 등은 스위칭 TFT(803)가 배치되지 않는 영역에 설치한다. 즉, 빛의 투과 영역, 즉 개구 영역과 대향하도록 컬러 필터 등을 설치한다. 또한, 컬러 필터 등은, 액정표시패널을 풀컬러 표시로 할 경우, 적색(R), 녹색(G), 청색(B)을 나타내는 재료로 형성하면 되고, 모노 컬러 표시로 할 경우, 적어도 하나의 색을 나타내는 재료로 형성하면 된다.
이때, 백라이트에 RGB의 다이오드(LED) 등을 배치한다. 시분할에 의해 컬러 표시하는 계시가법 혼색법(필드 시퀀셜법)을 채용할 때에는, 컬러 필터를 설치하지 않을 경우가 있다. 블랙 매트릭스(824)는 스위칭 TFT(803)나 CMOS회로(854)의 배선에 의한 외광의 반사를 저감하기 위해 설치된다. 따라서 블랙 매트릭스(824)는 스위칭 TFT(803)나 CMOS회로(854)와 겹치도록 설치한다. 이때, 블랙 매트릭스(824)는 용량소자(804)에 겹치도록 형성해도 좋다. 이에 따라 용량소자(804)를 구성하는 금속막에 의한 반사를 방지할 수 있다.
그리고 대향전극(823), 배향막(826)을 설치한다. 배향막(826)에는 러빙 처리를 실시한다.
이때 TFT가 가지는 배선, 게이트 전극, 화소전극(806), 대향전극(823)은, 인듐 주석산화물(ITO), 산화인듐에 산화아연(ZnO)을 혼합한 IZO(indium zinc oxide), 산화인듐에 산화 규소(SiO2)를 혼합한 도전 재료, 유기 인듐, 유기 주석 등에서 선택할 수 있다. 또는, TFT가 가지는 배선, 게이트 전극, 화소전극(806), 대향전극(823)은, 텅스텐(W), 몰리브덴(Mo), 지르코늄(Zr), 하프늄(Hf), 바나듐(V), 니오브(Nb), 탄탈(Ta), 크롬(Cr), 코발트(Co), 니켈(Ni), 티타늄(Ti), 백금(Pt), 알루미늄(Al), 구리(Cu) 등의 금속 또는 그 합금, 혹은 그 금속질화물에서 선택할 수 있다.
이러한 대향기판(820)을, 밀봉재(828)를 사용하여, 절연 기판(801)에 접착한다. 밀봉재(828)는 디스펜서 등을 사용하여, 절연 기판(801) 위 또는 대향기판(820) 위에 묘화할 수 있다. 또 절연 기판(801)과, 대향기판(820)과의 간격을 유지하기 위해서, 화소부(705), 구동회로부(708)의 일부에 스페이서(825)를 설치한다. 스페이서(825)는 기둥 형상이나 구형을 가진다.
이렇게 서로 접착된 절연 기판(801)과 대향기판(820)의 사이에 액정(811)을 주입한다. 액정을 주입할 경우, 진공중에서 행하면 좋다. 액정(811)은 주입법 이외의 방법에 의해서도 형성할 수 있다. 예를 들면 액정(811)을 적하하고, 그 후 대향기판(820)을 접착해도 좋다. 이러한 적하법은 주입법을 적용하기 어려운 대형기판을 다룰 때에 적용하면 좋다.
액정(811)은 액정분자를 가지고, 액정분자의 기울기를 화소전극(806), 및 대향전극(823)에 의해 제어한다. 구체적으로는, 화소전극(806)과, 대향전극(823)에 인가되는 전압에 의해 제어한다. 이러한 제어는, 구동회로부(708)에 설치된 제어회로를 사용해서 행한다. 이때 제어회로는, 반드시 절연 기판(801) 위에 형성될 필요는 없고, 접속 단자(810)를 통해서 접속된 회로를 사용해도 된다. 접속 단자(810) 는, 실시예 및 실시예 1∼3에서 설명한 제1 접속 단부(106) 및 제2 접속 단부(107)에 설치된 접속 단자와 전기적으로 접속한다. 이 때, 접속 단자(810)와 접속하기 위해서, 도전성 미립자를 가지는 이방성 도전막을 사용할 수 있다. 접속 단자(810)의 일부에는, 대향전극(823)이 도통하고 있어, 대향전극(823)의 전위를 공통으로 할 수 있다. 예를 들면 범프(837)를 사용해서 도통으로 할 수 있다.
이어서, 백라이트 유닛(852)의 구성에 관하여 설명한다. 백라이트 유닛(852)은 형광을 발하는 광원(831)으로서 냉음극관, 열음극관, 다이오드, 무기EL, 유기EL이, 형광을 효율적으로 도광판(835)에 이끌기 위한 램프 리플렉터(832), 형광이 전반사하면서 전체 면에 빛을 이끌기 위한 도광판(835), 명도의 편차를 저감하기 위한 확산판(836), 도광판(835) 밑에 샌 빛을 재이용하기 위한 반사판(834)을 가지도록 구성되어 있다.
백라이트 유닛(852)에는, 광원(831)의 휘도를 조정하기 위한 제어회로가 접속되어 있다. 제어회로로부터 공급되는 신호에 의해, 광원(831)의 휘도를 제어할 수 있다.
절연 기판(801)과 백라이트 유닛(852)의 사이에는 편광판(816)이 설치되고, 대향기판(820) 위에도 편광판(821)이 설치된다. 편광판(816, 821)은, 위상차 필름을 가져도 되고, 절연 기판(801), 대향기판(820)에 각각 접착되어 있다.
이러한 액정표시패널을 본 발명에 적용함으로써, 고성능 표시패널을 가지는 고성능 표시모듈을 제공할 수 있다. 또한 고성능 표시모듈을 탑재한 전자기기를 제공할 수 있다.
[실시예 5]
본 실시예에서는, 실시예 및 실시예 1∼3에서 설명한 본 발명에 있어서의 표시모듈을 구성하는 표시패널에 적용되는 자발광 표시패널의 구성에 관하여 설명한다. 이때, 실시예 4에서 설명한 도 8과, 동일 부분에 관해서는 동일한 부호를 부착하고, 그 반복된 설명은 생략한다.
도 9에는, 본 발명에 있어서의 표시모듈을 구성하는 자발광 표시패널의 단면도를 나타낸다.
자발광 표시패널은 화소부(705), 구동회로부(708)로 크게 나눌 수 있다. 화소부(705)에 설치된 박막 트랜지스터는 스위칭 소자 또는 구동용 소자로 사용할 수 있다. 구동회로부(708)에 설치된 박막 트랜지스터는 CMOS회로(854)로 사용할 수 있다. CMOS회로(854)는 P채널형 TFT와 N채널형 TFT로 구성된다. 구동회로부(708)에 설치된 CMOS회로(854)에 의해, 스위칭 TFT(803)를 제어할 수 있다.
구동용 소자의 TFT의 소스 전극 또는 드레인 전극의 어느 하나와 접속되는 제1 전극(906)을 형성한다. 제1 전극(906)은 투광성을 가지는 재료를 사용해서 형성한다. 투광성을 가지는 재료로서, 인듐 주석산화물(ITO), 산화아연(ZnO), 산화인듐 아연(IZO), 갈륨을 첨가한 산화아연(GZO) 등을 들 수 있다. 또 Li나 Cs 등의 알칼리 금속, 및 Mg, Ca, Sr 등의 알칼리 토금속, 이것들을 포함한 합금(Mg:Ag, Al:Li, Mg:In 등), 및 이것들의 화합물(불화 칼슘, 질화 칼슘)을 사용할 수 있다. 또한 Yb나 Er 등의 희토류 금속 등의 비 투광성 재료이여도, 상당히 얇은 막 두께로 함으로써, 투광성을 가질 수 있으므로, 비투광성 재료를 제1 전극(906)에 사용해도 된다.
제1 전극(906)의 단부를 덮도록 절연층(910)을 형성한다. 절연층(910)은 층간 절연막(805)과 마찬가지로 형성할 수 있다. 절연층(910)이 제1 전극(906)의 단부를 덮도록, 절연층(910)에 개구부를 설치한다. 개구부의 단면은 그 후 형성되는 층의 절단을 방지할 수 있도록 테이퍼 형상을 가지면 좋다. 예를 들면 절연층(910)에 비감광성 수지, 또는 감광성 수지를 사용할 경우, 노광 조건에 의해, 개구부의 측면에 테이퍼를 형성할 수 있다.
그 후에 절연층(910)의 개구부에 전계발광층(907)을 형성한다. 전계발광층(907)은 각 기능을 갖는 층, 구체적으로는 정공주입층, 정공수송층, 발광층, 전자수송층, 전자주입층을 가진다. 단, 각 층의 경계는 반드시 명확하지 않고, 그 일부가 혼재하고 있을 경우도 있다.
구체적인 발광층을 형성하는 재료를 예시하면, 적색계의 발광을 얻고자 할 때에는, 발광층에, 4-디시아노메틸렌-2-이소프로필-6-[2-(1,1,7,7-테트라메틸줄로리딘-9-일)에테닐]-4H-피란(약칭:DCJTI), 4-디시아노메틸렌-2-메틸-6-[2-(1,1,7,7-테트라메틸줄로리딘-9-일)에테닐]-4H-피란(약칭:DCJT), 4-디시아노메틸렌-2-tert-부틸-6-[2-(1,1,7,7-테트라메틸줄로리딘-9-일)에테닐]-4H-피란(약칭:DCJTB)이나 페리플란텐, 2,5-디시아노-1,4-비스[2-(10-메톡시-1,1,7,7-테트라메틸줄로리딘-9-일)에테닐]벤젠, 비스[2,3-비스(4-플루오르페닐)퀴녹살리나토]이리 듐(아세틸아세토나토)(약칭:Ir[Fdpq]2acac) 등을 사용할 수 있다. 단 이들 재료에 한정되지 않고, 600nm 내지 700nm에 발광스펙트럼의 피크를 가지는 발광을 나타내는 물질을 사용할 수 있다.
녹색계의 발광을 얻고자 할 때에는, 발광층에, N, N'-디메틸퀴나크리돈(약칭:DMQd), 쿠마린 6이나 쿠마린 545T, 트리스(8-퀴놀리노라토)알루미늄(약칭:Alq3) 등을 사용할 수 있다. 단, 이들 재료에 한정되지 않고, 500nm 내지 600nm에 발광스펙트럼의 피크를 가지는 발광을 나타내는 물질을 사용할 수 있다.
청색계의 발광을 얻고자 할 때에는, 발광층에, 9,10-비스(2-나프틸)-tert-부틸안트라센(약칭:t-BuDNA), 9,9'-비안트릴, 9,10-디페닐안트라센(약칭:DPA), 9,10-비스(2-나프틸)안트라센(약칭:DNA), 비스(2-메틸-8-퀴놀리노라토)-4-페닐페놀라토-갈륨(약칭:BGaq), 비스(2-메틸-8-퀴놀리노라토)-4-페닐페놀라토-알루미늄(약칭:BAlq) 등을 사용할 수 있다. 단 이들 재료에 한정되지 않고, 400nm 내지 500nm에 발광스펙트럼의 피크를 가지는 발광을 나타내는 물질을 사용할 수 있다.
백색계의 발광을 얻고자 할 때에는, TPD(방향족 디아민), 3-(4-tert-부틸페닐)-4-페닐-5-(4-비페닐일)-1,2,4-트리아졸(약칭:TAZ), 트리스(8-퀴놀리노라토)알루미늄(약칭:Alq3), 적색발광 색소인 나일 레드를 도프한 Alq3, Alq3을 증착법 등에 의해 적층한 구성을 사용할 수 있다.
그 후에 제2 전극(908)을 형성한다. 제2 전극(908)은, 제1 전극(906)과 마찬 가지로 형성할 수 있다. 이것에 의해, 제1 전극(906), 전계발광층(907), 제2 전극(908)을 가지는 발광소자(909)를 형성할 수 있다.
이때, 제1 전극(906), 및 제2 전극(908)이 투광성을 가지기 때문에, 전계발광층(907)으로부터 빛을 양방향으로 발광시킬 수 있다. 이렇게 양방향으로 발광시킬 수 있는 자발광 표시패널을 양면 발광형 자발광 표시패널이라고 부를 수 있다.
그 후에 밀봉재(828)에 의해, 절연 기판(801)과 대향기판(820)을 부착한다. 본 실시예에서는, 밀봉재(828)는 구동회로부(708)의 일부 위에 설치되기 때문에 프레임 사이즈를 줄일 수 있다. 물론, 밀봉재(828)의 배치는 이것에 한정되지 않고, 밀봉재(828)는 구동회로부(708)의 외측에 형성해도 된다.
절연 기판(801)과 대향기판(820)의 부착에 의해 형성되는 공간에는, 질소 등의 불활성 기체를 봉입한다. 또는, 형성되는 공간을, 투광성을 가지고, 흡습성이 높은 수지재료로 충전한다. 그 결과, 발광소자(909)의 열화의 하나의 요인이 되는 수분이나 산소의 침입을 방지할 수 있다. 또한 절연 기판(801)과 대향기판(820)과의 간격을 유지하기 위해서, 스페이서를 형성해도 되고, 스페이서에 흡습성을 갖게 해도 좋다. 스페이서는 구상이나 기둥 형상을 가진다.
대향기판(820)에는, 컬러 필터나 블랙 매트릭스를 설치할 수 있다. 컬러 필터에 의해, 단색발광층, 예를 들면 백색발광층을 사용할 경우에도, 풀컬러 표시가 가능해진다. RGB의 발광층을 사용할 경우에도, 컬러 필터를 설치함으로써, 발광되는 빛의 파장을 제어할 수 있고, 고화질 표시를 제공할 수 있다. 또 블랙 매트릭스에 의해, 배선 등에 의한 외광의 반사를 저감할 수 있다.
절연 기판(801)의 외측에, 위상차판(925), 제1 편광판(926), 제2 편광판(927)을 설치한다. 대향기판(820)의 외측에, 위상차판(915), 제1 편광판(916), 제2 편광판(917)을 설치한다. 즉, 절연 기판(801), 대향기판(820)의 각각 외측에, 편광판과 파장판을 가지는 원편광판을 설치한다. 원편광판에 의해, 전극에 의한 외광 반사를 방지할 수 있다.
본 실시예에서는, 구동회로부를 절연 기판(801) 위에 일체로 형성하는 형태를 나타냈지만, 구동회로부는 실리콘 웨이퍼로 형성된 IC회로를 사용해도 된다. 그 경우, IC회로로부터의 영상신호 등은, 접속 단자 등을 통해, 스위칭 TFT(803)에 입력할 수 있다.
이때 본 실시예에서는, 액티브형 자발광 표시패널을 사용하여 설명했지만, 패시브형 자발광 표시패널로 해도 된다.
이러한 자발광 표시패널을 본 발명에 적용함으로써, 고성능 표시패널을 가지는 고성능 표시모듈을 제공할 수 있다. 또한 고성능 표시모듈을 탑재한 전자기기를 제공할 수 있다.
[실시예 6]
본 실시예에서는, 본 발명에 있어서의 표시모듈을 사용해서 제작되는 전자기기의 예에 대해서 도 10a 내지 10g를 사용하여 설명한다.
본 발명을 사용해서 제작한 전자기기로서, 비디오 카메라, 디지털 카메라, 고글형 디스플레이(헤드 마운트 디스플레이), 네비게이션 시스템, 음향재생장치(카 오디오, 오디오 컴포넌트시스템 등), 노트형 PC, 게임 기기, 휴대 정보단말(모바일 컴퓨터, 휴대전화, 휴대형 게임기 또는 전자서적 등), 기록 매체를 구비한 화상재생장치(구체적으로는 Digital Versatile Disc(DVD) 등의 기록 매체를 재생하고, 그 화상을 표시할 수 있는 디스플레이를 구비한 장치) 등을 들 수 있다. 그것들의 전자기기의 구체적인 예를 도 10a 내지 10g에 나타낸다.
도 10a는 디스플레이이며, 케이싱(1001), 지지대(1002), 표시부(1003)를 포함한다. 본 발명에 있어서의 표시모듈의 표시부는, 표시부(1003)에 적용할 수 있다. 본 발명을 사용함으로써, 저렴하고 고기능의 디스플레이를 실현할 수 있다.
도 10b는 비디오 카메라이며, 본체(1011), 표시부(1012), 음성입력부(1013), 조작 스위치(1014), 배터리(1015), 수상부(1016) 등으로 구성되어 있다. 본 발명에 있어서의 표시모듈의 표시부는, 표시부(1012)에 적용할 수 있다. 본 발명을 사용함으로써, 저렴하고 고기능의 비디오 카메라를 실현할 수 있다.
도 10c는 노트형의 PC이며, 본체(1021), 케이싱(1022), 표시부(1023), 키보드(1024) 등으로 구성되어 있다. 본 발명에 있어서의 표시모듈의 표시부는, 표시부(1023)에 적용할 수 있다. 본 발명을 사용함으로써, 저렴하고 고기능의 PC를 실현할 수 있다.
도 10d는 휴대 정보단말이며, 본체(1031), 스타일러스(1032), 표시부(1033), 조작 버튼(1034), 외부 인터페이스(1035) 등으로 구성되어 있다. 본 발명에 있어서의 표시모듈의 표시부는, 표시부(1033)에 적용할 수 있다. 본 발명을 사용함으로써, 저렴하고 고기능의 휴대 정보단말을 실현할 수 있다.
도 10e는 음향재생장치, 구체적으로는 차 내부용 오디오 장치이며, 본 체(1041), 표시부(1042), 조작 스위치(1043, 1044) 등으로 구성되어 있다. 본 발명에 있어서의 표시모듈의 표시부는, 표시부(1042)에 적용할 수 있다. 여기에서는 차 내부용 오디오 장치를 예로 들었지만, 본 발명은 휴대형 혹은 가정용 오디오 장치에 사용해도 된다. 본 발명을 사용함으로써, 저렴하고 고기능의 음향재생장치를 실현할 수 있다.
도 10f는 디지털 카메라이며, 본체(1051), 표시부(A)(1052), 접안부(1053), 조작 스위치(1054), 표시부(B)(1055), 배터리(1056) 등으로 구성되어 있다. 본 발명에 있어서의 표시모듈의 표시부는 표시부(A)(1052) 및 표시부(B)(1055)에 적용할 수 있다. 본 발명을 사용함으로써, 저렴하고 고기능의 디지털 카메라를 실현할 수 있다.
도 10g는 휴대전화기이며, 본체(1061), 음성출력부(1062), 음성입력부(1063), 표시부(1064), 조작 스위치(1065), 안테나(1066) 등으로 구성되어 있다. 본 발명에 있어서의 표시모듈의 표시부는 표시부(1064)에 적용할 수 있다. 본 발명을 사용함으로써, 저렴하고 고기능의 휴대전화기를 실현할 수 있다.
이들 전자기기에 사용되는 반도체장치 및 표시패널은 유리 기판뿐만 아니라 내열성 플라스틱 기판을 사용할 수도 있다. 그 결과, 전자기기를 더욱 경량화할 수 있다.
본 발명은 상기 전자기기에 한정되지 않고, 실시의 형태, 실시예 1∼5에 나타낸 표시모듈을 사용한 여러 가지 전자기기에 적용할 수 있다. 이렇게, 저렴하고 고기능의 전자기기를 실현할 수 있다.
본 출원은 2005년 12월 2일에, 일본 특허청에 출원된 일본 특허 no.2005-350046에 근거하는 것으로, 그 모든 내용은 여기에 참조에 의해 인용된다.

Claims (40)

  1. 적층 인쇄회로기판과,
    상기 적층 인쇄회로기판에 설치된 제어회로 및 CPU를 포함하고,
    상기 적층 인쇄회로기판은, 적어도 제1 인쇄배선기판과, 제2 인쇄배선기판과, 상기 제1 인쇄배선기판과 상기 제2 인쇄배선기판 사이에 끼워진 유연성 절연 기판을 포함하고,
    상기 유연성 절연 기판은 상기 적층 인쇄회로기판으로부터 다른 방향으로 연장된 적어도 제1 접속부 및 제2 접속부를 포함하고,
    상기 제1 접속부와 상기 제2 접속부의 한쪽에는, 표시패널이 전기적으로 접속되어 있고,
    상기 제어회로는 상기 CPU에 전기적으로 접속된 메모리를 포함하고,
    상기 제어회로는 상기 메모리에 저장된 데이터에 따라, 상기 제1 접속부와 상기 제2 접속부의 한쪽에 전기신호를 공급하는, 표시모듈.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 적층 인쇄회로기판과,
    상기 적층 인쇄회로기판에 설치된 제어회로 및 CPU를 포함하고,
    상기 적층 인쇄회로기판은, 적어도 제1 인쇄배선기판과, 제2 인쇄배선기판과, 상기 제1 인쇄배선기판과 상기 제2 인쇄배선기판 사이에 끼워진 유연성 절연 기판을 포함하고,
    상기 유연성 절연 기판은 상기 적층 인쇄회로기판으로부터 다른 방향으로 연장된 적어도 제1 접속부 및 제2 접속부를 포함하고,
    상기 제1 접속부와 상기 제2 접속부의 한쪽에는, 제1 표시패널과 제2 표시패널의 적어도 하나가 전기적으로 접속되어 있고,
    상기 제어회로는 상기 CPU에 전기적으로 접속된 메모리를 포함하고,
    상기 제어회로는 상기 메모리에 저장된 데이터에 따라, 상기 제1 접속부와 상기 제2 접속부의 한쪽에 전기신호를 공급하는, 표시모듈.
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
  21. 적층 인쇄회로기판과,
    상기 적층 인쇄회로기판에 설치된 제어회로 및 CPU를 포함하고,
    상기 적층 인쇄회로기판은, 적어도 제1 인쇄배선기판과, 제2 인쇄배선기판과, 상기 제1 인쇄배선기판과 상기 제2 인쇄배선기판 사이에 끼워진 유연성 절연 기판을 포함하고,
    상기 유연성 절연 기판은 상기 적층 인쇄회로기판으로부터 반대 방향으로 연장된 적어도 제1 접속부 및 제2 접속부를 포함하고,
    상기 제1 접속부와 상기 제2 접속부의 한쪽에는, 표시패널이 전기적으로 접속되어 있고,
    상기 제어회로는 상기 CPU에 전기적으로 접속된 메모리를 포함하고,
    상기 제어회로는 상기 메모리에 저장된 데이터에 따라, 상기 제1 접속부와 상기 제2 접속부의 한쪽에 전기신호를 공급하고,
    상기 제어회로는 상기 메모리에 저장된 상기 데이터에 따라 상기 제1 접속부와 상기 제2 접속부에 공급되는 전기신호를 변경하는, 표시모듈.
  22. 삭제
  23. 제 1 항 또는 제 21항에 있어서,
    제1 정보와 제2 정보가 소프트웨어에 입력되고,
    상기 소프트웨어는 제3 정보를 상기 메모리에 출력하고,
    상기 제1 정보는 상기 표시패널을 구동하는 데 필요한 전기신호에 관한 것이고,
    상기 제2 정보는 상기 표시패널에 전기적으로 접속된 입출력 단자의 배치에 관한 것이고,
    상기 제3 정보는 상기 제어회로에 포함된 논리회로의 기능 및 구성에 관한 것인, 표시모듈.
  24. 제 1 항 또는 제 21항에 있어서,
    상기 표시패널의 단자가 상기 제1 접속부와 상기 제2 접속부의 단자 중 하나에 전기적으로 접속되는, 표시모듈.
  25. 삭제
  26. 삭제
  27. 제 1 항 또는 제 21항에 있어서,
    상기 표시패널은 박막 트랜지스터를 포함하는, 표시모듈.
  28. 제 1 항 또는 제 21항에 있어서,
    상기 표시패널은 액정과 발광소자의 적어도 하나를 포함하는, 표시모듈.
  29. 삭제
  30. 삭제
  31. 적층 인쇄회로기판과,
    상기 적층 인쇄회로기판에 설치된 제어회로 및 CPU를 포함하고,
    상기 적층 인쇄회로기판은, 적어도 제1 인쇄배선기판과, 제2 인쇄배선기판과, 상기 제1 인쇄배선기판과 상기 제2 인쇄배선기판 사이에 끼워진 유연성 절연 기판을 포함하고,
    상기 유연성 절연 기판은 상기 적층 인쇄회로기판으로부터 반대 방향으로 연장된 적어도 제1 접속부 및 제2 접속부를 포함하고,
    상기 제1 접속부와 상기 제2 접속부의 한쪽에는, 제1 표시패널과 제2 표시패널의 적어도 하나가 전기적으로 접속되어 있고,
    상기 제어회로는 상기 CPU에 전기적으로 접속된 메모리를 포함하고,
    상기 제어회로는 상기 메모리에 저장된 데이터에 따라, 상기 제1 접속부와 상기 제2 접속부의 한쪽에 전기신호를 공급하고,
    상기 제어회로는 상기 메모리에 저장된 상기 데이터에 따라 상기 제1 접속부와 상기 제2 접속부에 공급되는 전기신호를 변경하는, 표시모듈.
  32. 제1항, 제11항, 제21항 또는 제 31항 중 어느 한 항에 있어서,
    상기 메모리에 저장된 상기 데이터는 상기 제어회로에 포함된 논리회로의 기능 및 구성에 관한 정보인, 표시모듈.
  33. 제 11 항 또는 제 31항에 있어서,
    제1 정보와 제2 정보가 소프트웨어에 입력되고,
    상기 소프트웨어는 제3 정보를 상기 메모리에 출력하고,
    상기 제1 정보는 상기 제1 표시패널과 상기 제2 표시패널의 하나를 구동하는 데 필요한 전기신호에 관한 것이고,
    상기 제2 정보는 상기 제1 표시패널과 상기 제2 표시패널의 하나에 전기적으로 접속된 입출력 단자의 배치에 관한 것이고,
    상기 제3 정보는 상기 제어회로에 포함된 논리회로의 기능 및 구성에 관한 것인, 표시모듈.
  34. 제 11 항 또는 제 31항에 있어서,
    상기 표시패널의 단자가 상기 제1 접속부와 상기 제2 접속부의 단자 중 하나에 전기적으로 접속되는, 표시모듈.
  35. 제1항, 제11항, 제21항 또는 제 31항 중 어느 한 항에 있어서,
    상기 제어회로는 FPGA(Field Programmable Gate Array), PLD(Programmable Logic Device), CPLD(Complex Programmable Logic Device) 중 하나인, 표시모듈.
  36. 제1항, 제11항, 제21항 또는 제 31항 중 어느 한 항에 있어서,
    상기 메모리는 EEPROM인, 표시모듈.
  37. 제 11 항 또는 제 31항에 있어서,
    각각의 상기 제1 표시패널과 상기 제2 표시패널은 박막 트랜지스터를 포함하는, 표시모듈.
  38. 제 11 항 또는 제 31항에 있어서,
    각각의 상기 제1 표시패널과 상기 제2 표시패널은 액정과 발광소자의 적어도 하나를 포함하는, 표시모듈.
  39. 삭제
  40. 제1항, 제11항, 제21항 또는 제 31항 중 어느 한 항에 기재된 표시모듈을 사용하는, 전자기기.
KR1020087009920A 2005-12-02 2006-11-20 표시모듈 및 그 표시모듈을 사용한 전자기기 KR101358181B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2005350046 2005-12-02
JPJP-P-2005-00350046 2005-12-02
PCT/JP2006/323534 WO2007063787A1 (en) 2005-12-02 2006-11-20 Display module and electronic device using the same

Publications (2)

Publication Number Publication Date
KR20080080279A KR20080080279A (ko) 2008-09-03
KR101358181B1 true KR101358181B1 (ko) 2014-02-07

Family

ID=38092120

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020087009920A KR101358181B1 (ko) 2005-12-02 2006-11-20 표시모듈 및 그 표시모듈을 사용한 전자기기

Country Status (7)

Country Link
US (1) US20070126721A1 (ko)
JP (1) JP4999433B2 (ko)
KR (1) KR101358181B1 (ko)
CN (1) CN101322170B (ko)
HK (1) HK1127432A1 (ko)
TW (1) TWI391036B (ko)
WO (1) WO2007063787A1 (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009064364A1 (en) * 2007-11-13 2009-05-22 Colseq, Inc. Method and apparatus for reducing erroneous color effects in a field sequential liquid crystal display
KR101427587B1 (ko) * 2008-01-25 2014-08-07 삼성디스플레이 주식회사 액정패널유닛, 디스플레이장치 및 그 제조방법
KR101451796B1 (ko) * 2008-03-27 2014-10-22 삼성디스플레이 주식회사 표시장치
CN102522047A (zh) * 2011-12-12 2012-06-27 中国航空无线电电子研究所 一种轻型机载智能多功能显示器
TWI464731B (zh) * 2012-09-20 2014-12-11 Au Optronics Corp 顯示驅動架構及其訊號傳遞方法、顯示裝置及其製造方法
CN107426919B (zh) * 2012-11-11 2020-04-28 北京忆恒创源科技有限公司 存储设备
KR101975865B1 (ko) * 2012-12-04 2019-05-08 삼성디스플레이 주식회사 표시 장치
KR101989824B1 (ko) * 2012-12-07 2019-06-17 삼성전자주식회사 디스플레이 모듈
KR102020982B1 (ko) 2013-02-28 2019-09-16 엘지디스플레이 주식회사 플렉서블 디스플레이 장치 및 그 제조 방법
JP2016186511A (ja) * 2015-03-27 2016-10-27 ファナック株式会社 表示ユニット
CN105137631B (zh) * 2015-07-29 2018-05-25 深圳市华星光电技术有限公司 液晶面板组件及液晶面板包装组件
CN105578726A (zh) * 2016-01-06 2016-05-11 惠州Tcl移动通信有限公司 电子终端
JP6771432B2 (ja) * 2017-06-27 2020-10-21 株式会社Joled フレキシブル配線板対、及び、表示装置
KR102407410B1 (ko) * 2017-08-11 2022-06-10 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102384137B1 (ko) * 2017-08-29 2022-04-06 엘지디스플레이 주식회사 유기 발광 표시 장치
US20200119476A1 (en) * 2018-10-16 2020-04-16 HKC Corporation Limited Display assembly and display device
US10638616B1 (en) 2018-10-30 2020-04-28 Taiwan Semiconductor Manufacturing Co., Ltd. Circuit carrier and manifacturing method thereof
CN111755620A (zh) * 2019-03-27 2020-10-09 力晶积成电子制造股份有限公司 半导体封装
CN111755434A (zh) * 2019-03-27 2020-10-09 力晶积成电子制造股份有限公司 半导体封装
CN113077718A (zh) * 2021-03-25 2021-07-06 Tcl华星光电技术有限公司 显示面板及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5282112A (en) 1987-03-20 1994-01-25 Siemens Aktiengesellschaft Backplane having a jumper plug to connect socket connections to a bus line
KR20000071488A (ko) * 1999-03-26 2000-11-25 야스카와 히데아키 표시 장치 및 전자기기
JP2003017852A (ja) 2001-07-04 2003-01-17 Cmk Corp リジッドフレックスプリント配線板及びその製造方法
US20050057477A1 (en) 2003-09-17 2005-03-17 Young-Nam Yun Display device having multiple image display units

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5476970A (en) * 1984-02-16 1995-12-19 Velsicol Chemical Corporation Method for preparing aryl ketones
EP0284843B1 (de) * 1987-03-20 1991-06-05 Siemens Aktiengesellschaft Rückwandleiterplatte
US5200917A (en) * 1991-11-27 1993-04-06 Micron Technology, Inc. Stacked printed circuit board device
US5592199A (en) * 1993-01-27 1997-01-07 Sharp Kabushiki Kaisha Assembly structure of a flat type device including a panel having electrode terminals disposed on a peripheral portion thereof and method for assembling the same
US20030019934A1 (en) * 1998-07-08 2003-01-30 Hand Held Products, Inc. Optical reader aiming assembly comprising aperture
JP2000172193A (ja) * 1998-12-08 2000-06-23 Fujitsu Ltd マトリックス表示装置及びその製造方法並びに熱圧着接続用ヘッド
JP2003177684A (ja) * 2001-09-21 2003-06-27 Seiko Epson Corp 電気光学パネル、電気光学装置及び電子機器
JP2003323164A (ja) * 2002-05-08 2003-11-14 Hitachi Displays Ltd 液晶表示装置とその駆動方法
JP3690378B2 (ja) * 2002-07-26 2005-08-31 株式会社 日立ディスプレイズ 表示装置
JP3854905B2 (ja) * 2002-07-30 2006-12-06 株式会社 日立ディスプレイズ 液晶表示装置
US7436050B2 (en) * 2003-01-22 2008-10-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a flexible printed circuit
JP2004289070A (ja) * 2003-03-25 2004-10-14 Seiko Epson Corp 配線基板及びその製造方法、半導体装置、電子デバイス並びに電子機器
TW577615U (en) * 2003-04-21 2004-02-21 Toppoly Optoelectronics Corp Dual-face display panel module sharing the same ASIC chip
JP2004354684A (ja) * 2003-05-29 2004-12-16 Tohoku Pioneer Corp 自発光型表示装置
JP4298400B2 (ja) * 2003-06-27 2009-07-15 セイコーインスツル株式会社 表示装置
US7385598B2 (en) * 2003-06-27 2008-06-10 Samsung Electronics, Co., Ltd. Driver for operating multiple display devices
US7423343B2 (en) * 2003-08-05 2008-09-09 Semiconductor Energy Laboratory Co., Ltd. Wiring board, manufacturing method thereof, semiconductor device and manufacturing method thereof
KR101001966B1 (ko) * 2004-01-07 2010-12-20 삼성전자주식회사 표시장치 및 이의 제조방법
KR20050073649A (ko) * 2004-01-09 2005-07-18 삼성전자주식회사 표시장치
JP4501525B2 (ja) * 2004-05-12 2010-07-14 カシオ計算機株式会社 表示装置及びその駆動制御方法
CN2724039Y (zh) * 2004-09-02 2005-09-07 胜华科技股份有限公司 液晶显示模件
TWM272351U (en) * 2005-01-21 2005-08-01 Innolux Display Corp Display module
CN100470826C (zh) * 2005-04-25 2009-03-18 友达光电股份有限公司 双面显示器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5282112A (en) 1987-03-20 1994-01-25 Siemens Aktiengesellschaft Backplane having a jumper plug to connect socket connections to a bus line
KR20000071488A (ko) * 1999-03-26 2000-11-25 야스카와 히데아키 표시 장치 및 전자기기
JP2003017852A (ja) 2001-07-04 2003-01-17 Cmk Corp リジッドフレックスプリント配線板及びその製造方法
US20050057477A1 (en) 2003-09-17 2005-03-17 Young-Nam Yun Display device having multiple image display units

Also Published As

Publication number Publication date
HK1127432A1 (en) 2009-09-25
TWI391036B (zh) 2013-03-21
JP2007179028A (ja) 2007-07-12
KR20080080279A (ko) 2008-09-03
CN101322170B (zh) 2012-10-10
WO2007063787A1 (en) 2007-06-07
JP4999433B2 (ja) 2012-08-15
US20070126721A1 (en) 2007-06-07
CN101322170A (zh) 2008-12-10
TW200731882A (en) 2007-08-16

Similar Documents

Publication Publication Date Title
KR101358181B1 (ko) 표시모듈 및 그 표시모듈을 사용한 전자기기
US7615785B2 (en) Light emitting device
US10199447B2 (en) Display device
US7030552B2 (en) Dual-screen organic electroluminescent display
US8004178B2 (en) Organic light emitting diode display with a power line in a non-pixel region
TW201419524A (zh) 可撓性顯示裝置
JP4849821B2 (ja) 表示装置、電子機器
US11955492B2 (en) Display device
JP2018194572A (ja) 表示装置
US20240096287A1 (en) Display apparatus
US20080036388A1 (en) Display device and method thereof
CN114093316A (zh) 显示装置
CN111162102A (zh) 有机发光二极管显示装置
US11893940B2 (en) Display device
KR100793548B1 (ko) 액정 표시장치
JP3867698B2 (ja) 電気光学装置、その製造方法、および電子機器
CN118055649A (zh) 显示装置以及该显示装置的制造方法
KR20220096869A (ko) 폴더블 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170102

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180103

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190103

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20200103

Year of fee payment: 7