KR101217083B1 - 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치 - Google Patents

연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치 Download PDF

Info

Publication number
KR101217083B1
KR101217083B1 KR1020060003803A KR20060003803A KR101217083B1 KR 101217083 B1 KR101217083 B1 KR 101217083B1 KR 1020060003803 A KR1020060003803 A KR 1020060003803A KR 20060003803 A KR20060003803 A KR 20060003803A KR 101217083 B1 KR101217083 B1 KR 101217083B1
Authority
KR
South Korea
Prior art keywords
transmission line
circuit board
gate
driving chip
control signal
Prior art date
Application number
KR1020060003803A
Other languages
English (en)
Other versions
KR20070075474A (ko
Inventor
김옥진
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020060003803A priority Critical patent/KR101217083B1/ko
Priority to JP2007001626A priority patent/JP2007188078A/ja
Priority to US11/652,818 priority patent/US7830489B2/en
Priority to CN2007101266962A priority patent/CN101086828B/zh
Publication of KR20070075474A publication Critical patent/KR20070075474A/ko
Application granted granted Critical
Publication of KR101217083B1 publication Critical patent/KR101217083B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/0202Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
    • H04M1/0206Portable telephones comprising a plurality of mechanically joined movable body parts, e.g. hinged housings
    • H04M1/0208Portable telephones comprising a plurality of mechanically joined movable body parts, e.g. hinged housings characterized by the relative motions of the body parts
    • H04M1/0225Rotatable telephones, i.e. the body parts pivoting to an open position around an axis perpendicular to the plane they define in closed position
    • H04M1/0227Rotatable in one plane, i.e. using a one degree of freedom hinge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/7076Coupling devices for connection between PCB and component, e.g. display
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09227Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09772Conductors directly under a component but not electrically connected to the component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Signal Processing (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

배선저항을 감소시킨 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치가 개시된다. 연성회로기판은 베이스 기판, 구동칩, 입력 전송라인, 출력 전송라인 및 연결 전송라인을 포함한다. 구동칩은 베이스 기판의 일면에 배치된다. 입력 전송라인은 베이스 기판의 일면에 형성되고, 구동칩의 입력단자와 전기적으로 연결된다. 출력 전송라인은 베이스 기판의 일면에 형성되고, 구동칩의 출력단자와 전기적으로 연결된다. 연결 전송라인은 입력 전송라인 및 출력 전송라인을 전기적으로 연결한다. 이와 같이, 입력 전송라인 및 출력 전송라인을 전기적으로 연결하는 연결 전송라인이 형성됨으로써, 연성회로기판 내의 배선저항이 보다 감소될 수 있다.
Figure R1020060003803
게이트 연성회로기판, 구동칩, 연결 전송라인

Description

연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치{FLEXIBLE PRINTED CIRCUIT BOARD AND, DISPLAY UNIT AND DISPLAY APPARATUS HAVING THE BOARD}
도 1은 본 발명의 일 실시예에 따른 표시장치를 도시한 사시도이다.
도 2는 도 1의 표시장치 중 디스플레이 유닛을 확대해서 도시한 평면도이다.
도 3은 도 2의 Ⅰ-Ⅰ'선을 따라 절단한 단면도이다.
도 4는 도 2의 디스플레이 유닛 중 게이트 연성회로기판을 도시한 사시도이다.
도 5는 도 4의 게이트 연성회로기판 중 구동칩을 제거한 상태의 일례를 도시한 평면도이다.
도 6은 도 4의 게이트 연성회로기판 중 구동칩을 제거한 상태의 다른 예를 도시한 평면도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 이방성 도전필름 100 : 디스플레이 유닛
110 : 제1 기판 120 : 제2 기판
130 : 액정층 140 : 인쇄회로기판
150 : 데이터 연성회로기판 160 : 게이트 연성회로기판
162 : 베이스 필름 164 : 전송라인
166 : 보호층 168 : 구동칩
CL : 연결 전송라인
본 발명은 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치에 관한 것으로, 더욱 상세하게는 배선저항을 감소시킨 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치에 관한 것이다.
액정 표시장치는 액정의 광투과율을 이용하여 영상을 표시하는 디스플레이 유닛 및 상기 디스플레이 유닛의 하부에 배치되어 상기 디스플레이 유닛으로 광을 제공하는 백라이트 어셈블리를 포함한다.
상기 디스플레이 유닛는 박막 트랜지스터가 형성된 제1 기판과, 컬러필터가 형성된 제2 기판과, 상기 제1 및 제2 기판 사이에 개재된 액정층과, 상기 박막 트랜지스터를 구동하기 위한 제어신호를 발생하는 인쇄회로기판과, 상기 제1 기판 및 상기 인쇄회로기판을 전기적으로 연결하여 상기 제어신호를 상기 제1 기판으로 전송하는 연성회로기판을 구비한다.
상기 인쇄회로기판은 일반적으로 데이터 인쇄회로기판 및 게이트 인쇄회로기판으로 이루어진다. 그로 인해, 상기 연성회로기판은 상기 데이터 인쇄회로기판과 상기 제1 기판의 데이터배선을 전기적으로 연결시키는 데이터 연성회로기판과, 상기 게이트 인쇄회로기판과 상기 제1 기판의 게이트배선을 전기적으로 연결시키는 게이트 연성회로기판을 포함한다.
최근에는 부피를 감소시키기 위해 상기 게이트 인쇄회로기판이 생략된 액정 표시장치가 개발되었다. 이러한 액정 표시장치에서는 상기 데이터 인쇄회로기판이 상기 데이터 연성회로기판들뿐만 아니라, 상기 게이트 연성회로기판들 또한 제어한다.
상기 데이터 인쇄회로기판이 상기 게이트 연성회로기판을 제어하는 방법을 간단히 설명하면, 상기 데이터 인쇄회로기판은 게이트 제어신호를 발생하여, 상기 데이터 연성회로기판 및 상기 제1 기판을 통해 상기 게이트 연성회로기판으로 인가한다. 이렇게 인가된 게이트 제어신호는 상기 게이트 연성회로기판의 구동칩을 제어하여, 상기 게이트 배선으로 인가되는 게이트 신호를 발생시킨다. 이때, 상기 게이트 제어신호는 상기 구동칩의 내부배선을 통해 외부로 출사되어, 다른 게이트 연성회로기판으로 인가된다.
그러나, 상기 구동칩의 내부배선은 구동칩마다 불균일하며 상당히 높은 저항값을 갖고, 그로 인해 상기 게이트 제어신호의 딜레이(delay)가 발생된다. 이러한 게이트 제어신호의 딜레이는 상기 게이트 신호에 악영향을 미치고, 그로 인해 상기 액정 표시장치의 표시품질이 저하될 수 있다.
따라서, 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 별도의 배선을 이용하여 배선저항을 감소시킨 연성회로기판을 제공하는 것이다.
본 발명의 다른 목적은 상기 연성회로기판을 갖는 디스플레이 유닛을 제공하는 것이다.
본 발명의 또 다른 목적은 상기 디스플레이 유닛을 갖는 표시장치를 제공하는 것이다.
상기한 본 발명의 목적을 달성하기 위한 일 실시예에 따른 연성회로기판은 베이스 기판, 구동칩, 입력 전송라인, 출력 전송라인 및 연결 전송라인을 포함한다.
상기 구동칩은 상기 베이스 기판의 일면에 배치된다. 상기 입력 전송라인은 상기 베이스 기판의 일면에 형성되고, 상기 구동칩의 입력단자와 전기적으로 연결된다. 상기 출력 전송라인은 상기 베이스 기판의 일면에 형성되고, 상기 구동칩의 출력단자와 전기적으로 연결된다. 상기 연결 전송라인은 기 입력 전송라인 및 상기 출력 전송라인을 전기적으로 연결한다.
상기한 본 발명의 다른 목적을 달성하기 위한 일 실시예에 따른 디스플레이 유닛은 표시패널, 인쇄회로기판, 데이터 연성회로기판 및 게이트 연성회로기판을 포함한다.
상기 표시패널은 영상을 표시한다. 상기 인쇄회로기판은 영상을 표시하기 위한 데이터 제어신호 및 게이트 제어신호를 발생시킨다. 상기 데이터 연성회로기판은 상기 표시패널의 일단부 및 상기 인쇄회로기판과 전기적으로 연결되고, 상기 데이터 제어신호 및 상기 게이트 제어신호를 상기 표시패널로 전송한다. 상기 게이트 연성회로기판은 상기 표시패널의 일단부와 수직한 타단부와 전기적으로 연결되며, 베이스 기판과, 상기 베이스 기판의 일면에 배치되고, 상기 표시패널로부터 상기 게이트 제어신호를 인가받는 구동칩과, 상기 구동칩의 하부와 대응되는 영역에 형성되어 상기 게이트 제어신호를 전송하는 연결 전송라인을 포함한다.
상기한 본 발명의 또 다른 목적을 달성하기 위한 일 실시예에 따른 표시장치는 광을 이용하여 영상을 표시하는 디스플레이 유닛 및 상기 디스플레이 유닛으로 광을 제공하는 백라이트 어셈블리를 포함한다.
상기 디스플레이 유닛은 영상을 표시하는 표시패널과, 영상을 표시하기 위한 데이터 제어신호 및 게이트 제어신호를 발생시키는 인쇄회로기판과, 상기 표시패널의 일단부 및 상기 인쇄회로기판과 전기적으로 연결되고, 상기 데이터 제어신호 및 상기 게이트 제어신호를 상기 표시패널로 전송하는 데이터 연성회로기판과, 상기 표시패널의 일단부와 수직한 타단부와 전기적으로 연결된 게이트 연성회로기판을 포함한다.
상기 게이트 연성회로기판은 베이스 기판과, 상기 베이스 기판의 일면에 배치되고, 상기 표시패널로부터 상기 게이트 제어신호를 인가받는 구동칩과, 상기 구동칩의 하부와 대응되는 영역에 형성되어 상기 게이트 제어신호를 전송하는 연결 전송라인을 포함한다.
이러한 본 발명에 따르면, 구동칩 하부와 대응되는 위치에 연결 전송라인을 형성함으로써, 게이트 제어신호가 구동칩의 내부배선 대신에 연결 전송라인 통해 전송될 수 있고, 그 결과 게이트 제어신호가 전송될 때의 저항값이 보다 감소될 수 있다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 도시한 사시도이다.
도 1을 참조하면, 본 실시예에 의한 표시장치는 광을 이용하여 영상을 표시하는 디스플레이 유닛(100), 디스플레이 유닛(100)으로 광을 제공하는 백라이트 어셈블리(200) 및 백라이트 어셈블리(200)와 결합되어 디스플레이 유닛(100)을 고정시키는 탑샤시(300)를 포함한다.
디스플레이 유닛(100)은 제1 기판(110), 제2 기판(120), 액정층(130), 인쇄회로기판(140), 데이터 연성회로기판(150) 및 게이트 연성회로기판(160)을 포함한다. 우선, 디스플레이 유닛(100)의 구성요소들에 대하여 간단히 설명하고, 나중에 별도의 도면을 이용하여 자세하게 설명하기로 한다.
제1 기판(110)은 매트릭스(matrix) 형태로 배치된 복수의 화소전극(pixel electrode)들, 상기 각 화소전극에 구동전압을 인가하는 박막 트랜지스터(Thin Film Transistor)들, 상기 박막 트랜지스터들을 각각 작동시키기 위한 신호선(signal line)들을 포함한다.
제2 기판(120)은 제1 기판(110)과 마주보도록 배치된다. 제2 기판(120)은 기판의 전면에 배치되며 투명하면서 도전성인 공통전극(common electrode) 및 상기 화소전극들과 마주보는 곳에 배치된 컬러필터(color filter)들을 포함한다. 상기 컬러필터들에는 적색 컬러필터, 녹색 컬러필터 및 청색 컬러필터 등이 있다.
액정층(130)은 제1 기판(110) 및 제2 기판(120)의 사이에 개재된 액정들로 이루어지며, 상기 화소전극 및 상기 공통전극의 사이에 형성된 전기장에 의하여 재배열된다. 재배열된 액정층(130)은 외부에서 인가된 광의 광투과율을 조절하고, 광투과율이 조절된 광은 상기 컬러필터들을 통과함으로써 영상을 표시한다.
인쇄회로기판(140)은 제1 기판(110)의 일단부와 마주보도록 배치된다. 인쇄회로기판(140)은 영상신호를 처리하는 구동회로를 포함하고, 상기 구동회로는 외부에서 입력된 영상신호를 영상을 표시하기 위한 데이터 제어신호 및 게이트 제어신호로 변경시킨다.
데이터 연성회로기판(150)은 인쇄회로기판(140)과 제1 기판(110)의 일단부를 전기적으로 연결시킨다. 데이터 연성회로기판(150)은 상기 데이터 제어신호 및 상기 게이트 제어신호를 제1 기판(110)으로 전송한다.
게이트 연성회로기판(160)은 제1 기판(110)의 일단부와 수직한 타단부에 배치된다. 게이트 연성회로기판(160)은 제1 기판(110)으로 전송된 게이트 제어신호에 의해 제어된다.
백라이트 어셈블리(200)는 디스플레이 유닛(100)의 하부에 배치되고, 수납용기(210), 램프(220), 램프서포터(230), 사이드 몰드(240) 및 광학부재(250)를 포함한다.
수납용기(210)는 바닥부 및 측부를 포함하고, 램프(220), 램프서포터(230), 사이드 몰드(240) 및 광학부재(250)를 수납한다.
램프(220)는 광을 발생시킨다. 일례로, 램프(220)는 열 방출량이 낮고 수명 이 긴 냉음극 형광램프(Cold Cathode Fluorescent Lamp : CCFL)이다. 램프(220)는 막대 형상을 갖고, 수납용기(100) 내에 복수개가 병렬로 배치된다.
램프서포터(230)는 수납용기(210)에 수납되고, 수납용기(210)의 바닥부로부터 소정거리 이격되도록 램프(220)를 지지한다.
사이드 몰드(240)는 수납용기(210) 내에 서로 마주보며 한 쌍이 배치되며, 램프(220)의 양쪽 단부를 커버한다.
광학부재(250)는 램프(220)의 상부에 배치되어, 램프(220)에서 발생된 광의 광학특성을 향상시킨다. 광학부재(250)는 예를 들어, 확산판(252) 및 적어도 하나의 프리즘시트(254)를 포함한다. 확산판(252)은 램프(220)의 상부에 배치되어, 램프(220)에서 발생된 광을 확산시킨다. 프리즘시트(254)는 확산판(252)의 상부에 배치되어, 확산판(252)을 투과한 광을 집광시켜 정면휘도를 향상시킨다.
본 실시예에 의한 백라이트 어셈블리(200)는 디스플레이 유닛(100)의 하부에 복수의 램프(220)가 배치된 직하형 타입을 일례로 설명하였으나, 이와 다르게 도광판 및 상기 도광판의 에지에 광원이 배치된 에지형 타입일 수도 있다.
탑샤시(300)는 디스플레이 유닛(100)의 가장자리를 감싸고 수납용기(210)의 측부와 결합되어 디스플레이 유닛(100)을 백라이트 어셈블리(200)의 상부에 고정시킨다. 탑샤시(300)는 외부에서 가해진 충격 및 진동에 의해 취성(brittleness)이 약한 디스플레이 유닛(100)의 파손 또는 손상을 방지하고, 디스플레이 유닛(100)이 수납용기(110)로부터 이탈되는 것을 방지한다.
도 2는 도 1의 표시장치 중 디스플레이 유닛을 확대해서 도시한 평면도이다.
도 2를 참조하면, 본 실시예에 의한 디스플레이 유닛(100)은 제1 기판(110), 제2 기판(120), 액정층(130), 인쇄회로기판(140), 데이터 연성회로기판(150) 및 게이트 연성회로기판(160)을 포함한다.
제1 기판(110)은 서로 교차하는 복수의 데이터 배선들(미도시) 및 복수의 게이트 배선들(미도시)을 포함한다. 상기 데이터 배선들 및 상기 게이트 배선들이 교차함에 따라, 복수의 단위화소가 형성되고, 상기 각 단위화소에는 화소전극(미도시) 및 박막 트랜지스터(미도시)가 형성된다. 상기 데이터 배선들은 상기 박막 트랜지스터의 소스 전극과 연결되고, 상기 게이트 배선들은 상기 박막 트랜지스터의 게이트 전극과 연결된다. 상기 화소전극은 상기 박막 트랜지스터의 드레인 전극과 연결된다.
제2 기판(120)은 제1 기판(110)과 마주보도록 배치되고, 공통전극 및 컬러필터(color filter)들을 포함한다.
액정층(130)은 제1 기판(110) 및 제2 기판(120)의 사이에 개재된 액정들로 이루어지며, 상기 화소전극 및 상기 공통전극의 사이에 형성된 전기장에 의하여 재배열된다.
인쇄회로기판(140)은 제1 기판(110)의 일단부와 마주보도록 배치된다. 인쇄회로기판(140)은 영상신호를 영상을 표시하기 위한 데이터 제어신호 및 게이트 제어신호를 발생시킨다.
데이터 연성회로기판(150)은 인쇄회로기판(140)과 제1 기판(110)의 일단부를 전기적으로 연결시킨다. 구체적으로, 데이터 연성회로기판(150)은 인쇄회로기판 (140)의 출력단자 및 제1 기판(110)의 데이터 배선과 전기적으로 연결된다. 데이터 연성회로기판(150)은 상기 데이터 제어신호를 입사받아 데이터 신호를 발생시키는 데이터 구동칩을 포함한다. 상기 데이터 구동칩에서 발생된 데이터 신호는 상기 데이터 배선으로 인가된다.
데이터 연성회로기판(150)은 제1 기판(110)의 일단부을 따라 복수개로 배치될 수 있다. 이러한 복수의 데이터 연성회로기판(150)들 중 좌측단부에 배치된 데이터 연성회로기판(150)은 상기 데이터 제어신호뿐만 아니라 상기 게이트 제어신호도 제1 기판(110)으로 전송한다. 이때, 제1 기판(110)은 상기 게이트 제어신호를 전송하기 위한 게이트 제어배선(112)을 더 포함한다. 즉, 상기 좌측단부에 배치된 데이터 연성회로기판(150)은 상기 게이트 제어신호를 제1 기판(110)의 게이트 제어배선(112)으로 인가한다.
게이트 연성회로기판(160)은 제1 기판(110)의 일단부와 수직한 타단부을 따라 복수개가 배치된다. 일례로, 4개의 게이트 연성회로기판(160)들이 제1 기판(110)의 타단부를 따라 배치되고, 각각을 순서대로 제1, 제2, 제3 및 제4 게이트 연성회로기판이라고 정의한다.
상기 제1 게이트 연성회로기판은 제1 기판(110)의 게이트 제어배선(112) 및 게이트 배선과 전기적으로 연결된다. 상기 제1 게이트 연성회로기판은 게이트 제어배선(112)으로부터 상기 게이트 제어신호를 인가받고, 상기 게이트 제어신호에 응답하여 게이트 신호를 발생한다. 상기 발생된 게이트 신호는 상기 게이트 배선으로 인가되어 상기 박막 트랜지스터를 제어한다.
상기 제1 게이트 연성회로기판으로 인가된 상기 게이트 제어신호는 제1 기판(110)의 게이트 제어배선(112)으로 다시 전송되어, 상기 제2 게이트 연성회로기판으로 인가된다. 상기 제2 게이트 연성회로기판은 상기 게이트 제어신호에 응답하여 게이트 신호를 발생하고, 상기 발생된 게이트 신호는 상기 게이트 배선으로 인가되어 상기 박막 트랜지스터를 제어한다.
상기 제2 게이트 연성회로기판으로 인가된 상기 게이트 제어신호는 제1 기판(110)의 게이트 제어배선(112)으로 또 다시 전송되어, 상기 제3 게이트 연성회로기판으로 인가된다. 상기 제3 게이트 연성회로기판은 상기 게이트 제어신호에 응답하여 게이트 신호를 발생하고, 상기 발생된 게이트 신호는 상기 게이트 배선으로 인가되어 상기 박막 트랜지스터를 제어한다.
상기 제3 게이트 연성회로기판으로 인가된 상기 게이트 제어신호는 제1 기판(110)의 게이트 제어배선(112)으로 또 다시 전송되어, 상기 제4 게이트 연성회로기판으로 인가된다. 상기 제4 게이트 연성회로기판은 상기 게이트 제어신호에 응답하여 게이트 신호를 발생하고, 상기 발생된 게이트 신호는 상기 게이트 배선으로 인가되어 상기 박막 트랜지스터를 제어한다.
이와 같이, 상기 게이트 제어신호는 제1 기판(110)의 게이트 제어배선(112)을 통해 상기 제1, 제2, 제3 및 제4 게이트 연성회로기판으로 순차적으로 인가된다.
도 3은 도 2의 Ⅰ-Ⅰ'선을 따라 절단한 단면도이고, 도 4는 도 2의 디스플레이 유닛 중 게이트 연성회로기판을 도시한 사시도이고, 도 5는 도 4의 게이트 연성 회로기판 중 게이트 구동칩을 제거한 상태를 도시한 평면도이다.
도 3, 도 4 및 도 5를 참조하면, 본 실시예에 의한 게이트 연성회로기판(160)은 베이스 필름(162), 전송라인(164), 보호층(166), 게이트 구동칩(168) 및 연결 전송라인(CL)을 포함한다.
베이스 필름(162)은 플렉시블(flexible)한 성질을 갖는 합성수지로 이루어지며, 일례로 직사각형의 플레이트 형상을 갖는다.
전송라인(164)은 베이스 필름(162) 상에 복수개가 형성된다. 이때, 전송라인(164)의 단부에는 전송라인(164)과 제1 기판(110)의 여러 배선을 연결시키기 위한 외부패드(PD)가 형성된다. 이러한 외부패드(PD)는 제1 기판(110)과 대향하는 베이스 필름(162)의 단부에 복수개가 병렬로 형성된다.
전송라인(164)의 외부패드(PD)는 도전볼(12)을 포함하는 이방성 도전필름(10)을 매개로 제1 기판(110)의 여러 배선과 전기적으로 연결된다. 예를 들어, 전송라인(164)의 외부패드(PD)는 게이트 제어배선(112) 및 게이트 배선(114)과 전기적으로 연결된다. 여기서, 게이트 제어배선(112) 및 게이트 배선(116)은 제1 기판(110)의 투명기판(114) 상에 형성된다. 제1 기판(110)의 투명기판(114)의 단부에는 소정의 각도로 기울어진 경사부가 형성될 수 있다.
전송라인(164)은 입력 전송라인(164a), 출력 전송라인(164b) 및 게이트 전송라인(164c)을 포함한다. 입력 전송라인(164a), 게이트 전송라인(164c) 및 출력 전송라인(164b)은 게이트 연성회로기판(160)의 길이방향을 따라 순차적으로 배치된다. 즉, 입력 전송라인(164a)은 상기 길이방향의 일측에 배치되고, 게이트 전송라 인(164c)은 상기 길이방향의 중앙에 배치되며, 출력 전송라인(164b)은 상기 길이방향의 타측에 배치된다. 이때, 입력 전송라인(164a), 게이트 전송라인(164c) 및 출력 전송라인(164b)은 서로 교차되지 않는다.
입력 전송라인(164a)은 제1 기판(110)의 게이트 제어배선(112)과 전기적으로 연결되어, 게이트 제어배선(112)으로부터 상기 게이트 제어신호를 인가받아 전송한다. 출력 전송라인(164b)은 제1 기판(110)의 게이트 제어배선(112)과 전기적으로 연결되어, 게이트 제어배선(112)으로 상기 게이트 제어신호를 전송한다. 게이트 전송라인(164c)은 제1 기판(110)의 게이트 배선(116)과 전기적으로 연결되어, 게이트 배선(116)으로 상기 게이트 신호를 전송한다.
보호층(166)은 전송라인(164)을 덮도록 베이스 기판(162) 상에 형성되어, 전송라인(164)을 보호한다. 보호층(166)은 게이트 구동칩(164)이 배치되는 영역 및 외부패드(PD)가 배치된 영역이 개구된다. 이때, 게이트 구동칩(164)이 배치되는 영역을 구동칩 영역(AR1)이라고 정의하고, 외부패드(PD)가 배치된 영역을 연결영역(AR2)이라고 정의한다.
구동칩 영역(AR1) 내에는 게이트 구동칩(168)을 고정시키기 위한 내부패드(BP)가 형성된다. 즉, 내부패드(BP)는 구동칩 영역(AR1) 내의 베이스 기판(162) 상에 복수개가 형성된다. 내부패드(BP)는 게이트 구동칩(168)의 연결단자와 솔더링에 의해 결합되어, 게이트 구동칩(168)을 고정시킨다.
내부패드(BP)는 입력 내부패드, 출력 내부패드, 게이트 내부패드를 포함하고, 선택적으로 더미 내부패드를 더 포함할 수 있다. 상기 입력 내부패드는 입력 전송라인(164a)과 전기적으로 연결되고, 상기 출력 내부패드는 출력 전송라인(164b)과 전기적으로 연결되며, 상기 게이트 내부패드는 게이트 전송라인(164b)과 전기적으로 연결된다. 상기 더미 내부패드는 어느 전송라인(164)과도 연결되지 않는다.
게이트 구동칩(168)은 연결단자(168a)에 의해 구동칩 영역(AR1) 내의 내부패드(BP)와 결합되어, 베이스 기판(162) 상에 고정된다. 게이트 구동칩(168)은 직육면체 형상을 갖고, 평면 사이즈가 일례로, 약 16mm x 1mm 이다.
게이트 구동칩(168)의 연결단자(168a)는 입력단자, 출력단자 및 게이트단자를 포함하고, 선택적으로 더미단자를 포함할 수 있다.
구동칩(168)의 입력단자는 상기 입력 내부패드와 솔더링에 의해 결합되어, 입력 전송라인(164a)으로부터 게이트 제어신호를 입력받는다. 구동칩(168)은 상기 게이트 제어신호에 응답하여 게이트 신호를 발생시킨다.
구동칩(168)의 출력단자는 상기 출력 내부패드와 솔더링에 의해 연결되어, 구동칩(168)으로 인가된 게이트 제어신호를 출력 전송라인(164b)으로 출력한다.
구동칩(168)의 게이트단자는 상기 게이트 내부패드와 솔더링에 의해 결합되어, 상기 게이트 신호를 게이트 전송라인(164c)으로 출력한다.
구동칩(168)의 더미단자는 상기 더미 내부패드와 솔더링에 의해 결합되어, 구동칩(168)을 보다 강하게 베이스 기판에 고정시킨다.
도 5를 다시 참조하면, 연결 전송라인(CL)은 입력 전송라인(164a) 및 출력 전송라인(164b)을 전기적으로 연결한다. 구체적으로, 연결 전송라인(CL)은 구동칩 영역(AR1) 내의 베이스 기판 상에 배치되어, 상기 입력 내부패드 및 상기 출력 내부패드를 전기적으로 연결한다.
연결 전송라인(CL)은 입력 전송라인(164a)으로 전송된 게이트 제어신호를 직접 출력 전송라인(164b)으로 전송한다. 이때. 입력 전송라인(164a)으로 전송된 게이트 제어신호는 구동칩의 내부배선을 통해 출력 전송라인(164b)으로 전송될 수 있다.
연결 전송라인(CL)은 1Ω보다 작은 저항값을 갖는 것이 바람직하고, 일례로 0.01Ω ~ 1Ω의 범위를 갖는다. 구동칩 영역(AR1) 내에 연결 전송라인(CL)이 복수개로 형성될 경우, 서로 교차되지 않도록 형성되는 것이 바람직하다.
도 5에 도시된 연결 전송라인(CL)은 입력 전송라인(164a) 및 출력 전송라인(164b)과 동일한 베이스 기판(162)의 일면에 형성되었다. 그러나, 이와 다르게 연결 전송라인(CL)은 입력 전송라인(164a) 및 출력 전송라인(164b)이 형성되지 않은 베이스 기판(162)의 배면에 형성될 수 있다. 이와 같이, 연결 전송라인(CL)은 베이스 기판(162)의 배면에 형성될 경우, 연결 전송라인(CL)은 베이스 기판(162)에 형성된 비아홀(via hole, 미도시)을 통해 입력 전송라인(164a) 및 출력 전송라인(164b)과 전기적으로 연결될 수 있다. 또한, 베이스 기판(162)이 복수의 층으로 이루어질 경우, 연결 전송라인(CL)은 입력 전송라인(164a) 및 출력 전송라인(164b)이 형성되지 않은 층에 형성될 수 있다.
도 6은 도 4의 게이트 연성회로기판 중 구동칩을 제거한 상태의 다른 예를 도시한 평면도이다. 이때, 도 6은 보호층을 제외하면 도 5와 동일한 도면이다.
도 6을 참조하면, 보호층(167)은 입력 전송라인(164a), 출력 전송라인(164b), 게이트 전송라인(164c) 뿐만 아니라 연결 전송라인(CL)을 덮어 보호한다. 이때, 보호층(167)은 내부패드(BP)와 대응되는 범프영역(AR3) 및 외부패드(BP)와 대응되는 연결영역(AR4)으로는 개구된다.
도 6과 같이, 보호층(167)이 입력 전송라인(164a), 출력 전송라인(164b), 게이트 전송라인(164c) 뿐만 아니라 연결 전송라인(CL)을 덮어 보호함에 따라, 연결 전송라인(CL)으로 전송되는 게이트 제어신호에 노이즈(noise)가 발생되는 것을 억제할 수 있다.
이하, 다음의 실험 결과표를 참조하여 본 발명의 효과를 설명하기로 한다.
연결 전송라인의
존재유무
전원 신호 제어 신호
Vdd Vss Von Voff CPV OE STV
연결 전송라인이
없을 경우의 저항(Ω)
10 10 10 10 26 26 26
연결 전송라인이
있을 경우의 저항(Ω)
≤1 ≤1 ≤1 ≤1 ≤1 ≤1 ≤1
상기 실험 결과표는 연결 전송라인(CL)이 형성되지 않았을 경우의 저항값 및 연결 전송라인(CL)이 형성되었을 경우의 저항값을 비교한 것이다. 이때, 상기 저항값은 게이트 제어신호가 복수의 게이트 연성회로기판(160)을 통과하면서 느끼는 저항의 수치이다.
게이트 제어신호는 전원을 공급하는 전원 신호 및 구동칩(168)을 제어하는 제어 신호를 포함한다. 상기 전원 신호에는 구동칩(168)을 구동하기 위한 전원을 공급하는 제1 및 제2 구동칩 전원신호(Vdd, Vss)와, 게이트 신호의 크기를 결정하는 제1 및 제2 게이트 레벨신호(Von, Voff)등이 있다. 상기 제어 신호에는 게이트 신호를 동기화시키는 클락신호(CPV), 게이트 신호의 시작을 알리는 게이트 시작신호(STV), 게이트 신호의 노이즈를 제거하기 위한 게이트 인에이블 신호(OE) 등이 있다. 여기서, 상기 게이트 신호의 노이즈는 게이트 신호와 게이트 신호가 오버랩되는 것을 의미한다.
상기 실험 결과표를 참조하면, 제1 구동칩 전원신호(Vdd), 제2 구동칩 전원신호(Vss), 제1 게이트 레벨신호(Von) 및 제2 게이트 레벨신호(Voff)을 포함하는 전원 신호일 경우, 연결 전송라인(CL)이 형성되지 않았을 경우의 저항값은 약 10Ω이지만, 연결 전송라인(CL)이 형성되었을 경우의 저항값은 1Ω 이하이다.
또한, 클락신호(CPV), 게이트 시작신호(STV) 및 게이트 인에이블 신호(OE)를 포함하는 제어 신호의 경우, 연결 전송라인(CL)이 형성되지 않았을 경우의 저항값은 약 26Ω이지만, 연결 전송라인(CL)이 형성되었을 경우의 저항값은 1Ω 이하이다. 즉, 상기 실험 결과표에서 알 수 있듯이, 연결 전송라인(CL)이 형성되었을 경우의 저항치가 연결 전송라인(CL)이 형성되지 않았을 경우의 저항치보다 상당히 낮다.
상기 결과의 이유를 간단하게 설명하면, 연결 전송라인(CL)이 형성되지 않았을 경우, 상기 게이트 제어신호는 구동칩의 내부배선을 통해서만 전송되기 때문에, 상기 게이트 제어신호가 느끼는 배선의 저항값은 상당히 높고 불규칙하다.
반면, 연결 전송라인(CL)이 형성된 경우에는, 상기 게이트 제어신호는 대부분 연결 전송라인(CL)을 통해 전송되기 때문에, 상기 게이트 제어신호가 느끼는 배선의 저항값은 매우 작다.
이와 같이, 구동칩 영역(AR1) 내에 연결 전송라인(CL)을 형성하여, 입력 전송라인(164a)과 출력 전송라인(164b)을 직접 전기적으로 연결함에 따라, 상기 게이트 제어신호가 느끼는 저항은 상당히 낮은 값을 갖게 되고, 그 결과 상기 게이트 제어신호의 딜레이 발생되는 것을 방지할 수 있다.
이와 같은 본 발명에 따르면, 구동칩 영역 내에 연결 전송라인을 형성하여, 입력 전송라인과 출력 전송라인을 직접 전기적으로 연결함에 따라, 배선저항에 의해 게이트 제어신호의 딜레이 발생되는 것을 방지할 수 있고, 그 결과 게이트 신호에 악영향을 주는 것을 방지하여 영상의 표시품질을 보다 향상시킬 수 있다.
앞서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (24)

  1. 베이스 기판;
    상기 베이스 기판의 일면에 배치된 구동칩;
    상기 베이스 기판의 일면에 형성되고, 상기 구동칩의 입력단자와 전기적으로 연결된 입력 전송라인;
    상기 베이스 기판의 일면에 형성되고, 상기 구동칩의 출력단자와 전기적으로 연결된 출력 전송라인; 및
    상기 입력 전송라인 및 상기 출력 전송라인을 전기적으로 연결하는 연결 전송라인을 포함하고,
    상기 연결 전송라인은 상기 구동칩의 하부와 대응되는 영역에 형성되는 것을 특징으로 하는 연성회로기판.
  2. 삭제
  3. 제1항에 있어서, 상기 연결 전송라인은 상기 베이스 기판의 일면에 형성된 것을 특징으로 하는 연성회로기판.
  4. 제1항에 있어서, 상기 연결 전송라인은 상기 베이스 기판의 일면과 대향하는 타면에 형성된 것을 특징으로 하는 연성회로기판.
  5. 제1항에 있어서, 상기 베이스 기판의 일면에 형성되고, 상기 구동칩의 게이트 단자와 전기적으로 연결되는 게이트 전송라인을 더 포함하는 것을 특징으로 하는 연성회로기판.
  6. 제1항에 있어서, 상기 입력 전송라인 및 상기 출력 전송라인을 덮어 보호하는 보호층을 더 포함하는 것을 특징으로 하는 연성회로기판.
  7. 제6항에 있어서, 상기 보호층은 상기 구동칩의 하부와 대응되는 영역으로 개구된 것을 특징으로 하는 연성회로기판.
  8. 제1항에 있어서, 상기 베이스 기판의 일면에 형성되고, 상기 구동칩의 연결단자와 솔더링에 의해 결합되어, 상기 구동칩을 상기 베이스 기판의 일면에 고정시키는 내부패드를 더 포함하는 것을 특징으로 하는 연성회로기판.
  9. 제8항에 있어서, 상기 입력 전송라인, 상기 출력 전송라인 및 상기 연결 전송라인을 덮어 보호하고, 상기 내부패드와 대응되는 영역으로는 개구된 보호층을 더 포함하는 것을 특징으로 하는 연성회로기판.
  10. 제8항에 있어서, 상기 내부패드는 상기 입력 전송라인과 전기적으로 연결된 입력 내부패드 및 상기 출력 전송라인과 전기적으로 연결되는 출력 내부패드를 포 함하는 것을 특징으로 하는 연성회로기판.
  11. 제10항에 있어서, 상기 연결 전송라인은 상기 입력 내부패드 및 상기 출력 내부패드 사이를 전기적으로 연결하는 것을 특징으로 하는 연성회로기판.
  12. 제1항에 있어서, 상기 연결 전송라인의 저항은 0.01Ω ~ 1Ω의 범위를 갖는 것을 특징으로 하는 연성회로기판.
  13. 영상을 표시하는 표시패널;
    영상을 표시하기 위한 데이터 제어신호 및 게이트 제어신호를 발생시키는 인쇄회로기판;
    상기 표시패널의 일단부 및 상기 인쇄회로기판과 전기적으로 연결되고, 상기 데이터 제어신호 및 상기 게이트 제어신호를 상기 표시패널로 전송하는 데이터 연성회로기판; 및
    상기 표시패널의 일단부와 수직한 타단부에 전기적으로 연결되며, 베이스 기판, 상기 베이스 기판의 일면에 배치되어 상기 표시패널로부터 상기 게이트 제어신호를 인가받는 구동칩, 및 상기 구동칩의 하부와 대응되는 영역에 형성되어 상기 게이트 제어신호를 전송하는 연결 전송라인을 갖는 게이트 연성회로기판을 포함하는 것을 특징으로 하는 디스플레이 유닛.
  14. 제13항에 있어서, 상기 게이트 연성회로기판은
    상기 베이스 기판의 일면에 형성되고, 상기 표시패널로부터 인가된 상기 게이트 제어신호를 상기 구동칩의 입력단자로 전송하는 입력 전송라인; 및
    상기 베이스 기판의 일면에 형성되어 상기 연결 전송라인에 의해 상기 입력 전송라인과 전기적으로 연결되고, 상기 연결 전송라인을 통해 전송된 상기 게이트 제어신호를 상기 표시패널로 전송하는 출력 전송라인을 더 포함하는 것을 특징으로 하는 디스플레이 유닛.
  15. 제14항에 있어서, 상기 게이트 연성회로기판은 상기 베이스 기판의 일면에 형성되어 상기 구동칩의 연결단자와 솔더링에 의해 결합되는 내부패드를 더 포함하는 것을 특징으로 하는 디스플레이 유닛.
  16. 제15항에 있어서, 상기 내부패드는 상기 입력 전송라인과 전기적으로 연결된 입력 내부패드 및 상기 출력 전송라인과 전기적으로 연결되는 출력 내부패드를 포함하는 것을 특징으로 하는 디스플레이 유닛.
  17. 제16항에 있어서, 상기 연결 전송라인은 상기 입력 내부패드 및 상기 출력 내부패드 사이를 전기적으로 연결하는 것을 특징으로 하는 디스플레이 유닛.
  18. 제13항에 있어서, 상기 표시패널은 상기 게이트 제어신호를 전송하기 위한 게이트 제어배선을 더 포함하는 것을 특징으로 하는 디스플레이 유닛.
  19. 제13항에 있어서, 상기 표시패널은
    박막 트랜지스터를 갖는 제1 기판;
    상기 제1 기판과 대향하는 제2 기판; 및
    상기 제1 및 제2 기판 사이에 개재된 액정층을 포함하는 것을 특징으로 하는 디스플레이 유닛.
  20. 제19항에 있어서, 상기 제1 기판은 서로 교차되도록 형성되며, 상기 박막트랜지스터와 전기적으로 연결된 게이트 배선 및 데이터 배선을 더 포함하는 것을 특징으로 하는 디스플레이 유닛.
  21. 제20항에 있어서, 상기 게이트 연성회로기판은 상기 표시패널의 게이트 배선과 전기적으로 연결되고,
    상기 데이터 연성회로기판은 상기 데이터 배선과 전기적으로 연결되는 것을 특징으로 하는 디스플레이 유닛.
  22. 제21항에 있어서, 상기 게이트 연성회로기판은 상기 구동칩의 게이트 단자 및 상기 표시패널의 게이트 배선을 전기적으로 연결하는 게이트 전송라인을 더 포함하는 것을 특징으로 하는 디스플레이 유닛.
  23. 광을 이용하여 영상을 표시하는 디스플레이 유닛; 및
    상기 디스플레이 유닛으로 광을 제공하는 백라이트 어셈블리를 포함하고,
    상기 디스플레이 유닛은
    영상을 표시하는 표시패널;
    영상을 표시하기 위한 데이터 제어신호 및 게이트 제어신호를 발생시키는 인쇄회로기판;
    상기 표시패널의 일단부 및 상기 인쇄회로기판과 전기적으로 연결되고, 상기 데이터 제어신호 및 상기 게이트 제어신호를 상기 표시패널로 전송하는 데이터 연성회로기판; 및
    상기 표시패널의 일단부와 수직한 타단부와 전기적으로 연결되며, 베이스 기판, 상기 베이스 기판의 일면에 배치되어 상기 표시패널로부터 상기 게이트 제어신호를 인가받는 구동칩, 및 상기 구동칩의 하부와 대응되는 영역에 형성되어 상기 게이트 제어신호를 전송하는 연결 전송라인을 갖는 게이트 연성회로기판을 포함하는 것을 특징으로 하는 표시장치.
  24. 제23항에 있어서, 상기 게이트 연성회로기판은
    상기 베이스 기판의 일면에 형성되고, 상기 표시패널로부터 인가된 상기 게이트 제어신호를 상기 구동칩의 입력단자로 전송하는 입력 전송라인; 및
    상기 베이스 기판의 일면에 형성되어 상기 연결 전송라인에 의해 상기 입력 전송라인과 전기적으로 연결되고, 상기 연결 전송라인을 통해 전송된 상기 게이트 제어신호를 상기 표시패널로 전송하는 출력 전송라인을 더 포함하는 것을 특징으로 하는 표시장치.
KR1020060003803A 2006-01-13 2006-01-13 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치 KR101217083B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060003803A KR101217083B1 (ko) 2006-01-13 2006-01-13 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치
JP2007001626A JP2007188078A (ja) 2006-01-13 2007-01-09 フレキシブル回路基板、これを有するディスプレイユニット、及び表示装置
US11/652,818 US7830489B2 (en) 2006-01-13 2007-01-12 Flexible circuit board, display unit having the same and display device having the same
CN2007101266962A CN101086828B (zh) 2006-01-13 2007-01-15 柔性电路板及具有其的显示单元和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060003803A KR101217083B1 (ko) 2006-01-13 2006-01-13 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치

Publications (2)

Publication Number Publication Date
KR20070075474A KR20070075474A (ko) 2007-07-24
KR101217083B1 true KR101217083B1 (ko) 2012-12-31

Family

ID=38263791

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060003803A KR101217083B1 (ko) 2006-01-13 2006-01-13 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치

Country Status (4)

Country Link
US (1) US7830489B2 (ko)
JP (1) JP2007188078A (ko)
KR (1) KR101217083B1 (ko)
CN (1) CN101086828B (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101524186B1 (ko) 2008-07-14 2015-06-01 삼성전자주식회사 반도체 칩, 반도체 패키지용 배선기판, 이를 갖는 반도체패키지 및 이를 포함하는 표시 장치.
JP5452290B2 (ja) * 2010-03-05 2014-03-26 ラピスセミコンダクタ株式会社 表示パネル
TW201317960A (zh) * 2011-10-28 2013-05-01 Au Optronics Corp 立體影像切換裝置及影像顯示裝置
KR101244318B1 (ko) 2011-12-06 2013-03-15 삼성디스플레이 주식회사 표시장치용 회로기판 및 이를 포함하는 표시장치
US9595222B2 (en) 2012-10-09 2017-03-14 Joled Inc. Image display apparatus
JP6248268B2 (ja) 2012-10-17 2017-12-20 株式会社Joled 画像表示装置
JP6248941B2 (ja) * 2012-10-17 2017-12-20 株式会社Joled El表示装置
KR20150037198A (ko) 2013-09-30 2015-04-08 삼성디스플레이 주식회사 표시패널 및 이를 갖는 표시장치
US9953577B2 (en) 2013-12-09 2018-04-24 Joled Inc. Gate drive integrated circuit used in image display device, image display device, and organic EL display
CN103676330B (zh) * 2013-12-23 2017-02-01 合肥京东方光电科技有限公司 阵列基板及显示装置
JP6312102B2 (ja) 2014-03-20 2018-04-18 株式会社Joled ゲートドライバic、チップオンフィルム基板および表示装置
KR20170026755A (ko) * 2015-08-27 2017-03-09 삼성디스플레이 주식회사 표시 장치
CN105242466B (zh) * 2015-10-27 2019-01-04 南京中电熊猫液晶显示科技有限公司 一种液晶显示面板
JP2018124465A (ja) * 2017-02-02 2018-08-09 セイコーエプソン株式会社 電気光学装置、電子機器、および実装構造体
CN109976050B (zh) * 2019-04-15 2024-01-26 武汉华星光电技术有限公司 显示面板及适用于该显示面板的芯片
JP7108350B1 (ja) 2022-03-25 2022-07-28 株式会社セレブレクス 狭額縁ディスプレイモジュール及びデータ出力装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4832455A (en) * 1986-09-11 1989-05-23 Kabushiki Kaisha Toshia Liquid crystal apparatus having an anisotropic conductive layer between the lead electrodes of the liquid crystal device and the circuit board
JPH04242721A (ja) * 1991-01-08 1992-08-31 Toshiba Corp 液晶表示装置
US5592199A (en) * 1993-01-27 1997-01-07 Sharp Kabushiki Kaisha Assembly structure of a flat type device including a panel having electrode terminals disposed on a peripheral portion thereof and method for assembling the same
JPH07263485A (ja) * 1994-03-25 1995-10-13 Casio Comput Co Ltd Icチップおよびそれと基板との接続構造
JPH0944100A (ja) * 1995-07-28 1997-02-14 Toshiba Corp 表示装置及びこれに使用されるicチップ
KR100596965B1 (ko) * 2000-03-17 2006-07-04 삼성전자주식회사 구동신호 인가모듈, 이를 적용한 액정표시패널 어셈블리 및 이 액정표시패널 어셈블리의 구동신호 검사 방법
JP2003100982A (ja) * 2001-09-21 2003-04-04 Matsushita Electric Ind Co Ltd 半導体チップの実装構造及びその構造を使用した液晶表示装置
TWI292836B (ko) * 2001-10-31 2008-01-21 Chi Mei Optoelectronics Corp
JP2003330041A (ja) * 2002-05-10 2003-11-19 Sharp Corp 半導体装置及びそれを備えた表示パネルモジュール
KR100855810B1 (ko) 2002-07-29 2008-09-01 비오이 하이디스 테크놀로지 주식회사 액정표시장치
JP4314084B2 (ja) * 2002-09-17 2009-08-12 シャープ株式会社 表示装置
KR100898784B1 (ko) * 2002-10-14 2009-05-20 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법

Also Published As

Publication number Publication date
CN101086828B (zh) 2013-04-03
US7830489B2 (en) 2010-11-09
US20070167036A1 (en) 2007-07-19
KR20070075474A (ko) 2007-07-24
JP2007188078A (ja) 2007-07-26
CN101086828A (zh) 2007-12-12

Similar Documents

Publication Publication Date Title
KR101217083B1 (ko) 연성회로기판과, 이를 갖는 디스플레이 유닛 및 표시장치
US8934068B2 (en) Backlight assembly and method of assembling the same and liquid crystal display including backlight assembly
JP2007188078A5 (ko)
CN104412315B (zh) 显示装置
US20080068313A1 (en) Liquid crystal display
KR20080005678A (ko) 인쇄회로기판 및 이를 갖는 전자장치
US20070171215A1 (en) Display device
KR20120117137A (ko) 발광다이오드어셈블리 및 그를 포함한 액정표시장치
US20070164291A1 (en) Light emitting diode module, backlight assembly having the same, and display device having the same
JP2006209083A (ja) 表示装置
JP2009026748A (ja) バックライトアセンブリ、その組み立て方法、及びそれを備える液晶表示装置
KR102275727B1 (ko) 평판표시장치모듈
KR100885378B1 (ko) 액정표시장치
KR102618433B1 (ko) 광원 모듈 및 이를 포함하는 백라이트 유닛과 액정 표시 장치
KR20060083268A (ko) 보호 커버 및 이를 이용한 표시장치
KR102327463B1 (ko) 액정표시장치
KR102277117B1 (ko) 액정표시장치
KR101835510B1 (ko) 액정표시장치
KR20100047590A (ko) 씨오지 타입 액정표시장치
KR101166840B1 (ko) 액정 표시 장치
KR20100007612A (ko) 표시장치
KR20080010930A (ko) 표시장치
KR20060122459A (ko) 액정 표시 장치 및 인쇄 회로 기판
KR102563262B1 (ko) 광원 모듈 및 그의 제조 방법, 그리고 그를 포함하는 백라이트 유닛과 액정 표시 장치
JP3091726B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20181126

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20191202

Year of fee payment: 8