KR100925291B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR100925291B1
KR100925291B1 KR1020020087761A KR20020087761A KR100925291B1 KR 100925291 B1 KR100925291 B1 KR 100925291B1 KR 1020020087761 A KR1020020087761 A KR 1020020087761A KR 20020087761 A KR20020087761 A KR 20020087761A KR 100925291 B1 KR100925291 B1 KR 100925291B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
image data
gate voltage
disable signal
switch
Prior art date
Application number
KR1020020087761A
Other languages
English (en)
Other versions
KR20040061494A (ko
Inventor
김형대
박정국
Original Assignee
하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 하이디스 테크놀로지 주식회사 filed Critical 하이디스 테크놀로지 주식회사
Priority to KR1020020087761A priority Critical patent/KR100925291B1/ko
Publication of KR20040061494A publication Critical patent/KR20040061494A/ko
Application granted granted Critical
Publication of KR100925291B1 publication Critical patent/KR100925291B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

디스에이블 신호를 이용하여 데이터를 마스킹하면 파워 오프시 구동부의 미지 상태에 의한 불필요한 데이터가 출력될 가능성을 배제할 수 있어 제품의 신뢰성을 향상시킬 수 있다. 본 발명에 의한 액정 표시 장치는 스위치를 갖는 화소의 어레이로 이루어지며 화상을 표시하는 액정 패널과, 화상 데이터와 게이트 전압을 생성하며, 입력 전원이 턴오프 되는 시점에 동기를 맞추어 디스에이블 신호를 생성하는 타이밍 제어부와, 상기 화상 데이터를 상기 타이밍 제어부로부터 수신하여 상기 액정 패널로 제공하는 소오스 구동부와, 상기 게이트 전압을 상기 타이밍 제어부로부터 수신하고, 상기 화소의 스위치에 게이트 전압을 제공하여 상기 스위치를 제어하는 게이트 구동부를 포함하며, 상기 소오스 구동부는 상기 디스에이블 신호가 활성화될시 상기 화상 데이터를 마스킹한다.

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY DEVICE}
도 1은 기존 모듈에서의 파워 시퀀스를 설명하는 타이밍도.
도 2는 기존 액정 전압의 시퀀스를 설명하는 타이밍도.
도 3은 본 발명의 일 실시예에 의한 디스에이블 신호의 타이밍도.
도 4는 본 발명의 일 실시예에 의한 디스에이블 신호를 생성하는 회로를 도시한 도면.
도 5는 본 발명의 일 실시예에 의한 소오스 구동부 내부에서의 블록도와 논리도.
도 6은 본 발명의 다른 실시예에 의한 디스에이블 신호의 타이밍도.
본 발명은 액정 표시 장치에 관한 것으로서 특히, 잔류 직류 성분을 줄이므로써 불필요한 데이터가 화면에 출력되는 것을 방지하는 액정 표시 장치에 관한 것이다.
일반적인 파워 온/오프 시퀀스에서는 도 1에 도시되어 있는 바와 같이 타이밍 제어부(미도시)에서 로직 전원이 꺼지고 난 후에 외부의 3.3V 전원이 꺼지게 된 다. 이러한 파워 시퀀스에 의하면 턴오프되는 경우 Vdd와 로직 전압 사이에는 0 내지 50ms 정도의 시간 차이가 존재한다. 도 1에서 (a)는 구동부의 전원 전압을, (b)는 구동부의 로직 신호를, (c)는 백라이트의 전원 전압을 각각 가리킨다. 결과적으로 도 2에 도시되어 있는 바와 같이 전원과 액정 전압 사이에는 약 3 내지 8ms의 시간 차이가 존재하게 된다. 도 2에서 (a)는 액정 전압을, (b)는 구동부의 전원 전압을 각각 가리킨다. 게이트 구동부 및 소오스 구동부(이하, 총칭하여 구동부)에는 신호가 들어오지 않더라도 액정 전압이 가해지므로 구동부의 상태가 불분명하게 되어 불필요한 데이터가 화면에 출력될 수 있다.
본 발명은 기존의 파워 온/오프 시퀀스에서 구동부의 상태가 불분명하여 불필요한 데이터가 액정 화면에 출력되는 것을 방지하는 것을 목적으로 한다.
이러한 목적을 달성하기 위해 도출된 본 발명은 액정 표시 장치에 있어서, 스위치를 갖는 화소의 어레이로 이루어지며 화상을 표시하는 액정 패널과, 화상 데이터와 게이트 전압을 생성하며, 입력 전원이 턴오프 되는 시점에 동기를 맞추어 디스에이블 신호를 생성하는 타이밍 제어부와, 상기 화상 데이터를 상기 타이밍 제어부로부터 수신하여 상기 액정 패널로 제공하는 소오스 구동부와, 상기 게이트 전압을 상기 타이밍 제어부로부터 수신하고, 상기 화소의 스위치에 게이트 전압을 제공하여 상기 스위치를 제어하는 게이트 구동부를 포함하며, 상기 소오스 구동부는 상기 디스에이블 신호가 활성화될시 상기 화상 데이터를 마스킹하는 것을 일 특징 으로 한다.
바람직하게는 상기 게이트 구동부 역시 상기 디스에이블 신호가 활성화될시 상기 게이트 전압을 마스킹한다.
또한 본 발명은 액정 표시 장치에 있어서, 스위치를 갖는 화소의 어레이로 이루어지며 화상을 표시하는 액정 패널과, 화상 데이터와 게이트 전압을 생성하며, 입력 전원이 턴오프되는 시점에 동기를 맞추어 디스에이블 신호를 생성하는 타이밍 제어부와, 상기 화상 데이터를 상기 타이밍 제어부로부터 수신하여 상기 액정 패널로 제공하는 소오스 구동부와, 상기 게이트 전압을 상기 타이밍 제어부로부터 수신하고, 상기 화소의 스위치에 게이트 전압을 제공하여 상기 스위치를 제어하는 게이트 구동부를 포함하며, 상기 게이트 구동부는 상기 디스에이블 신호가 활성화될시 상기 게이트 전압을 마스킹하는 것을 다른 특징으로 한다.
또한 본 발명은 액정 표시 장치에 있어서, 스위치를 갖는 화소의 어레이로 이루어지며 화상을 표시하는 액정 패널과, 화상 데이터와 게이트 전압을 생성하며, 백라이트 전원이 턴오프되는 시점에 동기를 맞추어 디스에이블 신호를 생성하는 타이밍 제어부와, 상기 화상 데이터를 상기 타이밍 제어부로부터 수신하여 상기 액정 패널로 제공하는 소오스 구동부와, 상기 게이트 전압을 상기 타이밍 제어부로부터 수신하고, 상기 화소의 스위치에 게이트 전압을 제공하여 상기 스위치를 제어하는 게이트 구동부를 포함하며, 상기 소오스 구동부는 상기 디스에이블 신호가 활성화될시 상기 화상 데이터를 마스킹하는 것을 또 다른 특징으로 한다.
위와 같은 본 발명에 의하면, 디스에이블 신호를 이용하여 데이터를 마스킹 하면 파워 오프시 구동부의 미지 상태에 의한 불필요한 데이터가 출력될 가능성을 배제할 수 있어 제품의 신뢰성을 향상시킬 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명한다. 도면에서 동일한 참조부호는 동일 또는 유사한 구성요소 또는 신호를 가리키는 것으로 사용된다.
도 3은 본 발명의 일 실시예에 의한 디스에이블 신호의 타이밍도이다. 도 3에서 (a)는 액정 전압을, (b)는 전원 전압(Vdd)를, (c)는 디스에이블 신호(Vdis)를 각각 가리킨다. 도시되어 있는 바와 같이 전원 전압(Vdd)이 하강하는 하강 에지(falling edge)에 맞춰서 타이밍 제어부 내부에서 디스에이블 신호(Vdis)를 발생시킨다. 일반적으로 3.3V 구동에서 하이 구간을 70% 레벨로 정하고, 로우 구간을 30% 레벨로 하므로 하강 에지의 전압 레벨은 마진을 고려하여 약 1.5V 사이로 정하였으며, 이 전압 레벨은 사용자에 따라 가변될 수 있는 값이다. 일반적인 OE(On Enable) 신호와 같이 디스에이블 신호(Vdis)는 출력되는 데이터를 마스킹해 주는 역할을 한다.
도 4는 본 발명의 일 실시예에 의한 디스에이블 신호를 생성하는 회로를 도시한 도면이다. 도 4에 도시되어 있는 바와 같이 디스에이블 신호(Vdis)는 전원 전압(Vdd)을 반전시키는 인버터(402)에 의해 생성될 수 있다.
도 5는 본 발명의 일 실시예에 의한 소오스 구동부 내부에서의 블록도와 논리도로서, 도 5a는 소오스 구동부의 내부 블록도이고, 도 5b는 소오스 구동부에서의 출력단의 논리 관계를 설명하는 도면이고, 도 5c는 논리표이다. 도 5a에 도시되 어 있는 바와 같이, 소오스 구동부(500)는 쉬프트 레지스터(502), 2라인의 래치(504), 디지털/아날로그 변환기(506), 논리곱 게이트(508)로 구성될 수 있다. 도 5b에 도시되어 있는 바와 같이 논리곱 게이트(508)는 디지털/아날로그 변환기(506)로부터 출력되는 데이터 신호(data_in)와, 반전된 디스에이블 신호(Vdis)를 입력으로 하여 논리곱 연산을 수행하고, 그 결과를 데이터 신호(data_out)로서 출력한다. 도 5c의 논리표에 표시되어 있는 바와 같이 디스에이블 신호(Vdis)가 "0"이면 논리곱 게이트(508)는 신호(data_in)를 신호(data_out)로서 출력하고, 디스에이블 신호(Vdis)가 "1"이면 신호(data_in)를 마스킹하므로 논리곱 게이트(508)의 출력 단자를 통해 아무런 데이터도 출력되지 않는다. 그리하여 오프시 짧은 시간(대략 3 내지 8ms) 동안 잘못된 데이터가 출력되는 것을 막는다. 전원을 오프시킨 후 다시 온시킨면 각 구동부는 각각의 개시 신호(예를 들어, STV, STH)에 의해 다시 동작하게 되며, 전원이 온되는 시점에 디스에이블 신호(Vdis)를 리셋해서 초기 상태로 만든다.
도 6은 본 발명의 다른 실시예에 의한 디스에이블 신호의 타이밍도이다. 도 6에서 (a)는 전원 전압(Vdd)을, (b)는 백라이트의 전원 전압을, (c)는 디스에이블 신호(Vdis)를 각각 가리킨다. 도시되어 있는 바와 같이, 디스에이블 신호(Vdis)는 백라이트 전원(b)이 오프되는 시점에 동기를 맞춰 발생된다. 디스에이블 신호(Vdis)의 리셋(reset)은 전원이 온되는 시점에 동기를 맞춰 같은 효과를 나타낼 수 있다.
앞의 실시예에서는 소오스 구동부에 대해 특히 설명하였으나, 게이트 구동부 에도 동일하게 적용될 수 있다. 디스에이블 신호를 게이트 구동부에 인가하여 원하는 시간 동안(대략 3 내지 8ms) 게이트 전압을 마스킹한다. 결과적으로 게이트 출력을 막으므로 오프시의 불필요한 데이터 출력을 막을 수 있다.
위에서 기술한 디스에이블 신호를 이용하여 데이터를 마스킹하면 파워 오프시 구동부의 미지 상태에 의한 불필요한 데이터가 출력될 가능성을 배제할 수 있어 제품의 신뢰성을 향상시킬 수 있다.

Claims (5)

  1. 액정 표시 장치에 있어서,
    스위치를 갖는 화소의 어레이로 이루어지며 화상을 표시하는 액정 패널과,
    화상 데이터와 게이트 전압을 생성하며, 입력 전원이 턴오프되는 시점에 동기를 맞추어 디스에이블 신호를 생성하는 타이밍 제어부와,
    상기 화상 데이터를 상기 타이밍 제어부로부터 수신하여 상기 액정 패널로 제공하는 소오스 구동부와,
    상기 게이트 전압을 상기 타이밍 제어부로부터 수신하고, 상기 화소의 스위치에 게이트 전압을 제공하여 상기 스위치를 제어하는 게이트 구동부를 포함하며,
    상기 소오스 구동부는
    상기 생성된 디스에이블 신호의 인버트된 신호와 화상데이터를 입력받아 논리연산을 통해 데이터를 출력하는 논리곱 게이트(And Gate)를 포함하여 상기 디스에이블 신호가 활성화 되는 경우 상기 화상데이터 출력을 방지하여 마스킹하는 것을 특징으로 하는 액정 표시 장치.
  2. 삭제
  3. 액정 표시 장치에 있어서,
    스위치를 갖는 화소의 어레이로 이루어지며 화상을 표시하는 액정 패널과,
    화상 데이터와 게이트 전압을 생성하며, 입력 전원이 턴오프되는 시점에 동기를 맞추어 디스에이블 신호를 생성하는 타이밍 제어부와,
    상기 화상 데이터를 상기 타이밍 제어부로부터 수신하여 상기 액정 패널로 제공하는 소오스 구동부와,
    상기 게이트 전압을 상기 타이밍 제어부로부터 수신하고, 상기 화소의 스위치에 게이트 전압을 제공하여 상기 스위치를 제어하는 게이트 구동부를 포함하며,
    상기 게이트 구동부는
    상기 생성된 디스에이블 신호의 인버트된 신호와 게이트 전압을 입력받아 논리연산을 통해 데이터를 출력하는 논리곱 게이트(And Gate)를 포함하여 상기 디스에이블 신호가 활성화 되는 경우 게이트 전압의 출력을 방지하여 마스킹하는 것을 특징으로 하는 액정 표시 장치.
  4. 액정 표시 장치에 있어서,
    스위치를 갖는 화소의 어레이로 이루어지며 화상을 표시하는 액정 패널과,
    화상 데이터와 게이트 전압을 생성하며, 백라이트 전원이 턴오프되는 시점에 동기를 맞추어 디스에이블 신호를 생성하는 타이밍 제어부와,
    상기 화상 데이터를 상기 타이밍 제어부로부터 수신하여 상기 액정 패널로 제공하는 소오스 구동부와,
    상기 게이트 전압을 상기 타이밍 제어부로부터 수신하고, 상기 화소의 스위치에 게이트 전압을 제공하여 상기 스위치를 제어하는 게이트 구동부를 포함하며,
    상기 소오스 구동부는
    상기 생성된 디스에이블 신호의 인버트된 신호와 화상데이터를 입력받아 논리연산을 통해 데이터를 출력하는 논리곱 게이트(And Gate)를 포함하여 상기 디스에이블 신호가 활성화 되는 경우 상기 화상데이터 출력을 방지하여 마스킹하는 것을 특징으로 하는 액정 표시 장치.
  5. 액정 표시 장치에 있어서,
    스위치를 갖는 화소의 어레이로 이루어지며 화상을 표시하는 액정 패널과,
    화상 데이터와 게이트 전압을 생성하며, 백라이트 전원이 턴오프되는 시점에 동기를 맞추어 디스에이블 신호를 생성하는 타이밍 제어부와,
    상기 화상 데이터를 상기 타이밍 제어부로부터 수신하여 상기 액정 패널로 제공하는 소오스 구동부와,
    상기 게이트 전압을 상기 타이밍 제어부로부터 수신하고, 상기 화소의 스위치에 게이트 전압을 제공하여 상기 스위치를 제어하는 게이트 구동부를 포함하며,
    상기 게이트 구동부는
    상기 생성된 디스에이블 신호의 인버트된 신호와 게이트 전압을 입력받아 논리연산을 통해 데이터를 출력하는 논리곱 게이트(And Gate)를 포함하여 상기 디스에이블 신호가 활성화 되는 경우 게이트 전압의 출력을 방지하여 마스킹하는 것을 특징으로 하는 액정 표시 장치.
KR1020020087761A 2002-12-31 2002-12-31 액정 표시 장치 KR100925291B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020087761A KR100925291B1 (ko) 2002-12-31 2002-12-31 액정 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020087761A KR100925291B1 (ko) 2002-12-31 2002-12-31 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20040061494A KR20040061494A (ko) 2004-07-07
KR100925291B1 true KR100925291B1 (ko) 2009-11-04

Family

ID=37353036

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020087761A KR100925291B1 (ko) 2002-12-31 2002-12-31 액정 표시 장치

Country Status (1)

Country Link
KR (1) KR100925291B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100855989B1 (ko) 2007-03-20 2008-09-02 삼성전자주식회사 셀프 마스킹 기능을 이용한 액정 패널의 구동 방법, 이를구현하는 마스킹 회로 및 비대칭 래치들

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040008915A (ko) * 2002-07-19 2004-01-31 삼성전자주식회사 액정 표시 장치
KR20040035376A (ko) * 2002-10-22 2004-04-29 엘지.필립스 엘시디 주식회사 확산 스펙트럼을 이용한 액정 표시 장치의 구동 장치 및방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040008915A (ko) * 2002-07-19 2004-01-31 삼성전자주식회사 액정 표시 장치
KR20040035376A (ko) * 2002-10-22 2004-04-29 엘지.필립스 엘시디 주식회사 확산 스펙트럼을 이용한 액정 표시 장치의 구동 장치 및방법

Also Published As

Publication number Publication date
KR20040061494A (ko) 2004-07-07

Similar Documents

Publication Publication Date Title
KR101081765B1 (ko) 액정표시장치 및 그 구동방법
KR100666599B1 (ko) 타이밍 컨트롤러와 이를 구비하는 표시 장치 및 초기 동작제어 방법
US7190343B2 (en) Liquid crystal display and driving method thereof
US20100295841A1 (en) Display device and mobile terminal
KR101242727B1 (ko) 신호 생성 회로 및 이를 포함하는 액정 표시 장치
JP3139495B2 (ja) フラット表示装置制御方法
WO2013084813A1 (ja) 表示装置および電子機器
JP2009301030A (ja) 放電回路及びこれを備えた表示装置
KR0147491B1 (ko) 엘씨디 전원 순차 제어장치
US20180166040A1 (en) Semiconductor device for mitigating through current and electronic apparatus thereof
JPH10319916A (ja) 液晶表示装置
KR100925291B1 (ko) 액정 표시 장치
US6628254B1 (en) Display device and interface circuit for the display device
JP2004287164A (ja) データドライバ及び電気光学装置
JP4599912B2 (ja) 液晶表示装置
CN111312135A (zh) 源极驱动器及其操作方法
JP2005084559A (ja) パワーオンリセット回路
JP3515443B2 (ja) 液晶表示装置
KR19980060015A (ko) 디이 신호를 이용하여 소비 전력을 저감시킨 액정 모듈의 인터페이스 회로
JP3101491B2 (ja) 表示駆動回路
JP3269501B2 (ja) 表示装置の表示オン制御方法及び駆動装置
CN114038365B (zh) 显示面板的检测方法、装置、设备及存储介质
TW202020835A (zh) 源極驅動器及其操作方法
KR20020094637A (ko) 액정 표시 장치 및 이의 구동 방법
KR100448938B1 (ko) 박막 트랜지스터 액정 표시 장치의 구동 장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120906

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130911

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140919

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150918

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160920

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170921

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20181001

Year of fee payment: 10