KR100874639B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR100874639B1
KR100874639B1 KR1020070026070A KR20070026070A KR100874639B1 KR 100874639 B1 KR100874639 B1 KR 100874639B1 KR 1020070026070 A KR1020070026070 A KR 1020070026070A KR 20070026070 A KR20070026070 A KR 20070026070A KR 100874639 B1 KR100874639 B1 KR 100874639B1
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
timing controller
pcb
source
Prior art date
Application number
KR1020070026070A
Other languages
English (en)
Other versions
KR20080084389A (ko
Inventor
민웅기
최병진
장수혁
송홍성
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070026070A priority Critical patent/KR100874639B1/ko
Priority to JP2007341171A priority patent/JP4750780B2/ja
Priority to US12/003,584 priority patent/US8289258B2/en
Priority to CN2007101606945A priority patent/CN101266762B/zh
Publication of KR20080084389A publication Critical patent/KR20080084389A/ko
Application granted granted Critical
Publication of KR100874639B1 publication Critical patent/KR100874639B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09972Partitioned, e.g. portions of a PCB dedicated to different functions; Boundary lines therefore; Portions of a PCB being processed separately or differently
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 콘트롤 PCB를 간소화하도록 한 액정표시장치에 관한 것이다.
이 액정표시장치는 각각 다수의 데이터라인들을 포함한 제1 및 제2 데이터라인군, 상기 제1 및 제2 데이터라인군과 교차하는 다수의 게이트라인들을 포함하고 다수의 액정셀들이 매트릭스 형태로 배치된 액정표시패널; 제1 데이터라인군에 데이터를 공급하기 위한 데이터 IC들을 포함한 제1 데이터 회로군; 상기 제1 데이터 회로군이 접속된 제1 소스 PCB; 제2 데이터라인군에 데이터를 공급하기 위한 데이터 IC들을 포함한 제2 데이터 회로군; 상기 제2 데이터 회로군이 접속된 제2 소스 PCB; 상기 제1 및 제2 데이터 회로군들을 제어하기 위한 타이밍 제어신호와 상기 데이터를 싱글 출력포트를 통해 출력하는 타이밍 콘트롤러; 상기 타이밍 콘트롤러가 실장된 콘트롤 PCB; 및 상기 싱글 출력포트를 상기 제1 및 제2 소스 PCB에 전기적으로 연결하기 위한 연결배선들을 구비한다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
도 1은 액정표시장치의 액정셀을 보여 주는 등가 회로도.
도 2는 싱글 소스 PCB를 가지는 액정표시장치를 나타내는 도면.
도 3은 본 발명의 실시예에 따른 액정표시장치를 나타내는 블록도.
도 4는 도 3에 도시된 타이밍 콘트롤러와 데이터 IC들의 접속 구조를 상세히 나타내는 도면.
도 5는 도 3 및 도 4에 도시된 타이밍 콘트롤러의 데이터 처리부를 상세히 나타내는 블록도.
도 6 및 도 7은 도 5에 도시된 데이터 변조부의 출력 예를 나타내는 파형도.
도 8은 도 4에 도시된 타이밍 콘트롤러와 데이터 IC들 사이의 신호 전송경로를 나타내는 도면.
도 9는 도 4에 도시된 데이터 IC를 상세히 나타내는 블록도.
도 10은 도 9에 도시된 DAC를 상세히 나타내는 회로도.
도 11 및 도 12는 소스 PCB를 분리하고 타이밍 콘트롤러의 출력포트를 더블 출력포트로 구성한 예를 나타내는 도면들.
< 도면의 주요 부분에 대한 부호의 설명 >
30 : 액정표시패널 31 : 타이밍 콘트롤러
32 : 데이터 구동회로 33 : 게이트 구동회로
40 : 콘트롤 PCB 41A, 41B, 131A, 131B : 소스 PCB
42 : 소스 COF 43A, 43B, 113A, 113B : FFC
44, 114A, 114B : 연결 배선 51, 121 : 2 포트 확장부
52, 122 : 데이터 변조부 53 : 싱글 출력포트
61 : 쉬프트 레지스터 62 : 데이터 복원부
63, 64 : 래치 65 : DAC
66 : 차지쉐어회로 67 : 출력회로
71 : P-디코더 72 : N-디코더
73 : 멀티플렉서 120 : 좌/우 데이터 분리부
141, 142 : 더블 출력포트
본 발명은 액정표시장치에 관한 것으로, 특히 콘트롤 인쇄회로보드(Printed Circuit Board 이하 "PCB"라 함)를 간소화하도록 한 액정표시장치에 관한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시한다. 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 도 1과 같이 액정셀(Clc)마다 형성된 박막트랜지스터(Thin Film Transistor, TFT)를 이용하여 액정셀들에 공급되는 데이터전압을 스위칭하여 데이터를 능동적으로 제어하므로 동화상의 표시품질을 높일 수 있다. 도 1에 있어서, 도면부호 "Cst"는 액정셀(Clc)에 충전된 데이터전압을 유지하기 위한 스토리지 커패시터(Storage Capacitor, Cst), 'DL'은 데이터전압이 공급되는 데이터라인, 그리고 'GL'은 스캔전압이 공급되는 게이트라인을 각각 의미한다.
이러한 액정표시장치는 최근의 텔레비젼이나 모니터가 대화면화되면서 소형뿐만 아니라 중대형 모델의 개발이 진행되고 있다. 액정표시장치는 도 2와 같이 콘트롤 PCB(20), 소스 PCB(22), 그 소스 PCB(22)와 콘트롤 PCB(20)를 전기적으로 연결하는 케이블(21), 소스 PCB(22)와 액정표시패널(25)에 연결된 다수의 소스 COF(Chip on film : 24)를 구비한다.
소스 COF(24)는 소스 PCB(22)와 액정표시패널(25)의 데이터패드들에 전기적으로 접속된다. 이 소스 COF(24)에는 데이터 집적회로(Integrated Circuit 이하 "IC"라 함)(23)가 실장된다. 소스 COF(24)는 소스 TCP(Tape Carrier Package)로 대신될 수 있다.
소스 PCB(23)에는 콘트롤 PCB(20)로부터의 디지털 비디오 데이터들과 타이밍 제어신호들을 전송하기 위한 신호배선들이 형성된다.
콘트롤 PCB(20)에는 제어회로와 데이터 전송회로 등이 실장된다. 이 콘트롤 PCB(20)는 소스 PCB(22)의 데이터 IC에 데이터를 공급하고 데이터 IC의 동작을 제어하기 위한 타이밍 제어신호들을 케이블(21)을 통해 소스 PCB(22)에 공급한다.
도 2와 같은 액정표시장치에서 액정표시패널(25)이 커지게 되면 그 만큼 데이터라인들과 소스 TCP들(24)이 많아지고 그 결과, 소스 PCB(22)도 커지게 된다. 이 경우에, 소스 PCB(22)와 소스 TCP(24)의 정렬(align)이 어렵게 된다. 소스 PCB(22)가 커지면 기존 SMT(Surface Mount Technology) 장비와 같은 자동화 실장장치는 상대적으로 작은 크기의 소스 PCB(22)를 기준으로 설계되었기 때문에 큰 소스 PCB(22)를 다룰 수 없다. 콘트롤 PCB(20)는 액정표시장치가 대형화될 수록 메모리와 같은 회로소자들이 많아지고 출력핀수가 증가하는 문제점이 있다.
따라서, 본 발명의 목적은 종래 기술의 문제점들을 해결하고자 안출된 발명으로써 소스 PCB를 분할하고 콘트롤 PCB의 크기와 출력핀 수를 줄이도록 한 액정표시장치를 제공함에 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 각각 다수의 데이터라인들을 포함한 제1 및 제2 데이터라인군, 상기 제1 및 제2 데이터라인군과 교차하는 다수의 게이트라인들을 포함하고 다수의 액정셀들이 매트릭스 형태로 배치된 액정표시패널; 제1 데이터라인군에 데이터를 공급하기 위한 데이터 IC들을 포함한 제1 데이터 회로군; 상기 제1 데이터 회로군이 접속된 제1 소스 PCB; 제2 데이터라인군에 데이터를 공급하기 위한 데이터 IC들을 포함한 제2 데이터 회로군; 상기 제2 데이터 회로군이 접속된 제2 소스 PCB; 상기 제1 및 제2 데이터 회로군들을 제어하기 위한 타이밍 제어신호와 상기 데이터를 싱글 출력포트를 통해 출력하는 타이밍 콘트롤러; 상기 타이밍 콘트롤러가 실장된 콘트롤 PCB; 및 상기 싱글 출력포트를 상기 제1 및 제2 소스 PCB에 전기적으로 연결하기 위한 연결배선들을 구비한다.
상기 타이밍 콘트롤러는 입력 주파수로 입력되는 디지털 비디오 데이터를 기수 화소 데이터와 우수 화소 데이터로 분리하여 그 데이터들을 상기 입력 주파수의 1/2 주파수로 출력하는 2 포트 확장부; 및 상기 2 포트 확장부로부터의 데이터들을 변조하여 상기 싱글 출력포트를 통해 출력되는 데이터의 스윙폭을 줄이고 상기 입력 주파수 대비 2배 높은 주파수로 상기 데이터를 출력하는 데이터 변조부를 구비한다.
상기 제1 및 제2 데이터 회로군 각각은 상기 데이터 IC가 실장된 COF(Chip on film)와 TCP(Tape Carrier Package) 중 어느 하나를 구비한다.
상기 연결배선들은 상기 제1 소스 PCB와 상기 콘트롤 PCB를 전기적으로 연결하기 위한 제1 케이블; 상기 제2 소스 PCB와 상기 콘트롤 PCB를 전기적으로 연결하기 위한 제2 케이블; 및 상기 콘트롤 PCB 상에 형성되어 상기 싱글 출력포트를 상기 제1 및 제2 케이블에 전기적으로 연결하기 위한 2 포트 연결 배선들을 구비한다.
삭제
상기 데이터 변조부는 mini LVDS(low-voltage differential signaling) 방식과 RSDS(Reduced Swing Differential Signaling) 방식 중 어느 하나로 상기 데이터를 변조한다.
상기 콘트롤 PCB는 상기 타이밍 제어신호의 파형 옵션정보를 상기 타이밍 콘트롤러에 공급하는 메모리; 및 상기 액정표시패널의 구동전압을 발생하는 전압원을 구비한다.
삭제
이하, 도 3 내지 도 12를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3을 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(30), 타이밍 콘트롤러(31), 데이터 구동회로(32), 및 게이트 구동회로(33)를 구비한다.
액정표시패널(30)은 두 장의 유리기판 사이에 액정분자들이 형성된다. 이 액정표시패널(30)은 m 개의 데이터라인들(D1 내지 Dm)과 n 개의 게이트라인들(G1 내지 Gn)이 교차 구조에 의해 매트릭스 형태로 배치된 m×n 개의 액정셀들(Clc)을 포함한다.
액정표시패널(30)의 하부 유리기판에는 데이터라인들(D1 내지 Dm), 게이트라인들(G1 내지 Gn), TFT들, TFT에 접속된 액정셀(Clc)의 화소전극들(1), 및 스토리지 커패시터(Cst) 등이 형성된다. 액정표시패널(30)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극(2)이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. 액정표시패널(30)의 상부 유리기판과 하부 유리기판 상에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
타이밍 콘트롤러(31)는 수직/수평 동기신호, 데이터인에이블, 클럭신호 등의 타이밍신호를 입력받아 데이터 구동회로(32)와 게이트 구동회로(33)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다. 이러한 제어신호들은 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 쉬프트 클럭신호(Gate Shift Clock : GSC), 게이트 출력 인에이블신호(Gate Output Enable : GOE), 소스 샘플링 클럭(Source Sampling Clock : SSC), 소스 출력 인에이블신호(SOE), 극성제어신호(POL)를 포함한다. 게이트 스타트 펄스(GSP)는 한 화면이 표시되는 1 수직기간 중에서 스캔이 시작되는 시작 수평라인을 지시한다. 게이트 쉬프트 클럭신호(GSC)는 게이트 구동회로 내의 쉬프트 레지스터에 입력되어 게이트 스타트 펄스(GSP)를 순차적으로 쉬프트시키기 위한 타이밍 제어신호로써 TFT의 온(ON) 기간에 대응하는 펄스폭으로 발생된다. 게이트 출력 신호(GOE)는 게이트 구동회로(33)의 출력을 지시한다. 소스 샘플링 클럭(SSC)은 라이징(Rising) 또는 폴링(Falling) 에지에 기준하여 데이터 구동회로(32) 내에서 데이터의 래치동작을 지시한다. 소스 출력 인에이블신호(Source Output Enable : SOE)는 데이터 구동회로(32)의 출력을 지시한다. 극성제어신호(Polarity : POL)는 액정표시패널(30)의 액정셀들(Clc)에 공급될 데이터전압의 극성을 지시한다. 이하에서, 게이트 구동회로(33)를 제어하기 위한 게이트 타이밍 제어신호 즉, 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 출력 인에이블신호(GOE)에 대하여는 상세한 설명을 생략하기로 한다. 또한, 타이밍 콘트롤러(31)는 디지털 비디오 데이터를 기수 화소 데이터들(RGBodd)과 우수 화소 데이터들(RGBeven)로 분리하고 그 데이터들을 데이터 구동회로(32)에 공급한다. 데이터의 전송경로 상에서 EMI와 데이터전압의 스윙폭을 줄이기 위하여, 타이밍 콘트롤러(31)는 데이터를 mini LVDS(low-voltage differential signaling) 방식 또는 RSDS(Reduced Swing Differential Signaling) 방식으로 변조하여 데이터 구동회로(32)에 공급한다.
데이터 구동회로(32)는 타이밍 콘트롤러(31)의 제어 하에 디지털 비디오 데이터(RGBodd, RGBeven)를 래치한다. 그리고 데이터 구동회로(32)는 디지털 비디오 데이터를 극성제어신호(POL/FGDPOL)에 따라 아날로그 정극성/부극성 감마보상전압 으로 변환하여 정극성/부극성 아날로그 데이터전압을 발생하고 그 데이터전압을 데이터라인들(D1 내지 Dm)에 공급한다.
게이트 구동회로(33)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(G1 내지 Gn) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성된다. 이 게이트 구동회로(33)는 스캔펄스들을 순차적으로 출력한다.
도 4는 도 3에 도시된 액정표시패널(30), 데이터 구동회로(32) 및 타이밍 콘트롤러(31)의 조립상태를 나타내는 도면이다.
도 4를 참조하면, 데이터 구동회로(32)는 다수의 데이터 IC들(32a)을 포함한다. 다수의 데이터 IC들(32a)은 소스 COF(42)에 각각 실장된다. 소스 COF(42)들은 두 개로 분할된 제1 및 제2 소스 PCB들(41A, 41B)에 나누어 연결된다. 소스 COF들(42)의 입력단자들은 제1 및 제2 소스 PCB들(41A, 41B)의 출력단자들에 전기적으로 접속되고, 제1 및 제2 소스 COF들(42)의 출력단자들은 ACF(anisotropic conductive film)를 통해 액정표시패널(30)의 하부 유리기판에 형성된 데이터 패드들에 전기적으로 접속된다. 제1 및 제2 소스 PCB들(41A, 41B)에는 디지털 비디오 데이터들(RGBodd, RGBeven)이 전송되는 버스배선들, 데이터 타이밍 제어신호들이 전송되는 버스배선들, 구동전압들이 전송되는 버스배선들이 형성된다.
제1 소스 PCB들(41A)의 입력단자들은 제1 FFC(Flexible Flat Cable)(43A)를 경유하여 콘트롤 PCB(40) 상에 형성된 2 포트(port) 연결 배선들(44)에 연결된다. 제2 소스 PCB들(41B)의 입력단자들은 제2 FFC(Flexible Flat Cable)(43B)를 경유하여 콘트롤 PCB(40) 상에 형성된 2 포트 연결 배선들(44)에 연결된다.
콘트롤 PCB(40)에는 타이밍 콘트롤러(31), EEPROM(31a), 액정표시패널(30)의 구동전압을 발생하기 위한 직류-직류 변환기(DC-DC Converter) 등의 회로와 함께, 2 포트 연결 배선들(44)이 형성된다. 직류-직류 변환기에서 생성되는 구동전압은 게이트하이전압(Vgh), 게이트로우전압(Vgl), 공통전압(Vcom), 고전위전원전압(Vdd), 저전위전원전압(Vss), 고전위전원전압(Vdd)과 저전위전원전압(Vss) 사이에서 분압되는 다수의 감마기준전압(Gamma reference voltages) 등을 포함한다. 감마기준전압들은 디지털 비디오 데이터들(RGBodd, RGBeven)의 비트수로 표현 가능한 계조 수 만큼 데이터 IC들(32a) 내에서 분압되어 각 계조에 해당하는 아날로그 감마보상전압으로 세분화된다. 게이트하이전압(Vgh), 게이트로우전압(Vgl)은 스캔펄스의 스윙전압이다. EEPROM(31a)은 타이밍 콘트롤러(31)로부터 생성되는 타이밍 제어신호들에 대한 파형 옵션정보가 다수의 모드별로 저장되어 사용자로부터의 명령에 따라 해당 모드에서 파형 정보를 타이밍 콘트롤러(31)에 공급한다. 타이밍 콘트롤러(31)는 EEPROM(31a)으로부터의 파형 옵션정보에 따라 각각의 모드에서 서로 다른 형태로 타이밍 제어신호들을 생성한다.
콘트롤 PCB(40)에 형성된 2 포트 연결 배선들(44)은 "Y" 자 형태로 패터닝되어 도 5에 도시된 타이밍 콘트롤러(31)의 싱글 출력포트(53)를 제1 및 제2 FFC(43A, 43B)에 연결한다. 이 2 포트 연결 배선들(44)을 통해 타이밍 콘트롤러(40)로부터 생성된 디지털 비디오 데이터들(RGBodd, RGBeven) 및 타이밍 제어신 호들과 , 직류-직류 변환기로부터 생성된 구동전압들이 제1 및 제2 FFC(43A, 43B)에 공급된다.
도 5는 타이밍 콘트롤러(31)에서 데이터 처리부분을 나타내는 도면이다.
도 5를 참조하면, 타이밍 콘트롤러(31)는 2 포트 확장부(51)와 데이터 변조부(52)를 구비한다.
2 포트 확장부(51)는 시스템의 메인보드로부터 소정의 주파수(f)로 입력되는 디지털 비디오 데이터(RGB)를 기수 화소 데이터(RGBodd)와 우수 화소 데이터(RGBeven)로 분리하여 그 데이터들(RGBodd, RGBeven)을 1/2 주파수(1/2 f)로 데이터 변조부(52)에 공급한다. 2 포트 확장부(51)로부터 출력되는 데이터들(RGBodd, RGBeven)의 스윙폭은 TTL(transistor-to-transistor) 레벨인 3.3V 정도로 비교적 높다.
데이터 변조부(52)는 mini LVDS 방식으로 데이터를 변조하여 2 포트 확장부(51)로부터의 데이터들(RGBodd, RGBeven)의 스윙폭을 300mV~600mV 정도로 낮추고 mini LVDS 클럭에 따라 데이터의 주파수를 2배(2f)로 높인다. 데이터 변조부(52)로부터 출력되는 신호들은 3쌍(RGB)의 기수 화소 데이터들(RGBodd), 3쌍의 우수 화소 데이터(RGBeven) 및 1쌍의 mini 클럭(mini CLK)을 포함한다. 각 쌍들은 정극성 신호와 부극성 신호를 포함한다. 한편, 데이터 변조부(52)는 RSDS 방식으로 데이터를 변조할 수도 있다.
도 6 및 도 7은 데이터 변조부(52)로부터 출력되는 데이터의 일예를 나타내는 것으로, mini LVDS 방식으로 변조된 데이터의 일예이다.
도 6에서, "Data CLK"은 시스템의 메인보드로부터 생성되는 데이터 클럭이며, "mini LVDS CLK"은 데이터 변조부(52)로부터 생성되어 데이터와 함께 전송되는 클럭이다. 그리고 "mini LVDS RGB"는 리셋파형을 포함하여 데이터 변조부(52)에 의해 변조된 정극성 데이터파형이다. 데이터 변조부(52)는 정극성 데이터파형의 역위상으로 부극성 데이터파형을 생성하고, 각각 도 7과 같이 정극성 데이터파형(P)과 부극성 데이터파형(N)을 포함한 6 쌍의 데이터들과 한 쌍의 mini LVDS 클럭을 데이터 IC들(32a)에 전송한다. 첫 번째 데이터를 샘플링하는 제1 데이터 IC(32a)는 리셋파형에 이어서 발생하는 스타트펄스(start)를 데이터 샘플링시작 시점으로 인식하여 스타트펄스(start)에 이어서 공급되는 데이터들을 샘플링하기 시작한다.
도 8은 타이밍 콘트롤러(31)와 데이터 IC(32a)들 사이의 신호전송 경로를 나타낸다.
도 8을 참조하면, 타이밍 콘트롤러(31)에 의해 mini LVDS 방식 또는 RSDS 방식으로 변조된 디지털 비디오 데이터들 중에서 좌측 데이터들(RGBodd, RGBeven)은 타이밍 콘트롤러(31)의 싱글 출력포트(53), 2 포트 연결 배선(44), 및 제1 FFC(43A)를 경유하여 제1 소스 PCB(41A)에 접속된 데이터 IC들(32a)에 전송된다. 좌측 데이터들(RGBodd, RGBeven)은 액정표시패널(30)의 좌반부 화면에 표시될 데이터들이다. 타이밍 콘트롤러(31)에 의해 mini LVDS 방식 또는 RSDS 방식으로 변조된 우측 데이터들(RGBodd, RGBeven)은 타이밍 콘트롤러(31)의 싱글 출력포트(53), 2 포트 연결 배선(44), 및 제2 FFC(43B)를 경유하여 제2 소스 PCB(41B)에 접속된 데이터 IC들(32a)에 전송된다. 우측 데이터들(RGBodd, RGBeven)은 액정표시패널(30)의 우반부 화면에 표시될 데이터들이다.
첫 번째 데이터를 샘플링하는 최좌측의 제1 데이터 IC(32a)는 도 6 및 도 7에서 스타트펄스 이후의 데이터를 자신의 출력채널 수만큼 샘플링한 후에 그 다음 데이터의 샘플링 타이밍을 지시하는 캐리신호(carry)를 발생하여 제2 데이터 IC(32a)에 공급한다. 마찬가지로, 캐리신호(carry)는 이웃한 데이터 IC들(32a)에 순차적으로 전달된다. 제1 및 제2 소스 PCB들(41A, 41B) 사이에서 캐리신호(carry)는 제2 FFC(43B), 콘트롤 PCB(40) 상에 형성된 2 포트 연결 배선(44) 및 제1 FFC(43A)를 경유하여 전송된다. 한편, 데이터 IC들(32a)의 데이터 샘플링방향은 반대로 조정될 수 있다. 이 경우, 제1 및 제2 소스 PCB들(41A, 41B) 사이에서 캐리신호(carry)는 제1 FFC(43A), 2 포트 연결 배선(44) 및 제2 FFC(43B)를 경유하여 전송된다.
콘트롤 PCB(40) 상에 실장된 직류-직류 변환기로부터 발생되는 구동전압들은 2 포트 연결 배선(44), 제1 FFC(43A) 및 제2 FFC(43B)를 경유하여 모든 데이터 IC들(32a)에 동시에 공급된다.
도 9 및 도 10은 데이터 IC(32a)를 상세히 나타내는 회로도이다.
도 9 및 도 10을 참조하면, 데이터 IC(32a) 각각은 쉬프트 레지스(61), 데이터 복원부(62), 제1 래치 어레이(63), 제2 래치 어레이(64), 디지털/아날로그 변환기(이하, "DAC"라 한다)(65), 차지쉐어회로(Charge Share Circuit)(66) 및 출력회로(67)를 포함한다.
데이터 복원부(62)는 타이밍 콘트롤러(31)에 의해 분리된 기수 화소 데이터(RGBodd)와 우수 화소 데이터(RGBeven)를 일시 저장하고 타이밍 콘트롤러(31)에 의해 변조방식에 대응하는 복조방식으로 변조된 데이터를 복원한다. 예컨대, 데이터 복원부(62)는 도 7과 같이 정극성 데이터가 하이 논리일 때 '1'을 발생하고, 정극성 데이터가 로우 논리일 때 '0'을 발생하여 데이터를 복원한다. 그리고 데이터 복원부(62)는 복원된 데이터들(RGBodd,RGBeven)을 제1 래치 어레이(63)에 공급한다.
쉬프트레지터(61)는 소스 샘플링 클럭(SSC)에 따라 샘플링신호를 쉬프트시킨다. 또한, 쉬프트 레지지터(61)는 제1 래치 어레이(63)의 래치수를 초과하는 데이터가 공급될 때 캐리신호(Carry)를 발생한다.
제1 래치 어레이(63)는 쉬프트 레지스터(61)로부터 순차적으로 입력되는 샘플링신호에 응답하여 데이터 복원부(62)로부터의 디지털 비디오 데이터들(RGBeven, RGBodd)을 샘프링하고, 그 데이터들(RGBeven, RGBodd)을 1 수평라인 분씩 래치한 다음, 1 수평라인 분의 데이터를 동시에 출력한다.
제2 래치 어레이(64)는 제1 래치 어레이(63)로부터 입력되는 1 수평라인분의 데이터를 래치한 다음, 소스 출력 인에이블신호(SOE)의 로우논리기간 동안 다른 데이터 IC들(32a)의 제2 래치 어레이(64)와 동시에 래치된 디지털 비디오 데이터들(RGBeven, RGBodd)을 출력한다.
DAC(65)는 도 10과 같이 정극성 감마기준전압(GH)이 공급되는 P-디코더(PDEC)(71), 부극성 감마기준전압(GL)이 공급되는 N-디코더(NDEC)(72), 극성제어 신호들(POL)에 응답하여 P-디코더(71)의 출력과 N-디코더(72)의 출력을 선택하는 멀티플렉서(73)를 포함한다. P-디코더(71)는 제2 래치 어레이(64)로부터 입력되는 디지털 비디오 데이터들(RGBeven, RGBodd)을 디코드하여 그 데이터의 계조값에 해당하는 정극성 감마보상전압(GH)을 출력하고, N-디코더(122)는 제2 래치 어레이(64)로부터 입력되는 디지털 비디오 데이터들(RGBeven, RGBodd)을 디코드하여 그 데이터의 계조값에 해당하는 부극성 감마보상전압(GH)을 출력한다. 멀티플렉서(73)는 극성제어신호(POL)에 응답하여 정극성의 감마보상전압과 부극성의 감마보상전압을 선택한다.
차지쉐어회로(66)는 소스 출력 인에이블신호(SOE)의 하이논리기간 동안 이웃한 데이터 출력채널들을 단락(short)시켜 이웃한 데이터전압들의 평균값을 차지쉐어전압으로 출력하거나, 소스 출력 인에이블신호(SOE)의 하이논리기간 동안 데이터 출력채널들에 공통전압(Vcom)을 공급하여 정극성 데이터전압과 부극성 데이터전압의 급격한 변화를 줄인다.
출력회로(67)는 버퍼를 포함하여 데이터라인(D1 내지 Dk)으로 공급되는 아날로그 데이터전압의 신호감쇠를 최소화한다.
한편, 도 11과 같이 소스 PCB를 분리하고 타이밍 콘트롤러(111)의 출력포트를 소스 PCB의 분할 수만큼 복수로 분할하는 방법도 고려할 수 있으나, 이 경우에 타이밍 콘트롤러(111)와 콘트롤 PCB(110)가 커질 수 밖에 없다.
이를 상세히 설명하면 다음과 같다.
타이밍 콘트롤러(111)의 출력포트가 2 개로 분리된다고 가정할 때 타이밍 콘 트롤러(111)는 도 12와 같이 좌/우 데이터 분리부(120), 2 포트 확장부(121) 및 데이터 변조부(52)를 구비한다.
좌/우 데이터 분리부(120)는 프레임 메모리를 이용하여 입력 주파수(f)로 입력되는 입력 디지털 비디오 데이터(RGB)를 좌측 데이터(RGBl)와 우측 데이터(RGBr)로 분리한다. 좌/우 데이터 분리부(120)로부터 출력되는 데이터들(RGBl, RGBr)은 입력 주파수의 1/2 주파수(f/2)로 2 포트 확장부(121)에 공급된다. 이러한 좌/우 데이터 분리부(120)로 인하여 타이밍 콘트롤러(111)의 출력 포트를 분리하면 타이밍 콘트롤러(111)의 크기가 커질 수 밖에 없다.
2 포트 확장부(121)는 좌/우 데이터 분리부(120)로부터 1/2 주파수(f/2)로 입력되는 좌/우 데이터들(RGBl, RGBr)을 기수 화소 데이터(RGBlodd, RGBrodd)와 우수 화소 데이터(RGBleven, RGBreven)로 분리하여 그 데이터들(RGBodd, RGBeven)을 1/4 주파수(f/4)로 데이터 변조부(122)에 공급한다.
데이터 변조부(122)는 mini LVDS 방식으로 데이터를 변조하는 경우에 4 배속 mini LVDS 클럭에 따라 2 포트 확장부(121)로부터의 데이터들(RGBlodd, RGBrodd, RGBleven, RGBreven)의 주파수를 높여 입력 주파수와 같은 주파수(f)로 좌측 데이터(RGBlodd, RGBleven)와 우측 데이터(RGBrodd, RGBreven)를 서로 다른 출력포트로 분할 출력한다. 좌측 데이터(RGBlodd, RGBleven)와 우측 데이터(RGBrodd, RGBreven) 각각은 3쌍의 기수 화소 데이터들, 3쌍의 우수 화소 데이터들 및 1쌍의 mini 클럭을 포함하므로 타이밍 콘트롤러(111)의 출력핀들의 수는 전술한 본 발명의 실시예에 비하여 2 배 이상 필요하게 된다. 좌측 데이터(RGBlodd, RGBleven)는 타이밍 콘트롤러(111)의 제1 출력포트(141)와 제1 연결배선(113A)을 경유하여 제1 소스 PCB(131A)에 전송되며, 우측 데이터(RGBrodd, RGBreven)는 타이밍 콘트롤러(111)의 제2 출력포트(141)와 제2 연결배선(113B)을 경유하여 제2 소스 PCB(131B)에 전송된다.
결과적으로, 소스 PCB를 분리하는 경우에 타이밍 콘트롤러와 그 출력핀 수를 줄이고 콘트롤 PCB의 크기를 줄이기 위해서는 타이밍 콘트롤러의 출력포트를 싱글포트로 구성하는 것이 바람직하다.
상술한 바와 같이, 본 발명에 따른 액정표시장치는 소스 PCB를 분할하고 타이밍 콘트롤러의 출력포트를 싱글 출력포트로 구성하여 콘트롤 PCB의 크기와 출력핀 수를 줄일 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (7)

  1. 각각 다수의 데이터라인들을 포함한 제1 및 제2 데이터라인군, 상기 제1 및 제2 데이터라인군과 교차하는 다수의 게이트라인들을 포함하고 다수의 액정셀들이 매트릭스 형태로 배치된 액정표시패널;
    상기 제1 데이터라인군에 데이터를 공급하기 위한 데이터 IC들을 포함한 제1 데이터 회로군;
    상기 제1 데이터 회로군이 접속된 제1 소스 PCB;
    상기 제2 데이터라인군에 데이터를 공급하기 위한 데이터 IC들을 포함한 제2 데이터 회로군;
    상기 제2 데이터 회로군이 접속된 제2 소스 PCB;
    상기 제1 및 제2 데이터 회로군들을 제어하기 위한 타이밍 제어신호와 상기 데이터를 싱글 출력포트를 통해 출력하는 타이밍 콘트롤러;
    상기 타이밍 콘트롤러가 실장된 콘트롤 PCB; 및
    상기 싱글 출력포트를 상기 제1 및 제2 소스 PCB에 전기적으로 연결하기 위한 연결배선들을 구비하고,
    상기 타이밍 콘트롤러는,
    입력 주파수로 입력되는 디지털 비디오 데이터를 기수 화소 데이터와 우수 화소 데이터로 분리하여 그 데이터들을 상기 입력 주파수의 1/2 주파수로 출력하는 2 포트 확장부; 및
    상기 2 포트 확장부로부터의 데이터들을 변조하여 상기 싱글 출력포트를 통해 출력되는 데이터의 스윙폭을 줄이고 상기 입력 주파수 대비 2배 높은 주파수로 상기 데이터를 출력하는 데이터 변조부를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 제1 및 제2 데이터 회로군 각각은,
    상기 데이터 IC가 실장된 COF(Chip on film)와 TCP(Tape Carrier Package) 중 어느 하나를 구비하는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 연결배선들은,
    상기 제1 소스 PCB와 상기 콘트롤 PCB를 전기적으로 연결하기 위한 제1 케이블;
    상기 제2 소스 PCB와 상기 콘트롤 PCB를 전기적으로 연결하기 위한 제2 케이블; 및
    상기 콘트롤 PCB 상에 형성되어 상기 싱글 출력포트를 상기 제1 및 제2 케이블에 전기적으로 연결하기 위한 2 포트 연결 배선들을 구비하는 것을 특징으로 하는 액정표시장치.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 데이터 변조부는,
    mini LVDS(low-voltage differential signaling) 방식과 RSDS(Reduced Swing Differential Signaling) 방식 중 어느 하나로 상기 데이터를 변조하는 것을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서,
    상기 콘트롤 PCB는,
    상기 타이밍 제어신호의 파형 옵션정보를 상기 타이밍 콘트롤러에 공급하는 메모리; 및
    상기 액정표시패널의 구동전압을 발생하는 전압원을 구비하는 것을 특징으로 하는 액정표시장치.
  7. 삭제
KR1020070026070A 2007-03-16 2007-03-16 액정표시장치 KR100874639B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070026070A KR100874639B1 (ko) 2007-03-16 2007-03-16 액정표시장치
JP2007341171A JP4750780B2 (ja) 2007-03-16 2007-12-28 液晶表示装置
US12/003,584 US8289258B2 (en) 2007-03-16 2007-12-28 Liquid crystal display
CN2007101606945A CN101266762B (zh) 2007-03-16 2007-12-29 液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070026070A KR100874639B1 (ko) 2007-03-16 2007-03-16 액정표시장치

Publications (2)

Publication Number Publication Date
KR20080084389A KR20080084389A (ko) 2008-09-19
KR100874639B1 true KR100874639B1 (ko) 2008-12-17

Family

ID=39989131

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070026070A KR100874639B1 (ko) 2007-03-16 2007-03-16 액정표시장치

Country Status (2)

Country Link
KR (1) KR100874639B1 (ko)
CN (1) CN101266762B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101296661B1 (ko) * 2009-05-29 2013-08-14 엘지디스플레이 주식회사 액정표시장치
KR101419245B1 (ko) * 2009-06-26 2014-07-15 엘지디스플레이 주식회사 액정 표시장치

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101325362B1 (ko) * 2008-12-23 2013-11-08 엘지디스플레이 주식회사 액정표시장치
KR101577821B1 (ko) * 2008-12-23 2015-12-16 엘지디스플레이 주식회사 액정표시장치
KR101289642B1 (ko) 2009-05-11 2013-07-30 엘지디스플레이 주식회사 액정표시장치
KR101296662B1 (ko) 2009-06-12 2013-08-14 엘지디스플레이 주식회사 액정표시장치
KR101633103B1 (ko) * 2009-08-07 2016-06-24 엘지디스플레이 주식회사 액정표시장치
KR20110015929A (ko) * 2009-08-10 2011-02-17 엘지디스플레이 주식회사 액정표시장치
KR101595463B1 (ko) * 2009-09-24 2016-02-26 엘지디스플레이 주식회사 액정 표시장치
KR101696458B1 (ko) * 2009-12-11 2017-01-16 엘지디스플레이 주식회사 액정표시장치
KR101329506B1 (ko) * 2010-08-12 2013-11-13 엘지디스플레이 주식회사 영상표시장치
CN102779491B (zh) * 2011-05-31 2014-10-22 京东方科技集团股份有限公司 一种场序背光颜色补偿方法及装置
KR102025338B1 (ko) * 2011-12-28 2019-09-26 삼성전자 주식회사 신호 처리 장치, 이를 구비한 디스플레이 장치 및 신호 처리 방법
KR101887682B1 (ko) * 2012-07-20 2018-08-13 엘지디스플레이 주식회사 액정표시장치
KR101886305B1 (ko) * 2012-11-16 2018-08-07 엘지디스플레이 주식회사 엘오지배선을 포함하는 표시장치
US9240160B2 (en) * 2013-02-18 2016-01-19 Au Optronics Corporation Driving circuit and display device of using same
KR102106005B1 (ko) * 2013-08-22 2020-05-04 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN103745703A (zh) * 2013-12-31 2014-04-23 深圳市华星光电技术有限公司 一种液晶面板的驱动电路、液晶面板和液晶显示装置
US10388243B2 (en) 2014-05-06 2019-08-20 Novatek Microelectronics Corp. Driving system and method for driving display panel and display device thereof
CN105096848A (zh) * 2014-05-19 2015-11-25 联咏科技股份有限公司 控制源极驱动电路的方法、控制芯片及显示设备
KR102256854B1 (ko) * 2015-01-29 2021-05-27 엘지디스플레이 주식회사 인쇄 회로 기판 및 이를 포함한 표시 장치
KR20170087832A (ko) * 2016-01-21 2017-07-31 주식회사 실리콘웍스 디스플레이 장치의 소스 드라이버
CN105957479B (zh) * 2016-05-31 2019-09-10 深圳市华星光电技术有限公司 接口装置及具有该接口装置的液晶显示器
KR102638982B1 (ko) * 2016-11-25 2024-02-23 삼성디스플레이 주식회사 표시 장치
CN106710501B (zh) * 2016-12-19 2018-02-16 惠科股份有限公司 显示面板的驱动电路架构及显示装置
CN107610658B (zh) * 2017-08-23 2020-06-26 惠科股份有限公司 显示装置的驱动装置及驱动方法
CN107463033A (zh) * 2017-09-01 2017-12-12 深圳市华星光电技术有限公司 显示装置
JP6951228B2 (ja) * 2017-12-14 2021-10-20 株式会社日立製作所 電力変換装置
KR102028922B1 (ko) * 2018-04-05 2019-10-07 주식회사엘디티 반도체 칩의 데이터 처리 방법 및 그 반도체 칩
CN110223654B (zh) * 2019-06-10 2020-11-03 惠科股份有限公司 驱动模组和显示装置
CN113870691A (zh) * 2020-06-30 2021-12-31 京东方科技集团股份有限公司 显示装置和电子设备

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100706742B1 (ko) * 2000-07-18 2007-04-11 삼성전자주식회사 평판 디스플레이 장치
CN1779770B (zh) * 2004-11-19 2010-10-13 中华映管股份有限公司 平面显示器与栅极驱动方法
KR100604919B1 (ko) * 2004-12-01 2006-07-28 삼성전자주식회사 디스플레이 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101296661B1 (ko) * 2009-05-29 2013-08-14 엘지디스플레이 주식회사 액정표시장치
KR101419245B1 (ko) * 2009-06-26 2014-07-15 엘지디스플레이 주식회사 액정 표시장치

Also Published As

Publication number Publication date
CN101266762A (zh) 2008-09-17
CN101266762B (zh) 2012-07-04
KR20080084389A (ko) 2008-09-19

Similar Documents

Publication Publication Date Title
KR100874639B1 (ko) 액정표시장치
KR100864926B1 (ko) 액정표시장치
US8289258B2 (en) Liquid crystal display
KR101286541B1 (ko) 액정표시장치
US8009130B2 (en) Liquid crystal display device and method of driving the same
KR101324383B1 (ko) 액정표시장치
KR101361956B1 (ko) 액정표시장치
JPH10340070A (ja) 液晶表示装置
US20100289839A1 (en) Liquid crystal display
JP2009145874A (ja) 液晶表示装置
KR101389205B1 (ko) 액정표시장치와 그 구동방법
KR100870498B1 (ko) 액정표시장치
KR100864976B1 (ko) 액정표시장치
KR100855502B1 (ko) 액정표시장치와 그 구동방법
KR100870499B1 (ko) 액정표시장치와 그 구동방법
KR101615765B1 (ko) 액정표시장치와 그 구동 방법
KR101588897B1 (ko) 액정표시장치
KR20080100044A (ko) 액정표시장치
KR100555302B1 (ko) 제어신호발생회로와 구동회로가 일체화된 액정표시장치
KR101629515B1 (ko) 액정표시장치
KR20150072705A (ko) 액정표시장치
KR20120041457A (ko) 액정표시장치
KR20190064186A (ko) 디스플레이 장치
KR20090093180A (ko) 액정표시장치
KR101862604B1 (ko) 액정표시장치용 인쇄회로기판 및 이를 포함하는 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120928

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20141124

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20161118

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20171116

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20181114

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20191113

Year of fee payment: 12