KR100841829B1 - 표시 장치 및 그 구동 방법 - Google Patents

표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100841829B1
KR100841829B1 KR1020060115126A KR20060115126A KR100841829B1 KR 100841829 B1 KR100841829 B1 KR 100841829B1 KR 1020060115126 A KR1020060115126 A KR 1020060115126A KR 20060115126 A KR20060115126 A KR 20060115126A KR 100841829 B1 KR100841829 B1 KR 100841829B1
Authority
KR
South Korea
Prior art keywords
display pixels
period
rows
display
image signal
Prior art date
Application number
KR1020060115126A
Other languages
English (en)
Other versions
KR20070054117A (ko
Inventor
유끼오 다나까
데쯔오 후까미
Original Assignee
도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 filed Critical 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드
Publication of KR20070054117A publication Critical patent/KR20070054117A/ko
Application granted granted Critical
Publication of KR100841829B1 publication Critical patent/KR100841829B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0469Details of the physics of pixel operation
    • G09G2300/0478Details of the physics of pixel operation related to liquid crystal pixels
    • G09G2300/0491Use of a bi-refringent liquid crystal, optically controlled bi-refringence [OCB] with bend and splay states, or electrically controlled bi-refringence [ECB] for controlling the color
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

표시 장치는 복수 행의 표시 화소들(PX), 복수 행의 표시 화소들(PX)을 소정 수의 행 단위로 구동하는 구동기 회로(DGL, DSL) 및 동시에 소정 수의 행의 표시 화소들(PX)을 구동하고 비영상 신호(Vbk)들을 기입하기 위한 비영상 신호 기입과, 연속하여 소정 수의 행의 표시 화소들(PX)을 구동하고 영상 신호들(Vp)을 기입하기 위한 영상 신호 기입을 교대로 실행하는 방식으로 구동기 회로(DGL, DSL)를 제어하는 제어 회로(CNT)를 포함한다. 제어 회로(CNT)는, 영상 신호 기입시, 제1 주기(S1)를 첫 번째 구동되는 표시 화소들(PX)의 행에 할당하고, 제2 주기(S2, S3, S4)를 표시 화소들(PX)의 다른 행들의 각각에 할당하고, 제1 주기(S1)를 제2 주기(S2, S3, S4)보다 길게 설정한다.
표시 장치, 표시 화소, 구동기 회로, 제어 회로, 영상 신호, 비영상 신호

Description

표시 장치 및 그 구동 방법{DISPLAY DEVICE AND DRIVING METHOD OF THE SAME}
도 1은 본 발명의 제1 실시예에 따른 액정 표시 장치의 액정 표시 패널을 개략적으로 나타낸 도면.
도 2는 도 1에 도시된 액정 표시 장치의 동작의 일 예를 나타낸 타이밍도.
도 3은 도 1에 도시된 액정 표시 패널의 구조의 일 예를 설명하기 위한 도면.
도 4는 도 3에 도시된 액정 표시 장치의 구조의 동작을 나타낸 도면.
도 5는 본 발명의 제2 실시예에 따른 액정 표시 장치의 액정 표시 패널을 개략적으로 나타낸 도면.
도 6은 도 5에 도시된 다중화기(multiplexer)의 구조의 일 예를 나타낸 도면.
도 7은 도 5에 도시된 다중화기의 구조의 다른 예를 나타낸 도면.
도 8은 도 5에 도시된 액정 표시 장치의 동작의 일 예를 나타낸 타이밍도.
도 9는 도 5에 도시된 액정 표시 패널의 구조의 일 예를 설명하기 위한 도면.
도 10은 도 9에 도시된 액정 표시 장치의 구조의 동작을 나타낸 도면.
※도면의 주요 부분에 대한 부호의 설명※
DP : 액정 표시 패널
GL : 게이트 라인
PE : 화소 전극
SL : 소스 라인
W : 화소 스위치
12 : 어레이 기판
14 : 카운터 기판
본 발명은 일반적으로 표시 장치에 관한 것으로, 더욱 상세하게는, 능동 매트릭스형 구동 방식으로 구동되는 표시 장치 및 그 구동 방법에 관한 것이다.
근래, 소형 게임기, 휴대용 PCs 및 이동 전화와 같은, 표시 장치로서 액정 표시 장치를 통합한 제품이 빨리 인기를 얻고 있다.
통상, 액정 표시 장치의 액정 표시 패널은, 액정층이 어레이 기판과 카운터 기판 간에 유지되도록 구성된다. 액정 표시 패널이 능동 매트릭스형인 경우, 어레이 기판은 대체로 매트릭스형으로 배열되는 복수의 화소 전극들, 화소 전극들의 행(row)들을 따라 배치되는 복수의 게이트 라인들, 화소 전극들의 컬럼들을 따라 배치되는 복수의 소스 라인들, 및 게이트 라인들과 소스 라인들의 교차점 근방에 배치되는 복수의 스위칭 소자들을 포함한다.
각각의 게이트 라인들은 게이트 라인들을 구동하는 게이트 구동기에 접속된다. 각각의 소스 라인들은 소스 라인들을 구동하는 소스 구동기에 접속된다. 게이트 구동기와 소스 구동기는 제어 회로에 의해 제어된다. 각각의 스위칭 소자는 예를 들어, TFT(thin-film transistor)로 이루어진다. 관련된(associated) 게이트 라인이 게이트 구동기에 의해 구동되는 경우, 스위칭 소자가 전도성으로 됨으로써, 소스 구동기에 의해 관련된 소스 라인 상에 설정되는 화소 전압을 관련된 화소 전극에 인가한다.
카운터 기판에는, 어레이 기판 상에 배치된 복수의 화소 전극들과 마주보는 카운터 전극이 제공된다. 표시 화소는 각 화소 전극과 공통 전극의 쌍과 함께, 이들 쌍으로 된 전극 간에 삽입되는 액정층의 일부인 화소 영역으로 구성된다. 화소에 대한 구동 전압은, 화소 전극에 인가되는 화소 전압과 카운터 전극에 인가되는 공통 전압 간의 차이이다. 스위칭 소자가 턴 오프된 후에도, 구동 전압은 화소 전극과 카운터 전극 간에 유지된다.
화소 영역에서 액정 분자의 배향은 구동 전압에 대응하는 전계에 의해 설정된다. 이로 인해, 화소의 투과율을 제어한다. 구동 전압의 극성 반전은, 예를 들어, 공통 전압에 관하여 화소 전압의 극성을 주기적으로 반전시킴으로써 실행된다. 이로 인해, 전계 방향을 반전시켜, 액정층에서 액정 분자의 균일하지 않은 분포를 방지한다.
대형 액정 TVs 분야에서는, 동화상 표시에 필요한 높은 액정 반응도를 갖는 OCB(Optically Compensated Bend) 모드의 액정 표시 패널을 채용하기 시작하였다. 상기 액정 표시 패널은 미리 스플레이(splay) 정렬에서 벤드(bend) 정렬로 액정 분자의 정렬 상태를 전이시킴으로써 표시 동작을 수행한다. 이 경우, 전압-오프 상태 또는 대략적인 전압-오프 상태가 장시간 계속되면, 벤드 정렬은 반대로 스플레이 정렬로 전이한다. 상기 유형의 액정 표시 패널에서, 흑색-삽입(black-insertion) 구동은 스플레이 정렬로의 역 전이를 방지하기 위해 이용된다(일본국 특개2002-328654호 공보).
흑색-삽입 구동을 수행하는 경우, 2개의 기입 동작, 즉, 흑색 삽입 기입 동작과 영상 신호 기입 동작은 각 화소 전극에 관하여 1 프레임 주기에서 실행된다. 특히, 흑색 삽입 기입을 실행한 후, 신호 라인 전위는 흑색 레벨에서 영상 신호의 전압 레벨로 변한다. 이때, 신호 라인의 시정수가 높으면, 신호 라인 전위는, 흑색 삽입 기입 바로 다음에 오는 영상 신호 기입 주기에서 목표 전위에 도달하지 못한다. 그 결과, 일부 경우에 있어서, 기입 에러가 발생하고 표시 화상이 저하된다.
본 발명은 상술한 문제를 고려하여 이루어졌고, 본 발명의 목적은 고품질 표시 화상을 표시하는 표시 장치 및 표시 장치의 구동 방법을 제공하는 것이다.
본 발명의 제1 양상에 따르면, 복수 행의 표시 화소들, 복수 행의 표시 화소들을 소정 수의 행 단위로 구동하는 구동기 회로, 및 동시에 소정 수의 행의 표시 화소들을 구동하고 비영상 신호들을 기입하기 위한 비영상 신호 기입과, 연속하여 소정 수의 행의 표시 화소들을 구동하고 영상 신호들을 기입하기 위한 영상 신호 기입을 교대로 실행하는 방식으로 구동기 회로를 제어하는 제어 회로를 포함하고, 제어 회로는, 영상 신호 기입시, 제1 주기를 첫 번째 구동되는 표시 화소들의 행에 할당하고, 제2 주기를 각각의 다른 표시 화소들의 행들에 할당하고, 제1 주기를 제2 주기보다 길게 설정하는, 표시 장치가 제공된다.
본 발명의 제2 양상에 따르면, 복수 행의 표시 화소들, 복수 행의 표시 화소들을 소정 수의 행 단위로 구동하는 구동기 회로, 및 동시에 소정 수의 행의 표시 화소들을 구동하고 비영상 신호들을 기입하기 위한 비영상 신호 기입과, 연속하여 소정 수의 행의 표시 화소들을 구동하고 영상 신호들을 기입하기 위한 영상 신호 기입을 교대로 실행하는 방식으로 구동기 회로를 제어하는 제어 회로를 포함한 표시 장치의 구동 방법으로서, 제어 회로가, 영상 신호 기입시, 제1 주기를 첫 번째 구동되는 표시 화소들의 행에 할당하고, 제2 주기를 다른 표시 화소들의 행들 각각에 할당하도록 하는 단계, 및 제어 회로가 제1 주기를 제2 주기보다 길게 설정하도록 하는 단계를 포함한 상기 구동 방법이 제공된다.
본 발명에 따르면, 표시 화소에서 신호 기입 에러의 발생을, 흑색 삽입 기입 바로 다음에 오는 영상 신호 기입 주기에서 억제함으로써, 고품질 표시 화상을 표시하는 표시 장치 및 표시 장치의 구동 방법을 제공한다.
본 발명의 이점은, 다음 상세한 설명으로부터 개시되고, 부분적으로 상세한 설명으로부터 명확하게 알 수 있거나, 본 발명을 실시함으로써 알 수 있다. 본 발 명의 이점은 이하 특별히 나타낸 수단들 및 조합들에 의해 실현되고 얻어질 수도 있다.
본 명세서에 통합되고 그 일부를 구성하는 첨부된 도면은 본 발명의 예시적인 실시예를 나타내고, 상술한 일반적인 설명과 아래에 주어진 실시예의 상세한 설명과 함께, 본 발명의 원리를 설명하는 기능을 한다.
이하, 첨부된 도면을 참조하여 본 발명의 제1 실시예에 따른 표시 장치를 설명한다.
본 실시예에 따른 표시 장치는 액정 표시 패널(DP)을 포함한 액정 표시 장치이다. 도 1에 도시된 바와 같이, 액정 표시 패널(DP)은, 한 쌍의 전극 기판인 어레이 기판(12)과 카운터 기판(14) 및 어레이 기판(12)과 카운터 기판(14) 간에 유지되는 액정층(도시안함)을 포함한다.
액정층은, 예를 들어, 정상적인 백색 표시 동작을 수행하기 위해, 스플레이 정렬에서 벤드 정렬로 미리 전이되는 OCB 액정을 액정 재료로서 포함한다. 벤드 정렬에서 스플레이 정렬로의 역 전이는, 흑색 표시에 대응하는 구동 전압을 액정층에 주기적으로 인가함으로써 방지된다.
어레이 기판(12)은, 유리 기판과 같은 투명 절연 기판 상에 대체로 매트릭스형으로 배열되는 복수의 화소 전극들(PE), 복수의 화소 전극들(PE)의 행들을 따라 배열되는 복수의 게이트 라인들(GL; GL1 내지 GLm), 복수의 화소 전극들(PE)의 컬럼들을 따라 배열되는 복수의 소스 라인들(SL; SL1 내지 SLn), 및 게이트 라인(GL)과 소스 라인(SL)의 교차점 근방에 배치되고, 화소 스위치(W)가 관련된 게이트 라인(GL)을 통하여 구동되는 경우 관련된 소스 라인들(SL)과 관련된 화소 전극들(PE) 사이에서 전도성으로 되는 복수의 화소 스위치들(W)을 포함한다.
화소 스위치들(W)의 각각은, 예를 들어, 박막 트랜지스터로 이루어진다. 박막 트랜지스터는 게이트 라인(GL)에 접속된 게이트 전극 및 소스 라인(SL)과 화소 전극(PE) 간에 접속된 소스-드레인 경로를 갖는다.
카운터 기판(14)은 복수의 화소 전극들(PE)과 대향하도록 배치되는 카운터 전극(CE)을 포함한다. 카운터 전극(CE) 및 화소 전극들(PE)의 각각은 ITO와 같은 투명 전극 재료로 형성된다. 화소 전극들(PE)과 카운터 전극(CE)은 러빙(rubbing) 처리를 받은 정렬막(도시안함)으로 피복된다.
표시 화소들(PX)의 각각은, 화소 전극들(PE)과 카운터 전극(CE)으로부터 생성된 전계에 대응하는 액정 분자들의 배향을 갖도록 제어되는 액정층의 일부인 화소 영역과 함께 화소 전극들(PE)의 각각과 카운터 전극(CE)에 의해 구성된다. 표시 화소들(PX)은 소스 라인들(SL)과 게이트 라인들(GL) 간의 교차점 위치에 있는 대체로 매트릭스형으로 배열된다. 즉, 복수 행의 표시 화소들(PX)은 복수의 게이트 라인들을 따라 배열된다. 본 실시예에서, 복수 행의 표시 화소들(PX)은 OCB 액정 화소들이다.
액정 표시 장치는, 복수 행의 표시 화소들(PX)을 소정 수의 행 단위로 구동하는 구동기 회로, 및 동시에 소정 수의 행의 표시 화소들(PX)을 구동하고 비영상 신호들(Vbk)을 기입하기 위한 비영상 신호 기입과 연속하여 소정 수의 행의 표시 화소들(PX)을 구동하고 영상 신호들(Vp)을 기입하기 위한 영상 신호 기입을 교대로 실행하도록 구동기 회로를 제어하는 제어기(CNT)를 포함한다. 동기 신호 등은, 외부 신호원(SS)로부터 제어기(CNT)에 입력된다.
구동기 회로는, 어레이 기판(12) 상에 배치되고 복수의 게이트 라인들(GL)에 접속되는 게이트 구동기(DGL) 및 복수의 소스 라인들(SL)에 접속되는 소스 구동기(DSL)를 포함한다. 소스 구동기(DSL)는 비영상 신호들(Vbk)과 영상 신호들(Vp)을 복수의 소스 라인들(SL)에 출력하는 출력 버퍼(Bf)를 포함한다.
게이트 구동기(DGL)는 행마다(row-by-row basis) 화소 스위치(W)를 턴 온하도록 복수의 게이트 라인들(GL)을 연속하여 구동한다. 소스 구동기(DSL)는, 각 행의 화소 스위치들(W)이 관련된 게이트 라인(GL)의 구동에 의해 턴 온되는 주기에서 출력 버퍼(Bf)로부터 복수의 소스 라인들(SL)에 화소 전압(Vs)을 출력한다.
도 2에 도시된 바와 같이, 게이트 구동기(DGL)와 소스 구동기(DSL)는 다음 동작을 반복하도록 구성된다. 특히, 비영상 신호 기입 주기(K)에서, 복수의 게이트 라인들(GL)은 동시에 소정 수의 행의 표시 화소들(PX)을 선택하도록 선택적으로 구동되고(본 실시예에서는, 4개 행의 표시 화소들(PX)), 소정 수의 행의 표시 화소들(PX)에 대한 비영상 신호들(Vbk)은 화소 전압들(Vs)로서 복수의 소스 라인들(SL)에 출력된다.
비영상 신호 기입 주기(K) 다음에 오는 영상 신호 기입 주기(S)에서, 게이트 라인(GL)들은 소정 수의 행의 표시 화소들(PX)을 연속하여 선택하도록 선택적으로 구동되고(본 실시예에서는, 4개 행의 표시 화소들(PX)), 소정 수의 행의 표시 화소(PX)들에 대한 영상 신호들(Vp)은 화소 전압들(Vs)로서 복수의 소스 라인들(SL)에 출력된다.
이때, 게이트 구동기(DGL)와 소스 구동기(DSL)를 제어하는 제어기(CNT)는, 영상 신호 기입 주기(S)의 제1 주기(S1)를 첫 번째 구동되는 표시 화소들의 행에 할당하고, 연속하여 제2 주기들(S2 내지 S4)을 다른 표시 화소들의 행들에 할당한다. 제1 주기(S1)는 제2 주기(S2 내지 S4)보다 길게 설정된다.
영상 신호 기입 주기(S)에서, 소정 수의 행의 표시 화소들(PX)은, 이들 표시 화소들(PX)에 할당되는 제1 및 제2 주기들(S1 내지 S4)에서 일정 시간 길이(T)의 단위로 구동된다.
제어기(CNT)는, 파워-온 시 공통 전압(Vcom)을 변경하고 비교적 높은 구동 전압을 액정층에 인가함으로써 스플레이 정렬에서 벤드 정렬로 액정 분자들을 전이시키기 위한 초기화 처리를 실행하도록 구성된다.
도 3에 도시된 예에서, 표시 화소들(A, B, C, D)은 게이트 라인들(GL1 내지 GL4)과 소스 라인들(SLk) 간의 교차점 위치에 배치된다. 이 경우, 게이트 구동기(DGL)는 게이트 라인들(GL1 내지 GL4)에 접속되는 화소 스위치들(W)을 턴 온하고, 소스 구동기(DSL)는, 각 행들의 화소 스위치들(W)이 관련된 게이트 라인(GL)의 구동에 의해 턴 온되는 기간 동안, 출력 버퍼(Bf)로부터 소스 라인(SLk)에 화소 전압(Vs)을 출력한다.
이때, 게이트 구동기(DGL)와 소스 구동기(DSL)는 제어기(CNT)에 의해 제어된다. 제어기(CNT)는, 소정 수의 행의 표시 화소들의 각 구동 주기에서 게이트 구동기(DGL)와 소스 구동기(DSL)의 동작 타이밍을 제어하는 타이밍 제어기(TCNT)를 포함한다.
도 4에 도시된 바와 같이, 영상 신호 기입 주기(S)에서, 타이밍 제어기(TCNT)는 게이트 라인들(GL1 내지 GL4)을 연속하여 선택하도록 복수의 게이트 라인들(GL)을 선택적으로 구동하고, 표시 화소들(A, B, C 및 D)에 대응하는 영상 신호들(Vp)을 소스 라인(SLk)에 화소 전압들(Vs)로서 출력한다.
이 경우, 타이밍 제어기(TCNT)는 영상 신호 기입 주기(S)의 제1 주기(S1)의 시간 폭(Ts1)을 제2 주기들(S2 내지 S4)의 각각의 시간 폭(Ts)보다 크게 설정한다. 바람직하게는, 제1 주기(S1)의 시간 폭(Ts1)은 제2 주기들(S2 내지 S4)의 각각의 시간 폭(Ts)보다 약 1.5배 크게 설정되어야 한다. 본 실시예에서, 타이밍 제어기(TCNT)는 제1 주기(S1)의 시간 폭(Ts1)을 제2 주기들(S2 내지 S4)의 각각의 시간 폭(Ts)보다 약 2배 크게 설정하도록 구성된다.
또한, 도 4에 도시된 바와 같이, 타이밍 제어기(TCNT)는, 게이트 라인들(GL1 내지 GL4)에 접속되는 표시 화소들(A, B, C 및 D)을, 표시 화소들(A, B, C 및 D)에 할당되는 영상 신호 기입 주기(S)의 제1 및 제2 주기들(S1 내지 S4)에서 일정 시간 길이(T)의 단위로 구동하도록 구성된다. 결국, 영상 신호 기입 주기(S)에서, 게이트 라인들(GL1 내지 GL4)이 연속하여 구동되는 구동 시간 길이들(T)은 같도록 설정된다.
도 4에 도시된 예에서, 비영상 신호(Vbk)는 제1 주기(S1) 이전의 주기에서 소스 라인(SLk)에 인가된다. 소스 라인(SL)의 시정수가 크면, 소스 라인(SLk)의 전위는 비영상 신호 기입 주기(K)의 종료 후에도 원하는 전위에 빨리 도달하지 않는다.
영상 신호 기입 주기(S)에서, 제1 주기(S1)와 제2 주기(S2 내지 S4)를 같게 설정함으로써 게이트 라인들(GL1 내지 GL4)을 연속하여 구동하면, 소스 라인(SLk)의 전위가 게이트 라인(GL1)이 구동되는 타이밍에서 원하는 값에 아직 도달하지 않는 경우가 있을 수도 있다. 따라서, 게이트 라인(GL1)이 구동되는 타이밍에서 영상 신호(Vp)가 기입되는 표시 화소(A)에서 목표 전위와 다른 전위 값이 기입되는 기입 에러가 발생할 수도 있다.
이와는 반대로, 상술한 바와 같이, 제1 주기(S1)가 제2 주기(S2 내지 S4)보다 길게 설정되면, 소스 라인(SL)의 시정수가 크더라도, 소스 라인 전위가 제1 주기(S1) 내에서 목표 전위에 도달한 후 게이트 라인(GL1)을 구동함으로써 관련된 표시 화소(A)에서 영상 신호(Vp)를 기입하는 것이 가능하다. 이와 같이, 표시 화소(A)에서 기입되는 전압은 목표 전위의 값을 갖고, 어떤 기입 에러도 발생하지 않는다. 따라서, 본 실시예의 액정 표시 장치에 따르면, 고품질 표시 화상을 표시하는 표시 장치를 제공할 수 있다.
다음으로, 상술한 액정 표시 장치의 구동 방법을 설명한다. 본 실시예의 설명에서, 모든 표시 화소들에 대응하는 영상 신호(Vp)는 같은 중간 계조 레벨들(intermediate gradation levels)을 갖는 것으로 가정한다.
도 1에 도시된 바와 같이, 제어기(CNT)는, 외부 신호 소스(SS)로부터 입력되는 동기 신호에 기초하여 생성되는 제어 신호(CTG)를 게이트 구동기(DGL)에 출력한 다. 또한, 제어기(CNT)는 외부 신호원(SS)으로부터 입력되는 동기 신호에 기초하여 생성되는 제어 신호(CTS)와 외부 신호원(SS)으로부터 입력되는 영상 신호에 기초하여 생성되는 영상 신호(Vp) 또는 흑색-삽입 비영상 신호(Vbk)를 소스 구동기(DSL)에 출력한다. 또한, 제어기(CNT)는 카운터 전극(CE)에 인가되는 공통 전압(Vcom)을 카운터 기판(14)의 카운터 전극(CE)에 출력한다.
이때, 도 2에 도시된 바와 같이, 비영상 신호 기입 주기(K)와 영상 신호 기입 주기(S)는, 외부 신호원(SS)으로부터 입력되는 동기 신호에 기초하여 타이밍 제어기(TCNT)에서 설정된다.
타이밍 제어기(TCNT)는, 각각, 영상 신호 기입 주기(S)에서 첫 번째로 구동되는 표시 화소(PX)의 행에 제1 주기(S1)를 할당하고, 표시 화소들(PX)의 다른 행들에 제2 주기들(S2 내지 S4)을 할당한다. 타이밍 제어기(TCNT)는 제1 주기(S1)를 제2 주기들(S2 내지 S4)의 각각보다 길게 설정한다.
타이밍 제어기(TCNT)는, 소정 수의 행의 표시 화소들(PX)이 이들 화소(PX)에 할당되는 영상 신호 기입 주기(S)의 제1 및 제2 주기들(S1 내지 S4)에서 일정 시간 길이(T) 단위로 구동되도록, 게이트 구동기(DGL)와 소스 구동기(DSL)를 제어한다.
본 실시예에서, 도 2에 도시된 바와 같이, 게이트 구동기(DGL)는 비영상 신호 기입 주기(K)에서 4개 행의 표시 화소들(PX)을 동시에 선택하도록 4개의 게이트 라인들(GL)을 선택적으로 구동한다. 소스 구동기(DSL)는 4개 행의 표시 화소들(PX)에 대응하는 비영상 신호들(Vbk)을 화소 전압들(Vs)로서 복수의 소스 라인들(SL)에 출력한다. 화소 전압들(Vs)은 관련된 화소 스위치들(W)을 통하여 선택된 행들의 표시 화소들(PX)에 인가된다.
비영상 신호 기입 주기(K) 다음에 오는 영상 신호 기입 주기(S)에서, 게이트 구동기(DGL)는 4개 행의 표시 화소들(PX)을 연속하여 선택하도록 복수의 게이트 라인들(GL)을 선택적으로 구동한다. 소스 구동기(DSL)는 4개 행의 표시 화소들(PX)에 대응하는 영상 신호들(Vp)을 화소 전압들(Vs)로서 복수의 소스 라인들(SL)에 연속하여 출력한다. 이들 화소 전압들(Vs)은 관련된 화소 스위치들(W)을 통하여 선택된 행들의 표시 화소들(PX)에 인가된다.
게이트 구동기(DGL)와 소스 구동기(DSL)는, 비영상 신호 기입 주기(K)와 영상 신호 기입 주기(S)를 포함하는 모든 기본 사이클(1P)에서 이 동작을 반복한다. 본 실시예에서, 구동 타이밍은, 4개의 수평 사이클에 대응하는 시간 주기를 5개의 주기로 분할하여 기본 사이클(1P)을 정의하도록 설정된다. 특히, 기본 사이클(1P)은 제1 및 제2 주기들(S1 내지 S4)를 포함하는 영상 신호 기입 주기(S)와 비영상 신호 기입 주기(K)를 포함한다.
컬럼-반전 구동 방식의 경우, 모든 표시 화소들(PX)에 대한 화소 전압들(Vs)은 화소 컬럼마다 극성이 반전된다. 프레임-반전 구동 방식의 경우, 화소 전압들(Vs)은 프레임마다 극성이 반전된다.
상술한 바와 같이, 비영상 신호 기입 주기(K)는 4개 행의 표시 화소들(PX)에 비영상 신호들(Vbk)을 기입하는데 이용되고, 영상 신호 기입 주기(S)는 4개 행의 표시 화소들(PX)에 영상 신호들(Vp)을 기입하는데 이용된다.
이 경우, 타이밍 제어기(TCNT)는, 비영상 신호 기입 주기(K) 바로 다음에 오는 영상 신호 기입 주기(S)의 제1 주기(S1)의 시간 폭이 영상 신호 기입 주기(S)의 제2 주기(S2 내지 S4)의 시간 폭보다 크게 되도록, 게이트 구동기(DGL)와 소스 구동기(DSL)를 제어한다. 즉, 제어기(CNT)는, 비영상 신호 기입 주기(K) 다음에 오는 제1 주기(S1)에서, 표시 화소들(PX)에 기입되는, 영상 신호들의 값에 복수의 소스 라인들(SL)의 전위들이 도달한 후, 게이트 라인들(GL) 중 관련된 게이트 라인을 선택하도록, 게이트 구동기(DGL)를 제어한다.
타이밍 제어기(TCNT)는, 비영상 신호 기입 주기(K) 바로 다음에 오는 제1 주기(S1)의 시간 폭(Ts1)이 제2 주기들(S2 내지 S4)의 각각의 시간 폭(Ts)보다 약 1.5배 크게 설정되도록, 게이트 구동기(DGL)와 소스 구동기(DSL)를 제어한다. 본 실시예에서, 타이밍 제어기(TCNT)는, 비영상 신호 기입 주기(K) 바로 다음에 오는 제1 주기(S1)의 시간 폭(Ts1)을 제2 주기들(S2 내지 S4)의 각각의 시간 폭(Ts)보다 약 2배 크게 설정한다.
비영상 신호 기입 주기(K)는, 역 전이를 방지하기 위한 비영상 신호 기입에서 어떤 문제도 일으키지 않는 범위 내에서 결정될 수도 있다. 비영상 신호 기입 주기(K)의 시간 폭들, 영상 신호 기입 주기(S)의 제1 주기(S1) 및 영상 신호 기입 주기(S)의 제2 주기들(S2 내지 S4)은, 예를 들어, 다음 방법으로 결정될 수도 있다.
우선, 비영상 신호 기입에 필요한 최소 비영상 신호 기입 주기(K)를 확보한다. 그 다음에, 제1 주기(S1)에서 영상 신호 기입 시 결함이 있는 기입을 방지하 는데 필요한 최소 제1 주기(S1)를 확보한다. 그 다음에, 4-수평 사이클 주기에서 나머지 시간을 3으로 분할하여 제2 주기들(S2, S3 및 S4)에 할당한다.
다른 설정 방법은 다음과 같다. 최고 수평 주파수를 갖는 입력 영상 신호 포맷에 관하여, 즉, 비영상 신호 기입 주기(K)와 영상 신호 기입 주기(S)의 최소 합(a least sum)을 갖는 입력 영상 신호 포맷에 관하여, 비영상 신호 기입 주기(K)와 제1 및 제2 주기들(S1 내지 S4)는 상술한 방법에 의해 결정된다. 더 낮은 수평 주파수를 갖는 입력 영상 신호 포맷에 관하여, 즉, 비영상 신호 기입 주기(K)와 영상 신호 기입 주기(S)의 큰 합을 갖는 입력 영상 신호 포맷에 관하여, 증가한 시간 폭 부분은 비영상 신호 기입 주기(K)와 제1 및 및 제2 주기들(S1 내지 S4)에 같게(즉, 1/5 단위로) 할당됨으로써, 각 시간 폭을 증가시킨다.
비영상 신호 기입 주기(K) 다음에 오는 제1 주기(S1)의 시간 폭(Ts1)이 제2 주기(S2 내지 S4)의 시간 폭(Ts)보다 크게 설정되는 상술한 경우에서도, 도 2에 도시된 바와 같이, 타이밍 제어기(TCNT)는, 4개 행의 표시 화소들(PX)이 이들 화소(PX)에 할당되는 제1 및 제2 주기들(S1 내지 S4)에서 일정 시간 폭(T)의 단위로 구동되도록, 게이트 구동기(DGL)와 소스 구동기(DSL)를 제어한다.
결국, 타이밍 제어기(TCNT)는, 제1 주기(S1)와 제2 주기들(S2 내지 S4)의 각각 간에, 일 행의 표시 화소들(PX)에 영상 신호들(Vp)이 기입되는 시간 길이를 같게 만들도록 게이트 구동기(DGL)를 제어한다.
도 3 및 도 4에 도시된 예에서, 게이트 라인들(GL1 내지 GL4)은 영상 신호 기입 주기(S)의 제1 및 제2 주기들(S1 내지 S4)와 관련하여 연속하여 선택되고, 영 상 신호(Vp)는 관련된 표시 화소들(A 내지 D)에 기입된다. 본 실시예에서는 중간-계조-레벨 솔리드(intermediate-gradation-level solid) 표시를 실행하지만, 소스 라인 전위는 비영상 신호 기입 주기(K) 다음에 오는 제1 주기(S1)에서 흑색 레벨로부터 중간 계조 전압 레벨로 전이한다. 제1 주기(S1)에서, 영상 신호(Vp)는 표시 화소(A)에 기입된다.
이때, 제1 주기(S1)의 시간 폭(Ts1)이 제2 주기(S2 내지 S4)의 시간 폭(Ts)보다 크게 설정되면, 소스 라인(SL)의 시정수가 크더라도, 소스 라인 전위가 제1 주기(S1) 내에서 목표 전위에 도달한 후, 영상 신호(Vp)는 관련된 표시 화소(A)에 기입될 수 있다. 이와 같이, 표시 화소(A)에 기입되는 전압은 목표 전위의 값을 갖고, 어떤 기입 에러도 발생하지 않는다.
예를 들어, 영상 신호 기입 주기(S) 동안 대체로 같은 전압이 SLk에 인가되는 경우, 제1 주기(S1)와 제2 주기들(S2 내지 S4)의 시간 폭들이 같아지면, 표시 화소(A)가 제1 주기(S1)에서 구동되는 타이밍에서, 소스 라인(SLk)의 전위는 목표 값에 아직 도달하지 않는다. 그 결과, 기입 전위에서의 차이가 표시 화소(A)와 다른 표시 화소들(B, C 및 D) 간에 발생한다.
특히, 본 실시예의 액정 표시 장치의 경우, 비영상 신호(Vbk)는 비영상 신호 기입 주기(K)에서 4개 행의 표시 화소들(PX)에 동시에 기입된다. 비영상 신호 기입 주기(K) 다음에 오는 제1 주기(S1)에서 영상 신호(Vp)가 기입되는 표시 화소(PX)에서 기입 에러가 발생하면, 가로줄이 화면 상에 4개의 행마다 나타난다.
이와는 반대로, 상술한 바와 같이, 제1 주기(S1)의 시간 폭(Ts1)이 제2 주 기(S2 내지 S4)의 시간 폭(Ts)보다 크게 설정되면, 중간-계조-레벨 전압이 영상 신호 기입 주기(S) 동안 소스 라인(SLk)에 인가되는 경우에도, 소스 라인(SLk)의 전위가 목표 값에 도달한 후, 표시 화소(A)는 구동된다.
이와 같이, 표시 화소(A)에 기입되는 전위와 표시 화소(B, C, D)에 기입되는 전위 간에 어떤 차이도 발생하지 않는다. 따라서, 어떤 가로줄도 화면 상에 4개의 행마다 나타나지 않는다.
상술한 바와 같이, 본 실시예에 관련된 액정 표시 장치의 구동 방법에 따르면, 표시 화소(PX)에서 신호 기입 에러의 발생은 비영상 신호 기입 주기 바로 다음에 오는 제1 주기(S1)에서 억제된다. 이로 인해, 고품질 표시 화상을 표시하는 표시 장치의 구동 방법을 제공할 수 있다.
비영상 신호 기입 주기(K) 후 바로 다음에 있는 제1 주기(S1)의 시간 폭(Ts1)이 제2 주기들(S2 내지 S4)의 각각의 시간 폭(Ts)보다 크게 설정되는 경우에도, 타이밍 제어기(TCNT)는, 표시 화소(A, B, C 및 D)에 할당되는 영상 신호 기입 주기(S)의 제1 및 제2 주기들(S1 내지 S4)에서 일정 시간 길이(T)의 단위로 표시 화소들(A, B, C 및 D)을 구동하도록 게이트 구동기(DGL) 및 소스 구동기(DSL)를 제어한다.
이로 인해, 결함이 있는 화소 기입이 발생하더라도, 결함 정도는 표시 화소들(A, B, C 및 D) 간에 같게 되고, 보유된 전압 레벨도 같게 된다. 따라서, 어떤 가로줄도 화면 상에 4개 행의 피치마다 나타나지 않는다.
예를 들어, 타이밍 제어기(TCNT)가, 표시 화소들(A, B, C 및 D)에 할당되는 영상 신호 기입 주기(S)의 제1 및 제2 주기들(S1 내지 S4)에서 일정 시간 길이(T)의 단위로 표시 화소들(A, B, C 및 D)를 구동하도록, 게이트 구동기(DGL)와 소스 구동기(DSL)를 제어하지 않는 경우, 표시 화소(A)의 구동 주기만이 표시 화소(B, C 및 D)의 구동 주기보다 크게 되면, 화소 전위가 표시 화소(B, C 및 D)의 구동 주기에서 평형 상태에 도달하지 않을 수도 있다.
이와 같은 경우, 표시 화소(B, C, D)에서 영상 신호(Vp)의 결함이 있는 기입이 발생하고, 화소 전위의 충전은, 더 긴 유효 기입 시간을 갖는 주기인 표시 화소(A)의 구동 주기 동안 평형 상태에 더 가까운 레벨로 진행한다. 결국, 표시 화소(A)에 보유되는 전위 레벨은 다른 표시 화소들(B, C 및 D)의 전위 레벨들과 다르게 된다.
이와는 반대로, 타이밍 제어기(TCNT)가, 표시 화소들(A, B, C 및 D)에 할당되는 영상 신호 기입 주기(S)의 제1 및 제2 주기들(S1 내지 S4)에서 일정 시간 길이(T)의 단위로 표시 화소들(A, B, C 및 D)을 구동하도록, 게이트 구동기(DGL)와 소스 구동기(DSL)를 제어하는 경우, 화소 기입 결함이 발생하더라도, 결함 정도는 표시 화소들(A, B, C 및 D) 간에 같다. 이와 같이, 상기 경우에도, 어떤 가로줄도 화면 상에 4개 행들의 피치로 나타나지 않게 된다.
통상, OCB 액정은 높은 액정 재료 유전율을 가지므로, 화소 용량이 증가한다. 그 결과, 화소 기입 결함이 발생하는 경향이 있다. 특히, 유전율은 저온 환경(0℃ 이하)에서 높아지게 된다. 이와 같이, OCB 액정에서는, 화소 게이트들의 유효 기입 시간들이 같아지는 상술한 방법이 효과적이다.
상술한 바와 같이, 본 실시예에 따른 액정 표시 장치와 액정 표시 장치의 구동 방법에 따르면, 비영상 신호 기입 주기 바로 다음에 오는 제1 주기(S1)에서 표시 화소(PX) 내의 신호 기입 에러의 발생이 억제된다. 따라서, 고품질 표시 화상을 표시하는 표시 장치 및 표시 장치의 구동 방법을 제공하는 것이 가능하다.
다음으로, 본 발명의 제2 실시예에 따른 액정 표시 장치와 그 구동 방법을 설명한다. 제1 실시예의 액정 표시 장치와 구조상 공통인 부분은 같은 참조 부호로 표시하고, 그 설명을 생략한다.
도 5에 도시된 바와 같이, 본 실시예에 따른 액정 표시 장치의 액정 표시 패널(DP)은 복수 행의 표시 화소들(PX) 중 관련된 표시 화소에 비영상 신호들(Vbk)과 영상 신호들(Vp)을 분배하기 위한 스위치 회로인 다중화기 회로(MPX)를 더 포함한다. 소스 구동기(DSL)는 다중화기 회로(MPX)를 통하여 소스 라인들(SL)에 접속된다.
제어기(CNT)는, 소정 수의 행의 표시 화소들의 각 구동 주기에서 게이트 구동기(DGL), 소스 구동기(DSL) 및 다중화기 회로(MPX)의 동작 타이밍들을 제어하는 타이밍 제어기(TCNT)를 포함한다.
다중화기 회로(MPX)는, 예를 들어, 도 6에 도시된 바와 같이, 영상 신호들이 같은 색과 같은 극성의 소스 라인들 간에 12-컬럼-사이클 접속 구조로 분배되는 방식, 또는 도 7에 도시된 바와 같이, 영상 신호들이 4-컬럼-사이클 구조로 분배되는 방식을 채용할 수도 있다. 다중화기 회로(MPX)는 복수의 아날로그 스위치들(ASW)을 포함한다. 본 실시예에서, 다중화기 회로(MPX)는 소스 구동기(DSL)의 출력 버 퍼로부터 2개의 소스 라인들로 신호들을 분배하는 2개의 아날로그 스위치들(ASW)을 포함한다.
2개의 아날로그 스위치들(ASW) 중 하나의 게이트 전압은 타이밍 제어기(TCNT)로부터 입력되는 제어 신호(CTL0)에 의해 제어된다. 다른 아날로그 스위치(ASW)의 게이트 전압은 타이밍 제어기(TCNT)로부터 입력되는 제어 신호(CTL1)에 의해 제어된다. 결국, 소스 구동기(DSL)의 출력 버퍼(Bf)로부터 출력되는 영상 신호(Vp)는 2개의 소스 라인들(SL)에 분배된다. 이때, 각 소스 라인(SL)에 대응하는 영상 신호(Vp)는 제어 신호들(CTL0 및 CTL1)에 의해 분배된다.
도 8에 도시된 일 예에서, 소스 구동기(DSL)의 출력 버퍼(Bf)는 다중화기 회로(MPX)의 아날로그 스위치들(ASW)을 통하여 소스 라인들(SLk 및 SLk+1)에 접속된다. 소스 라인(SLk)은 표시 화소들(A 내지 D)의 화소 스위치들(W)의 소스 전극들에 접속되고, 소스 라인(SLk+1)은 표시 화소들(E 내지 H)의 화소 스위치들(W)의 소스 전극들에 접속된다.
아날로그 스위치들(ASW)은 제어 신호들(CTL0 및 CTL1)에 의해 제어된다. 특히, 제어 신호(CTL0)가 온-상태에 있는 경우, 소스 라인(SLk)에 접속되는 아날로그 스위치(ASW)는 턴 온되고, 출력 버퍼(Bf)로부터 출력되는 비영상 신호(Vbk)와 영상 신호(Vp)는 선택된 게이트 라인에 접속되는 표시 스위치(W)를 통하여 소스 라인(SLk)으로부터 선택된 표시 화소에 기입된다.
제어 신호(CTL1)가 온-상태에 있는 경우, 소스 라인(SLk+1)에 접속되는 아날로그 스위치(ASW)는 턴 온되고, 출력 버퍼(Bf)로부터 출력되는 비영상 신호(Vbk)와 영상 신호(Vp)는 선택된 게이트 라인에 접속되는 표시 스위치(W)를 통하여 소스 라인(SLk+1)으로부터 선택된 표시 화소에 기입된다.
상술한 다중화기 회로(MPX)를 공급하면, 제1 실시예와 같은 유리한 효과를 얻고, 또한 소스 구동기(DSL)의 출력 버퍼들(Bf)의 수를 줄일 수 있다. 따라서, 비용을 줄일 수 있다.
도 8에 도시된 바와 같이, 본 실시예의 액정 표시 장치에서, 게이트 구동기(DGL)와 소스 구동기(DSL)는 다음 동작을 반복하도록 구성된다. 특히, 비영상 신호 기입 주기(K)에서, 복수의 게이트 라인들(GL)은, 소정 수의 행의 표시 화소들(PX)을 동시에 선택하도록 선택적으로 구동되고(본 실시예에서, 4개 행의 표시 화소들(PX)), 소정 수의 행의 표시 화소들(PX)에 대한 비영상 신호들(Vbk)은 복수의 소스 라인들(SL)에 화소 전압들(Vs)로서 출력된다.
비영상 신호 기입 주기(K) 다음에 오는 영상 신호 기입 주기(S)에서, 게이트 라인들(GL)은, 소정 수의 행의 표시 화소들(PX)을 연속하여 선택하도록 선택적으로 구동되고(본 실시예에서, 4개 행의 표시 화소들(PX)), 소정 수의 행의 표시 화소들(PX)에 대한 영상 신호들(Vp)은 소스 라인들(SLk, SLk+1)에 화소 전압들(Vs)로서 출력된다.
또한, 본 실시예의 액정 표시 장치에서, 게이트 구동기(DGL)와 소스 구동기(DSL)를 제어하는 제어기(CNT)는, 처음 구동되는 표시 화소들의 행에 영상 신호 기입 주기(S)의 제1 주기(S1)를 할당하고, 연속하여 표시 화소들의 다른 행들에 제2 주기들(S2 내지 S4)을 할당한다. 제1 주기(S1)는 제2 주기(S2 내지 S4)보다 길게 설정된다. 영상 신호 기입 주기(S)에서, 소정 수의 행의 표시 화소들(PX)은, 이들 표시 화소들(PX)에 할당되는 제1 및 제2 주기들(S1 내지 S4)에서 일정 시간 길이(T)의 단위로 구동된다.
본 실시예에서, 영상 신호 기입 주기(S)의 제1 및 제2 주기들(S1 내지 S4)의 각각은 제1 반주기와 제2 반주기로 분할된다. 도 9 및 도 10에 도시된 일 예에서, 제1 주기(S1)는 제1 반주기(S10)와 제2 반주기(S11)로 분할된다. 제1 주기(S1)와 유사하게, 제2 주기들(S2 내지 S4)의 각각은 제1 반주기와 제2 반주기로 분할된다.
각 제1 주기(S1)와 제2 주기들(S2 내지 S4)의 제1 반주기에서, 영상 신호(Vp)는 소스 라인(SLk)에 인가된다. 제1 주기(S1) 및 제2 주기들(S2 내지 S4)의 각각의 제2 반주기에서, 영상 신호(Vp)는 소스 라인(SLk+1)에 인가된다.
제1 주기(S1) 및 제2 주기들(S2 내지 S4)의 각각은 제1 반주기와 제2 반주기로 분할되는 경우에도, 제1 주기(S1)는 제2 주기들(S2 내지 S4)의 각각보다 길게 설정된다. 이로 인해, 소스 라인(SLk, SLk+1)의 전위가 목표 값에 도달한 후, 영상 신호(Vp)는 제1 주기(S1)에서 표시 화소(PX)에 기입될 수 있다.
이와 같이, 제1 주기(S1)에서, 표시 화소(PX) 내의 신호 기입 에러의 발생은 억제될 수 있다. 본 실시예에 관련된 액정 표시 장치에 따르면, 표시 화소(PX)에서 신호 기입 에러의 발생은 비영상 신호 기입 주기 바로 다음에 오는 제1 주기(S1)에서 억제된다. 이로 인해, 고품질 표시 화상을 표시하는 표시 장치를 제공할 수 있다.
다음으로, 상술한 액정 표시 장치의 구동 방법을 설명한다. 본 실시예의 설 명에서, 제1 실시예와 같이, 영상 신호들(Vp)은 모든 표시 화소들(PX)에서 같은 중간 계조 레벨들을 갖는 것으로 가정한다. 제어기(CNT)는 모든 기본 사이클(1P)에서 다중화기 회로(MPX), 소스 구동기(DSL) 및 게이트 구동기(DGL)의 동작 타이밍을 제어한다.
특히, 도 8에 도시된 바와 같이, 게이트 구동기(DGL)는, 비영상 신호 기입 주기(K)에서 소정 수의 행의 표시 화소들(PX)을 동시에 선택하도록, 복수의 게이트 라인(GL)들을 선택적으로 구동한다. 소스 구동기(DSL)는, 소정 수의 행의 표시 화소들(PX)에 대응하는 비영상 신호들(Vbk)을 화소 전압들(Vs)로서 복수의 소스 라인들(SL)에 출력한다. 화소 전압들(Vs)은 관련된 화소 스위치들(W)을 통하여 선택된 행들의 표시 화소들(PX)에 인가된다.
비영상 신호 기입 주기(K) 다음에 오는 영상 신호 기입 주기(S)에서, 게이트 구동기(DGL)는, 소정 수의 행의 표시 화소들(PX)을 연속하여 선택하도록, 복수의 게이트 라인들(GL)을 선택적으로 구동한다. 소스 구동기(DSL)는, 소정 수의 행의 표시 화소들(PX)에 대응하는 영상 신호들(Vp)을 화소 전압들(Vs)로서 복수의 소스 라인들(SL)에 연속하여 출력한다. 하나의 행에 대한 화소 전압들(Vs)은 관련된 화소 스위치들(W)을 통하여 선택된 행의 표시 화소들(PX)에 인가된다.
본 실시예에서, 영상 신호 기입 주기(S)의 제1 및 제2 주기들(S1 내지 S4)의 각각은 제1 반주기와 제2 반주기로 더 분할된다. 도 9 및 도 10에 도시된 예에서, 제1 주기(S1)는 제1 반주기(S10)와 제2 반주기(S11)로 분할된다. 제1 반주기(S10)에서, 제어 신호(CTL0)는 온-상태로 설정되고 영상 신호(Vp)는 소스 라인(SLk)에 인가된다. 제2 반주기(S11)에서, 제어 신호(CTL1)는 온-상태로 설정되고 영상 신호(Vp)는 소스 라인(SLk+1)에 인가된다. 이때, 게이트 라인(GL1)은 턴 온되고 영상 신호(Vp)는 다중화기 회로(MPX)를 통하여 표시 화소(A, E)에 기입된다.
제1 주기(S1)와 같이, 제2 주기들(S2 내지 S4)의 각각은 제1 반주기와 제2 반주기에 할당된다. 제어 신호(CTL0)는 제1 반주기에서 온-상태로 설정되고, 제어 신호(CTL1)는 제2 반주기에서 온-상태로 설정된다. 이와 같이, 영상 신호(Vp)는 소스 라인들(SLk 및 SLk+1)에 분배된다.
제1 반주기(S10)와 제2 반주기(S11)에서, 소스 라인 전위는 흑색 레벨에서 중간 계조 레벨로 전이한다. 제2 주기들(S2 내지 S4)의 제1 반주기와 제2 반주기들(S20, S21, S30, S31, S40, S41)에서, 전압 레벨은 대체로 같은 상태를 유지한다. 제1 반주기(S10)와 제2 반주기(S11)에서만 기입 에러가 발생하면, 관련된 표시 화소들(A 및 E)에 기입된 전위들은 다른 표시 화소들(B, C, D, F, G 및 H)에서 기입된 전위들과 다른 값을 갖는다.
이 경우, 비영상 신호 기입 주기(K) 바로 다음에 있는 제1 주기(S1)의 시간 폭(Ts1)은 제2 주기들(S2 내지 S4)의 각각의 시간 폭(Ts)보다 크게 설정된다. 상기 구동의 경우, 다중화기 회로(MPX)의 기입 시간(제어 신호(CTL0, CTL1)가 온-상태인 시간)은 제1 주기(S1)에서 증가할 수 있다. 따라서, 소스 라인 기입 에러로 인한 화면 상의 가로줄의 발생을 억제할 수 있다.
도 10에 도시된 바와 같이, 제1 주기(S1)의 시간 폭(Ts1)이 제2 주기(S2 내지 S4)의 시간 폭(Ts)보다 크게 설정되면, 소스 라인(SLk, SLk+1)의 전위가 목표 전위에 도달한 후, 게이트 라인(GL1)은 구동될 수 있다.
제1 실시예와 같이, 제1 및 제2 주기들(S1 내지 S4)에서 하나의 행의 표시 화소들(PX)의 구동을 위한 시간 길이들(T)을 같게 함으로써, 화소 기입 에러로 인한 화면 상의 가로줄의 발생을 억제할 수 있다.
도 9 및 도 10에 도시된 예에서, 대체로 같은 중간-계조 전위는 표시 화소들(A 내지 H)에 인가된다. 이때, 도 10에 도시된 제1 주기(S1)에서, 하나의 행의 표시 화소들(A 및 E)을 구동하기 위한 시간 길이(T)가 다른 표시 화소들을 구동하기 위한 시간 길이(T)보다 크게 되면, 표시 화소(A, E)에 기입되는 전위와 다른 표시 화소들에 기입되는 전위 간에 차이가 발생하게 된다. 그 결과, 가로줄이 화면 상에 발생한다.
이와는 반대로, 제1 및 제2 주기들(S1 내지 S4)에서 하나의 행의 표시 화소들(PX)의 구동을 위한 시간 길이들(T)을 대체로 같게 함으로써, 표시 화소들(A 내지 H)에 기입된 전위는 대체로 같아지고, 화면 상에 가로줄의 발생을 억제할 수 있다.
상술한 바와 같이, 본 실시예의 액정 표시 장치와 그 구동 방법에 따르면, 상술한 제1 실시예와 같이, 비영상 신호 기입 주기 바로 다음에 오는 영상 신호 기입 주기에서, 표시 화소(PX) 내의 신호 기입 에러의 발생을 억제할 수 있다. 이로 인해, 고품질 표시 화상을 표시하는 표시 장치 및 표시 장치의 구동 방법을 제공할 수 있다.
바람직하게는, 상술한 바와 같이 수평 사이클을 독립적으로 변경하기 위해, 표시 장치는, 영상 입력 신호들의 원래 4개의 수평 사이클들을 기준 단위로서 이용함으로써, 다중화기 회로(MPX) 및 화소 스위치들(W)의 온/오프 타이밍과 영상 신호 변이 시작 타이밍을 자유로이 제어할 수 있는 타이밍 제어기(TCNT)를 포함해야 한다.
바람직하게는, 통상, n-수평 사이클 주기의 (n+1) 분할을 실행하는 방식에서, 표시 장치는 영상 입력 신호들의 원래 n-수평 사이클들을 기준 단위로서 이용함으로써 타이밍을 자유로이 설정할 수 있는 타이밍 제어기(TCNT)를 포함해야 한다.
본 발명은 상술한 실시예에 직접 한정되지 않는다. 실제로는, 본 발명의 사상으로부터 일탈함이 없이 구조상 요소를 수정할 수 있다. 예를 들어, 아날로그 스위치 2-선택 스위칭을 설명하였다. 본 발명은 3-선택 스위칭이나 4-선택 스위칭 등에 유사하게 적용가능하다. 액정 모드는 제한되지 않는다. 본 발명은 OCB 모드뿐만 아니라 TN이나, MVA, IPS, PVA, ASV 등의 액정 모드에도 적용가능하다.
상술한 구동에서, 5개의 기입 동작들은 4-수평-사이클 주기에서 실행된다. 흑색 삽입 없는 통상 구동에 비해, 5/4 = 1.25 배 더 빠른 속도로 주사를 실행한다. 이와 같이, 상기 구동은 1.25× 구동으로 지칭된다. 상기 구동 방식의 변형은, 2-수평-사이클 주기가 3으로 분할되는 방식(3/2 = 1.5× 속도), 및 1-수평-사이클 주기가 2로 분할되는 방식(2/1 = 2× 속도)을 포함한다.
통상, n-수평-사이클 주기(n = 자연수)가 (n + 1)로 분할되는 방식[(n + 1)/n× 속도]을 생각할 수 있다. 값 n이 증가함에 따라, 분할 후 1-수평-사이클 주기를 증가시킬 수 있다. 이와 같이, 기입 관점에서, 값 n을 증가시키는 것이 바람직하다. n = 4인 경우를 설명하지만, 값 n은 n = 4에 한정되지 않고, 본 발명은 n = 1, 2, 3, 4, 5, 6, ....인 스위칭에 적용가능하다.
제2 주기들(S2 내지 S4)의 각각은 제1 주기(S1)보다 비교적 작다. 그러나, 솔리드 표시가 제2 주기들(S2 내지 S4)에서 실행되는 한, 어떤 변형도 소스 라인 전위에서 발생하지 않고, 기입 에러가 발생할 가능성이 증가하지 않는다. 어떤 솔리드 표시도 실행되지 않는 경우, 제2 주기들(S2 내지 S4)은 소스 라인들(SL)에 기입되는 영상 신호들에 따라 서로 다르게 설정될 수도 있다.
여러 발명들은 실시예들에서 개시된 구조상 요소들을 적절히 조합함으로써 이루어질 수도 있다. 예를 들어, 일부 구조상 요소들은 실시예들에서 개시된 모든 구조상 요소에서 생략될 수도 있다. 또한, 서로 다른 실시예들에서 구조상 요소는 적절히 조합될 수도 있다.

Claims (9)

  1. 제1 복수 행(row)의 표시 화소들;
    상기 제1 복수 행의 표시 화소들을 제2 복수 행의 단위로 구동하는 구동기 회로; 및
    동시에 상기 제2 복수 행의 표시 화소들을 구동하고 비영상 신호들을 기입하기 위한 비영상 신호 기입과, 연속하여 상기 제2 복수 행의 표시 화소들을 구동하고 영상 신호들을 기입하기 위한 영상 신호 기입을 교대로 실행하는 방식으로 상기 구동기 회로를 제어하는 제어 회로
    를 포함하고,
    상기 제어 회로는, 상기 영상 신호 기입시, 제1 주기를 첫 번째 구동되는 표시 화소들의 행에 할당하고, 제2 주기를 표시 화소들의 다른 행들 각각에 할당하고, 상기 제1 주기를 상기 제2 주기보다 길게 설정하는, 표시 장치.
  2. 제1항에 있어서,
    상기 영상 신호 기입시, 상기 제2 복수 행의 표시 화소들은, 상기 표시 화소들에 할당되는 상기 제1 및 제2 주기에서 일정 시간 길이의 단위로 구동되는, 표시 장치.
  3. 제1항에 있어서,
    상기 제어 회로는, 상기 제2 복수 행의 표시 화소들이 구동되는 각 주기에서 상기 구동기 회로의 동작 타이밍을 제어하는 타이밍 제어기를 포함하는, 표시 장치.
  4. 제1항에 있어서,
    상기 비영상 신호들과 영상 신호들을 상기 제1 복수 행의 표시 화소들 중 선택된 표시 화소들에 분배하는 스위치 회로를 더 포함하는, 표시 장치.
  5. 제4항에 있어서,
    상기 제어 회로는, 상기 제2 복수 행의 표시 화소들이 구동되는 각 주기에서 상기 구동기 회로와 상기 스위치 회로의 동작 타이밍을 제어하는 타이밍 제어기를 포함하는, 표시 장치.
  6. 제1항에 있어서,
    상기 각 표시 화소들은 OCB 액정 화소인, 표시 장치.
  7. 제1 복수 행의 표시 화소들; 상기 제1 복수 행의 표시 화소들을 제2 복수 행의 단위로 구동하는 구동기 회로; 및 동시에 상기 제2 복수 행의 표시 화소들을 구동하고 비영상 신호들을 기입하기 위한 비영상 신호 기입과, 연속하여 상기 제2 복수 행의 표시 화소들을 구동하고 영상 신호들을 기입하기 위한 영상 신호 기입을 교대로 실행하는 방식으로 상기 구동기 회로를 제어하는 제어 회로를 포함한 표시 장치의 구동 방법으로서,
    상기 제어 회로가, 상기 영상 신호 기입시, 제1 주기를 첫 번째 구동되는 표시 화소들의 행에 할당하고, 제2 주기를 다른 표시 화소들의 행들의 각각에 할당하도록 하는 단계; 및
    상기 제어 회로가, 상기 제1 주기를 상기 제2 주기보다 길게 설정하도록 하는 단계
    를 포함하는, 표시 장치의 구동 방법.
  8. 제7항에 있어서,
    상기 제어 회로는, 상기 영상 신호 기입시, 표시 화소들에 할당되는 상기 제1 및 제2 주기들에서 상기 제2 복수 행의 표시 화소들이 일정 시간 길이의 단위로 구동되도록 상기 구동기 회로를 제어하는, 표시 장치의 구동 방법.
  9. 제7항에 있어서,
    상기 표시 장치는, 상기 구동기 회로로부터 출력되는 상기 비영상 신호들과 영상 신호들을 상기 제1 복수 행의 표시 화소들 중 선택된 표시 화소들에 분배하는 스위치 회로를 더 포함하고, 상기 제어 회로는, 상기 제2 복수 행의 표시 화소들이 구동되는 각 주기에서 상기 구동기 회로와 상기 스위치 회로의 동작 타이밍을 제어하는, 표시 장치의 구동 방법.
KR1020060115126A 2005-11-22 2006-11-21 표시 장치 및 그 구동 방법 KR100841829B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2005-00337279 2005-11-22
JP2005337279A JP2007140379A (ja) 2005-11-22 2005-11-22 表示装置、及び表示装置の駆動方法

Publications (2)

Publication Number Publication Date
KR20070054117A KR20070054117A (ko) 2007-05-28
KR100841829B1 true KR100841829B1 (ko) 2008-06-26

Family

ID=38092988

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060115126A KR100841829B1 (ko) 2005-11-22 2006-11-21 표시 장치 및 그 구동 방법

Country Status (4)

Country Link
US (1) US20070115240A1 (ko)
JP (1) JP2007140379A (ko)
KR (1) KR100841829B1 (ko)
TW (1) TWI355633B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8232951B2 (en) * 2008-08-25 2012-07-31 Chunghwa Picture Tubes, Ltd. Dynamic image control device using coincident blank insertion signals
JP4925371B2 (ja) * 2009-11-26 2012-04-25 東芝モバイルディスプレイ株式会社 液晶表示装置および液晶表示装置の駆動方法
JP5552954B2 (ja) * 2010-08-11 2014-07-16 セイコーエプソン株式会社 電気光学装置および電子機器
JP2012053173A (ja) 2010-08-31 2012-03-15 Toshiba Mobile Display Co Ltd 液晶表示装置
JP5664034B2 (ja) * 2010-09-03 2015-02-04 セイコーエプソン株式会社 電気光学装置および電子機器
JP2013068793A (ja) * 2011-09-22 2013-04-18 Sony Corp 表示装置、駆動回路、駆動方法、および電子機器
KR102034236B1 (ko) * 2013-01-17 2019-10-21 삼성디스플레이 주식회사 유기전계발광 표시장치
KR102377119B1 (ko) * 2014-12-30 2022-03-22 엘지디스플레이 주식회사 표시장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002328654A (ja) * 2001-04-27 2002-11-15 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4904641B2 (ja) * 2001-07-13 2012-03-28 日本電気株式会社 液晶表示制御回路
WO2003036605A1 (fr) * 2001-10-23 2003-05-01 Matsushita Electric Industrial Co., Ltd. Ecran a cristaux liquides et procede de commande
JP3653506B2 (ja) * 2002-03-20 2005-05-25 株式会社日立製作所 表示装置及びその駆動方法
JP2005148362A (ja) * 2003-11-14 2005-06-09 Seiko Instruments Inc Tft液晶パネルの駆動方法及びtft液晶パネル駆動モジュール
JP4721396B2 (ja) * 2004-01-08 2011-07-13 ルネサスエレクトロニクス株式会社 液晶表示装置及びその駆動方法
JP4744912B2 (ja) * 2004-04-01 2011-08-10 東芝モバイルディスプレイ株式会社 液晶表示装置、及び液晶表示装置の駆動方法
KR101156464B1 (ko) * 2005-06-28 2012-06-18 엘지디스플레이 주식회사 액정표시장치의 게이트 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002328654A (ja) * 2001-04-27 2002-11-15 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動方法

Also Published As

Publication number Publication date
KR20070054117A (ko) 2007-05-28
US20070115240A1 (en) 2007-05-24
TW200731193A (en) 2007-08-16
JP2007140379A (ja) 2007-06-07
TWI355633B (en) 2012-01-01

Similar Documents

Publication Publication Date Title
KR100841829B1 (ko) 표시 장치 및 그 구동 방법
KR102275693B1 (ko) 선택회로 및 이를 구비한 표시장치
US7956832B2 (en) Liquid crystal display device
KR100895303B1 (ko) 액정 표시 장치 및 그 구동 방법
JP4561647B2 (ja) 電気光学装置用基板、電気光学装置および検査方法
US7880716B2 (en) Liquid crystal display device
JP4270310B2 (ja) アクティブマトリックス型表示装置の駆動回路、駆動方法及びアクティブマトリックス型表示装置
JP2011095622A (ja) 液晶表示装置および液晶表示装置の駆動方法
JP2008089649A (ja) 表示装置の駆動方法及び表示装置
US20070211009A1 (en) Liquid crystal display device
CN110728959A (zh) 液晶显示装置
US8411013B2 (en) Active matrix liquid crystal display device and driving method with overlapping write periods
US20080024405A1 (en) Liquid crystal display device and method of driving liquid crystal display device
JPWO2005081053A1 (ja) 液晶表示装置
KR100857637B1 (ko) 액정 표시 장치 및 액정 표시 장치의 구동 방법
JP6427863B2 (ja) 電気光学装置、電気光学装置の駆動方法及び電子機器
KR20110070171A (ko) 액정표시장치 및 그 구동방법
JP2008268436A (ja) 液晶表示装置
US20080278647A1 (en) Liquid crystal display device and method of driving liquid crystal display device
US7804548B2 (en) Electro-optical device, method of driving the same, and electronic apparatus
US20100309108A1 (en) Liquid crystal display device
CN113393787A (zh) 显示面板的驱动方法、显示面板的驱动装置及显示装置
JP2004046235A (ja) 液晶表示装置
US20100085389A1 (en) Display device
US10002579B2 (en) Display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130603

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140616

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150612

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160613

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170609

Year of fee payment: 10