KR100539263B1 - 듀얼 패널 구동 시스템 및 구동 방법 - Google Patents

듀얼 패널 구동 시스템 및 구동 방법 Download PDF

Info

Publication number
KR100539263B1
KR100539263B1 KR10-2004-0034271A KR20040034271A KR100539263B1 KR 100539263 B1 KR100539263 B1 KR 100539263B1 KR 20040034271 A KR20040034271 A KR 20040034271A KR 100539263 B1 KR100539263 B1 KR 100539263B1
Authority
KR
South Korea
Prior art keywords
display panel
display
panel
driving circuit
mode
Prior art date
Application number
KR10-2004-0034271A
Other languages
English (en)
Other versions
KR20050109204A (ko
Inventor
구용근
하효진
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2004-0034271A priority Critical patent/KR100539263B1/ko
Priority to US11/098,725 priority patent/US20050253778A1/en
Priority to TW094114484A priority patent/TW200537432A/zh
Priority to JP2005140414A priority patent/JP2005326859A/ja
Priority to CNA2005100726743A priority patent/CN1697014A/zh
Publication of KR20050109204A publication Critical patent/KR20050109204A/ko
Application granted granted Critical
Publication of KR100539263B1 publication Critical patent/KR100539263B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1446Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

듀얼 패널 구동 시스템이 개시된다. 본 발명에 따른 듀얼 패널 구동 시스템은, 메인 디스플레이 패널과 서브 디스플레이 패널을 하나의 스크린으로 간주하여 구동하며, 메인 디스플레이 패널과 서브 디스플레이 패널이 구동 회로 내의 화상 메모리를 공유한다. 또한, 데이터가 출력되지 않는 비 표시 영역의 패널은 주기적으로 화이트 디스플레이 모드로 리프레시 되어, 백 라이트의 공유로 인해 발생하는 화면 잡음의 문제를 해결한다.

Description

듀얼 패널 구동 시스템 및 구동 방법{Dual panel driving system and driving method}
본 발명은 디스플레이 장치에 관한 것으로, 구체적으로는, 폴더 형태의 듀얼 패널을 갖는 디스플레이 장치의 구동 시스템 및 듀얼 패널 디스플레이 장치의 구동 방법에 관한 것이다.
플랫 패널 형태의 디스플레이 장치는 가볍고, 두께가 얇으며, 소비 전력이 작아 종전의 CRT 디스플레이 장치를 대체하고 있다. 또한, 플랫 패널 디스플레이 장치는 개인용 컴퓨터뿐만 아니라 크기를 작게 설계할 수 있어, PDA, 휴대용 통신 단말기, 디지털 카메라 등에 널이 이용되고 있다.
이러한 플랫 패널 디스플레이 장치에는, 액정 표시 장치, 플라즈마 표시 장치, 유기 EL 표시 장치 등이 이용된다. 이 중 휴대용 통신 단말기에 사용되는 디스플레이 장치는 상대적으로 저 비용인 액정 표시 장치가 사용된다.
현재 널리 사용되고 있는 휴대용 통신 단말기의 형태는 서브 디스플레이 장치가 외부에 장착되고 큰 면적을 갖는 메인 디스플레이 장치가 단말기 안쪽에 장착되어 디스플레이 장치가 두 개가 있는 듀얼 폴더 형태, 또는 휴대용 통신 단말기의 대기 모드와 활성 모드에 따라 디스플레이 영역이 달라지는 슬라이드 형태가 주류를 이루고 있다.
이러한 휴대용 통신 단말기에서는 대기 모드에서는 통신 단말기의 상태나 시간 정보를 알려주는 작은 량의 데이터만 출력하고, 활성 모드에서는 통신 정보나 다양한 멀티미디어 정보를 표시하기 위해 많은 량의 데이터를 출력한다. 이때, 단말기를 사용하지 않는 대기 모드에서는 서브 디스플레이 패널에 데이터가 표시되고, 메인 디스플레이 패널은 데이터가 표시되지 않는다. 또한, 단말기를 사용하는 활성 모드에서는 서브 디스플레이 패널에는 데이터가 표시되지 않고, 메인 디스플레이 패널에 데이터가 표시된다. 슬라이드 형태의 통신 단말기에서는, 대기 모드에서는 디스플레이 패널의 일부 영역에만 데이터가 표시되며, 활성 모드에서는 디스플레이 패널의 전체 영역에 데이터가 표시된다.
한편, 듀얼 디스플레이 패널을 갖는 휴대용 이동 통신 단말기에서는 메인 디스플레이 패널을 구동시키는 드라이버와, 서브 디스플레이 패널을 구동시키는 드라이버, 그리고 메인 디스플레이 패널과 서브 디스플레이 패널에 디스플레이 할 화상 데이터를 저장할 수 있는 화상 메모리가 필요하다.
도 1은 종래의 두 개의 구동 회로를 갖는 듀얼 패널 구동 시스템을 나타내는 블록도이다.
도 1을 참조하면, 종래의 듀얼 패널 구동 시스템(100)은 서브 디스플레이 패널(102), 메인 디스플레이 패널(104), 서브 디스플레이 패널 구동 회로(106), 및 메인 디스플레이 패널 구동 회로(108)를 구비한다.
서브 디스플레이 패널 구동 회로(106)는 타이밍 컨트롤러(112), 메모리(114), 게이트 구동 회로(116), 및 소스 구동 회로(118)를 포함하고, 이와 유사하게, 메인 디스플레이 패널 구동 회로(108)도 타이밍 컨트롤러(112), 메모리(114), 게이트 구동 회로(116), 및 소스 구동 회로(118)를 포함한다.
하지만, 도 1에서와 같이 각각의 디스플레이 패널에 각각의 구동 회로를 구비하는 것은 휴대용 통신 단말기의 두께를 크게 하는 문제가 발생한다. 특히, 칼라 액정 디스플레이 패널에서는 흑백 디스플레이 패널에 비해 패널의 두께가 크기 때문에 통신 단말기의 두께를 줄일 필요가 있었다.
그 결과, 하나의 디스플레이 패널 구동 회로만을 사용하여 서브 디스플레이 패널과 메인 디스플레이 패널 모두를 구동하는 시스템이 개발되었다.
도 2는 종래의 하나의 구동 회로만을 갖는 듀얼 패널 구동 시스템을 나타내는 블록도이다.
도 2를 참조하면, 듀얼 패널 구동 시스템(200)은 서브 디스플레이 패널(202), 메인 디스플레이 패널(204) 및 하나의 디스플레이 패널 구동 회로(206)를 포함한다. 서브 디스플레이 패널(202)의 화면 크기는 메인 디스플레이(204)의 화면 크기보다 작다. 디스플레이 패널 구동 회로(206) 내부에는 도 2에 도시된 바와 같이 타이밍 컨트롤러(208) 및 메모리(210)를 포함할 수 있다. 디스플레이 패널 구동 회로(206)는 서브 디스플레이 패널(202)에 연결되는 제1 게이트 라인(212)과 메인 디스플레이 패널(204)에 연결되는 제2 게이트 라인(214)을 제어한다. 또한, 디스플레이 패널 구동 회로(206)는 서브 디스플레이 패널(202)과 메인 디스플레이 패널(204)에 공통적으로 연결된 소스 라인(216)을 구동한다.
도 2에 도시된 듀얼 패널 구동 시스템(200)은 구동 회로(206)의 제어에 의해 통신 단말기가 대기 모드일 경우에는 제2 게이트 라인(214)은 턴 오프 시켜 메인 디스플레이 패널(204)을 오프 시킨다. 그리고, 제1 게이트 라인(212)을 차례로 주사 신호를 인가하면서, 소스 라인(216)으로 화상 데이터를 출력한다. 이와 유사하게, 디스플레이 패널 구동 회로(206)는 통신 단말기가 활성 모드일 경우에 제1 게이트 라인(212)을 턴 오프 시켜 서브 디스플레이 패널(202)을 오프 시키고, 제2 게이트 라인(214)을 차례로 주사 신호를 인가하면서, 소스 라인(216)으로 화상 데이터를 출력한다.
도 2에 도시된 구동 시스템을 사용하면, 두 개의 디스플레이 패널을 구동하는데 단 하나의 구동 회로만이 요구되기 때문에, 시스템의 설계가 용이해지고, 디스플레이 장치의 두께가 얇아지는 효과가 있다.
도 3은 도 2에 도시된 듀얼 패널 구동 시스템에 사용되는 메모리의 크기를 나타낸 블록도이다.
도 3을 참조하면, 서브 디스플레이 패널(202)이 A 개의 게이트 라인과 B 개의 소스 라인으로 구성된 A×B 크기의 표시 영역을 갖고, 메인 디스플레이 패널(204)이 C 개의 게이트 라인과 D 개의 소스 라인으로 구성된 C×D 크기의 표시 영역을 갖는다. 화상 메모리(201)는 서브 디스플레이 패널용 메모리(210_a)와 메인 디스플레이 패널용 메모리(210_b)를 포함한다. 이때, 화상 메모리(201)는 메인+서브 디스플레이 패널 크기만큼의 메모리 사이즈가 필요하기 때문에, 서브 패널용 메모리(210_a)는 A×B의 데이터 용량을 갖고, 메인 패널용 메모리(210_b)는 C×D의 데이터 용량을 갖는다.
그리고, 서브 패널용 메모리(210_a)는 서브 디스플레이 패널(202)에 디스플레이될 화상 데이터를 저장하고, 상기 화상 데이터를 서브 디스플레이 패널(202)로 출력한다. 또한, 메인 패널용 메모리(210_b)에는 메인 디스플레이 패널(204)에 디스플레이될 화상 데이터를 저장하고, 화상 데이터를 메인 디스플레이 패널(204)로 출력한다.
하지만, 일반적으로, 이동 통신 단말기는 서브 디스플레이 패널과 메인 디스플레이 패널을 동시에 모두 구동하는 경우는 거의 없다. 즉, 휴대용 통신 단말기가 대기 모드에서는 서브 디스플레이 패널만을 구동하는 경우가 일반적이며, 활성 모드에서는 메인 디스플레이 패널만을 구동하는 경우가 일반적이다. 따라서, 도 3과 같이 디스플레이 패널 전체의 데이터 량을 저장하는 메모리를 사용하는 것은 불필요한 제작 비용의 낭비와 구동 회로의 면적이 증가되는 문제가 될 수 있다.
본 발명이 이루고자 하는 기술적 과제는, 듀얼 디스플레이 패널을 지원하면서, 메모리 사이즈를 줄여 효율적으로 메모리를 사용할 수 있는 디스플레이 패널 구동 시스템을 제공하는 것이다.
본 발명이 이루고자 하는 다른 기술적 과제는, 메모리 사이즈를 줄이면서 사용되지 않는 디스플레이 패널의 노이즈 현상을 줄이는 디스플레이 패널 구동 시스템을 제공하는 것이다.
본 발명이 이루고자 하는 또 다른 기술적 과제는, 메모리 사이즈를 줄이면서, 메인 디스플레이 패널과 서브 디스플레이 패널을 모두 구동할 수 있고, 디스플레이 패널의 노이즈 현상을 줄일 수 있는 디스플레이 패널 구동 방법을 제공하는 것이다.
상술한 바와 같은 본 발명의 목적을 달성하기 위해, 본 발명의 특징에 의하면, 듀얼 디스플레이 패널 구동 시스템은, 다수의 소스 라인과, 다수의 제1 게이트 라인이 교차하는 액티브 매트릭스형의 제1 디스플레이 패널, 상기 다수의 소스 라인과, 다수의 제2 게이트 라인이 교차하는 액티브 매트릭스형의 제2 디스플레이 패널, 상기 다수의 제1 게이트 라인과 상기 다수의 제2 게이트 라인을 구동하는 게이트 라인 구동 회로, 상기 다수의 소스 라인을 구동하는 소스 라인 구동 회로, 및 상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 중 적어도 디스플레이 영역이 더 큰 디스플레이 패널의 표시 영역에 표시되는 영상 데이터의 용량을 갖는 화상 메모리를 포함하고, 상기 게이트 라인 구동 회로는 상기 제1 디스플레이 패널 또는 상기 제2 디스플레이 패널 중 일부분만을 구동하는 경우 화상 데이터가 디스플레이 되지 않는 다른 패널 영역을 부분 디스플레이(Partial Display) 방식의 비 표시 영역(Non display area)으로 처리한다.
바람직하게는, 상기 게이트 라인 구동 회로는 상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 중 하나를 표시 모드로 구동하고 다른 하나를 비 표시 모드로 구동하는 경우에 상기 제1 게이트 라인 및 상기 제2 게이트 라인 모두에 순차적으로 주사 신호를 공급하며, 상기 소스 라인 구동 회로는 상기 표시 모드의 디스플레이 패널에 주사 신호가 공급되는 경우에는 영상 데이터 신호를 공급하고, 상기 비 표시 모드의 디스플레이 패널에 주사 신호가 공급되는 경우에는 소정 레벨의 전압 신호를 공급할 수 있다.
바람직하게는, 상기 게이트 라인 구동 회로는 상기 제1 게이트 라인과 상기 제2 게이트 라인 중 일부의 행을 표시 모드로 구동하고 다른 나머지 행을 비 표시 모드로 구동하는 경우에 상기 제1 게이트 라인 및 상기 제2 게이트 라인 모두에 순차적으로 주사 신호를 공급하며, 상기 소스 라인 구동 회로는 상기 표시 모드의 게이트 라인에 주사 신호가 공급되는 경우에는 영상 데이터 신호를 공급하고, 상기 비 표시 모드의 게이트 라인에 주사 신호가 공급되는 경우에는 소정 레벨의 전압 신호를 공급할 수 있다.
더욱 바람직하게는, 상기 비 표시 영역은 소정 프레임 단위로 상기 비 표시 영역에 구동되는 게이트 라인을 오프 시키고, 상기 소정 프레임 간격으로 비 표시 영역에 연결되는 게이트 라인을 구동하여 블랙 모드 또는 화이트 모드로 구동될 수 있다.
본 발명의 다른 특징에 의하면, 듀얼 패널 구동 시스템은, 다수의 소스 라인과, 다수의 제1 게이트 라인이 교차하는 액티브 매트릭스형의 제1 디스플레이 패널, 상기 다수의 소스 라인과, 다수의 제2 게이트 라인이 교차하는 액티브 매트릭스형의 제2 디스플레이 패널, 상기 다수의 제1 게이트 라인, 상기 다수의 제2 게이트 라인 및 상기 다수의 소스 라인을 구동하는 디스플레이 패널 구동 회로, 및 상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 전체의 디스플레이 영역보다 작은 디스플레이 영역에 표시되는 영상 데이터의 용량을 갖는 화상 메모리를 포함하고, 상기 디스플레이 패널 구동 회로는 상기 제1 디스플레이 패널 또는 상기 제2 디스플레이 패널 중 일부 영역에만 화상 데이터를 표시하는 경우 화상 데이터가 디스플레이 되지 않는 다른 패널 영역을 부분 디스플레이(Partial Display) 방식의 비 표시 영역(non-display area)으로 처리하며, 상기 디스플레이 패널 구동 회로는 상기 비 표시 영역의 디스플레이 시 상기 소정 프레임 주기로 소스 라인에 소정의 전압 레벨을 인가한다.
바람직하게는, 상기 비 표시 영역은 주기적으로 블랙 모드 또는 화이트 디스플레이 모드로 리프레시(refresh)될 수 있다.
더욱 바람직하게는, 상기 디스플레이 패널 구동 회로는 상기 비 표시 영역에 연결된 상기 소스 라인에 소정의 전압 레벨을 인가하는 프레임에서는 상기 비 표시 영역에 연결된 게이트 라인을 순차적으로 턴 온시키고, 상기 소스 라인에는 상기 소정의 전압 레벨은 인가하며, 상기 비 표시 영역에 연결된 상기 소스 라인에 소정의 전압 레벨을 인가하지 않는 프레임에서는 상기 비 표시 영역에 연결된 게이트 라인을 오프 시킬 수 있다.
본 발명의 다른 특징에 따른 듀얼 패널 구동 시스템은, 다수의 소스 라인과, 다수의 주 게이트 라인이 교차하는 액티브 매트릭스형의 메인 디스플레이 패널, 상기 다수의 소스 라인과, 상기 다수의 주 게이트 라인보다 적은 수의 다수의 부 게이트 라인이 교차하는 액티브 매트릭스형의 서브 디스플레이 패널, 상기 다수의 주 게이트 라인, 상기 다수의 부 게이트 라인 및 상기 다수의 소스 라인을 구동하는 디스플레이 패널 구동 회로, 및 상기 메인 디스플레이 패널의 디스플레이 영역 전체에 표시되는 영상 데이터의 용량을 갖는 화상 메모리를 포함하고, 상기 디스플레이 패널 구동 회로는 상기 메인 디스플레이 패널 또는 상기 서브 디스플레이 패널 중 하나의 패널에만 화상 데이터를 표시하는 경우 화상 데이터가 표시되지 않는 다른 디스플레이 패널을 부분 디스플레이 방식의 비 표시 영역으로 처리할 수 있다.
본 발명과 본 발명의 동작성의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 4는 본 발명에 따른 디스플레이 패널 구동 회로의 메모리를 나타낸 블록도이다.
도 4를 참조하면, 본 발명에 따른 듀얼 패널 구동 시스템(400)은 도 3과 마찬가지로, 서브 디스플레이 패널(202) 및 메인 디스플레이 패널(204)과 디스플레이 패널 구동 회로(402)를 포함한다. 또한, 서브 디스플레이 패널(202)은 A 개의 게이트 라인과 B 개의 소스 라인으로 구성된 A×B 크기의 표시 영역을 갖고, 메인 디스플레이 패널(204)은 C 개의 게이트 라인과 D 개의 소스 라인으로 구성된 C×D 크기의 표시 영역을 갖는다. 메인 디스플레이 패널(204)의 표시 영역은 서브 디스플레이 패널(202)의 표시 영역보다 크다.
이때, 서브 디스플레이 패널(202)은 B 개의 소스 라인(216)과 A 개의 부 게이트 라인(212)이 교차하는 액티브 매트릭스 형태의 패널이며, 메인 디스플레이 패널(204)은 D 개의 소스 라인(216)과 C 개의 주 게이트 라인(212)이 교차하는 액티브 매트릭스 형태의 패널이다. 상기 소스 라인(212)과 게이트 라인(212, 214)은 디스플레이 패널 구동 회로(402)에 의해 제어된다. 서브 디스플레이 패널(202)로 연결되는 B 개의 소스 라인은 메인 디스플레이 패널(204)로 연결되는 D 개의 소스 라인으로부터 연장되어 연결된 소스 라인이다. 따라서, B 개의 소스 라인의 개수는 D 개의 소스 라인의 개수보다 작거나 같을 수 있다.
폴더 형태의 휴대용 통신 단말기는 폴더를 열었을 때와 폴더를 닫았을 때, 또는 단말기를 사용할 때와 사용하지 않을 때, 두 개의 디스플레이 패널 중의 하나만을 선택적으로 사용하는 것이 일반적이다. 따라서, 구동 회로(402)는 서브 디스플레이 패널(202) 또는 메인 디스플레이 패널(204) 중 어느 하나만이 활성화되어 영상 데이터를 디스플레이 할 때 필요한 메모리의 용량만을 갖는 화상 메모리(404)를 갖는다. 일반적으로 서브 디스플레이 패널보다 메인 디스플레이 패널의 크기가 크다. 따라서, 본 발명에 따른 구동 회로(402)는 메인 디스플레이 패널(204) 전체에 표시될 수 있는 화상 데이터 량 (C×D)과 같은 크기를 같은 화상 메모리(404)를 포함한다.
본 발명에 따른 듀얼 패널 구동 시스템에 따르면, 단말기의 폴더가 닫혀 서브 디스플레이 패널(202)만 사용하는 경우에는, 상기 화상 메모리(404)의 일부영역인 A×B 크기의 용량만을 사용하여 화상 데이터를 저장하고, 부 게이트 라인(212)과 소스 라인(216)을 통해 상기 서브 디스플레이 패널(202)로 상기 화상 데이터를 출력한다.
또한, 단말기의 폴더가 열러 메인 디스플레이 패널(204)만을 사용하는 경우에는, 상기 화상 메모리(404)의 전체 영역 C×D 크기의 용량을 사용하여 화상 데이터를 저장하고, 주 게이트 라인(214)과 소스 라인(216)을 통해 상기 메인 디스플레이 패널(204)로 상기 화상 데이터를 출력한다. 이때, 상기 화상 데이터는 단말기의 CPU 또는 그래픽 프로세서(미도시)에서 CPU 인터페이스 또는 RGB 인터페이스 등을 통해 구동 회로(402)로 출력되어 화상 메모리(404)에 저장된다.
따라서, 본 발명에 따른 듀얼 패널 구동 시스템은 메인 메모리(404)만 가지고 메인 디스플레이 패널과 서브 디스플레이 패널을 각각 구동할 수 있다.
한편, 듀얼 폴더 형태의 휴대용 통신 단말기는 메인 디스플레이 패널과 서브 디스플레이 패널이 하나의 백 라이트(back light)를 공유하는 제품이 있다. 이와 같이 하나의 백 라이트를 공유하는 제품에서는 메인 디스플레이 패널(204)만 구동하고 서브 디스플레이 패널(202)을 오프 시키는 경우에, 서브 디스플레이 패널이 메인 디스플레이 패널의 영향을 받아 서브 디스플레이 패널 자체의 리키지(leakage) 현상, 즉 노이즈가 발생되어, 서브 디스플레이 패널에 디스플레이 되는 형상이 있다.
따라서, 본 발명에 따른 듀얼 패널 구동 시스템은, 이러한 오프되는 서브 디스플레이 패널에서의 노이즈 현상을 없애기 위하여, 서브 디스플레이 패널이 주기적으로 화이트 디스플레이 모드로 전환하도록 소스 드라이버를 구동한다.
서브 디스플레이 패널의 노이즈 현상을 없애기 위해서는 몇 가지 방법이 있을 수 있다. 일반적인 방법은, 메인 디스플레이 패널이 구동되는 60Hz 당 1프레임 정도를 서브 디스플레이 패널에 할당하여 화이트 디스플레이 모드로 전환하는 방법과 메인 패널과 서브 패널 전체를 1 프레임 영역으로 지정하여 메인 디스플레이 패널과 서브 디스플레이 패널 영역을 부분 디스플레이 동작(Partial Display operation)으로 구분하는 방법이 있다.
본 발명에서 제안하는 듀얼 패널 구동 시스템 및 방법은 부분 디스플레이 동작을 이용한다.
도 5(a) 및 (b)는 본 발명에 따른 부분 디스플레이 동작을 나타내는 블록도이다.
도 5(a)를 참조하면, 메인 디스플레이 패널만 활성화할 때는, 메인 디스플레이 패널을 표시 영역(즉 디스플레이 영역)으로 지정하여 화상, 통화 상태 등의 데이터를 출력하고, 서브 디스플레이 패널은 비 표시 영역(논 디스플레이 영역)으로 지정하고, 소정의 전압레벨을 공급하여 블랭크로 표시한다. 이때, 도 4의 화상 메모리(404)는 메인 디스플레이 패널(204)에 표시될 데이터를 저장하기 때문에, 화상 메모리(404)는 메인 디스플레이 패널과 같은 C×D의 데이터 용량을 사용한다. 따라서, 메인 디스플레이 패널에 데이터를 표시하는 경우에는 화상 메모리(404)의 전체 용량을 모두 사용한다.
그리고, 서브 디스플레이 패널만 활성화할 때는, 서브 디스플레이 패널과 메인 디스플레이 패널을 하나의 큰 패널로 인식하고, 서브 디스플레이 패널은 표시 영역으로 지정하여 시간 등의 데이터를 출력하여 표시하고, 메인 디스플레이 패널은 비 표시 영역으로 지정하고 소정의 전압 레벨을 공급하여 블랭크로 표시한다. 이때, 도 4의 화상 메모리(404)는 서브 디스플레이 패널(202)에 표시될 데이터만 저장하기 때문에, 화상 메모리(404)의 전체 용량의 일부인 A×B 용량만을 사용한다.
이때 디스플레이 패널 구동 회로는 서브 디스플레이 패널과 메인 디스플레이 패널 중 하나를 디스플레이 모드로 구동하고 다른 디스플레이 패널을 논 디스플레이 모드로 구동하는 경우에 서브 디스플레이 패널에 연결된 부 게이트 라인과 메인 디스플레이 패널에 연결된 주 게이트 라인 모두에 순차적으로 주사 신호를 공급한다. 또한, 디스플레이 패널 구동 회로는, 디스플레이 모드로 구동되는 디스플레이 패널에 주사 신호가 공급될 때는 소스 라인으로 영상 데이터 신호를 공급하고, 논 디스플레이 모드로 구동되는 디스플레이 패널에 주사 신호가 공급될 때는 소스 라인으로 소정 레벨의 전압 신호를 공급한다.
한편 도 5(b)의 경우는 메인 디스플레이 패널만을 활성화하는 경우에는 부분 디스플레이 모드로 동작하고, 서브 디스플레이 패널만을 활성화하는 경우에는 메인 디스플레이 패널은 오프시키는 경우를 도시한다.
먼저, 메인 디스플레이 패널만 활성화할 때는, 메인 디스플레이 패널을 표시 영역으로 지정하여 화상, 통화 상태 등의 데이터를 출력하고, 서브 디스플레이 패널은 비 표시 영역으로 지정하고, 소정의 전압레벨을 공급하여 블랭크로 표시한다. 이때, 도 4의 화상 메모리(404)는 메인 디스플레이 패널(204)에 표시될 데이터를 저장하기 때문에, 화상 메모리(404)는 메인 디스플레이 패널과 같은 C×D의 데이터 용량을 사용한다. 따라서, 메인 디스플레이 패널에 데이터를 표시하는 경우에는 화상 메모리(404)의 전체 용량을 모두 사용한다.
이때 디스플레이 패널 구동 회로는 서브 디스플레이 패널을 디스플레이 모드로 구동하고 메인 디스플레이 패널은 오프 시키기 때문에, 서브 디스플레이 패널에 연결된 부 게이트 라인은 순차적으로 주사 신호를 공급하지만, 메인 디스플레이 패널에 연결된 주 게이트 라인은 턴 오프 시킨다. 또한, 디스플레이 패널 구동 회로는, 디스플레이 모드로 구동되는 서브 디스플레이 패널에 주사 신호가 공급될 때는 소스 라인으로 영상 데이터 신호를 공급하고, 다음 프레임을 준비한다.
서브 디스플레이 패널만을 활성화할 때는, 메인 디스플레이 패널은 오프 시키고, 서브 디스플레이 패널의 게이트 및 소스 라인에만 전원을 공급하여 서브 디스플레이 패널만 구동한다. 이때, 도 4의 화상 메모리(404)는 서브 디스플레이 패널(202)에 표시될 데이터만 저장하기 때문에, 화상 메모리(404)의 전체 용량의 일부인 A×B 용량만을 사용한다.
또한, 도 5(a) 및 도 5(b)에는 서브 디스플레이 패널과 메인 디스플레이 패널 중 하나의 패널 전체를 디스플레이하고 다른 디스플레이 패널은 논 디스플레이 하는 경우를 도시하였지만, 상기 두 디스플레이 패널 중 일부 영역을 화상 메모리의 용량 내에서 표시 영역으로 지정하고 나머지 영역을 비 표시 영역으로 지정하여 부분 디스플레이 동작을 할 수도 있다.
도 5(a) 및 (b)에 도시된 부분 디스플레이 모드에 따라 듀얼 디스플레이 패널을 구동하는 경우, 비 표시 영역으로 지정된 패널은 액정 패널의 특성과 소스 라인으로 공급되는 전압 레벨의 설정에 따라 블랙 디스플레이 모드(black display mode) 또는 화이트 디스플레이 모드(white display mode)로 구분된다. 저전압에서 블랙 디스플레이를 수행하는 경우를 블랙 디스플레이 모드라 하고, 고전압에서 블랙 디스플레이를 수행하는 경우를 화이트 디스플레이 모드라 한다. 이중에서, 일반적으로 LCD 장치의 부분 디스플레이 방식에 주로 사용되는 모드는 화이트 디스플레이 모드이다. 따라서, 이하의 설명에서는 화이트 디스플레이 모드를 이용하는 경우만을 예를 들어 설명한다.
또한, 본 발명에 따른 듀얼 패널 구동 시스템은 디스플레이 패널에서 소비되는 전력을 줄이기 위해 비 표시 영역을 모든 프레임에 대해 화이트 디스플레이 모드로 구동하는 것이 아니라, 비 표시 영역을 게이트 라인의 전압을 오프 시켜 전원을 공급하지 않고, 소정 프레임 간격으로 비 표시 영역에 구동되는 게이트 라인을 구동하여 화이트 디스플레이 모드로 구동할 수도 있다.
도 5(a)에 도시된 바와 같은 본 발명에 따른 부분 디스플레이 동작은 듀얼 디스플레이 패널 중의 어느 하나를 구동하는 동안 다른 디스플레이 패널을 비 표시 영역(Non-display area)으로 지정하고, 주기적으로 화이트 디스플레이 모드로 리프레시가 가능하다. 따라서, 적은 화상 메모리의 사용과 함께, 백 라이트를 통한 영상 리키지를 보상할 수 있다.
또한, 도 5(b)에 도시된 바와 같은 본 발명에 따른 부분 디스플레이 동작은 메인 디스플레이 패널의 구동 동작 동안 서브 디스플레이 패널을 비 표시 영역(Non-display area)으로 지정하여 주기적으로 화이트 디스플레이 모드로 리프레시(refresh)가 가능하다는 효과가 있다. 마찬가지로, 적은 화상 메모리의 사용과 동시에, 메인 프레임의 영상 데이터의 손실 없이 서브 디스플레이의 영상 리키지를 보상할 수 있는 효과가 있다.
도 6은 본 발명의 듀얼 패널 구동 방법의 일 실시예에 따른 타이밍도이다.
도 6을 참조하면, 메인 디스플레이 패널이 표시 영역으로 설정되고, 서브 디스플레이 패널이 비 표시 영역으로 설정된 부분 디스플레이 방식을 나타낸다. 또한, 패널에 소비되는 전력을 줄이기 위해, 서브 디스플레이 패널 상에서 부분 디스플레이 방식은 소정 프레임 주기로 화이트 디스플레이 모드로 구동된다.
도 6의 일 실시예에서는, 1초에 60 프레임이 디스플레이 패널에 디스플레이 되도록 설정된다. 따라서, 프레임 동기(Frame sync) 신호(602)는 60Hz의 주파수로 설정된다. 라인 동기(Line sync) 신호(604)는 두 디스플레이 패널에 연결된 게이트 라인과 소스 라인의 신호를 동기시키기 위한 신호이다. 현판 서브 디스플레이 패널의 화이트 디스플레이 모드 신호(606)는 20/60Hz 마다 한 프레임씩 로직 로우로 천이되어 화이트 디스플레이 모드를 구현한다. 또한, 메인 디스플레이 패널의 노말 디스플레이 모드 신호(608)가 로직 로우로 천이되어 상기 메인 디스플레이 패널이 일반적인 표시 영역으로 지정된다.
패널 디스플레이(610)를 살펴보면, 서브 디스플레이 패널의 화이트 디스플레이 신호(606)가 로직 하이일 때는 서브 디스플레이 패널은 오프 상태가 되고, 화이트 디스플레이 신호(606)가 20/60z 마다 로직 로우로 되면, 서브 디스플레이 패널은 20/60Hz의 프레임마다 화이트 디스플레이 모드로 설정된다. 또한, 메인 디스플레이 패널의 노말 디스플레이 신호(608)가 로직 로우로 천이되면, 메인 디스플레이 패널은 표시 영역으로 설정되어 화상 메모리에 저장된 화상 데이터가 디스플레이 된다.
한편, 상기 화이트 디스플레이 모드로 설정되는 주기는 n/60Hz 로 설정될 수 있으며, n은 전력 소모량과 사람 눈의 인식여부에 따라 다양하게 결정될 수 있다.
또한, 메인 디스플레이 패널과 서브 디스플레이 패널 사이의 화면 전환시에는, 화면 전환에 의한 잔상을 해결하기 위해서 비활성화되는 비 표시 디스플레이 패널은 프로그램을 통해 초기 소정 프레임을 화이트 디스플레이 모드를 설정할 수 있다.
도 6은 메인 디스플레이 패널이 활성화되고 서브 디스플레이 패널이 비활성화되는 경우만을 도시하였지만, 메인 디스플레이 패널이 비활성화되고, 서브 디스플레이 패널이 활성화되어 데이터가 표시되는 경우도 동일하게 유추할 수 있다. 또한, 메인 디스플레이 패널이 비활성화되는 경우는 듀얼 폴더 형태의 휴대용 통신 단말기가 닫혀있는 경우가 일반적이기 때문에, 전력 소모를 줄이기 위해 메인 디스플레이 패널의 게이트 라인은 모두 오프 시킬 수도 있다.
도 7은 도 6에 도시된 실시예를 제어하기 위한 게이트 라인의 설정을 나타낸 도이다.
메인 디스플레이 패널과 서브 디스플레이 패널의 최대 해상도(maximum resolution)를 176RGB×224 (도 4의 C×D), 176RGB×96 (도 4의 A×B)로 가정한다면, 듀얼 패널을 하나의 스크린으로 표현하기 위한 게이트 라인은 "320 = 설정된 메인 디스플레이 패널 게이트 라인 + LN(레이턴시 라인 수) + 설정된 서브 디스플레이 패널 게이트 라인" 으로 표시될 수 있다. 여기서, LN 비트는 가변적으로 메인 디스플레이 패널과 서브 디스플레이 패널을 지정했을 때의 게이트 라인의 길이를 고정하기 위함이다.
듀얼 디스플레이 패널을 하나의 스크린으로 가정을 하면, 메인 디스플레이 패널이 동작되는 동안 서브 디스플레이 패널의 동작은 비 표시 영역(non-display area)에 대하여 주기적으로 게이트 스캔 모드가 설정되어야 한다.
도 8은 도 6에 도시된 실시예에 따른 게이트 라인 스캔 설정을 나타낸 도이다.
도 8을 참조하면, 메인 디스플레이 패널이 표시 영역으로 설정되어, 메인 디스플레이 패널로 연결된 주 게이트 라인은 활성 전압(VGH)으로 설정된다. 따라서, 메인 디스플레이 패널에는 화상 데이터가 디스플레이된다. 한편, 서브 디스플레이 패널은 비 표시 영역으로 설정되어, 소정의 인터벌 게이트 스캔(interval gate scane) 설정에 의하여 서브 디스플레이 패널로 연결된 부 게이트 라인은 주기적으로 활성 전압(VGH)으로 설정되고, 다른 프레임에서는 비활성 전압(VGL)으로 설정된다.
도 8에서는, 1초에 디스플레이되는 60 프레임 중에, 처음 두 프레임에서는 서브 디스플레이 패널로 연결된 부 게이트 라인이 비활성 전압(VGL)으로 되어, 서브 디스플레이 패널이 오프되며, 세 번째 프레임에서는 서브 디스플레이 패널로 연결된 부 게이트 라인이 활성 전압(VGH)으로 되어, 서브 디스플레이 패널이 화이트 디스플레이 모드로 설정된다. 이때, 인터벌 게이트 스캔의 설정은 소비 전력과 사람의 눈의 인식 여부를 고려하여 50ms ~ 520ms 까지 설정이 가능하다. 도 6의 실시예에서는, 3 프레임 주기로 부 게이트 라인이 활성 전압(VGH)이 되도록 설정되었기 때문에, 3/60 Hz 즉, 50ms 의 인터벌 게이트 스캔이 설정될 수 있다.
본 발명에 따른 부분 디스플레이 동작 동안에 화이트 디스플레이 모드를 구현하기 위한 비 표시 영역의 구동 회로 내의 소스 드라이버의 동작은 표 1과 같다.
비 표시 영역의 소스 라인 출력 비 표시 영역의 Vcom 전압 출력
정극성 부극성 정극성 부극성
VSS(0V) VDD(5V) VcomL VcomH
즉, 게이트 드라이버의 제어를 통해 도 8에 도시된 바와 같이 비 표시 영역으로 지정된 패널(즉, 서브 디스플레이 패널)을 주기적으로 화이트 디스플레이 모드로 리프레시하고, 이때, 소스 드라이버는 표 1에 나타난 값을 통해 소스 라인의 전압 값을 설정하여 화이트 디스플레이 모드를 구동한다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명에 따른 듀얼 패널 구동 시스템 및 구동 방법에 따르면, 메모리를 메인 디스플레이 패널과 서브 디스플레이 패널에서 공유하여 전체 칩의 사이즈를 줄이는 효과가 있다. 또한, 백 라이트의 공유로 인한 서브 디스플레이 패널의 화면 잡음을 줄일 수 있다. 또한, 두 패널이 동시에 활성화되지 않는 구조를 통해 소비 전류를 줄이는 효과를 얻을 수 있다.
도 1은 종래의 두 개의 구동 회로를 갖는 듀얼 패널 구동 시스템을 나타내는 블록도이다.
도 2는 종래의 하나의 구동 회로만을 갖는 듀얼 패널 구동 시스템을 나타내는 블록도이다.
도 3은 도 2에 도시된 듀얼 패널 구동 시스템에 사용되는 메모리의 크기를 나타낸 블록도이다.
도 4는 본 발명에 따른 디스플레이 패널 구동 회로의 메모리를 나타낸 블록도이다.
도 5(a) 및 (b)는 본 발명에 따른 부분 디스플레이 동작을 나타내는 블록도이다.
도 6은 본 발명의 듀얼 패널 구동 방법의 일 실시예에 따른 타이밍도이다.
도 7은 도 6에 도시된 실시예를 제어하기 위한 게이트 라인의 설정을 나타낸 도이다.
도 8은 도 6에 도시된 실시예에 따른 게이트 라인 스캔 설정을 나타낸 도이다.

Claims (23)

  1. 듀얼 패널 구동 시스템에 있어서,
    다수의 소스 라인과, 다수의 제1 게이트 라인이 교차하는 액티브 매트릭스형의 제1 디스플레이 패널;
    상기 다수의 소스 라인과, 다수의 제2 게이트 라인이 교차하는 액티브 매트릭스형의 제2 디스플레이 패널;
    상기 다수의 제1 게이트 라인과 상기 다수의 제2 게이트 라인을 구동하는 게이트 라인 구동 회로;
    상기 다수의 소스 라인을 구동하는 소스 라인 구동 회로; 및
    상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 중 적어도 디스플레이 영역이 더 큰 디스플레이 패널의 표시 영역에 표시되는 영상 데이터의 용량을 갖는 화상 메모리를 포함하고,
    상기 게이트 라인 구동 회로는 상기 제1 디스플레이 패널 또는 상기 제2 디스플레이 패널 중 일부분만을 구동하는 경우 화상 데이터가 디스플레이 되지 않는 다른 패널 영역을 부분 디스플레이(Partial Display) 방식의 비 표시 영역(Non display area)으로 처리하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  2. 제 1 항에 있어서,
    상기 게이트 라인 구동 회로는 상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 중 하나를 표시 모드로 구동하고 다른 하나를 비 표시 모드로 구동하는 경우에 상기 제1 게이트 라인 및 상기 제2 게이트 라인 모두에 순차적으로 주사 신호를 공급하며,
    상기 소스 라인 구동 회로는 상기 표시 모드의 디스플레이 패널에 주사 신호가 공급되는 경우에는 영상 데이터 신호를 공급하고, 상기 비 표시 모드의 디스플레이 패널에 주사 신호가 공급되는 경우에는 소정 레벨의 전압 신호를 공급하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  3. 제 1 항에 있어서,
    상기 게이트 라인 구동 회로는 상기 제1 게이트 라인과 상기 제2 게이트 라인 중 일부의 행을 표시 모드로 구동하고 다른 나머지 행을 비 표시 모드로 구동하는 경우에 상기 제1 게이트 라인 및 상기 제2 게이트 라인 모두에 순차적으로 주사 신호를 공급하며,
    상기 소스 라인 구동 회로는 상기 표시 모드의 게이트 라인에 주사 신호가 공급되는 경우에는 영상 데이터 신호를 공급하고, 상기 비 표시 모드의 게이트 라인에 주사 신호가 공급되는 경우에는 소정 레벨의 전압 신호를 공급하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  4. 제 2 항에 있어서,
    상기 제1 게이트 라인의 수는 상기 제2 게이트 라인의 수보다 많으며,
    상기 화상 메모리는 상기 제1 디스플레이 패널 전체에 표시될 수 있는 화상 데이터 용량보다 크지 않은 메모리를 갖는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  5. 제 3 항에 있어서,
    상기 제1 게이트 라인의 수는 상기 제2 게이트 라인의 수보다 많으며,
    상기 화상 메모리는 상기 제1 디스플레이 패널 전체에 표시될 수 있는 화상 데이터 용량보다 크지 않은 메모리를 갖는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  6. 제 1 항에 있어서,
    상기 비 표시 영역은 블랙 모드 또는 화이트 모드로 구동되는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  7. 제 1 항에 있어서,
    상기 비 표시 영역은 소정 프레임 단위로 상기 비 표시 영역에 구동되는 게이트 라인을 오프 시키고, 상기 소정 프레임 간격으로 비 표시 영역에 연결되는 게이트 라인을 구동하여 블랙 모드 또는 화이트 모드로 구동하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  8. 제 7 항에 있어서,
    상기 비 표시 영역은 3 프레임 단위로 연속되는 2 프레임은 상기 비 표시 영역에 구동되는 게이트 라인을 오프 시키고, 세 번째 프레임 마다 상기 비 표시 영역에 구동되는 게이트 라인을 구동하여 블랙 모드 또는 화이트 모드로 구동하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  9. 제 1 항에 있어서,
    상기 게이트 라인 구동 회로와 상시 소스 라인 구동 회로는 하나의 디스플레이 구동 회로 안에 형성되는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  10. 제 1 항에 있어서,
    상기 소스 라인 구동 회로에서 출력되는 상기 다수의 소스 라인은 상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널에 공통적으로 연결되는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  11. 제 10 항에 있어서,
    상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 사이에 연결된 소스 라인은 플렉시블 기판 상에 형성되는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  12. 제 9 항에 있어서,
    상기 디스플레이 구동 회로는 상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 중 어느 하나만 선택적으로 구동하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  13. 듀얼 패널 구동 시스템에 있어서,
    다수의 소스 라인과, 다수의 제1 게이트 라인이 교차하는 액티브 매트릭스형의 제1 디스플레이 패널;
    상기 다수의 소스 라인과, 다수의 제2 게이트 라인이 교차하는 액티브 매트릭스형의 제2 디스플레이 패널;
    상기 다수의 제1 게이트 라인, 상기 다수의 제2 게이트 라인 및 상기 다수의 소스 라인을 구동하는 디스플레이 패널 구동 회로; 및
    상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 전체의 디스플레이 영역보다 작은 디스플레이 영역에 표시되는 영상 데이터의 용량을 갖는 화상 메모리를 포함하고,
    상기 디스플레이 패널 구동 회로는 상기 제1 디스플레이 패널 또는 상기 제2 디스플레이 패널 중 일부 영역에만 화상 데이터를 표시하는 경우 화상 데이터가 디스플레이 되지 않는 다른 패널 영역을 부분 디스플레이(Partial Display) 방식의 비 표시 영역(non-display area)으로 처리하며, 상기 디스플레이 패널 구동 회로는 상기 비 표시 영역의 디스플레이 시 상기 소정 프레임 주기로 소스 라인에 소정의 전압 레벨을 인가하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  14. 제 13 항에 있어서,
    상기 비 표시 영역은 주기적으로 블랙 모드 또는 화이트 디스플레이 모드로 리프레시(refresh)되는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  15. 제 14 항에 있어서,
    상기 디스플레이 패널 구동 회로는 상기 비 표시 영역에 연결된 상기 소스 라인에 소정의 전압 레벨을 인가하는 프레임에서는 상기 비 표시 영역에 연결된 게이트 라인을 순차적으로 턴 온시키고, 상기 소스 라인에는 상기 소정의 전압 레벨은 인가하며,
    상기 비 표시 영역에 연결된 상기 소스 라인에 소정의 전압 레벨을 인가하지 않는 프레임에서는 상기 비 표시 영역에 연결된 게이트 라인을 오프 시키는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  16. 제 14 항에 있어서,
    상기 제1 게이트 라인의 수는 상기 제2 게이트 라인의 수보다 많으며,
    상기 화상 메모리는 상기 제1 디스플레이 패널 전체에 표시될 수 있는 화상 데이터 용량보다 크지 않은 메모리를 갖는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  17. 제 14 항에 있어서,
    상기 디스플레이 패널 구동 회로는 상기 제1 디스플레이 패널과 상기 제2 디스플레이 패널 중 하나를 표시 모드로 구동하고 다른 하나를 비 표시 모드로 구동하는 경우에 상기 제1 게이트 라인 및 상기 제2 게이트 라인 모두에 순차적으로 주사 신호를 공급하며,
    상기 표시 모드의 디스플레이 패널에 주사 신호가 공급되는 경우에는 영상 데이터 신호를 공급하고, 상기 비 표시 모드의 디스플레이 패널에 주사 신호가 공급되는 경우에는 소정 레벨의 전압 신호를 공급하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  18. 제 14 항에 있어서,
    상기 디스플레이 패널 구동 회로는 상기 제1 게이트 라인과 상기 제2 게이트 라인 중 일부의 행을 표시 모드로 구동하고 다른 나머지 행을 비 표시 모드로 구동하는 경우에 상기 제1 게이트 라인 및 상기 제2 게이트 라인 모두에 순차적으로 주사 신호를 공급하며,
    상기 표시 모드의 게이트 라인에 주사 신호가 공급되는 경우에는 영상 데이터 신호를 공급하고, 상기 비 표시 모드의 게이트 라인에 주사 신호가 공급되는 경우에는 소정 레벨의 전압 신호를 공급하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  19. 듀얼 패널 구동 시스템에 있어서,
    다수의 소스 라인과, 다수의 주 게이트 라인이 교차하는 액티브 매트릭스형의 메인 디스플레이 패널;
    상기 다수의 소스 라인과, 상기 다수의 주 게이트 라인보다 적은 수의 다수의 부 게이트 라인이 교차하는 액티브 매트릭스형의 서브 디스플레이 패널;
    상기 다수의 주 게이트 라인, 상기 다수의 부 게이트 라인 및 상기 다수의 소스 라인을 구동하는 디스플레이 패널 구동 회로; 및
    상기 메인 디스플레이 패널의 디스플레이 영역 전체에 표시되는 영상 데이터의 용량을 갖는 화상 메모리를 포함하고,
    상기 디스플레이 패널 구동 회로는 상기 메인 디스플레이 패널 또는 상기 서브 디스플레이 패널 중 하나의 패널에만 화상 데이터를 표시하는 경우 화상 데이터가 표시되지 않는 다른 디스플레이 패널을 부분 디스플레이 방식의 비 표시 영역으로 처리하는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  20. 제 19 항에 있어서,
    상기 비 표시 영역은 주기적으로 블랙 디스플레이 모드 또는 화이트 디스플레이 모드로 리프레시(refresh)되는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  21. 제 20 항에 있어서,
    상기 서브 디스플레이 패널이 비 표시 영역으로 지정될 때만 상기 블랙 디스플레이 모드 또는 화이트 디스플레이 모드로 리프레시되며, 상기 메인 디스플레이 패널이 비 표시 영역으로 지정될 때는 상기 주 게이트 라인을 오프시키는 것을 특징으로 하는 듀얼 패널 구동 시스템.
  22. 다수의 소스 라인과, 다수의 주 게이트 라인이 교차하는 액티브 매트릭스형의 메인 디스플레이 패널;
    상기 다수의 소스 라인과, 상기 다수의 주 게이트 라인보다 적은 수의 다수의 부 게이트 라인이 교차하는 액티브 매트릭스형의 서브 디스플레이 패널;
    상기 다수의 주 게이트 라인, 상기 다수의 부 게이트 라인 및 상기 다수의 소스 라인을 구동하는 디스플레이 패널 구동 회로; 및
    상기 메인 디스플레이 패널의 디스플레이 영역 전체에 표시되는 영상 데이터의 용량을 갖는 화상 메모리를 포함하는 듀얼 패널을 구동하는 방법에 있어서,
    상기 디스플레이 패널 구동 회로가 상기 메인 디스플레이 패널 또는 상기 서브 디스플레이 패널 중 한 패널은 화상 데이터를 출력하는 표시 영역으로 지정하고, 다른 디스플레이 패널은 화상 데이터를 출력하지 않는 비 표시 영역으로 지정하는 단계;
    상기 디스플레이 패널 구동 회로가 출력되는 화상 데이터의 소정 프레임 주기로 상기 비 표시 영역으로 지정된 패널을 주기적으로 블랙 모드 또는 화이트 모드로 리프레시 하는 단계를 포함하는 것을 특징으로 하는 듀얼 패널 구동 방법.
  23. 제 22 항에 있어서,
    상기 리프레시 단계는,
    상기 비 표시 영역으로 지정된 패널을 구동하지 않을 때는, 상기 게이트 라인을 오프 시키고, 상기 표시 영역으로 지정된 패널에 연결된 게이트 라인만을 순차적으로 턴 온 시키며,
    상기 비 표시 영역으로 지정된 패널을 블랙 모드 또는 화이트 모드로 리프레시 할 때는, 상기 모든 게이트 라인을 순차적으로 턴 온 시키며,
    상기 비 표시 영역으로 지정된 패널에 연결된 게이트 라인들이 턴 온 될 때, 상기 소스 라인에는 소정 레벨의 전압을 인가하는 것을 특징으로 하는 듀얼 패널 구동 방법.
KR10-2004-0034271A 2004-05-14 2004-05-14 듀얼 패널 구동 시스템 및 구동 방법 KR100539263B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR10-2004-0034271A KR100539263B1 (ko) 2004-05-14 2004-05-14 듀얼 패널 구동 시스템 및 구동 방법
US11/098,725 US20050253778A1 (en) 2004-05-14 2005-04-04 Method and system for driving dual display panels
TW094114484A TW200537432A (en) 2004-05-14 2005-05-05 Method and system for driving dual display panels
JP2005140414A JP2005326859A (ja) 2004-05-14 2005-05-12 デュアルパネルの駆動システム及び駆動方法
CNA2005100726743A CN1697014A (zh) 2004-05-14 2005-05-16 用于驱动双显示面板的方法和***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2004-0034271A KR100539263B1 (ko) 2004-05-14 2004-05-14 듀얼 패널 구동 시스템 및 구동 방법

Publications (2)

Publication Number Publication Date
KR20050109204A KR20050109204A (ko) 2005-11-17
KR100539263B1 true KR100539263B1 (ko) 2005-12-27

Family

ID=35308933

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2004-0034271A KR100539263B1 (ko) 2004-05-14 2004-05-14 듀얼 패널 구동 시스템 및 구동 방법

Country Status (5)

Country Link
US (1) US20050253778A1 (ko)
JP (1) JP2005326859A (ko)
KR (1) KR100539263B1 (ko)
CN (1) CN1697014A (ko)
TW (1) TW200537432A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11017730B2 (en) 2019-05-28 2021-05-25 Samsung Display Co., Ltd. Display device and driving method of the same

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100556513B1 (ko) * 2004-08-17 2006-03-06 삼성전자주식회사 서브 디스플레이 잔상 제거를 위한 디스플레이 제어회로를 구비한 다중 디스플레이 장치 및 이를 위한 다중디스플레이 제어 방법
KR100666603B1 (ko) * 2005-03-24 2007-01-09 삼성전자주식회사 멀티 디스플레이 구동 회로 및 멀티 디스플레이 구동회로의 동작 방법
US20070008345A1 (en) * 2005-07-08 2007-01-11 Mcdonald R M Display system for an industrial device
CN1941067A (zh) * 2005-09-30 2007-04-04 鸿富锦精密工业(深圳)有限公司 电子装置及其状态信息显示方法
US8199155B2 (en) * 2006-11-22 2012-06-12 Nvidia Corporation System, method, and computer program product for saving power in a multi-graphics processor environment
KR100826508B1 (ko) * 2007-02-12 2008-05-02 삼성전자주식회사 Amoled 디지털 구동방법 및 그 장치
KR101337258B1 (ko) * 2007-02-21 2013-12-05 삼성디스플레이 주식회사 액정 표시 장치
KR101497656B1 (ko) * 2008-03-25 2015-02-27 삼성디스플레이 주식회사 듀얼 표시방법, 이를 수행하기 위한 듀얼 표시장치 및 이를갖는 듀얼표시 핸드폰
US9128661B2 (en) * 2008-07-02 2015-09-08 Med Et Al, Inc. Communication blocks having multiple-planes of detection components and associated method of conveying information based on their arrangement
JP2011166691A (ja) * 2010-02-15 2011-08-25 Toshiba Corp 電子機器
TWI533286B (zh) * 2010-09-06 2016-05-11 元太科技工業股份有限公司 平面顯示裝置
US9501980B2 (en) * 2011-12-28 2016-11-22 Stmicroelectronics International N.V. Display panel and display panel system
KR101469480B1 (ko) 2012-04-05 2014-12-12 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
KR101940187B1 (ko) * 2012-10-25 2019-01-21 삼성디스플레이 주식회사 양면 표시 장치 및 그 제조 방법
KR102164798B1 (ko) * 2014-09-11 2020-10-13 삼성전자 주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치
CN105976780B (zh) * 2016-07-11 2018-08-07 深圳市华星光电技术有限公司 一种面板驱动电路及显示装置
US11132975B1 (en) 2018-05-01 2021-09-28 Snap Inc. Display devices, methods and eyewear incorporating display regions of different wavelengths
KR102666227B1 (ko) * 2018-05-23 2024-05-17 삼성디스플레이 주식회사 표시장치
CN109712564A (zh) 2019-02-25 2019-05-03 京东方科技集团股份有限公司 驱动方法、驱动电路和显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004240235A (ja) * 2003-02-07 2004-08-26 Hitachi Ltd 表示装置用lsi
JP4552437B2 (ja) * 2003-03-20 2010-09-29 マグナチップセミコンダクター有限会社 ディスプレイ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11017730B2 (en) 2019-05-28 2021-05-25 Samsung Display Co., Ltd. Display device and driving method of the same

Also Published As

Publication number Publication date
US20050253778A1 (en) 2005-11-17
CN1697014A (zh) 2005-11-16
TW200537432A (en) 2005-11-16
KR20050109204A (ko) 2005-11-17
JP2005326859A (ja) 2005-11-24

Similar Documents

Publication Publication Date Title
KR100539263B1 (ko) 듀얼 패널 구동 시스템 및 구동 방법
US10546540B1 (en) Displays with multiple scanning modes
US7079103B2 (en) Scan-driving circuit, display device, electro-optical device, and scan-driving method
KR100469877B1 (ko) 표시 장치 및 그 제어 방법
JP4560275B2 (ja) アクティブマトリクス型表示装置とその駆動方法
JP2002323882A (ja) フレームレートコントローラ
US9076405B2 (en) Display device, method for driving same, and liquid crystal display device
JP2002351414A (ja) 走査駆動回路、表示装置、電気光学装置及び走査駆動方法
US20010052890A1 (en) Active matrix type display device
US20180144694A1 (en) Display panel, driving circuit and driving method
KR20050021283A (ko) 어드레스 가능 디스플레이 엘리먼트를 갖는 매트릭스디스플레이 및 그 방법
US20020153843A1 (en) Display device
JP2002099262A (ja) 平面表示装置
KR20020079599A (ko) 액티브 매트릭스형 표시 장치
JP2002311911A (ja) アクティブマトリクス型表示装置
JP2002311904A (ja) 表示装置
JP2003015610A (ja) アクティブマトリクス型表示装置及びその制御装置
JP2002297100A (ja) 液晶表示装置ならびにそれを備える携帯電話機および携帯情報端末機器
JP2005266573A (ja) 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器
KR20140109047A (ko) 구동 방법 및 이 구동 방법을 사용하는 디스플레이 구조
TWI813531B (zh) 影像資料識別電路及面板系統控制器
US20230206819A1 (en) Display Apparatus and Driving Method Thereof
US8031156B2 (en) Data driving circuit of liquid crystal display for selectively switching and multiplexing voltages in accordance with a bit order of input data
JP4297629B2 (ja) アクティブマトリクス型表示装置
JP4297628B2 (ja) アクティブマトリクス型表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081201

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee