KR100396318B1 - 고화소ccd카메라의 영상데이터 처리방법 - Google Patents

고화소ccd카메라의 영상데이터 처리방법 Download PDF

Info

Publication number
KR100396318B1
KR100396318B1 KR10-2001-0060530A KR20010060530A KR100396318B1 KR 100396318 B1 KR100396318 B1 KR 100396318B1 KR 20010060530 A KR20010060530 A KR 20010060530A KR 100396318 B1 KR100396318 B1 KR 100396318B1
Authority
KR
South Korea
Prior art keywords
clock
image data
high pixel
camera
display
Prior art date
Application number
KR10-2001-0060530A
Other languages
English (en)
Other versions
KR20020053703A (ko
Inventor
소황영
조성엽
Original Assignee
(주)세림하이텍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)세림하이텍 filed Critical (주)세림하이텍
Priority to KR10-2001-0060530A priority Critical patent/KR100396318B1/ko
Publication of KR20020053703A publication Critical patent/KR20020053703A/ko
Application granted granted Critical
Publication of KR100396318B1 publication Critical patent/KR100396318B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/18Closed-circuit television [CCTV] systems, i.e. systems in which the video signal is not broadcast
    • H04N7/183Closed-circuit television [CCTV] systems, i.e. systems in which the video signal is not broadcast for receiving images from a single remote source
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • H04N5/772Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Devices (AREA)

Abstract

본 발명은 고화소CCD카메라의 영상데이터 처리방법에 관한 것으로서, 보다 상세하게는 고화소CCD카메라에 촬상된 영상데이터를 화소의 손실없이 디스플레이기기에 전송하여 고화소의 동영상으로 디스플레이 할 수 있는 고화소CCD카메라의 영상데이터 처리방법에 관한 것이다.
본 발명에 따른 고화소CCD카메라의 영상데이터 처리방법은 고화소CCD카메라의 동작클럭에 동기화되어 출력되는 영상데이터를 두 개의 프레임메모리에 교번하여 기입하고, 디스플레이기기의 수직동기신호에 맞춰 독출함으로써 상기 영상데이터의 출력주파수를 변환하여 출력하는 과정을 포함하여 구성되는 것을 특징으로 한다.
본 발명은 고화소로 촬상된 영상을 화소의 손실없이 동영상으로 디스플레이 할 수 있도록 함으로써, 디지털 스틸 카메라에 주로 쓰이던 고화소CCD카메라의 용도를 교육용 카메라, CCTV 감시카메라, 통신기기 카메라 등으로 응용하기에 용이한 효과가 있다.

Description

고화소CCD카메라의 영상데이터 처리방법{METHOD OF PROCESSING IMAGE DATA OF HIGH PIXEL DENSITY PROGRESSIVE CCD CAMERA}
본 발명은 고화소 프로그레시브(Progressive) CCD(Charge Coupled Device : 전하결합소자)카메라의 영상데이터 처리방법에 관한 것으로서, 보다 상세하게는 고화소CCD카메라에 촬상된 영상데이터를 화소의 손실없이 디스플레이기기에 전송하는 고화소CCD카메라의 영상데이터 처리방법에 관한 것이다.
종래의 고화소CCD카메라를 이용한 디지털 스틸 카메라 시스템의 구성도를 도 2에 나타내었다.
상기 디지털 스틸 카메라 시스템은 고화소CCD카메라(10)와 TV인코더(20)와 메모리부(30)와 데이터경로스위치(40)와 모드선택제어부(50) 및 디스플레이기기(60)로 구성되었으며, 상기 메모리부(30)는 프레임메모리(31)와 플래시메모리(32) 및 압축코덱(33)으로 구성되었다.
이와 같이 구성된 종래의 디지털 스틸 카메라 시스템의 작동과정은 다음과 같다.
고화소CCD카메라(10)에서 출력되는 영상신호는 모드선택제어부(50)의 제어신호에 의해 데이터경로스위치(40)가 선택되어 각 모드에 따른 영상신호로 출력된다.
이때, 상기 데이터경로스위치(40)는 상기 고화소CCD카메라(10)에서 출력되는 영상신호를 TV모니터(61)에 디스플레이하기 위한 A경로 또는 정지화면을 캡쳐하여 PC모니터(62) 등에 디스플레이하기 위한 B경로를 선택하게 된다.
상기 A경로가 선택되었을 때는 상기 영상신호가 TV 또는 LCD에 적합한 이미지 신호로 출력되어 TV인코더(20)에서 TV 신호로 만들어져 출력된다.
상기 B경로가 선택되었을 때는 상기 영상신호에 담긴 영상데이터가 프레임메모리(31)에 저장된 후 C경로를 통해 TV모니터에 상기 프레임메모리(31)에 저장된 정지화면을 디스플레이 하는 동작 또는, 압축코덱(33)에서 영상압축(JPEC)되어 플래시 메모리(32)에 저장된 후 PC로 전송되는 동작을 하게 된다.
상기 고화소CCD카메라(10)에 촬상된 영상은 한 프레임의 영상화소가 1024×768(수평화소수×수직화소수)인 XGA(Extended Graphics Array)급 이상의 화소로 구성됨에 따라, TV모니터(61)에 디스플레이하기 위해서는 TV화소규격에 맞추어 화소수를 720×480(수평화소수×수직화소수)으로 제한하여야 하고, 이에 따라 상기 고화소CCD카메라(10)의 장점을 이용하지 못하고, PC모니터, PC LCD 패널, 프로젝터 같은 PC인터페이스용 디스플레이장치 등을 이용할 경우에만 동영상으로 디스플레이가 가능하다.
그러나 종래의 디지털 스틸 카메라 시스템은 정지화면을 캡쳐한 후 PC로 전송하는 경우에만 고화소CCD카메라의 화소수를 손실없이 이용할 수 있어, 정지화면만을 고화소로 디스플레이할 수 있고 동영상으로는 고화소로 디스플레이 할 수 없는 문제점이 있다.
상기 문제점을 해결하기 위한 본 발명이 이루고자 하는 기술적 과제는, 고화소CCD카메라의 출력신호를 동기화하고 디스플레이기기의 동기클럭에 맞도록 주파수를 변환하여, 상기 고화소CCD카메라에서 출력된 영상데이터를 화소의 손실없이 고화소의 동영상으로 PC인터페이스용 디스플레이 장치인 상기 디스플레이기기에 디스플레이 되도록 전송하는 고화소CCD카메라의 영상데이터 처리방법을 제공하는 것이다.
도 1은 본 발명에 따른 고화소CCD카메라의 영상데이터 처리방법을 구현하는 순서를 나타내는 구성도,
도 2는 종래기술에 따른 고화소CCD카메라를 이용한 디지털 스틸 카메라 시스템의 구성도,
도 3은 본 발명을 구현하기 위한 실시예 1에 따른 고화소CCD카메라 시스템의 구성도,
도 4는 실시예 1의 동작을 설명하기 위한 타이밍도,
도 5는 본 발명의 실시예 2에 따른 고화소CCD카메라 시스템의 구성도,
도 6은 실시예 2의 동작을 설명하기 위한 타이밍도,
도 7은 본 발명의 실시예 3에 따른 고화소CCD카메라 시스템의 구성도,
도 8은 본 발명의 실시예 4에 따른 고화소CCD카메라 시스템의 구성도,
도 9는 실시예 3 및 실시예 4의 동작을 설명하기 위한 타이밍도이다.
<도면의 주요 부분의 부호의 설명>
10 - 고화소CCD카메라 20 - TV인코더
30 - 메모리부 31 - 프레임메모리
32 - 플래시 메모리 33 - 압축코덱
34 - 제1프레임메모리 35 - 제2프레임메모리
36 - 버퍼메모리 40 - 데이터경로스위치
50 - 모드선택제어부 60 - 디스플레이기기
61 - TV모니터 62 - PC모니터
71 - 제1카메라클럭발생기 72 - 제2카메라클럭발생기
73 - 제1디스플레이클럭발생기 74 - 제2디스플레이클럭발생기
75 - 제3디스플레이클럭발생기 80 - 제어부
전술한 본 발명이 이루고자 하는 기술적 과제를 해결하기 위한 본 발명에 따른 고화소CCD카메라의 영상데이터 처리방법은 고화소CCD카메라의 동작클럭으로 사용되는 카메라클럭이 카메라클럭발생기에서 발생되어 상기 고화소CCD카메라로 입력되는 카메라클럭입력과정과, 디스플레이기기의 동작클럭으로 사용되는 디스플레이클럭이 디스플레이클럭발생기에서 발생되어 제어부로 입력되는 디스플레이클럭입력과정과, 피사체의 영상이 상기 고화소CCD카메라에 촬상되어 영상데이터와 프레임동기신호가 생성되는 데이터생성과정과, 상기 영상데이터와 상기 프레임동기신호가상기 카메라클럭에 동기화되어 제어부에 입력되는 동기화과정과, 상기 영상데이터가 상기 프레임동기신호에 맞춰 상기 제어부에 연결된 저장장치인 프레임메모리에 기입되는 데이터저장과정과, 상기 프레임메모리에 기입된 상기 영상데이터가 상기 디스플레이클럭에 따라 상기 제어부에서 발생된 디스플레이동기신호에 맞춰 독출되어 상기 디스플레이기기의 수직동기신호와 같은 주파수를 갖도록 상기 영상데이터의 출력주파수가 변환되는 주파수변환과정, 및 상기 독출된 영상데이터가 상기 디스플레이기기에 입력 및 디스플레이되는 디스플레이과정을 포함하여 구성되는 것을 특징으로 한다.
본 발명의 다른 특징은 상기 주파수변환과정이 상기 영상데이터가 제1프레임메모리와 제2프레임메모리에 교번되어 기입 및 독출되는 것을 포함하여 구성되는 것을 특징으로 한다.
본 발명의 또 다른 특징은 상기 주파수변환과정이 상기 영상데이터가 상기 제1프레임메모리 또는 상기 제2프레임메모리에서 독출됨과 동시에 버퍼메모리에 기입되는 보정데이터저장과정과, 상기 제어부가 상기 디스플레이기기 동기신호의 동일 펄스구간에서 상기 제1프레임메모리 및 상기 제2프레임메모리의 독출동작이 함께 이루어지는 것을 감지하여 펄스를 발생하는 출력데이터선택신호를 발생시키는 선택신호발생과정, 및 상기 출력데이터선택신호에 맞춰 상기 버퍼메모리에 기입된 영상데이터가 독출되는 데이터보정과정을 포함하여 구성되는 것을 특징으로 한다.
본 발명의 또 다른 특징은 상기 디스플레이클럭입력과정이 상기 카메라클럭발생기로부터 클럭을 입력받아 상기 제어부로 채배하여 입력하는 것을 특징으로 한다.
본 발명의 또 다른 특징은 상기 카메라클럭입력과정이 상기 디스플레이클럭발생기로부터 클럭을 입력받아 상기 고화소CCD카메라로 분주하여 입력하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써 본 발명을 상세하게 설명한다.
(실시예 1)
도 3은 본 발명의 일실시예에 따른 고화소CCD카메라의 영상데이터 처리방법을 구현하기 위한 고화소CCD카메라 시스템의 구성을 나타낸 것이다.
본 발명을 이루기 위한 고화소CCD카메라 시스템은 고화소CCD카메라(10)와, PC모니터(62)와, 상기 고화소CCD카메라(10)의 출력단과 상기 PC모니터(62)의 입력단에 연결된 제어부(80)와, 상기 제어부에 연결된 저장장치인 제1프레임메모리(34) 및 제2프레임메모리(35)와, 상기 고화소CCD카메라(10)에 연결된 제1카메라클럭발생기(71) 및, 상기 제어부(80)에 연결된 제1디스플레이클럭발생기(73)를 포함하여 구성된다.
본 발명은 도 1에 도시된 바와 같이, 카메라클럭입력과정과, 디스플레이클럭입력과정과, 데이터생성과정과, 동기화과정과, 데이터저장과정과, 주파수변환과정, 및 디스플레이과정으로 구성된다.
상기 카메라클럭입력과정은 상기 제1카메라클럭발생기에(71)서 발생되는 카메라클럭을 상기 고화소CCD카메라(10)의 동작클럭으로 입력하는 과정이다.
일반적인 고화소CCD카메라의 발진기 클럭 주파수는 30㎒정도이며, 상기 카메라클럭은 30㎒로 발생되고 상기 카메라클럭에 따라 상기 고화소CCD카메라(10)의 내부에서 15㎐의 카메라동기클럭이 발생된다.
상기 디스플레이클럭입력과정은 상기 제1디스플레이클럭발생기(73)에서 발생되는 디스플레이클럭을 상기 제어부(80)로 입력하는 과정이다.
상기 디스플레이클럭은 60㎒의 주파수를 가지며, 상기 디스플레이클럭에 따라 상기 제어부(80)의 내부에서 60㎐의 클럭주파수를 갖는 디스플레이동기신호가 발생된다.
상기 데이터생성과정은 피사체의 영상이 상기 고화소CCD카메라에 촬상되어 영상데이터와 프레임동기신호가 생성되는 과정이다.
상기 동기화과정은 상기 영상데이터와 상기 프레임동기신호가 상기 카메라클럭에 동기화되어 상기 제어부(80)에 입력되는 과정이다.
상기 데이터저장과정은 상기 영상데이터가 상기 프레임동기신호에 맞춰 상기 제어부(80)에 연결된 저장장치인 제1프레임메모리(34)와 제2프레임메모리(35)에 교번되어 기입되는 과정이다.
상기 주파수변환과정은 상기 제1프레임메모리(34)와 상기 제2프레임메모리(35)에 기입된 상기 영상데이터가 상기디스플레이동기신호에 맞춰 독출됨으로써, 상기 PC모니터(62)의 수직동기신호에 맞도록 상기 영상데이터의 출력주파수가 변환되는 과정이다.
이 때, 영상데이터의 독출은 상기 디스플레이동기신호에 맞춰 이루어지며,상기 프레임동기신호에 따라 상기 제1프레임메모리(34)와 상기 제2프레임메모리(35)에서 교번하여 이루어진다.
상기 디스플레이과정은 상기 디스플레이동기신호에 맞춰 독출된 영상데이터가 상기 PC모니터(62)에 입력되어 디스플레이 되는 과정이다.
다음에는 이와 같이 구성된 고화소CCD카메라의 영상데이터 처리방법을 구현하기 위한 본 발명의 작용을 설명한다.
도 3에 도시된 바와 같이, 제1시스템클럭발생기(71)에서 발생한 카메라클럭 및 제1디스플레이클럭발생기(73)에서 발생한 디스플레이클럭은 고화소CCD카메라(10)에 촬상된 영상데이터가 PC모니터(62)에 디스플레이 되기까지의 흐름을 결정한다.
도 4에 나타낸 것과 같이 제1시스템클럭발생기(71)에서 입력된 카메라클럭에 따라 상기 고화소CCD카메라(10)에서 발생된 카메라동기클럭은 15㎐의 클럭주파수를 가지는 프레임동기신호이며, 제1디스플레이클럭발생기(72)에서 입력된 디스플레이클럭에 따라 제어부(80)에서 발생된 디스플레이동기클럭은 60㎐의 클럭주파수를 가지는 디스플레이동기신호로서 PC모니터(62)의 수직동기신호로 사용된다.
상기 고화소CCD카메라(10)에 촬상된 영상데이터는 상기 프레임동기신호와 함께 상기 카메라클럭에 동기화되어 제어부(80)로 입력되어, 상기 프레임동기신호에 따라 상기 제1프레임메모리(34)와 상기 제2프레임메모리(35)에 기입되고, 상기 디스플레이동기클럭에 맞춰 독출된다.
상기 제1프레임메모리(34)와 상기 제2프레임메모리(35)는 상기 프레임동기신호에 따라 기입동작 및 독출동작을 교번하여 하게 된다.
도 4에 도시된 바와 같이, 상기 제1프레임메모리(34)에서 A0영상데이터가 독출되는 동안 상기 제2프레임메모리(35)에는 A1영상데이터가 기입되고, 상기 A1영상데이터가 독출되는 동안에는 A2영상데이터가 상기 제1프레임메모리(34)에 기입된다.
상기 디스플레이동기클럭은 상기 카메라동기클럭의 4배에 해당하는 주파수를 가지므로, 상기 제1프레임메모리(34) 및 상기 제2프레임메모리(35)는 상기 카메라동기클럭의 한 펄스에 대하여 한 번의 기입동작 또는 네 번의 독출동작을 한다.
이때 상기 제어부(80)는 상기 프레임동기신호에 따라 상기 제1프레임메모리(34)와 상기 제2프레임메모리(35)의 기입 및 독출동작을 교번하여 일으키고, 상기 독출동작에 있어서는 상기 디스플레이동기클럭에 맞춰 독출동작을 반복하는 과정을 제어한다.
따라서, 상기 제어부(80)의 제어작용에 의하여, 상기 고화소CCD카메라(10)에 촬상된 영상데이터는 상기 PC모니터(62) 수직동기신호의 클럭주파수에 맞춰 출력되어 상기 PC모니터(62)에 연속된 고화소의 동영상으로 디스플레이 된다.
(실시예 2)
도 5는 본 발명의 다른 실시예에 따른 고화소CCD카메라의 영상데이터 처리방법을 구현하기 위한 고화소CCD카메라 시스템의 구성을 나타낸 것이다.
본 발명을 이루기 위한 고화소CCD카메라 시스템은 고화소CCD카메라(10)와, PC모니터(62)와, 제어부(80)와, 제1프레임메모리(34) 및 제2프레임메모리(35)와,제1카메라클럭발생기(71)와, 제1디스플레이클럭발생기(73) 및 상기 제어부(80)에 연결된 저장장치인 버퍼메모리(36)를 포함하여 구성된다.
본 발명은 카메라클럭입력과정과, 디스플레이클럭입력과정과, 데이터생성과정과, 동기화과정과, 데이터저장과정과, 주파수변환과정, 및 디스플레이과정으로 구성되며, 상기 주파수변환과정은 보정데이터저장과정과, 선택신호발생과정, 및 데이터보정과정을 포함하여 구성된다.
상기 보정데이터저장과정은 상기 제1프레임메모리(34) 및 상기 제2프레임메모리(35)에 기입된 영상데이터가 독출됨과 동시에 상기 버퍼메모리(36)에 기입되는 과정이다.
상기 선택신호발생과정은 상기 제1프레임메모리(34)의 독출동작과 상기 제2프레임메모리(35)의 독출동작이 디스플레이클럭의 동일 펄스에서 함께 일어나는 것을 감지하여 펄스가 발생되는 출력데이터선택신호를 상기 제어부(80)에서 발생시키는 과정이다.
상기 데이터보정과정은 상기 버퍼메모리(36)에 기입된 영상데이터가 상기 출력데이터선택신호에 맞춰 독출되는 과정이다.
다음에는 이와 같이 구성된 본 발명의 실시예 1의 작용과 상이한 작용을 설명한다.
도 6에 도시된 바와 같이, 카메라동기클럭의 한 펄스마다 디스플레이동기클럭의 동일 펄스구간에서 제1프레임메모리(34)의 독출동작과 제2프레임메모리(35)의 독출동작이 함께 일어나서, 독출되는 영상데이터가 중첩된 A0+A1영상데이터, A1+A2영상데이터 등이 PC모니터(62)에 디스플레이된다.
도 6에 도시된 바와 같이, 상기 영상데이터의 중첩이 일어나는 동안 펄스를 발생하는 출력데이터선택신호를 제어부(80)에서 발생시킨다.
상기 제1프레임메모리(34)에 기입된 A0영상데이터는 상기 카메라동기클럭의 동일펄스구간내의 첫 번째 디스플레이동기신호에 맞춰 독출됨과 동시에 상기 버퍼메모리(36)에 기입되고, 다음 프레임동기신호에 따라 상기 제2프레임메모리(35)에서 A1영상데이터가 독출됨과 동시에 상기 출력데이터선택신호에 맞춰 상기 버퍼메모리(36)에서 독출된다.
또한 다음 디스플레이프레임동기신호에 맞춰 상기 제2프레임메모리(35)에서 A1영상데이터가 독출됨과 동시에 상기 버퍼메모리(36)에 기입된다.
상기 출력데이터선택신호에 맞춰 상기 버퍼메모리(36)에서 독출되는 영상데이터는 상기 디스플레이클럭의 동일 펄스구간의 디스플레이동기신호에 맞춰 제1프레임메모리 또는 제2프레임메모리에서 기독출된 영상데이터와 동일하다.
상기 버퍼메모리(36)에서 독출되는 영상데이터는 상기 동일 펄스구간의 프레임동기신호에 따라 제1프레임메모리 또는 제2프레임메모리에서 교번되어 독출되는 영상데이터 대신, 상기 출력데이터선택신호에 맞춰 상기 PC모니터(62)에 디스플레이 되어 상기 PC모니터(62)에 디스플레이 되는 영상데이터의 중첩현상을 제거한다.
(실시예 3)
도 7은 본 발명의 또 다른 실시예에 따른 고화소CCD카메라의 영상데이터 처리방법을 구현하기 위한 고화소CCD카메라 시스템의 구성을 나타낸 것이다.
본 발명을 이루기 위한 고화소CCD카메라 시스템은 고화소CCD카메라(10)와, PC모니터(62)와, 제어부(80)와, 제1프레임메모리(34) 및 제2프레임메모리(35)와, 제1카메라클럭발생기(71), 및 상기 제1카메라클럭발생기(71)와 상기 제어부(80)의 사이에 연결된 제2디스플레이클럭발생기(74)를 포함하여 구성된다.
본 발명은 카메라클럭입력과정과, 디스플레이클럭입력과정과, 데이터생성과정과, 동기화과정과, 데이터저장과정과, 주파수변환과정, 및 디스플레이과정으로 구성된다.
상기 디스플레이클럭입력과정은 상기 제2디스플레이클럭발생기(74)가 상기 제1카메라클럭발생기(71)로부터 카메라클럭을 입력받아 상기 카메라클럭의 클럭주파수를 두배로 채배하여 생성한 디스플레이클럭을 상기 제어부(80)에 입력하는 과정이다.
다음에는 이와 같이 구성된 본 발명의 실시예 1의 작용과 상이한 작용을 설명한다.
도 7에 도시한 바와 같이, 제1카메라클럭발생기(71)에서 발생한 30㎒의 주파수를 갖는 카메라클럭이 상기 고화소CCD카메라(10)의 동기클럭으로 입력됨과 동시에 상기 제2디스플레이클럭발생기(74)에도 입력되고 주파수가 두 배로 채배되어 60㎒의 주파수를 갖는 디스플레이클럭으로 상기 제어부(80)에 입력된다.
상기 디스플레이클럭은 상기 카메라클럭이 주파수 채배되어 발생한 것이므로, 상기 카메라클럭에 따라 상기 고화소CCD카메라(10)에서 발생된 카메라동기클럭과, 상기 디스플레이클럭에 따라 상기 제어부(80)에서 발생된 디스플레이동기클럭은 동기가 일치하여 수직동기를 정확히 맞추는 것이 가능하고, 위상의 변화가 발생하지 않는다.
따라서, 도 9에 도시된 바와 같이 제1프레임메모리(34)와 제2프레임메모리(35)의 독출과정이 상기 디스플레이클럭의 동일 펄스구간에서 함께 일어나지 않으므로, 상기 PC모니터(62)에 디스플레이 되는 영상데이터가 중첩되지 않고 고화소의 동영상으로 디스플레이 된다.
(실시예 4)
도 8은 본 발명의 또 다른 실시예에 따른 고화소CCD카메라의 영상데이터 처리방법을 구현하기 위한 고화소CCD카메라 시스템의 구성을 나타낸 것이다.
본 발명을 이루기 위한 고화소CCD카메라 시스템은 고화소CCD카메라(10)와, PC모니터(62)와, 제어부(80)와, 제1프레임메모리(34) 및 제2프레임메모리(35)와, 상기 고화소CCD카메라에 연결된 제2카메라클럭발생기(73) 및 상기 제2카메라클럭발생기(73)와 상기 제어부(80)에 연결된 제3디스플레이클럭발생기(75)를 포함하여 구성된다.
본 발명은 카메라클럭입력과정과, 디스플레이클럭입력과정과, 데이터생성과정과, 동기화과정과, 데이터저장과정과, 주파수변환과정, 및 디스플레이과정으로 구성된다.
상기 카메라클럭입력과정은 상기 제2카메라클럭발생기(73)가 상기 제3디스플레이클럭발생기(75)로부터 디스플레이클럭을 입력받아 상기 디스플레이클럭의 클럭주파수를 1/2로 분주하여 생성한 카메라클럭을 상기 고화소CCD카메라(10)에 입력하는 과정이다.
다음에는 이와 같이 구성된 본 발명의 실시예 1의 작용과 상이한 작용을 설명한다.
도 8에 도시된 바와 같이, 제3디스플레이클럭발생기(75)에서 발생한 60㎒의 주파수를 갖는 디스플레이클럭은 제어부(80)에 입력됨과 동시에 제2카메라클럭발생기(72)에도 입력되어 30㎒의 주파수를 갖는 카메라클럭으로 주파수가 분주되어 고화소CCD카메라(10)에 입력된다.
상기 카메라클럭은 상기 디스플레이클럭의 주파수가 분주된 것이므로, 상기 카메라클럭에 따라 상기 고화소CCD카메라(10)에서 발생된 카메라동기클럭과, 상기 디스플레이클럭에 따라 상기 제어부(80)에서 발생된 디스플레이동기클럭은 동기가 일치하여 수직동기를 정확히 맞추는 것이 가능하고, 위상의 변화가 발생하지 않는다.
따라서, 도 9에 도시된 바와 같이 제1프레임메모리(34)와 제2프레임메모리(35)의 독출과정이 상기 디스플레이클럭의 동일 펄스구간에서 함께 일어나지 않으므로, PC모니터(62)에 디스플레이 되는 영상데이터가 중첩되지 않고 고화소의 동영상으로 디스플레이 된다.
전술한 실시예에 있어서는, 디스플레이클럭발생기 및 카메라클럭발생기를 독립된 구성요소로 구현하였으나, 상기 실시예의 변형에 있어서는 제어부에 포함하여 구현될 수도 있다.
이와 같이, 본 발명은 전술한 특정의 실시예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형의 실시가 가능한 것은 물론이고, 그와 같은 변경은 본 발명의 청구범위 기재의 범위 내에 있게된다.
본 발명에 따른 고화소CCD카메라의 영상데이터처리장치는 고화소CCD카메라와 디스플레이기기 간의 신호동기와 인터페이스를 통해 상기 고화소CCD카메라에서 출력되는 영상데이터를 화소의 손실없이 PC인터페이스 디스플레이장치 등의 디스플레이 기기에 고화소의 동영상으로 디스플레이할 수 있는 효과가 있다.
본 발명의 다른 효과는 디지털 스틸 카메라에 주로 쓰이던 고화소CCD카메라의 용도를 교육용 카메라, CCTV 감시카메라, 통신기기 카메라 등으로 응용하기에 용이한 효과가 있다.

Claims (5)

  1. 고화소CCD카메라의 동작클럭으로 사용되는 카메라클럭이 카메라클럭발생기에서 발생되어 상기 고화소CCD카메라로 입력되는 카메라클럭입력과정;
    디스플레이기기의 동작클럭으로 사용되는 디스플레이클럭이 디스플레이클럭발생기에서 발생되어 제어부로 입력되는 디스플레이클럭입력과정;
    피사체의 영상이 상기 고화소CCD카메라에 촬상되어 영상데이터와 프레임동기신호가 생성되는 데이터생성과정;
    상기 영상데이터와 상기 프레임동기신호가 상기 카메라클럭에 동기화되어 제어부에 입력되는 동기화과정;
    상기 영상데이터가 상기 프레임동기신호에 맞춰 상기 제어부에 연결된 저장장치인 프레임메모리에 기입되는 데이터저장과정;
    상기 프레임메모리에 기입된 상기 영상데이터가 상기 디스플레이클럭에 따라 상기 제어부에서 발생된 디스플레이동기신호에 맞춰 독출되어 상기 디스플레이기기의 수직동기신호와 같은 주파수를 갖도록 상기 영상데이터의 출력주파수가 변환되는 주파수변환과정; 및
    상기 독출된 영상데이터가 상기 디스플레이기기에 입력 및 디스플레이되는 디스플레이과정을 포함하여 구성되는 고화소CCD카메라의 영상데이터 처리방법.
  2. 제 1항에 있어서,
    상기 주파수변환과정은 상기 영상데이터가 제1프레임메모리와 제2프레임메모리에 교번되어 기입 및 독출되는 것을 포함하는 고화소CCD카메라의 영상데이터 처리방법.
  3. 제 2항에 있어서,
    상기 주파수변환과정은 상기 영상데이터가 상기 제1프레임메모리 또는 상기 제2프레임메모리에서 독출됨과 동시에 버퍼메모리에 기입되는 보정데이터저장과정;
    상기 제어부가 상기 디스플레이기기 동기신호의 동일 펄스구간에서 상기 제1프레임메모리 및 상기 제2프레임메모리의 독출동작이 함께 이루어지는 것을 감지하여 펄스를 발생하는 출력데이터선택신호를 발생시키는 선택신호발생과정; 및
    상기 출력데이터선택신호에 맞춰 상기 버퍼메모리에 기입된 영상데이터가 독출되는 데이터보정과정을 포함하여 구성되는 고화소CCD카메라의 영상데이터 처리방법.
  4. 제 1항 또는 제 2항에 있어서,
    상기 디스플레이클럭입력과정은 상기 카메라클럭발생기로부터 클럭을 입력받아 상기 제어부로 채배하여 입력하는 것을 특징으로 하는 고화소CCD카메라의 영상데이터 처리방법.
  5. 제 1항 또는 제 2항에 있어서,
    상기 카메라클럭입력과정은 상기 디스플레이클럭발생기로부터 클럭을 입력받아 상기 고화소CCD카메라로 분주하여 입력하는 것을 특징으로 하는 고화소CCD카메라의 영상데이터 처리방법.
KR10-2001-0060530A 2001-09-28 2001-09-28 고화소ccd카메라의 영상데이터 처리방법 KR100396318B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0060530A KR100396318B1 (ko) 2001-09-28 2001-09-28 고화소ccd카메라의 영상데이터 처리방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0060530A KR100396318B1 (ko) 2001-09-28 2001-09-28 고화소ccd카메라의 영상데이터 처리방법

Publications (2)

Publication Number Publication Date
KR20020053703A KR20020053703A (ko) 2002-07-05
KR100396318B1 true KR100396318B1 (ko) 2003-08-27

Family

ID=27725446

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0060530A KR100396318B1 (ko) 2001-09-28 2001-09-28 고화소ccd카메라의 영상데이터 처리방법

Country Status (1)

Country Link
KR (1) KR100396318B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100704984B1 (ko) * 2005-09-27 2007-04-09 삼성전기주식회사 이미지 신뢰성 확보를 위한 데이터 처리 시스템

Also Published As

Publication number Publication date
KR20020053703A (ko) 2002-07-05

Similar Documents

Publication Publication Date Title
US5144445A (en) Solid-state image pickup apparatus having a plurality of photoelectric transducers arranged in a matrix
JPS633505B2 (ko)
US5119191A (en) Flicker processor for cinema video assist
JPH1141522A (ja) 撮像装置
JP2000330536A (ja) 液晶マルチディスプレイ表示装置
KR100396318B1 (ko) 고화소ccd카메라의 영상데이터 처리방법
JP3154190B2 (ja) 汎用走査周期変換装置
EP0464606B1 (en) Synchronisation between image pick-up devices for combining their image signals
KR100403692B1 (ko) 화상표시장치
JP2645906B2 (ja) 固体撮像装置
JP2005338498A (ja) 表示メモリ装置
KR100213946B1 (ko) 고체 촬상 장치
KR100227425B1 (ko) 1픽셀 오차를 제거한 이중화면 표시장치
US7139030B2 (en) Video signal processing apparatus
JPS61114682A (ja) 画像処理回路
JPH10155132A (ja) 多チャンネル画像取得装置
KR0164255B1 (ko) 비디오 촬영용 영상신호 변환장치
KR100196845B1 (ko) 컴퓨터와텔레비젼의영상신호인터페이스장치
JPH08106266A (ja) 上下分割表示ディスプレイの制御方法および制御装置
KR100416786B1 (ko) 플라즈마 표시장치의 화면저장 및 인쇄장치
JPS63242093A (ja) 三次元テレビジヨン方式
JPH0370288A (ja) スキャンコンバータ
KR100594237B1 (ko) 주사방식 변환장치 및 주사방식 변환방법
JPH06311426A (ja) 画像処理装置
JP3400649B2 (ja) モニタ装置における画像合成方法及び監視カメラ装置

Legal Events

Date Code Title Description
A201 Request for examination
G15R Request for early publication
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110811

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20120813

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee