KR100232553B1 - 메모리카드 - Google Patents

메모리카드 Download PDF

Info

Publication number
KR100232553B1
KR100232553B1 KR1019960072354A KR19967002354A KR100232553B1 KR 100232553 B1 KR100232553 B1 KR 100232553B1 KR 1019960072354 A KR1019960072354 A KR 1019960072354A KR 19967002354 A KR19967002354 A KR 19967002354A KR 100232553 B1 KR100232553 B1 KR 100232553B1
Authority
KR
South Korea
Prior art keywords
power supply
wiring
memory card
interface connector
printed wiring
Prior art date
Application number
KR1019960072354A
Other languages
English (en)
Inventor
아끼노리 세끼야마
Original Assignee
아끼구사 나오유끼
후지쓰 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아끼구사 나오유끼, 후지쓰 가부시키가이샤 filed Critical 아끼구사 나오유끼
Application granted granted Critical
Publication of KR100232553B1 publication Critical patent/KR100232553B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/04Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0254High voltage adaptations; Electrical insulation details; Overvoltage or electrostatic discharge protection ; Arrangements for regulating voltages or for using plural voltages
    • H05K1/0262Arrangements for regulating voltages or for using plural voltages
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits
    • H05K1/0295Programmable, customizable or modifiable circuits adapted for choosing between different types or different locations of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09481Via in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09954More mounting possibilities, e.g. on same place of PCB, or by using different sets of edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4623Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Credit Cards Or The Like (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

본 발명의 목적은 전원배선의 전압을 안정화시킬 수 있는 메모리카드를 용이하게 제조함에 있다.
프린트배선기판(32)은 다층기판이며, 그 1층에는 전면에 걸쳐 전원배선이 설비된다. 기판(32)에는 배선(37)을 형성한 면과는 별도의 면에 메모리LSI(35)가 탑재된다. 기판(32)의 변(32A, 32B)에는 복수의 신호선(36)이 레이아우트된다. 변(32A)에는 전원배선(37)에 접속된 인입배선(37A)이 인터페이스 커넥터(13)의 5V계의 전원단자에 대응하여 레이아우트된다. 변(32B)에는 전원배선(37)에 접속된 인입배선(37B)이 커넥터(13)의 3V계의 전원단자에 대응하여 레이아우트된다. 변(32A)에 커넥터(13)를 접속하면 5V계 전원용의 메모리카드(30)가 구성된다.

Description

메모리카드
본 발명은 메모리장치를 탑재한 메모리카드에 관한 것이다.
근년에 와서 메모리카드에 탑재도는 메모리장치인 메모리LSI는 통상의 5V(볼트)품 이외에 3.3V품이 개발되어 있다. 금후에도 이와 같은 메모리LSI는 보다 저전압화의 방향으로 진전해 나갈 것이다. 따라서 메모리카드도 그 탑재하는 메모리LSI의 전원전압에 대응한 제품을 시의적절하게 제공할 필요가 있다.
제9도는 종래의 메모리카드(10)의 개략도를 나타낸 것이며, 메모리카드(10)는 케이스(11)와, 케이스(11)내에 수용된 프린트배선기판(12)과, 인터페이스 커넥터(13)를 갖춘다. 이 메모리카드(10)는 5V계이며, 프린트배선기판(12)에는 5V계 전원으로 동작하는 버퍼(IC14)가 탑재됨과 동시에 5V계 전원으로 동작하는 메모리LSI(15)가 탑재된다.
프린트배선기판(12)상에는 열번지 스트로브신호 CAS 바용, 행번지 스트로브신호 RAS 바용, 제어신호용, 번지신호용 및 데이터신호음이 복수의 신호선(16)이 설치되어 있다. 또 프린트배선기판(12)상에는 버퍼(IC14) 및 메모리LSI(15)등에 전원을 공급하기 위한 전원배선(17)이 설치됨과 동시에 5V계 전원(5.0V)을 공급하기 위한 보조배선(18)과 3V계 전원(3.3V)을 공급하기 위한 보조배선(19)이 설치되어 있다.
상기 프린트배선기판(12)에 장착되는 인터페이스 커넥터(13)는 규격화되어 있으며, 제4도에 나타낸 바와 같이 상단에 44개의 단자(#1~#44)와, 하단에 44개의 단자(#45~#88)의 합계 88개의 단자를 갖춘다. 이들 단자중에서 전원단자의 위치는 사용되는 전원전압의 값에 따라 각각 다르게 되어 있으며, 5V계의 전원단자는 상기 보조배선(18)에 접속되고, 3V계의 전원단자는 상기 보조배선(19)에 접속된다. 다른 단자는 상기 복수의 신호선(16)에 각각 접속된다.
이 메모리카드(10)는 5V계 전원으로 동작하기 때문에 보조배선(18)과 전원배선(17) 사이에 점퍼소자(20)를 삽입함으로써, 전원배선(17)에 공급하는 전원전압을 5.0V로 전환하도록 하고 있다. 메모리카드(10)의 전원전압이 3V계 전원이 경우에는 보조배선(19)과 전원배선(17) 사이에 점퍼소자(20)가 삽입되어, 전원배선(17)에 공급하는 전원전압이 3.3V로 전환된다.
상기와 같이 종래의 메모리카드(10)는 보조배선(18, 19)과 전원배선(17) 사이에 점퍼소자(20)가 삽입된다. 따라서 메모리카드(10)내에 대전류가 흐르면 점퍼소자(20)가 저항성분으로서 작용하여, 점퍼소자(20)에서 전압강하가 커져서 전원배선(17)의 전압이 불안정하게 되는 문제가 있었다.
본 발명은 상기 문제점을 해결하기 위하여 이루어진 것으로서, 그 목적은 전원배선의 전압을 안정화시킬 수 있는 메모리카드를 용이하게 제조하는데 있다.
제1도는 제1실시예의 메모리카드를 나타낸 평단면도.
제2도는 제1도 메모리카드의 요부를 나타낸 확대단면도.
제3도는 제1실시예의 메모리카드를 나타낸 개략도.
제4도는 인터페이스 커넥터의 정면도.
제5도는 제2실시예의 메모리카드를 나타낸 평단면도.
제6도는 제2실시예의 메모리카드를 나타낸 개략도.
제7도는 제3실시예의 메모리카드를 나타낸 평단면도.
제8도는 제4실시예의 메모리카드를 나타낸 평단면도.
제9도는 제4실시예의 메모리카드를 나타낸 개략도.
상기의 목적을 달성하기 위하여 청구항 1 발명의 메모리카드는, 프린트배선기판에는 전원배선에 접속되고, 또한 전원전압의 값에 대응하는 상이한 레이아우트의 인입배선을 각각 갖춘 복수의 배선군을 설치하고, 탑재되는 메모리장치의 전원전압의 값에 대응한 레이아우트의 인입배선을 갖춘 배선군에 대하여 인터페이스 커넥터를 접속하였다.
청구항 2 발명의 메모리카드는, 탑재되는 메모리장치의 전원전압의 값에 대응한 레이아우트의 인입배선을 갖춘 배선군을 포함한 복수의 배선군에 대하여 개별적으로 인터페이스 커넥터를 접속하였다.
청구항 3 발명의 메모리카드는, 프린트배선기판은 다층기판으로 구성하고, 상기 다층기판의 1층 전체에 전원배선을 할당하고 있다.
청구항 1 발명에서는 프린트배선기판에는 전원전압의 값에 대응한 상이한 레이아우트의 인입배선을 갖춘 배선군이 설치되어 있으므로, 탑재되는 메모리장치의 전원전압의 값에 대응한 레이아우트의 인입배선을 갖춘 배선군에 대해 인터페이스 커넥터를 접속함으로써, 메모리카드가 용이하게 제조된다. 이때 인입배선 및 전원배선내에 저항성분은 존재하지 않기 때문에 인입배선 및 전원배선에서 전압강하는 없어 전원배선의 전압이 안정화된다.
청구항 2 발명에서는 청구항 1 발명의 작용 이외에 사용하는 전원전압의 값에 대응한 메모리장치를 프린트배선기판상에 탑재하는 것만으로 메모리카드가 용이하게 제조된다.
청구항 3 발명에서는 다층기판의 1층 전체에 전원배선이 할당되어 있으므로, 전원배선의 저항성분은 존재하지 않기 때문에 전원배선의 전압이 안정화된다.
[실시예]
[제1실시예]
이하 본 발명은 구체화한 제1실시예의 메모리카드를 제1도~제4도에 따라 설명한다. 그리고 설명의 편의상 제9도와 마찬가지 구성에 대해서는 동일한 부호를 붙여서 설명한다.
제3도는 본 실시예의 메모리카드(30)의 개략도를 나타내며, 메모리카드(30)는 케이스(31)와, 케이스(31)내에 수용된 프린트배선기판(32)과, 인터페이스 커넥터(13)를 갖춘다. 이 메모리카드(30)는 5V계이며, 프린트배선기판(32)상에는 5V계 전원으로 동작하는 버퍼IC(34)가 탑재됨과 동시에 5V계 전원으로 동작하는 메모리장치인 복수의 메모리LSI(35)가 탑재되어 있다.
프린트배선기판(32)상에는 열번지 스트로브신호 CAS 바용, 행번지 스트로브신호 RAS 바용, 번지신호용 및 데이터신호용의 복수의 신호선(36)이 설치되어 있다. 또 프린트배선기판(32)상에는 버퍼IC(34) 및 메모리LSI(35)등에 전원을 공급하기 위한 전원배선(37)이 설치되어 있다.
제1도에 나타낸 바와 같이 본 실시예의 프린트배선기판(32)은 장방형상을 이루는 다층기판이다. 제2도에 나타낸 바와 같이 프린트배선기판(32)의 제1층 및 제4층에는 상기 복수의 신호선(36)이 설치되고, 제2층에는 거의 전체에 걸쳐서 전원 Vcc를 공급하기 위한 면형상의 전원배선(37)이 설치되어 있다. 프린트배선기판(32)의 제3층에는 거의 전체에 걸쳐서 접지측의 면형상의 전원배선(37)이 설치되어 있다.
상기 버퍼IC(34) 및 메모리LSI(35)는 프린트배선기판(32)의 제1층 및 제4층에 탑재되어 있으며, 그것들은 전원 핀(34A, 35A)은 관통구멍을 통해서 전원배선(37)에 접속되어 있다.
제1도에 나타낸 바와 같이 프린트배선기판(32)의 짧은 변(32A)에는 인터페이스 커넥터(13)가 장착되어 있다. 인터페이스 커넥터(13)는 규격화되어 있으며, 제4도에 나타낸 바와 같이 상단에 44개의 단자(#1~#44)와, 하단에 44개의 단자(#45~#88)의 합계 88개의 단자를 갖춘다. 이들 단자중에서 전원단자의 위치는 사용되는 전원계에 따라 각가 다르게 되어 있으며, 5V계의 전원단자는 단자 #9, #15, #27, #37이며, 3V계의 전원단자는 단자 #11, #17, #25, #35이다.
제1도에 나타낸 바와 같이 프린트배선기판(32)의 짧은 변(32A)에는 상기 복수의 신호선(36)이 레이아우트되어 있다. 또 짧은 변(32A)에는 전원배선(37)에 접속된 4개의 인입배선(37A)이 설치되어 있다. 제2도에 나타낸 바와 같이 4개의 인입배선(37A)은 상기 인터페이스 커넥터(13)의 5V계의 전원단자(13A)인 단자 #9, #15, #27, #37에 대응하도록 레이아우트되어 있다. 4개의 인입배선(37A) 및 복수의 신호선(36)에 의하여 1개의 배선군이 구성되어 있고, 4개의 인입배선(37)은 4개의 전원단자(13A)에 각각 접속되어 있다.
프린트배선기판(32)의 짧은 변(32B)에는 전원배선(37)에 접속된 4개의 인입배선(37B)은 상기 인터페이스 커넥터(13)의 3V계의 전원단자(13A)인 단자 #11, #17, #25, #35에 대응하도록 레이아우트되어 있다. 4개의 인입배선(37B) 및 복수의 신호선(36)에 의해 1개의 배선군이 구성되어 있다.
따라서 아래의 표 1에 나타낸 바와 같이 짧은 변(32A)에 인터페이스 커넥터(13)를 접속하고, 이 인터페이스 커넥터(13)를 케이스(31)로부터 노출시킴으로써 5V계 전원용의 메모리카드(30)가 구성된다. 또 짧은 변(32B)에 인터페이스 커넥터(13)를 접속하여 그 인터페이스 커넥터(13)를 케이스(31)로부터 노출시키면 3V계 전원용의 메모리카드가 구성된다.
상기 표 1에서 NC는 논 커넥션(무접속)상태를 나타낸다.
본 실시예는 하기와 같은 효과가 있다.
(1) 프린트배선기판(32)은 2개의 짧은 변(32A, 32B)에 대해 탑재되는 버퍼IC(34) 및 메모리LSI(35)의 전원전압의 값에 대응하여 상이한 레이아우트의 인입배선(37A, 37B)를 설치하였다. 그 때문에 2개의 짧은 변(32A, 32B)중의 한쪽에 대해 인터페이스 커넥터(13)를 접속함으로써, 소망하는 전원전압으로 동작하는 메모리카드(30)를 용이하게 제조할 수가 있다.
(2) 프린트배선기판(32)의 2개의 짧은 변(32A, 32B)의 인입배선(37A, 37B)은 전원배선(37)과 일체이기 때문에 인입배선(37A, 37B) 및 전원배선(37)에 저항성분은 존재하지 않는다. 따라서 메모리카드(30)내에 대전류가 흘려도 인입배선(37A, 37B) 및 전원배선(37)의 전압강하가 없으므로 전원배선(37)의 전압을 안정화시킬 수가 있다.
[제2실시예]
다음에 본 발명의 제2실시예를 제5도, 제6도에 따라 설명한다. 그리고 설명의 편의상 제1도, 제3도와 마찬가지 구성에 대해서는 동일한 부호를 붙여서 그 설명을 일부 생략한다.
제5도는 본 실시예의 메모리카드(50)의 개략도를 나타낸다. 이 메모리카드(50)는 프린트배선기판(32)의 각 짧은 변(32A, 32B)에 대해 각각 인터페이스 커넥터(13)를 장착한 점에 있어서 상기 메모리카드(30)와 다르다. 또한 짧은 변(32B)측의 인터페이스 커넥터(13)는 케이스(51)내에 수용되어 외부로부터 육안으로 볼 수 없게 되어 있다.
프린트배선기판(32)의 각 짧은 변(32A, 32B)의 인터페이스 커넥터(13)는 상기 기판(32)상에 버퍼IC(34) 및 메모리LSI(35)를 탑재하기 이전에 미리 각 짧은 변(32A, 32B)의 배선군에 접속된다.
따라서 본 실시예의 메모리카드(50)는 상기 메모리카드(30)의 효과 이외에 사용하는 전원전압에 대응한 버퍼IC(34) 및 메모리LSI(35)를 프린트배선기판(32)상에 탑재하기만 하면 되므로 메모리카드를 용이하게 제조할 수가 있다.
[제3실시예]
다음에 본 발명의 제3실시예를 제7도에 따라 설명한다. 그리고 설명의 편의상 제1도와 마찬가지 구성에 대해서는 동일한 부호를 붙이고 그 설명을 일부 생략한다.
본 실시예의 메모리카드(52)는 케이스(53)와, 케이스(53)내에 수용된 프린트배선기판(40)과, 인터페이스 커넥터(13)를 갖춘다. 이 메모리카드(52)는 5V계이며, 프린트배선기판(40)상에는 5V계 전원으로 동작하는 버퍼IC(34)가 탑재됨과 동시에 5V계 전원으로 동작하는 메모리장치인 복수의 메모리LSI(35)가 탑재되어 있다.
본 실시예의 프린트배선기판(40)은 정방형상을 이루며, 상기 프린트배선기판(32)과 마찬가지의 다층기판이다. 프린트배선기판(40)의 제2층에는 거의 전체에 걸쳐서 전원 Vcc를 공급하기 위한 면형상의 전원배선(41)이 설치되어 있다.
상기 버퍼IC(34) 및 메모리LSI(35)는 프린트배선기판(40)의 제1층 및 제4층에 탑재되어 있으며, 그것들의 전원 핀(34A, 35A)은 관통구멍을 통해서 전원배선(37)에 접속되어 있다.
프린트배선기판(40)의 변(40A)에는 인터페이스 커넥터(13)가 장착되어 있다. 본 실시예의 인터페이스 커넥터(13)는 다수의 단자중에서 전원단자의 위치는 사용되는 전원계에 따라 상이하게 되어 있으며, 5V계의 전원단자를 단자 #9, #27로 하고, 3V계의 전원단자를 단자 #11, #25로 하고, XV계의 전원단자를 단자 #15, #37로 하고, 또한 YV계의 전원단자를 단자 #17, #35로 하고 있다.
프린트배선기판(40)의 4개의 변(40A, 40B, 40C, 40D)에는 상기 복수의 신호선(36)이 레이아우트되어 있다. 또 변(40A)에는 전원배선(41)에 접속된 2개의 인입배선(41A)이 상기 인터페이스 커넥터(13)의 5V계의 전원단자 #9, #27에 대응하도록 레이아우트되어 있다. 2개의 인입배선(41A) 및 복수의 신호선(36)에 의해 배선군이 구성되어 있다.
변(40B)에는 전원배선(41)에 접속된 2개의 인입배선(41B)이 상기 인터페이스 커넥터(13)의 3V계의 전원단자 #11, #25에 대응하도록 레이아우트되어 있다. 2개의 인입배선(41B) 및 복수의 신호선(36)에 의해 배선군이 구성되어 있다.
변(40C)에는 전원배선(41)에 접속된 2개의 인입배선(41C)이 상기 인터페이스 커넥터(13)의 XV계의 전원단자 #15, #37에 대응하도록 레이아우트되어 있다. 2개의 인입배선(41C) 및 복수의 신호선(36)에 의해 배선군이 구성되어 있다.
변(40D)에는 전원배선(41)에 접속된 2개의 인입배선(41D)이 상기 인터페이스 커넥터(13)의 YV계의 전원단자 #17, #35에 대응하도록 레이아우트되어 있다. 2개의 인입배선(41D) 및 복수의 신호선(36)에 의해 배선군이 구성되어 있다.
따라서 다음 표 2에 나타낸 바와 같이 변(40A)에 인터페이스 커넥터(13)를 접속하고, 이 인터페이스 커넥터(13)를 케이스(53)로부터 노출시킴으로써 5V계 전원용의 메모리카드(52)가 구성된다. 또 변(40B)에 인터페이스 커넥터(13)를 접속하고, 그 인터페이스 커넥터(13)를 케이스(53)로부터 노출시키면 3V계 전원용의 메모리카드(52)가 구성되고, 변(40C)에 인터페이스 커넥터(13)를 접속하고, 그 인터페이스 커넥터(13)를 케이스(53)로부터 노출시키면 XV계 전원용의 메모리카드(52)가 구성된다. 또한 변(40D)에 인터페이스 커넥터(13)를 접속하고, 그 인터페이스 커넥터(13)를 케이스(53)로부터 노출시키면 YV계 전원용의 메모리카드(52)가 구성된다.
상기의 표 2에서 NC는 논 커넥션(무접속)상태를 나타낸다.
본 실시예는 하기와 같은 효과가 있다.
(1) 프린트배선기판(40)은 4개의 변(40A, 40B, 40C, 40D)에 대해 탑재되는 버퍼IC(34) 및 메모리LSI(35)의 전원전압이 값에 대응하여 상이한 레이아우트의 인입배선(41A, 41B, 41C, 41D)를 설치하였다. 그 때문에 4개의 변(40A, 40B, 40C, 40D)중의 한쪽 변에 대해 인터페이스 커넥터(13)를 접속함으로써, 소망하는 전원전압으로 동작하는 메모리카드(52)를 용이하게 제조할 수가 있다.
(2) 프린트배선기판(40)의 4개의 변(40A, 40B, 40C, 40D)의 인입배선 (41A, 41B, 41C, 41D)은 전원배선(41)과 일체이기 때문에 인입배선(41A, 41B, 41C, 41D) 및 전원배선(41)에 저항성분은 존재하지 않는다. 따라서 메모리카드(52)내에 대전류가 흘러도 인입배선(41A, 41B, 41C, 41D) 및 전원배선(41)에서의 전압강하가 없으므로 전원배선(41)의 전압을 안정화시킬 수가 있다.
[제4실시예]
다음에 본 발명의 제4실시예를 제8도에 따라 설명한다. 그리고 설명의 편의상 제7도와 마찬가지 구성에 대해서는 동일한 부호를 붙여서 그 설명을 일부 생략한다.
본 실시예의 메모리카드(55)는 프린트배선기판(40)의 각 변(40A, 40B, 40C, 40D)에 대해 각각 인터페이스 커넥터(13)를 장착한 점에 있어서 상기 메모리카드(52)와 다르다. 또한 변(40B, 40C, 40D)측의 인터페이스 커넥터(13)는 케이스(56)내에 수용되어 외부로부터 육안으로 볼 수 없게 되어 있다.
프린트배선기판(40)의 각 변(40A, 40B, 40C, 40D)의 인터페이스 커넥터(13)는 상기 기판(40)상에 버퍼IC(34) 및 메모리LSI(35)를 탑재하기 이전에 미리 각 변(40A, 40B, 40C, 40D)의 배선군에 접속한다.
따라서 본 실시예의 메모리카드(55)는 상기 메모리카드(52)의 효과 이외에 사용하는 전원전압에 대응한 버퍼IC(34) 및 메모리LSI(35)를 프린트배선기판(40)상에 탑재하기만 하면 되므로 메모리카드를 용이하게 제조할 수가 있다.
또한 본 발명은 다음과 같이 임의로 변경하여 구체화할 수도 있다.
(1) 상기 각 실시예에서는 프린트배선기판(32, 40)의 평면형상을 4각형으로 하였으나, 그 이외의 다각형, 예를 들어 3각형, 5각형의 프린트배선기판으로 하여도 좋다.
상기의 각 실시예로부터 파악할 수 있는 청구항 이외의 기술적 사상에 대해 하기에 그 효과와 더불어 기재한다.
(가) 인터페이스 커넥터에 접속되고, 탑재되는 메모리장치에 전원을 공급하기 위한 전원배선을 형성한 메모리카드용의 프린트배선기판으로서, 상기 전원배선에 접속되고, 또한 상기 전원전압의 값에 대응하는 상이한 레이아우트의 인입배선을 각각 갖춘 복수의 배선군을 설치한 메모리카드용의 프린트배선기판. 이 프린트배선기판을 사용함으로써 전원배선의 전압을 안정화시킬 수 있는 메모리카드를 용이하게 제조할 수가 있다.
(나) 다층기판으로 구성되어, 상기 다층기판의 1층 전체에 상기 전원배선이 할당되어 있는 상기 (가) 기재의 메모리카드용의 프린트배선기판. 전원배선의 전압을 안정화시킬 수가 있다.
이상 상술한 바와 같이 본 발명은 전원배선의 전압을 안정화시킬 수 있는 메모리카드를 용이하게 제조할 수가 있다.

Claims (3)

  1. 인터페이스 커넥터에 접속되고, 탑재되는 메모리장치에 전원을 공급하기 위한 전원전압을 형성한 프린트배선기판을 갖는 메모리카드에 있어서, 프린트배선기판에는 상기 전원배선에 접속되고, 또한 전원전압의 값에 대응하는 상이한 레이아우트의 인입배선을 각각 갖춘 복수의 배선군이 설치되고, 탑재되는 메모리장치의 전원전압의 값에 대응한 레이아우트의 인입배선을 갖춘 배선군에 대하여 인터페이스 커넥터를 접속한 메모리카드.
  2. 제1항에 있어서, 상기 탑재되는 메모리장치는 전원전압의 값에 대응한 레이아우트의 인입배선을 갖춘 배선군을 포함한 복수의 배선군에 대하여 개별적으로 인터페이스 커넥터를 접속한 메모리카드.
  3. 제1항 또는 제2항에 있어서, 상기 프린트배선기판은 다층기판으로 구성되고, 상기 다층기판의 1층 전체에 전원배선이 할당되어 있는 메모리카드.
KR1019960072354A 1995-12-28 1996-12-26 메모리카드 KR100232553B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-342757 1995-12-28
JP7342757A JPH09180430A (ja) 1995-12-28 1995-12-28 メモリカード

Publications (1)

Publication Number Publication Date
KR100232553B1 true KR100232553B1 (ko) 1999-12-01

Family

ID=18356265

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019960072354A KR970051126A (ko) 1995-12-28 1996-12-26 메모리카드
KR1019960072354A KR100232553B1 (ko) 1995-12-28 1996-12-26 메모리카드

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1019960072354A KR970051126A (ko) 1995-12-28 1996-12-26 메모리카드

Country Status (4)

Country Link
US (1) US5745426A (ko)
JP (1) JPH09180430A (ko)
KR (2) KR970051126A (ko)
TW (1) TW316968B (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3718008B2 (ja) 1996-02-26 2005-11-16 株式会社日立製作所 メモリモジュールおよびその製造方法
US6028781A (en) * 1996-12-19 2000-02-22 Texas Instruments Incorporated Selectable integrated circuit assembly and method of operation
DE19724053A1 (de) * 1997-06-07 1998-12-10 Biotronik Mess & Therapieg Elektronische Speichervorrichtung, insbesondere zur Anwendung bei implantierbaren medizinischen Geräten
US6108228A (en) * 1997-12-02 2000-08-22 Micron Technology, Inc. Quad in-line memory module
US6062480A (en) * 1998-07-20 2000-05-16 Vlsi Technologies, Inc. Hot docking system and methods for detecting and managing hot docking of bus cards
US6172895B1 (en) * 1999-12-14 2001-01-09 High Connector Density, Inc. High capacity memory module with built-in-high-speed bus terminations
JP2001210921A (ja) * 2000-01-28 2001-08-03 Mitsumi Electric Co Ltd プリント基板
US6449166B1 (en) * 2000-08-24 2002-09-10 High Connection Density, Inc. High capacity memory module with higher density and improved manufacturability
US6940153B2 (en) * 2003-02-05 2005-09-06 Hewlett-Packard Development Company, L.P. Magnetic shielding for magnetic random access memory card
CN100405880C (zh) * 2004-12-24 2008-07-23 鸿富锦精密工业(深圳)有限公司 引脚连接结构及其脚位定义的修改方法
KR101177555B1 (ko) * 2006-02-01 2012-08-27 삼성전자주식회사 메모리 카드, 메모리 카드의 데이터 구동 방법, 그리고메모리 카드 시스템
DE102006018874A1 (de) * 2006-04-24 2007-10-25 Infineon Technologies Ag Schaltungsanordnung zur Koppelung einer Spannungsversorgung an ein Halbleiterbauelement, Verfahren zur Herstellung der Schaltungsanordnung sowie Datenverarbeitungsgerät umfassend die Schaltungsanordnung
KR20100041515A (ko) * 2008-10-14 2010-04-22 삼성전자주식회사 제거 가능한 보조 검사단자를 갖는 솔리드 스테이트 드라이브의 검사방법
US8856417B2 (en) 2012-10-09 2014-10-07 International Business Machines Corporation Memory module connector with auxiliary power cable
US8753138B2 (en) 2012-10-09 2014-06-17 International Business Machines Corporation Memory module connector with auxiliary power

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3082323B2 (ja) * 1991-07-30 2000-08-28 ソニー株式会社 メモリモジュール
JPH05233901A (ja) * 1992-02-18 1993-09-10 Mitsubishi Electric Corp Icカード、icカード搭載用メモリic及びicカードのメモリ容量の確認方法
US5469399A (en) * 1993-03-16 1995-11-21 Kabushiki Kaisha Toshiba Semiconductor memory, memory card, and method of driving power supply for EEPROM
US5272664A (en) * 1993-04-21 1993-12-21 Silicon Graphics, Inc. High memory capacity DRAM SIMM

Also Published As

Publication number Publication date
TW316968B (ko) 1997-10-01
JPH09180430A (ja) 1997-07-11
US5745426A (en) 1998-04-28
KR970051126A (ko) 1997-07-29

Similar Documents

Publication Publication Date Title
KR100232553B1 (ko) 메모리카드
US5736796A (en) Printed circuit board having split voltage planes
KR970019784A (ko) 프린트배선판과 플랫패널 디스플레이 구동회로용 프린트배선판 및 플랫패널 디스플레이장치
KR880010641A (ko) 양면메모리 보드
US6667561B2 (en) Integrated circuit capable of operating in multiple orientations
EP1075026A3 (en) Multilayer circuit board layout
JPH05102648A (ja) プリント基板
JP3800937B2 (ja) ブリッジボード
JP3994379B2 (ja) 配線用補助パッケージおよび印刷回路配線板の配線レイアウト構造
US6414869B1 (en) Quad in-line memory module
US6995985B2 (en) Power plane region of printed circuit board with power blocks having an arc-shaped boundary
US7663894B2 (en) Multilayer printed wiring board
JPH01144664A (ja) 半導体メモリ用集積回路装置
JP2000068614A (ja) 回路基板およびそれを用いた液晶表示装置
JPH04335561A (ja) 半導体装置
JP3535213B2 (ja) 半導体装置
US6783372B2 (en) Apparatus for connecting semiconductor modules
US20020030979A1 (en) Circuit board system for optiming contact pin layout in an integrated circuit
JP2537926B2 (ja) 半導体メモリを使用する電子機器のプリント基板
JP2857823B2 (ja) 回路基板に対する電子部品の実装構造
KR100282994B1 (ko) 기능회로를구비한반도체집적회로장치
CN108256269A (zh) 一种处理器芯片及印制电路板
CN113133199A (zh) 印刷电路板结构及具有印刷电路板结构的电子装置
JP2024021089A (ja) 制御回路および電源装置
JPS62230084A (ja) プリント配線板