KR0157530B1 - 심볼 클럭 복구회로 - Google Patents

심볼 클럭 복구회로

Info

Publication number
KR0157530B1
KR0157530B1 KR1019950013291A KR19950013291A KR0157530B1 KR 0157530 B1 KR0157530 B1 KR 0157530B1 KR 1019950013291 A KR1019950013291 A KR 1019950013291A KR 19950013291 A KR19950013291 A KR 19950013291A KR 0157530 B1 KR0157530 B1 KR 0157530B1
Authority
KR
South Korea
Prior art keywords
signal
digital
symbol clock
analog
generating
Prior art date
Application number
KR1019950013291A
Other languages
English (en)
Other versions
KR960043875A (ko
Inventor
김기범
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950013291A priority Critical patent/KR0157530B1/ko
Publication of KR960043875A publication Critical patent/KR960043875A/ko
Application granted granted Critical
Publication of KR0157530B1 publication Critical patent/KR0157530B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • H04N5/211Ghost signal cancellation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/124Sampling or signal conditioning arrangements specially adapted for A/D converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Synchronizing For Television (AREA)
  • Television Systems (AREA)

Abstract

[청구범위에 기재된 발명이 속한 기술분야]
디지틀 고선명 텔레비젼의 수신기
[발명이 해결하려고 하는 기술적 과제]
디지틀 고선명 텔레비젼의 송신측에서 전송된 신호를 수신측에서 그대로 재생하기 위한 심볼 클럭 복구회로를 제공하는데 있다.
[발명의 해결방법의 요지]
수신되는 아날로그신호를 심볼클럭에 의해 샘플링하여 디지틀신호로 변환하는 아날로그/디지틀변환수단과, 상기 디지틀신호의 기울기를 검출되어 발생된 기울기 검출신호를 래치출력하는 수단과, 상기 디지틀신호에 포함되어 있는 고스트 및 잡음을 제거한 기준신호와 상기 디지틀신호를 가산하여 왜곡신호를 발생하는 수단과, 상기 기울기 검출신호와 상기 왜곡신호를 승산하여 오차신호를 발생하는 수단과, 상기 오차신호의 크기에 대응하는 심볼클럭을 발생하여 상기 아날로그/디지틀변환수단으로 공급하는 수단으로 구성한다.
[발명의 중요한 용도]
디지틀 고선명 텔레비젼의 송신되기 전의 신호를 수신측에서 그대로 재생한다.

Description

심볼 클럭 복구회로
제1도는 본 발명에 따른 심볼 클럭 복구회로의 구성도.
* 도면의 주요부분에 대한 부호의 설명
10 : 아날로그/디지틀변환부 70 : 가산기
90 : 승산기 200 : 기울기 검출신호 발생부
300 : 왜곡신호 발생부 400 : 오차신호 발생부
500 : 심볼클럭 발생부
본 발명은 디지틀 고선명 텔레비젼 수신기에 관한 것으로, 특히 수신된 신호를 전송되기 전의 원래의 신호와 똑같이 복조하기 위하여 심볼 클럭을 발생하는 심볼 클럭 복구회로에 관한 것이다.
디지틀 고선명 텔레비젼의 수신기는 아날로그 신호를 디지틀 신호로 변환하여 전송전의 원래 신호를 재생하는 동작을 수행하게 되므로, 정확하게 샘플링 시점에서 데이타를 발생하여야만 원래 신호가 재생될 수 있다. 그러므로, 디지틀 고선명 텔레비젼의 수신기에서 수신된 아날로그 신호로부터 디지틀신호로 변화될 때 가장 중요한 것은 샘플링 시점을 정확히 정해주는 것이 필요하다. 이러한 샘플링 시점을 결정하는 회로를 심볼 클럭 복구회로라 한다. 그리고 상기 심볼클럭복구회로의 선행기술로는 예를 들어 대한민국 특허출원된 출원번호 특히 제93-13025호에서 개시되어 있다. 상기 기술은 디지틀 통신기기에서 심볼클럭을 복구함에 있어서, 각 심볼에 대한 상대위치의 평균값에 근거하여 샘플링 시점을 가변시키고, 더우기 샘플링과 샘플링 사이의 시점에 대해서도 샘플링위치추적 가능함으로써 보다 정확한 심볼클럭의 복구가 가능한 장점을 가지고 있다. 그러나, 회로의 구현이 복잡하다는 문제점을 가지고 있다.
따라서 본 발명의 목적은 디지틀 고선명 텔레비젼의 수신기에 있어서 전술한 선행기술과 다른 방법으로 간단히 구현할 수 있는 심볼 클럭 복구회로를 제공함에 있다.
여기에서 사용되는 심볼이라는 용어는 디지틀 고선명 텔레비젼 신호의 전송에서는 전송효율을 높이기 위해 비트단위의 신호를 몇 비트씩 묶어서 하나의 크기를 갖는 신호로 변환하여 전송하게 되는데 이렇게 변환된 것을 말한다.
상기한 목적을 달성하기 위하여 본 심볼 클럭 복구회로가, 수신되는 아날로그신호를 심볼클럭에 의해 샘플링하여 디지틀신호로 변환하는 아날로그/디지틀변환수단과, 상기 디지틀신호의 기울기를 검출하여 발생된 기울기 검출신호를 래치출력하는 수단과, 상기 디지틀신호에 포함되어 있는 고스트 및 잡음을 제거한 기준신호와 상기 디지틀신호를 가산하여 왜곡신호를 발생하는 수단과, 상기 기울기 검출신호와 상기 왜곡신호를 승산하여 오차신호를 발생하는 수단과, 상기 오차신호의 크기에 대응하는 심볼클럭을 발생하여 상기 아날로그/디지틀변환수단으로 공급하는 수단으로 구성된 것을 특징으로 한다.
이하 바람직한 본 발명의 일 실시예를 첨부한 도면을 참조하여 설명한다.
제1도는 본 발명에 따른 디지틀 고선명 텔레비젼의 심볼 클럭 복구회로의 구성도로서, 수신된 아날로그신호는 아날로그/디지틀변환부(10)에서 심볼클럭에 의해 샘플링되어 디지틀신호로 변환된다. 기울기 검출필터(20)는 상기 디지틀신호의 기울기를 검출하여 기울기 검출신호로 출력한다. 상기에서 디지틀신호는 전술한 바와 같이 전송효율을 높이기 위해 비트단위의 데이터를 소정 비트씩 심벌단위로 묶어서 하나의 특정 레벨을 갖도록 변환시킨 신호를 의미한다. 또한 상기 기울기 검출신호라 함은 수신측에서 상기 심볼단위의 디지틀신호를 샘플링하여 재생함에 있어서 현재심볼이 너무 빨리 샘플링되고 있는지 또는 늦게 샘플링되고 있는지 여부를 판단할 수 있도록 하는 신호를 의미한다. 이때 상기 현재심볼이 너무 빨리 또는 늦게 샘플링되고 있는지 여부는 상기 기울기 검출필터에서 인접 심볼들간의 상관값을 계산해서 현재심볼의 기울기가 하이(HIGH)상태에서 로우(LOW)상태로 즉, 폴링(Falling)상태로 변하는지 또는 로우(LOW)상태에서 하이(HIGH)상태로 즉 라이징(Rising)상태로 변하는지를 검사하여 판단하게 된다. 제2래치부(50)는 상기 기울기 검출신호를 제3래치부(80)에서 출력된 오차신호에 동기를 맞추기 위해 래치시킨 후 승산기(90)의 일측단자로 입력된다. 상기 기울기 검출신호는 하이(HIGH)상태에서 로우(LOW)상태로 변하는 것과 로우(LOW)상태에서 하이(HIGH)상태로 변하는 것 중에서 어느 한 상태가 된다.
등화기(40)는 공간적, 지형적인 영향을 받아 생긴 고스트와 잡음을 포함하고 있는 상기 디지틀신호를 상기 고스트와 잡음을 제거하여 전송전인 원래 신호와 거의 비슷한 등화신호로 출력한다. 기준신호발생기(60)는 전송전의 원래 신호가 가질 수 있는 모든 신호들을 미리 저장시켜 놓고 있으며, 상기 등화신호를 상기 저장된 신호들과 비교하여 가장 유사한 신호를 찾아 기준신호로서 출력한다. 그리고 상기 디지틀신호는 상기 기준신호와 동기를 맞추기 위해 제1래치부(30)에서 래치된다. 가산기(70)는 상기 제1래치부(30)에서 래치된 디지틀신호를 일측단자로 입력하고, 상기 기준신호를 타측단자로 입력한 후 가산하여 왜곡신호를 발생한다. 상기 왜곡신호는 상기 수신되는 아날로그신호의 전송전의 원래 신호에 대한 왜곡된 정도를 나타낸다. 그리고 상기 왜곡신호는 제3래치부(80)에서 상기 제2래치부(50)에서 래치된 기울기 검출신호와 동기를 맞추기 위해 래치된 후 상기 승산기(90)의 타측단자로 입력된다. 상기 승산기(90)는 상기 기울기 검출신호와 상기 왜곡신호를 승산하여 오차신호를 발생한다. 상기 오차신호는 상기 디지틀신호가 하이(HIGH)상태에서 로우(LOW)상태로 변하는 과정에서 오차가 발생했는지, 로우(LOW)상태에서 하이(HIGH)상태로 변하는 과정에서 오차가 발생했는가를 나타낸다.
상기 오차신호는 제4래치부(100)에서 래치되어 디지탈/아날로그변환부(110)로 입력된다. 상기 제4래치부(100)에서 래치된 오차신호는 상기 디지틀/아날로그변환부(110)에서 아날로그신호로 변환되어 저역통과필터(120)로 입력된다. 상기 저역통과필터(120)는 상기 제4래치부(100)에서 래치된 오차신호를 일정기간 동안 누적시켜 안정된 저역통과신호로 변환한다. 상기 전압제어발진기(130)는 상기 저역통과신호의 크기에 대응하는 심볼클럭을 발생한다. 상기 심볼클럭은 상기 아날로그/디지틀변환부(20)로 궤환되어 상기 아날로그신호에서 디지틀신호로 변환되는 주파수(속도) 및 위상을 조절함으로써 상기 수신된 아날로그신호를 상기 전송전 원래의 신호를 복원할 수 있게 된다.
상술한 바와 같이 본 발명은 디지틀 고선명 텔레비젼 수신기의 심볼클럭 복구회로를 간단히 구현하여 전송전의 원래 신호를 그대로 재생할 수 있는 잇점이 있다.

Claims (5)

  1. 디지틀 고선명 텔레비젼의 심볼 클럭 복구회로에 있어서, 수신되는 아날로그신호를 심볼클럭에 의해 샘플링하여 디지틀신호로 변환하는 아날로그/디지틀변환수단과; 상기 디지틀신호의 기울기를 검출하여 발생된 기울기 검출신호를 래치출력하는 수단과; 상기 디지틀신호에 포함되어 있는 고스트 및 잡음을 제거한 기준신호와 상기 디지틀신호를 가산하여 왜곡신호를 발생하는 수단과; 상기 기울기 검출신호와 상기 왜곡신호를 승산하여 오차신호를 발생하는 수단과; 상기 오차신호의 크기에 대응하는 상기 심볼클럭을 발생하여 상기 아날로그/디지틀변환수단으로 공급하는 수단으로 구성된 것을 특징으로 하는 디지틀 고선명 텔레비젼 수신기의 심볼 클럭 복구회로.
  2. 제1항에 있어서, 상기 기울기 검출신호를 래치하여 출력하는 수단이 상기 디지틀신호의 기울기를 검출하여 기울기 검출신호를 발생하는 기울기 검출수단과, 상기 기울기 검출신호를 래치하는 제2래치수단으로 구성된 것을 특징으로 하는 디지틀 고선명 텔레비젼의 심볼 클럭 복구회로.
  3. 제1항에 있어서, 상기 왜곡신호를 발생하는 수단이 상기 디지틀신호에 포함되어 있는 고스트와 잡음을 제거하여 등화신호로 출력하는 수단과, 전송전의 신호가 가질 수 있는 값을 저장하고 있으며 상기 디지틀신호와 비교하여 가장 유사한 신호인 기준신호를 출력하는 수단과, 상기 디지틀신호를 상기 기준신호에 동기시키기 위해 래치하는 제1래치수단과, 상기 제1래치수단에서 래치된 디지틀신호와 상기 기준신호를 가산하여 왜곡신호를 발생하는 수단과, 상기 왜곡신호를 래치하는 제3래치수단으로 구성된 것을 특징으로 하는 디지틀 고선명 텔레비젼 수신기의 심볼 클럭 복구회로.
  4. 제1항에 있어서, 상기 오차신호 발생수단이 상기 래치된 기울기 검출신호와 상기 왜곡신호를 승산하여 오차신호를 발생하는 승산수단과, 상기 오차신호를 래치하는 제4래치수단으로 구성된 것을 특징으로 하는 디지틀 고선명 텔레비젼 수신기의 심볼 클럭 복구회로.
  5. 제1항에 있어서, 상기 심볼클럭 공급수단이 상기 오차신호를 아날로그신호로 변화하는 디지틀/아날로그변환수단과, 상기 아날로그신호를 저역통과시켜 누적하는 수단과, 상기 저역통과되어 누적된 아날로그신호의 크기에 대응하는 심볼클럭으로 변환하여 상기 아날로그/디지틀변환수단으로 공급하는 전압제어수단으로 구성된 것을 특징으로 하는 디지틀 고선명 텔레비젼 수신기의 심볼 클럭 복구회로.
KR1019950013291A 1995-05-25 1995-05-25 심볼 클럭 복구회로 KR0157530B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950013291A KR0157530B1 (ko) 1995-05-25 1995-05-25 심볼 클럭 복구회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950013291A KR0157530B1 (ko) 1995-05-25 1995-05-25 심볼 클럭 복구회로

Publications (2)

Publication Number Publication Date
KR960043875A KR960043875A (ko) 1996-12-23
KR0157530B1 true KR0157530B1 (ko) 1998-11-16

Family

ID=19415429

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950013291A KR0157530B1 (ko) 1995-05-25 1995-05-25 심볼 클럭 복구회로

Country Status (1)

Country Link
KR (1) KR0157530B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102028846B1 (ko) 2018-12-28 2019-10-04 (주)아크에이르 화상 또는 찰과상으로 인한 염증, 산화 억제 및 피부세포 재생용 연고제 및 그 제조방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100311522B1 (ko) * 1999-07-31 2001-10-18 서평원 디지털 티브이 중계기에서의 왜곡 신호 보상 방법 및 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102028846B1 (ko) 2018-12-28 2019-10-04 (주)아크에이르 화상 또는 찰과상으로 인한 염증, 산화 억제 및 피부세포 재생용 연고제 및 그 제조방법

Also Published As

Publication number Publication date
KR960043875A (ko) 1996-12-23

Similar Documents

Publication Publication Date Title
JP3419630B2 (ja) データセグメント同期検出回路及びその方法
KR0143115B1 (ko) 심볼 타이밍 복구회로 및 방법
US5638409A (en) Data receiving device for reproducing a received symbol from a received data signal
US7916822B2 (en) Method and apparatus for reducing latency in a clock and data recovery (CDR) circuit
CA2076710C (en) Channel impulse response estimator for a system having a rapidly fluctuating channel characteristic
KR100393198B1 (ko) E2pr4ml방식의등화기를이용한타이밍복원장치,그에따른타이밍복원방법및최종데이터판정장치
US5732114A (en) Method of detecting reference symbols for a digital data receiver
US6393084B2 (en) Clock recovery circuit
KR0157530B1 (ko) 심볼 클럭 복구회로
KR0169619B1 (ko) 데이타 세그먼트 동기신호 발생 장치 및 방법
US20020027952A1 (en) Method for automatic equalization for use in demodulating a digital multilevel modulation signal and automatic equalization circuit and receiver circuit using the method
KR100519805B1 (ko) 다중레벨 변조 기법을 위한 타이밍 동기루프 제어 장치를이용한 심볼 타이밍 동기 장치 및 그 방법
CN112118200B (zh) 跟踪方法及***
JP3261351B2 (ja) 位相補正回路及びその方法
JP2000049763A (ja) 受信装置、自動周波数補正装置、及び通信装置
KR100300947B1 (ko) 디지털텔레비젼수신장치의세그먼트동기신호검출장치
JP2838962B2 (ja) 搬送波再生方式
KR100191307B1 (ko) 디지털심볼타이밍복구장치
JPH05316000A (ja) 配電線搬送装置
KR100346783B1 (ko) 보간 필터를 사용한 타이밍 복원장치 및 방법
JP2689922B2 (ja) 復調装置
JP2004343166A (ja) Ask復調回路
KR0151527B1 (ko) 데이타 세그먼트 동기신호 발생 장치 및 방법
JPH0767167B2 (ja) 波形等化器
JP2002158975A (ja) スライス回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050629

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee