JPS63245712A - 外部記憶装置間のデ−タ転送制御方式 - Google Patents

外部記憶装置間のデ−タ転送制御方式

Info

Publication number
JPS63245712A
JPS63245712A JP7996487A JP7996487A JPS63245712A JP S63245712 A JPS63245712 A JP S63245712A JP 7996487 A JP7996487 A JP 7996487A JP 7996487 A JP7996487 A JP 7996487A JP S63245712 A JPS63245712 A JP S63245712A
Authority
JP
Japan
Prior art keywords
external storage
storage device
data
control device
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7996487A
Other languages
English (en)
Other versions
JPH054694B2 (ja
Inventor
Toshifumi Matsuo
松尾 敏文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7996487A priority Critical patent/JPS63245712A/ja
Publication of JPS63245712A publication Critical patent/JPS63245712A/ja
Publication of JPH054694B2 publication Critical patent/JPH054694B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は外部記憶制装置間のデータ転送制御方式に関し
、特に主記憶装置をデータ転送バ・ノファとして用いて
そのデータバッファエリアよりも大きなサイズのデータ
を転送する外部記憶装置間のデータ転送制御方式に関す
る。
〔従来の技術〕
従来、この種の外部記憶装置間のデータ転送制御方式で
は、外部記憶制御装置に他の外部記憶制御装置に対して
入出力命令を送出するという機能がなく、常に中央処理
装置の制御によりデータの読出しおよび書込みが行われ
ていた。
〔発明が解決しようとする問題点〕
上述した従来の外部記憶装置間のデータ転送制御方式で
は、中央処理装置による制御が必要となっているので、
中央処理装置の負荷が重くなり、かつ中央処理装置の処
理時間だけデータ転送の実行時間が遅くなるという欠点
がある。
本発明の目的は、上述の点に鑑み、中央処理装置による
制御を必要とすることなしに外部記憶装置間のデータ転
送を行うことができる外部記憶装置間のデータ転送制御
方式を提供することにある。
〔問題点を解決するための手段〕
本発明の外部記憶装置間のデータ転送制御方式は、中央
処理装置、主記憶装置、共通データ転送路、第1の外部
記憶装置、第2の外部記憶装置。
第1の外部記憶制御装置および第2の外部記憶制御装置
を含むデータ処理システムにおいて、前記第1の外部記
憶装置から前記主記憶装置上のデータバッファエリアよ
りも大きなサイズのデータを読み出して前記第2の外部
記憶装置に書き込む場合に前記主記憶装置上に2つ以上
のデータバ・7フアエリアを確保するとともに前記主記
憶装置上に前記第1の外部記憶制御装置に対する処理実
行指示の並びおよび前記第2の外部記憶制御装置に対す
る処理実行指示の並びをそれぞれ作成する前記中央処理
装置と、前記第1の外部記憶装置から読み出されたデー
タを前記共通データ転送路を介して前記主記憶装置に書
き込む直接メモリアクセス制御回路、データを含む入出
力命令を受け取る機能およびデータを含む入出力命令を
送出する機能を有する入出力命令制御回路、前記第1の
外部記憶装置を制御する外部記憶装置制御回路および前
記第1の外部記憶制御装置全体の制御を行うファームウ
ェア制御回路を含み前記中央処理装置により前記主記憶
装置上に作成された前記第1の外部記憶制御装置に対す
る処理実行指示の並びの先頭番地を前記中央処理装置か
らの入出力命令により受け取り前記主記憶装置から前記
第1の外部記憶制御装置に対する処理実行指示の並びを
読み出すことにより連続して処理を実行し前記第1の外
部記憶装置からデータを読み出し前記主記憶装置に書き
込んだ時点で出力命令により前記第2の外部記憶制御装
置に対して現在の実行レベルを送出する前記第1の外部
記憶制御装置と、前記主記憶装置から読み出されたデー
タを前記共通データ転送路を介して前記第2の外部記憶
装置に書き込む直接メモリアクセス制御回路、データを
含む入出力命令を受け取る機能およびデータを含む入出
力命令を送出する機能を有する入出力命令制御回路。
前記第2の外部記憶装置を制御する外部記憶装置制御回
路および前記第2の外部記憶制御装置全体の制御を行う
ファームウェア制御回路を含み前記中央処理装置により
前記主記憶装置上に作成された前記第2の外部記憶制御
装置に対する処理実行指示の並びの先頭番地を前記中央
処理装置からの入出力命令により受け取り前記主記憶装
置から前記第2の外部記憶制御装置に対する処理実行指
示の並びを読み出すことにより連続して処理を実行し前
記主記憶装置からデータを読み出し前記第2の外部記憶
装置に書き込んだ時点で出力命令により前記第1の外部
記憶制御装置に対して現在の実行レベルを送出する前記
第2の外部記憶制御装置とを有する。
〔作用〕
本発明の外部記憶装置間のデータ転送制御方式では、中
央処理装置が第1の外部記憶装置から主記憶装置上のデ
ータバッファエリアよりも大きなサイズのデータを読み
出して第2の外部記憶装置に書き込む場合に主記憶装置
上に2つ以上のデータバッファエリアを確保するととも
に主記憶装置上に第1の外部記憶制御装置に対する処理
実行指示の並びおよび第2の外部記憶制御装置に対する
処理実行指示の並びをそれぞれ作成し、第1の外部記憶
制御装置が第1の外部記憶装置から読み出されたデータ
を共通データ転送路を介して主記憶装置に書き込む直接
メモリアクセス制御回路、データを含む入出力命令を受
け取る機能およびデータを含む入出力命令を送出する機
能を有する入出力命令制御回路、第1の外部記憶装置を
制御する外部記憶装置制御回路および第1の外部記憶制
御装置全体の制御を行うファームウェア制御回路を含み
中央処理装置により主記憶装置上に作成された第1の外
部記憶制御装置に対する処理実行指示の並びの先頭番地
を中央処理装置からの入出力命令により受け取り主記憶
装置から第1の外部記憶制御装置に対する処理実行指示
の並びを読み出すことにより連続して処理を実行し第1
の外部記憶装置からデータを読み出し主記憶装置に書き
込んだ時点で出力命令により第2の外部記憶制御装置に
対して現在の実行レベルを送出し、第2の外部記憶制御
装置が主記憶装置から読み出されたデータを共通データ
転送路を介して第2の外部記憶装置に書き込む直接メモ
リアクセス制御回路、データを含む入出力命令を受け取
る機能およびデータを含む入出力命令を送出する機能を
有する入出力命令制御回路、第2の外部記憶装置を制御
する外部記憶装置制御回路および第2の外部記憶制御装
置全体の制御を行うファームウェア制御回路を含み中央
処理装置により主記憶装置上に作成された第2の外部記
憶制御装置に対する処理実行指示の並びの先頭番地を中
央処理装置からの入出力命令により受け取り主記憶装置
から第2の外部記憶制御装置に対する処理実行指示の並
びを読み出すことにより連続して処理を実行し主記憶装
置からデータを読み出し第2の外部記憶装置に書き込ん
だ時点で出力命令により第1の外部記憶制御装置に対し
て現在の実行レベルを送出する。
〔実施例〕
次に、本発明について図面を参照して詳細に説明する。
第1図は、本発明の一実施例の外部記憶装置間のデータ
転送制御方式が適用されたデータ処理システムを示すブ
ロック図である。このデータ処理システムは、第1の外
部記憶制御装置lと、第2の外部記憶制御装置2と、第
1の外部記憶装置3と、第2の外部記憶語N4と、中央
処理装置5と、主記憶装置6と、共通データ転送路7と
から構成されている。
第1の外部記憶制御装置1.第2の外部記憶制御装置2
.中央処理装置5および主記憶装置6は共通データ転送
路7に接続され、第1の外部記憶装置3は第1の外部記
憶制御装置1に接続され、第2の外部記憶語M4は第2
の外部記憶制御装置2に接続されている。
第1の外部記憶制御装置1は、外部記憶装置制御回路1
2を介して第1の外部記憶装置3から読み出されたデー
タを共通データ転送路7を介して主記憶装置6に書き込
んだり主記憶装置6から共通データ転送路7を介して読
み出されたデータを外部記憶装置制御回路12を介して
第1の外部記憶語N3に書き込んだりする直接メモリア
クセス制御回路11と、第1の外部記憶装置3を制御す
る外部記憶装置制御回路12と、データを含む入出力命
令を受け取る機能およびデータを含む入出力命令を送出
する機能を有する入出力命令制御回路13と、第1の外
部記憶制御装置1全体の制御を行うファームウェア制御
回路14とを含んで構成されている。
同じく、第2の外部記憶制御装置2は、外部記憶装置制
御回路22を介して第2の外部記憶装置4から読み出さ
れたデータを共通データ転送路7を介して主記憶装置6
に書き込んだり主記憶装置6から共通データ転送路7を
介して読み出されたデータを外部記憶装置制御回路22
を介して第2の外部記憶装置4に書き込んだりする直接
メモリアクセス制御回路21と、第2の外部記憶装置4
を制御する外部記憶装置制御回路22と、データを含む
入出力命令を受け取る機能およびデータを含む入出力命
令を送出する機能を有する入出力命令制御回路23と、
第2の外部記憶制御装置2全体の制御を行うファームウ
ェア制御回路24とを含んで構成されている。
第1の外部記憶制御装置1および第2の外部記憶制御装
置2は、中央処理装置5により主記憶装置6に書き込ま
れた処理実行指示の並びの先頭番地を中央処理装置5か
らの入出力命令により受け取り、主記憶装置6から処理
実行指示の並びを読み出すことにより連続して処理を実
行する形式の制御装置である。
第2図は、本実施例の外部記憶装置間のデータ転送制御
方式により第1の外部記憶装置3から主記憶装置6上の
データバッファエリアよりも大きなサイズのデータを読
み出して第2の外部記憶装置4に書き込む場合に、中央
処理装置5が主記憶装置6上に確保する第1および第2
のデータバッファエリア61および62を示す図である
第3図および第4図は、本実施例の外部記憶装置間のデ
ータ転送制御方式により第1の外部記憶装置3から主記
憶装置6上のデータバッファエリア61および62の2
倍のサイズのデータを読み出して第2の外部記憶装置4
に書き込む場合に、中央処理装置5が主記憶装置6上に
作成する第1の外部記憶制御装置1に対する処理実行指
示の並びおよび第2の外部記憶制御装置2に対する処理
実行指示の並びをそれぞれ示す図である。なお、第3図
および第4図中の実行レベルとは、一方の外部記憶制御
装置の処理がどこまで進行しているかを他方の外部記憶
装置に知らせるためのデータであり、付加されている数
字自体には特に意味はない。
次に、このように構成された本実施例の外部記憶装置間
のデータ転送制御方式の動作について説明する。なお、
ここでは、第3図および第4図に示す処理実行指示の並
びに基づいて第1の外部記憶装置3から主記憶装置6上
のデータバッファエリア61および62の2倍のサイズ
のデータを読み出して第2の外部記憶装置4に書き込む
場合を例にとって説明する。
中央処理装置5は、まず主記憶装置6上に第2図に示す
ような第1および第2のデータバッファエリア61およ
び62を確保する。
次に、中央処理装置5は、第3および第4図に示すよう
な処理実行指示の並びを主記憶装置6上にそれぞれ作成
し、第1の外部記憶制御装置lに対して第3図の処理実
行指示の並びの先頭番地を出力命令により送出して処理
の起動を行い、また第2の外部記憶制御装置2に対して
第4図の処理実行指示の並びの先頭番地を出力命令によ
り送出して処理の起動を行う。
中央処理装置5から処理の起動を受けた第1の外部記憶
制御装置1は、第3図の処理実行指示の並びの先頭から
処理を実行する。
まず、処理実行指示1により第1の外部記憶装置3から
データを読み出し、主記憶装置6上の第1のデータバッ
ファエリア61に書き込む。次に、処理実行指示2によ
り主記憶装置6上の第1のデータバッファエリア61に
データを書き込んだことを知らせるために第2の外部記
憶制御装置2に実行レベル1を送出する。続いて、処理
実行指示3により第1の外部記憶装置3からデータを読
み出し、主記憶装置6上の第2のデータバッファエリア
62に書き込む。次に、処理実行指示4により主記憶装
置6上の第2のデータバッファエリア62にデータを書
き込んだことを知らせるために第2の外部記憶制御装置
2に実行レベル2を送出する。
続いて、処理実行指示5により主記憶装置6上の第1の
データバッファエリア61の解放を意味する第2の外部
記憶制御装置2からの実行レベル11を待つ。ここで、
第2の外部記憶制御装置2から実行レベル11を受け取
ると、処理実行指示6により、第1の外部記憶装置3か
らデータを読み出し、主記憶装置6上の第1のデータバ
ッファエリア61に書き込む。次に、処理実行指示7に
より主記憶装置6上の第1のデータバッファエリア61
にデータを書き込んだことを知らせるために第2の外部
記憶制御袋W2に実行レベル3を送出する。続いて、処
理実行指示8により主記憶装置6上の第2のデータバッ
ファエリア62の解放を意味する第2の外部記憶制御装
置2からの実行レベル12を待つ。ここで、第2の外部
記憶制御装置2から実行レベル12を受け取ると、処理
実行指示9により第1の外部記憶装置3からデータを読
み出し、主記憶装置6上の第2のデータバッファエリア
62に書き込む。
次に、処理実行指示10により主記憶装置6上の第2の
データバッファエリア62にデータを書き込んだことを
知らせるために第2の外部記憶制御装置2に実行レベル
4を送出する。
一方、第1の外部記憶制御装置1と同時に起動を受けた
第2の外部記憶制御装置2は、第4図の処理実行指示の
並びの先頭から処理を実行する。
まず、処理実行指示1により第1の外部記憶制御袋W1
からの主記憶装置6上の第1のデータバッファエリア6
1にデータを書き込んだことを示す実行レベル1を待つ
状態に入る。ここで、第1の外部記憶制御装置1から実
行レベル1を受け取ると、処理実行指示2により主記憶
装置6上の第1のデータバッファエリア61からデータ
を読み出し第2の外部記憶装置4に書き込む。次に、処
理実行指示3により主記憶装置6上の第1のデータバッ
ファエリア61のデータを第2の外部記憶装置4に書き
込んだことを知らせるために第1の外部記憶制御袋W1
に実行レベル11を送出する。続いて、処理実行指示4
により主記憶装置6上の第2のデ。
−タバッフプエリア62にデータを書き込んだことを示
す第1の外部記憶制御装置1からの実行レベル2を待つ
。ここで、第1の外部記憶制御装置1から実行レベル2
を受け取ると、処理実行指示5により主記憶装置6上の
第2のデータバッファエリア62からデータを読み出し
、第2の外部記憶袋W4に書き込む。次に、処理実行指
示6により主記憶装置6上の第2のデータバッファエリ
ア62のデータを第2の外部記憶装置4に書き込んだこ
とを知らせるために第1の外部記憶制御袋W1に実行レ
ベル12を送出する。続いて、処理実行指示7により主
記憶装置6上の第1のデータバッファエリア61にデー
タを書き込んだことを示す第1の外部記憶制御装置1か
らの実行レベル3を待つ。ここで、第1の外部記憶制御
袋M1から実行レベル3を受け取ると、処理実行指示8
により主記憶装置6上の第1のデータバッファエリア6
1からデータを読み出し、第2の外部記憶装置4に書き
込む。
次に、処理実行指示9により主記憶装置6上の第2のデ
ータバッファエリア62にデータを書き込んたことを示
す第1の外部記憶制御装置1からの実行レベル4を待つ
。ここで、第1の外部記憶制御装置1から実行レベル4
を受け取ると、処理実行指示10により主記憶装置6上
の第2のデータバッファエリア62からデータを読み出
し第2の外部記憶装置4に書き込む。
第1の外部記憶制御装置1および第2の外部記憶制御装
置2における以上の処理の実行により、第1の外部記憶
装置3から主記憶装置6上の第1および第2のデータバ
ッファエリア61および62の2倍のサイズのデータが
第2の外部記憶装置4に転送されたことになる。
ここで、第1の外部記憶制御袋mlと第2の外部記憶制
御装置2とは同時に動作が可能であるので、例えば第3
図中の処理実行指示3と第4図中の処理実行指示指示2
等は同時に行われることになる。
また、処理実行指示5等の実行レベル待ちの処理におい
て処理実行指示を実行して待ち状態になる前に対応する
実行レベルを受け取っていた場合には、待ち状態になら
ずに次の処理実行指示に移る。
このように本実施例の外部記憶装置間のデータ転送制御
方式では、第1の外部記憶袋W3から主記憶装置6上の
データバッファエリアよりも大きなサイズのデータを読
み出して第2の外部記憶装置4に書き込む場合に、主記
憶装置6上に第1および第2のデータバッファエリア6
1および62を確保し、第1の外部記憶制御装置1およ
び第2の外部記憶制御装置2とが相互に他方の外部記憶
制御装置の実行レベルを知ることにより、第1の外部記
憶制御装置lによるデータの読出しと第2の外部記憶制
御装置2によるデータの書込みとを中央処理装置5の介
在なしに同時に実行することができる。
なお、上記実施例では、中央処理装置により主記憶装置
上に確保されるデータバッファエリアを2つとしたが、
データバッファエリアは3つ以上確保してもよい。
〔発明の効果〕
以上説明したように本発明は、第1の外部記憶装置から
主記憶装置上のデータバッファエリアよりも大きなサイ
ズのデータを読み出して第2の外部記憶装置に書き込む
場合に主記憶装置上に2つ以上のデータバッファエリア
を確保し第1の外部記憶制御装置と第2の外部記憶制御
装置とが相互に他方の外部記憶制御装置の実行レベルを
知ることができるようにしたことにより、第1の外部記
憶制御装置によるデータの読出しと第2の外部記憶制御
装置によるデータの書込みとを中央処理装置の介在なし
に同時に実行することができ、中央処理装置の負荷が軽
く最小の処理時間で主記憶装置上のデータバッファエリ
アよりも大きなサイズのデータの外部記憶装置間での転
送が可能であるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の外部記憶装置間のデータ転
送制御方式が適用されたデータ処理システムを示すブロ
ック図、 第2図は第1図中の中央処理装置により主記憶装置上に
確保されるデータバッファエリアを示す図、 第3図は第1図中の第1の外部記憶制御装置に対する処
理実行指示の並びを示す図、 第4図は第1図中の第2の外部記憶制御装置に対する処
理実行指示の並びを示す図である。 図において、 1・・・第1の外部記憶制御装置、 2・・・第2の外部記憶制御装置、 3・・・第1の外部記憶装置、 4・・・第2の外部記憶装置、 5・・・中央処理装置、 6・・・主記憶装置、 7・・・共通データ転送路、 11、21・直接メモリアクセス制御回路、12、22
・外部記憶装置制御回路、 13、23・入出力命令制御回路、 14、24・ファームウェア制御回路である。

Claims (1)

  1. 【特許請求の範囲】 中央処理装置、主記憶装置、共通データ転送路、第1の
    外部記憶装置、第2の外部記憶装置、第1の外部記憶制
    御装置および第2の外部記憶制御装置を含むデータ処理
    システムにおいて、 前記第1の外部記憶装置から前記主記憶装置上のデータ
    バッファエリアよりも大きなサイズのデータを読み出し
    て前記第2の外部記憶装置に書き込む場合に前記主記憶
    装置上に2つ以上のデータバッファエリアを確保すると
    ともに前記主記憶装置上に前記第1の外部記憶制御装置
    に対する処理実行指示の並びおよび前記第2の外部記憶
    制御装置に対する処理実行指示の並びをそれぞれ作成す
    る前記中央処理装置と、 前記第1の外部記憶装置から読み出されたデータを前記
    共通データ転送路を介して前記主記憶装置に書き込む直
    接メモリアクセス制御回路、データを含む入出力命令を
    受け取る機能およびデータを含む入出力命令を送出する
    機能を有する入出力命令制御回路、前記第1の外部記憶
    装置を制御する外部記憶装置制御回路および前記第1の
    外部記憶制御装置全体の制御を行うファームウェア制御
    回路を含み前記中央処理装置により前記主記憶装置上に
    作成された前記第1の外部記憶制御装置に対する処理実
    行指示の並びの先頭番地を前記中央処理装置からの入出
    力命令により受け取り前記主記憶装置から前記第1の外
    部記憶制御装置に対する処理実行指示の並びを読み出す
    ことにより連続して処理を実行し前記第1の外部記憶装
    置からデータを読み出し前記主記憶装置に書き込んだ時
    点で出力命令により前記第2の外部記憶制御装置に対し
    て現在の実行レベルを送出する前記第1の外部記憶制御
    装置と、 前記主記憶装置から読み出されたデータを前記共通デー
    タ転送路を介して前記第2の外部記憶装置に書き込む直
    接メモリアクセス制御回路、データを含む入出力命令を
    受け取る機能およびデータを含む入出力命令を送出する
    機能を有する入出力命令制御回路、前記第2の外部記憶
    装置を制御する外部記憶装置制御回路および前記第2の
    外部記憶制御装置全体の制御を行うファームウェア制御
    回路を含み前記中央処理装置により前記主記憶装置上に
    作成された前記第2の外部記憶制御装置に対する処理実
    行指示の並びの先頭番地を前記中央処理装置からの入出
    力命令により受け取り前記主記憶装置から前記第2の外
    部記憶制御装置に対する処理実行指示の並びを読み出す
    ことにより連続して処理を実行し前記主記憶装置からデ
    ータを読み出し前記第2の外部記憶装置に書き込んだ時
    点で出力命令により前記第1の外部記憶制御装置に対し
    て現在の実行レベルを送出する前記第2の外部記憶制御
    装置と、 を有することを特徴とする外部記憶装置間のデータ転送
    制御方式。
JP7996487A 1987-03-31 1987-03-31 外部記憶装置間のデ−タ転送制御方式 Granted JPS63245712A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7996487A JPS63245712A (ja) 1987-03-31 1987-03-31 外部記憶装置間のデ−タ転送制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7996487A JPS63245712A (ja) 1987-03-31 1987-03-31 外部記憶装置間のデ−タ転送制御方式

Publications (2)

Publication Number Publication Date
JPS63245712A true JPS63245712A (ja) 1988-10-12
JPH054694B2 JPH054694B2 (ja) 1993-01-20

Family

ID=13704992

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7996487A Granted JPS63245712A (ja) 1987-03-31 1987-03-31 外部記憶装置間のデ−タ転送制御方式

Country Status (1)

Country Link
JP (1) JPS63245712A (ja)

Also Published As

Publication number Publication date
JPH054694B2 (ja) 1993-01-20

Similar Documents

Publication Publication Date Title
JP2829091B2 (ja) データ処理システム
JPS63245712A (ja) 外部記憶装置間のデ−タ転送制御方式
JPS6146552A (ja) 情報処理装置
JPH0222748A (ja) 不揮発生メモリ制御回路
JPS6347864A (ja) メモリ間のデ−タ転送方法
JPS62168246A (ja) メモリ書込み制御方式
JPS63249243A (ja) 二次記憶情報セ−ブ方式
JP2803270B2 (ja) Scsiホストアダプタ回路
JPH01248207A (ja) 数値制御装置
JPS63301348A (ja) 外部記憶制御装置
JPS6132710B2 (ja)
JPS60136853A (ja) デ−タ転送方式
JPH0115902B2 (ja)
JPS61131154A (ja) デ−タ転送制御方式
JPH01184567A (ja) 数値制御装置のデータ転送方式
JPS63187355A (ja) 記憶装置のデ−タ退避方式
JPS61105674A (ja) 画像処理装置
JPS62229350A (ja) 指令伝達制御方式
JPS61221864A (ja) 情報処理装置
JPH0424733B2 (ja)
JPS60111357A (ja) 磁気テ−プ装置制御回路
JPH0352041A (ja) ローカルメモリ制御回路
JPS6168665A (ja) 電子計算機における入出力制御装置
JPH05158859A (ja) 情報処理装置
JPH04107664A (ja) 入出力制御システム