JPS63157363A - 信号判別回路 - Google Patents

信号判別回路

Info

Publication number
JPS63157363A
JPS63157363A JP30474986A JP30474986A JPS63157363A JP S63157363 A JPS63157363 A JP S63157363A JP 30474986 A JP30474986 A JP 30474986A JP 30474986 A JP30474986 A JP 30474986A JP S63157363 A JPS63157363 A JP S63157363A
Authority
JP
Japan
Prior art keywords
signal
circuit
signals
switching
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP30474986A
Other languages
English (en)
Other versions
JPH0584589B2 (ja
Inventor
Hiroshi Ii
浩志 井伊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP30474986A priority Critical patent/JPS63157363A/ja
Publication of JPS63157363A publication Critical patent/JPS63157363A/ja
Publication of JPH0584589B2 publication Critical patent/JPH0584589B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、信号判別回路に関し、さらに詳しくはデジタ
ル音響システムにお(するサンプリング信号の周波数判
別と切換えなどに好適に実施される信号判別回路に関す
る。
背景技術 たとえばコンパクトディスク(いわゆるCD)や、デジ
タルオーディオテープ(いわゆるDAT)なとの記録媒
体に記録された情報内容を信号源とし、これをたとえば
カセットテープなどの池の記録媒体に転送し記録する、
いわゆるグビング操作を行なうにあたって、信号対雑音
比などの記録特性の向上と高忠実度の保持を図るために
、信号源のデジタル信号を、記録側で直接デジタル信号
で記録するダイレクトデジタル記録方式が用いられる。
このようにデジタル信号に基づいて情報信号を記録側に
伝送する場合、記録側では、信号源のサンプリング周波
数と同一のサンプリング周波数で伝送内容を記録しなけ
ればならず、しかもサンプリング周波数は記ti媒体に
よって異なり、たとえばコンパクトディスク(CD )
では44,1.kHz。
またデジタルオーディオテープ(DA、T)では 48
kHzであるなど、各種の周波数が用いられている。そ
のため記録側では、信号源の記録媒体が異なればそれに
対応して、サンプリング周波数を設定しなければならな
い。このためデノタル信号入力から信号源のサンプリン
グ周波数を判別し、自己のサンプリング周波数を設定す
るための信号判別回路が用いられている。
第4図は、先行技術による信号tlI別回路1の電電的
構成を示すブロック図である。図示しない第1お上V第
2の信号源からのデジタル入力信号DSは、ライン11
を介して復調器11t!!2、第1バンドパスフイルタ
3および第2バンドパスフイルタ4に入力される。第1
バンドパスフイルタ3と第2バンドパスフイルタ4の中
心周波数は、vJ1信号源に基づく第1サンプリング周
波敗Fsl  と、第2信号源に基づく第2サンプリン
グ周波数Fs2 に対応し、上記周波数FslまたはF
s2  が、#IJ1バンドパスフィルタ3または第2
バンドパスフイルタ4により選択されて、いずれかの信
号がラインJ!2よたはライン!3を介して切換回路5
に入力される。
切換回路5はこれにより自身の内蔵する切換スイッチ5
aを駆動し、上記サンプリング周波数Fsl+Fs2の
一方に対応する側に切換え、水晶発振子などで実現され
る振動子6,7の一方をPLL回路8に接続する。P 
L L回路8は、その内部に図示しない発振回路を有し
、上記振動子6+7で定まる周波数のマスタクロック信
号MCを、ライン!4を介して復調回路2のクロック入
力端子に入力する。
復調回路2は、デジタル入力信号DSから同期信号SN
Cを取り出し、マスタクロック信号MCと同期信号SN
Cとから、図示しない記録側の機器の動作に必要な各種
のタロツク信号、たとえばアノタル/アナログ変換に必
要な切換信号LRを作成し、これらはラインノ4,15
を介して記録側の機器に導出される。さらにデジタル入
力信号DSとPLL回路8のマスタクロック信号MCと
の周波数誤差を検出して、誤差信号ERをライン15を
介してPLL回路8に送り、PLL回路8はこれにより
自己の発振周波数を修正し、マスタクロック信号MCを
デジタル入力信号DSに対応して一定に保持する。
信号源が一方の信号源から他方の信号源に変わると、バ
ンドパスフィルタ3,4の選択が変h9、PLL回路8
に接続される振動子6,7が切換わる6マスタクロツク
信号MCも当然に一方から他方の周波数に切換わり、デ
ジタル入力信号DSの変化に対応する。このように先行
技術では信号源からのデジタル入力信号DSのサンプリ
ング周波数Fsl、Fs2の変化をバンドパスフィルタ
3.4を用いて選択判別し、その出力レベルの大小によ
ってPLL回路8に接続される振動子6,7を切換え、
自己のサンプリング周波数を設定している。
発明が解決しようとする問題点 しかしながら先行技術のようにバンドパスフィルタを信
号検出に用いる力演は、バンドパスフィルタを含む判別
回路の規模が大きくなり、回路が複雑で、部品点数も増
加し、生産コストの低減化と機器の小形化にとって障害
となっていた。したがって簡単な回路構成で確実に動作
する信号判別回路が所望されていた。
本発明は、上記の問題点に鑑みなされたものであって、
簡単な回路構成によって実現される信号判別回路を提供
することをその目的とする6問題点を解決するための手
段 本発明は、たがいに異なる周波数を有し、時間を隔てて
入力される少なくとも2種類の入力信号に対応する基本
信号を個別的に作成する基本信号作成手段と、 上記入力信号と基本信号とに基づき、同期信号、切換r
Fj号および誤差信号を作成する手段と、同期信号と切
換信号との位相差を検出する位相差検出手段と、 上記位相差検出手段の出力により入力信号の変化を判別
し、基本信号を当該入力信号に対応すべく切換える切換
手段とを備えたことを特徴とする信号判別回路である。
作  用 本発明に従えば、少なくとも2種類のたがいに異なる周
波数の入力信号に対応する基本信号を作成し、上記入力
信号と基本信号とに基づき、同期信号、切換信号および
誤差信号を作成する。
同期信号と切換信号の位相差を検出する手段を設け、そ
の出力により入力信号の変化を判別し、切換手段によっ
て基本信号を当該入力信号に対応すべ(回路を切換える
実施例 第1図は、本発明の一実施例の信号判別回路11の電気
的構成を示すブロック図である。信号判別回路11は、
少な(とも2種類のデジタル入力信号に対応する基本信
号を個別的に作成する手段としてのPLL回路12と、
入力信号と基本信号とに基づき同期信号、切換信号およ
び誤差信号を作成する手段としての復調回路13と、同
期信号と切換信号との位相差を検出する手段である位相
差検出回路14と、位相差検出回路14の出力により動
作し、基本信号を当該入力信号に対応すべく、PLL回
路12に付属する振動子1f3.17を切換える切換手
段としての切換回路15とを含んで構成されている。
図示しない信号源からのデジタル入力信号DSは、ライ
ン!11を介して復調回路13の入力端子dsに入力さ
れる。
復調回路13は、デジタル入力信号DSから同期信号S
NCを取り出し、後蓮するPLL回路12からライン1
2を介して入力される基本信号としてのマスタクロック
信号MCと、上記の同期信号SNCとから、図示しない
記録側の機器の動作に必要な各種のクロック信号、たと
えばデジタル/アナログ変換に必要な切換信号LRを咋
成し、これらはライン、i73 、、/ 4を介して記
USの機器(図示せず)に接続される。
PLL回路12は、その内部に図示しない発振回路を有
し、水晶発振子などで実現される振動子16117のい
ずれか一力が、切換回路15に内′iLされた切換スイ
ッチ15aによって接続されており、上記振動子16.
17で定まる周波数の第1*たは第2マスタクロツク信
号MC1またはMC2(総称するときはMCと記す)を
、ラインノ2を介して復調回路13のクロック入力層子
meに入力する。
第1マスタクロツク信号MCIは、たとえば11.28
96 MHzで、Mlサンプリング周波敗Fs1である
44.1kHzの逓倍周波数に相当する。
また第2マスタクロツク信号MC2は、たとえば12.
288MHzで、第2サンプリング周波数Fs2である
48.0kHzの逓倍周波数に相当する。
第1マスタクロツク信号MCIまたは第2マスタクロツ
ク信号MC2は、復調回路13に内蔵された分周回路(
図示しない)により分周され、第1サンプリング周波数
Fsl  あるいは第2サンプリング周波数F!+2 
 (総称するときはF9と記す)と等しくされる。
復調回路13内の演算回i1g(図示しない)によって
、分周されたtPJ1マスタクロック信号MCI’は、
入力信号D S l:含まれる第1サンプリング周波敗
Fsl  と、また分周された第2マスタクロツク信号
MC2’(4m称するときはMC’と記す)は第2サン
プリング周波数Fs2  と比較され、その周波数差は
誤差信号ERとしてラインノ5を介してPLL回路12
に帰還される。PLL回路12はこれにより自己の発振
周波数を修正し、マスタクロック信号MCをデジタル入
力信号DSに対応して一定に保持する。
位相差検出回路14は、復調回路13からの同期信号S
NCおよび切換信号LRを受け、信号源の変化、したが
って入力信号DSの変化にともなう上記二つの信号SN
C,LR閤の位相差を検出するものである。*た切換回
路15は、位相差検出回路14の検出出力により入力信
号DSの変化を判別し、当該入力信号DSに対応する基
本信号としてのマスタクロック信号MCを作成するため
に、振動子1Gあるいは17のいずれかをP L L回
路12に接続するものである。次に第2図および第3図
をあわせて参照しつつ、位相差検出回路14の動作を説
明する。
第2図は位相差検出回路14における入出力信号の波形
図であり、第3図は位相差検出回路14の構成を示す電
気回路図である。
第2図において、時刻toからし1までの区間Aは、第
1人力信号DSLの第1サンプリング周波数Fsl  
と、PLL回路12により作成され、復調回路13によ
って分周された第1マスタクロフク信号MCI’ との
同期がとれている同期区間を示し、時刻11〜12の区
間はBは、信号源が変化□し、したが9て第1人力信号
DSIは第2人力付号DS2に、vJ1サンプリング周
波敗Fsl  は第2サンプリング周波数Fs2  に
それぞれ変化したため、上記第1マスタクロツク信号M
CI’ との同期が外れた状態である非同期区間を示し
、時刻t2  以後の区間Cは、後述するようにPLL
回路12のマスタクロック信号MCが入力信号DSの変
化に追随して、第2人力付号DS2、したがつて第2サ
ンプリング周波敗Fs2  と同期がとれた状態の同期
区間を示すものである6 第2図における同期区間Aでは、第2図(1)に示され
る一定パスル幅入1の同期信号SNCと、第2図(2)
で示されるパスル幅入2の切換信号LRが復調回路13
から導出されている。切換信号L Rは、同期信号SN
Cのパスルの立ち上がりから予め定められた時間へT後
に立ち上がり、同期信号SNCのパスルの立ち下がりで
同様に立ち下がりとなるように復調回路13で設定され
ており、したがって同期区間Aでは、同期信号SNCと
切換信号LRとの位相差ぼ一定である。
この状態ではまた、第3図示の位相差検出回路14の形
成する第1のD −7177プ70ツブ回路14aのD
入力端子に入力される切換信号LRと、CK入力端子に
入力される同期信号SNCとによる反転出力端子Qは、
第2図(3)に示されるようにローレベル「0」の状態
となっており、続く第20−7リツプ70ツブ回路14
bの出力端子Qの状態もローレベル「0」であり、同期
区rIrIA  においでは変化しない、なお第2D−
7リツプ70ツブ回路15cは、反転出力端子Qと入力
端子りとを結びlID−7す7プ70ツブ回路14aの
出力の1/2分周回路を形成している。
第2図を参照して、時刻t1  で第1信号源から第2
信号源に変わると、信号入力DSの変化によって同期信
号SNCが乱調となり、非同期区間Bとなる。非同期区
間Bでは、乱調の同期信号パスルpa −pb −pc
 −pdに切換信号LRのパスルqt−qbが追随せず
、同期信号SNCと切換信号LRとの位相差が不定とな
る。このため時刻t2  の両者のレベル関係から第3
図(3)に示されるように、#41D−7リツプ70ツ
ブ回路15bの出力端子Qはハイレベル「1」となり、
したがって第2D−7リツプ70ツブ回路14bの出力
端子Q、すなわち位相差検出回路14の出力はハイレベ
ル「1」となる。
第1図を参照して、位相差検出回路14の出力「1」は
、ライン!6を介して切換回路15に与えられる。切換
回路15は、これによって内蔵する切換スイッチ15a
を駆動し、振動子16.17を一力から他方へ切換える
。切換スイッチ15gはたとえばアナログスイッチなど
により実現される。
振動子16.17が切換わることに′より、PLL回路
12から導出されていたtp11マスタクロック信号M
CIが、第2信号入力DS2に対応する第2マスタクロ
ツク信号MC2に変化し、復調回路13に入力され、分
周されr:、第2マスタクロツク信号MC2’  とf
:tS2信号人力DS2のサンプリング周波数Fs2 
 とが比較される。ここで誤差があれば誤差信号ERに
より、PLL回路12は基本信号であるマスタクロック
信号MC2を第2サンプリング周波数の避倍敗に一致さ
せるように動作する。
復調回路13で分周された第2マスタクロツク信号MC
2’  と第2サンプリング周波数FS2  とが一致
すると、第2図の時刻t3  におり)て、第3図示の
第1 D −71フプ70ツブ回路14aの出力レベル
はローレベルrOJとな’)、第2D−7’)ツブ70
ッ7’回路14bの出力レベルは7%イレベル「1」を
保持し、PLL回路12のマスタクロック信号の作成を
安定に保持する。
本実施例において使用される回路素子は、1チツプの集
積回路素子(いわゆるIC)によって実現され、先行技
術の項で述べたバンドパスフィルタのような複雑な構成
を必要とせず、したがって小形で安定な信号判別回路を
実現虹ることができる。
効  果 以上のように本発明によれば、たがいに異なる周波数の
入力信号に対応する基本信号をPLL回路において作成
し、上記入力信号と基本信号とに基づき、同期信号、切
換信号および誤差信号を復調回路で作成する。同期信号
と切換信号はともに復調回路からの復調出力であり、誤
差信号はPLL回路に帰還されて基本信号の安定化を図
るようにし、入力信号の1′号別を確実、かつ容易に行
なえるようにした。
また同期信号と切換信号の位相差を検出する手段を設け
、その出力により入力信号の変化をデジタル的に判別し
、切換手段によって基本信号を当該入力信号に対応すべ
(振動子を切換えるようにした。これによって簡単な構
成でしかも使用の容易な信号判別回路を実現することが
できる。
【図面の簡単な説明】
第1図は本発明の一実施例の信号判別回路11の電気的
構成を示すブロック図、第2図は位相差検出回路14に
おける入出力信号の波形図、第3図は位相差検出回路1
4のv4tを示す電気回路図、第4図は先行技術による
信号判別回路工の電気的構成を示すブロック図である。 1.11・・・信号判別回路、2,13・・・復調回路
、3.4・・・バンドパスフィルタ、s、15・・・切
換回路、5a115a・・・切換スイッチ、6,7.1
 (3,17・・・振動子、8,12・・・PLL回路
、14・・・悴相差検出回路

Claims (1)

  1. 【特許請求の範囲】 たがいに異なる周波数を有し、時間を隔てて入力される
    少なくとも2種類の入力信号に対応する基本信号を個別
    的に作成する基本信号作成手段と、上記入力信号と基本
    信号とに基づき、同期信号、切換信号および誤差信号を
    作成する手段と、同期信号と切換信号との位相差を検出
    する位相差検出手段と、 上記位相差検出手段の出力により入力信号の変化を判別
    し、基本信号を当該入力信号に対応すべく切換える切換
    手段とを備えたことを特徴とする信号判別回路。
JP30474986A 1986-12-20 1986-12-20 信号判別回路 Granted JPS63157363A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30474986A JPS63157363A (ja) 1986-12-20 1986-12-20 信号判別回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30474986A JPS63157363A (ja) 1986-12-20 1986-12-20 信号判別回路

Publications (2)

Publication Number Publication Date
JPS63157363A true JPS63157363A (ja) 1988-06-30
JPH0584589B2 JPH0584589B2 (ja) 1993-12-02

Family

ID=17936756

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30474986A Granted JPS63157363A (ja) 1986-12-20 1986-12-20 信号判別回路

Country Status (1)

Country Link
JP (1) JPS63157363A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11353653A (ja) * 1998-06-08 1999-12-24 Victor Co Of Japan Ltd 光ディスク製造システム

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55153159A (en) * 1979-05-15 1980-11-28 Sony Corp Digital signal recorder
JPS60662A (ja) * 1983-06-17 1985-01-05 Hitachi Ltd 回転ヘツド方式のデイジタル信号記録再生装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55153159A (en) * 1979-05-15 1980-11-28 Sony Corp Digital signal recorder
JPS60662A (ja) * 1983-06-17 1985-01-05 Hitachi Ltd 回転ヘツド方式のデイジタル信号記録再生装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11353653A (ja) * 1998-06-08 1999-12-24 Victor Co Of Japan Ltd 光ディスク製造システム

Also Published As

Publication number Publication date
JPH0584589B2 (ja) 1993-12-02

Similar Documents

Publication Publication Date Title
JPH0465474B2 (ja)
JPS63157363A (ja) 信号判別回路
JPH0434768A (ja) クロツク抽出回路
JPS6043264A (ja) 再生装置
JPH07122959B2 (ja) ディジタルi/oインターフェイス
SU991398A1 (ru) Устройство дл регистрации и ввода аналоговой информации в электронную вычислительную машину
JP3312654B2 (ja) 磁気記録装置及び磁気再生装置
JP2876602B2 (ja) デジタルディスク再生装置の同期検出装置
JPS62164651U (ja)
JPH0352699B2 (ja)
JPS6230079Y2 (ja)
JPS54126519A (en) Information reproducting phase synchronizing circuit
JP2695167B2 (ja) 記録再生装置
JPH0247653Y2 (ja)
SU896683A1 (ru) Устройство дл формировани синхросигнала при воспроизведении с носител магнитной записи
JPH08329604A (ja) デジタルオーディオインターフェース
JPS6093606A (ja) 磁気記録再生装置
JPH0332152B2 (ja)
JPS6032161A (ja) デジタル信号再生装置
JPS593715A (ja) デ−タ復調装置
JPH0434228B2 (ja)
JPS6256592B2 (ja)
JPH04188465A (ja) Pcm信号記録再生装置及びpcm信号再生装置
JPH056548A (ja) 情報信号再生装置
JPS59198554A (ja) 磁気記録装置の制御信号発生回路