JPS6299975A - 半導体記憶回路 - Google Patents

半導体記憶回路

Info

Publication number
JPS6299975A
JPS6299975A JP60237357A JP23735785A JPS6299975A JP S6299975 A JPS6299975 A JP S6299975A JP 60237357 A JP60237357 A JP 60237357A JP 23735785 A JP23735785 A JP 23735785A JP S6299975 A JPS6299975 A JP S6299975A
Authority
JP
Japan
Prior art keywords
circuit
complementary data
precharge
data line
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60237357A
Other languages
English (en)
Other versions
JPH0690875B2 (ja
Inventor
Makio Uchida
内田 万亀夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP60237357A priority Critical patent/JPH0690875B2/ja
Publication of JPS6299975A publication Critical patent/JPS6299975A/ja
Publication of JPH0690875B2 publication Critical patent/JPH0690875B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Static Random-Access Memory (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔技術分野〕 この発明は、半導体記憶回路に関するもので、例えばデ
ィジタル集積回路に内蔵されるスタティック型RAM 
(ランダムパ?クセス・メモリ)に利用して有効な技術
に関するものである。
〔背景技術〕
MOSスタティック型RAMにおけるメモリセルは、例
えばゲート・ドレインが交差結合された一対の駆動MO
5FETとその負荷素子とからなるスタティック型フリ
ップフロップ回路と一対の伝送ゲートMOSFETとか
ら構成される。メモリアレイは、マトリックス配置され
る複数のメモリセルとともに複数対の相補データ線を含
み、それぞれの相補データ線には、それと対応されるべ
きメモリセルの入出力端子が結合される。
ところで、ディジタル集積回路にスタティック型RAM
を内蔵させ、レジスタと同様な動作を行わせることが考
えられている。このようなRAMの動作の高速化等のた
め、上記相補データ線のプリチャージレベルを電a電圧
Vccのは\”Vcc/2にさせる回路形式(ハーフプ
リチャージ方式)として、一方の相補データ線にPチャ
ンネルMOSFETを介り、て電源電圧Vccを供給し
、他力の相補データ線にNチャンネルM OS F E
 Tを介しζ回路の接地電位を供給し、その後両相禎デ
ータ線を短絡することが提案されている。
しかしながら、このようなプリチャージ回路にあっては
、RA Mが比較的長い期間にわたってメモリ保持状態
にされると、上記相補データ線の4位が、それに結合さ
れるMOSFETのソース、ドレ、インリーク電流等に
よって自然放電されてしまう、したがって、メモリアク
セスに際して、上記プリチャージ動作を行うためのダミ
ーサイクルが必要となってシ1.まう、このため、上記
ダミーサイクルを上記メモリ保持期間に応じて選択的に
挿入するためのメモリ制御回路の構成やシテスム構成が
複雑になってしまう。
なお、スタティック型RAMに関しては、例えば特開昭
57−198594号公報参照。
〔発明の目的〕
この発明の目的は、簡単な植成により高速動作化を実現
した半導体記憶回路を提供することにある。
この発明の前記ならびにその他の目的と新規な特徴は、
この明細書の記述および添付図面から明らかになるであ
ろう。
〔発明の概要〕
本願において開示される発明のうち代表的なものの概要
をWJ単に説明すれば、下記の通りである。
すなわち−へ一フプリヂ代・−ジ方式のスタティック型
RA Mにおいて、そのメモリ保持状態において上記相
補データ線の少なくとも一方の電位をモニターして所望
の電位以下に低下したことを検出して上記ハーフプリチ
ャージ回路を起動させる電圧検出回路を設けるものであ
る。
〔実施例〕
第1図には、この発明の一実施例の回路図が示されてい
る。特に制限されないが、同図のRAMは、公知のCM
O5(相補型MO5)集積回路技術によって単結晶シリ
コンからなるような1個の半導体基板上に形成される。
各MOS F ETは、ポリシリコンからなるようなゲ
ート電極を一種の不純物導入マスクとするいわゆるセル
ファライン技術によって製造される。
メモリセルを構成するMOS F ETは、Nチャンネ
ル型とされ、N型半導体基板上に形成されたP型つェル
領域上に形成される。PチャンネルMO5FETは、N
型半導体基板上に形成される。Nチャンネル型MOS 
F ETの基板ゲートとしてのP型ウェル領域は、回路
の接地端子に結合され、Pチャンネル型MO5FETの
共通の基板ゲートとしてのN型半導体基板は、回路の電
源端子に結合される。なお、メモリセルを構成するMO
SFETをウェル領域に形成する構成は、α線等によっ
て引き起こされるメモリセルの蓄積情報の誤った反転を
防止する上で効果的である。
メモリアレイM−ARYは、代表として例示的に示され
ているマトリックス配置された複数のメモリセルMC,
ポリシリコン層からなるワード線WOないしWn及び相
補データ線DO,DOないしDl、DIから構成されて
いる。
メモリセルMCのそれぞれは、互いに同じ構成にされ、
その1つの具体的回路が代表として示されているように
、ゲートとドレインが互いに交差結線されかつソースが
回路の接地点に結合された記憶MOSFETQI、Q2
と、上記MO,5FETQI、Q2のドレインと電源端
子vecとの間に設けられたポリ(多結晶)シリコン層
からなる高抵抗R1,R2とを含んでいる。そして、上
記MOSFETQ1.Q2の共通接続点と相補データ線
DO,DOとの間に伝送ゲートMOSFETQ3、Q4
が設けられている。同じ行に配置されたメモリセルの伝
送ゲートMOSFETQ3.Q4等のゲートは、それぞ
れ例示的に示された対応するワード線WO及びWn等に
共通に接続され、同じ列に配置されたメモリセルの入出
力端子は、それぞれ例示的に示された対応する一対の相
補データ(又はビット)線DO,DO及びDi、Dl等
に接続されている。
メモリセルにおいて、MOSFETQI、G2及び抵抗
R1,R2は、一種のフリップフロップ回路を構成して
いるが、情報保持状態における動作点は、普通の意味で
のフリップフロップ回路のそれと随分異なる。すなわち
、上記メモリセルMCにおいて、それを低消費電力にさ
せるため、その抵抗R1は、MOSFETQIがオフ状
態にされているときのMOSFETQ2のゲート電圧を
そのしきい値電圧よりも若干高い電圧に維持させること
ができる程度の著しく高い抵抗値にされる。
同様に抵抗R2も高抵抗値にされる。言い換えると、上
記抵抗R1,、R2は、MOSFETQI、G2のドレ
インリーク電流を補償できる程度の高抵抗にされる。抵
抗R1、R2は、MOS F ETQ2のゲート容量(
図示しない)に蓄積されている情報電荷が放電させられ
てしまうのを防ぐ程度の電流供給能力を持つ。
この実施例に従うと、RAMがCMO5−I C技術に
よって製造されるにもかかわらず、上記のようにメモリ
セルMCはNチャンネルMOSFETとポリシリコン抵
抗素子とから構成される。
この実施例のメモリセル及びメモリアレイは、上記ポリ
シリコン抵抗素子に代えてPチャンネルMO5FETを
用いる場合に比べ、その大きさを小さくできる。すなわ
ち、ポリシリコン抵抗を用いた場合、駆動MOSFET
QI又はG2のゲート電極と積み重ねて形成できるとと
もに、それ自体のサイズを小型化できる。そして、Pチ
ャンネルMO5FETを用いたときのように、駆動MO
5FETQ!、Q2から比較的大きな距離を持って離さ
なければならないことがないので無駄な空白部分が生じ
ない。
同図において、ワード線WOは、アドレスデコーダDC
Rを構成するノア(NOR)ゲート回路G1で形成され
た出力信号によって選択される。
このことは、他のワード線Wnについても同様である。
上記アドレスデコーダOCRは、相互において類似のノ
アゲート回路G1.02等により構成される。これらの
ノアゲート回路Gl、02等の入力端子には、複数ビッ
トからなる相補アドレス信号が所定の組合せをもって供
給される。アドレスデコーダDCRは、上記相補アドレ
ス信号を解読して、1本のワード線を選択状態にさせる
この実施例では、相補データ線のハーフプリチャージや
低消費電力化のために、プリチャージ期間及びメモリ保
持状態において全ワード線は非選択状態にされる。すな
わち、上記各ノアゲート回路には、メモリアクセスを制
御するクロック信号CLKを受けるインバータ回路IV
の出力信号が共通に供給される。これによって、クロッ
ク信号CLKがロウレベルにされたプリチャージ期間及
びメモリ保持状態において、各ノアゲート回路Gl。
G2等は、アドレス信号に無関係にその出力信号(ワー
ド線WO,Wn)をロウレベルの非選択レベルとする。
上記メモリアレイにおける一対の相補データ線DO,D
O及びDi、Diは、特に制限されないが、差動型のセ
ンスアンプの入力端子に直接結合される。すなわち、相
補データ線DO,DOは、Nチャンネル型の差動増幅M
OSFETQI 1゜G12のゲートにそれぞれ結合さ
れる。これらの差動MO5FETQI 1.Ql 2の
ドレインには、電流ミラー形態にされたPチャンネル型
のアクティブ負荷回路が設けられる。上記差動増幅MO
SFETQI 1.Ql 2は、その共通ソースと回路
の接地電位点との間に設けられ、タイミング信号SaC
によってオン状態にされるNチャンネル型のパワースイ
ッチMO5FETQI 5によって動作状態にされる。
他の代表として示されている相補データ線DI、DIに
もMO5FETQ16〜Q20からなる上記類似のセン
スアンプが設けられる。上記センスアンプの増幅出力信
号は、読み出し回路RAO,RAI等を介して送出され
る。
また、上記相補データ線DO,Do及びDl。
Dlには、書き込み回路W、AO,WAIの出力端子が
結合される。この書き込み回路WAO,WAlは、図示
しない制御信号によってその動作が制御され、動作状態
にされているとき、言い換えるならば、書き込み動作の
ときにその暑き込み信号と対応する相補データ信号を相
補データ線DO1DO及びDI、DIにそれぞれに出力
する。害き込み回路WAO,WA1は、それが非動作状
態言い換えれば、メモリ保持状態又は読み出し状態にさ
れているときにその一対の出力端子を高インピーダンス
状態もしくはフローティング状態にする。
この実施例においては、それぞれ対とされた相補データ
線Do、Do及びDi、Diには、次のようなプリチャ
ージ回路が設けられる。
一対の相補データ線DoとDOは、特に制限されないが
、第1のパルス信号φ1によって制御されるNチャンネ
ルMOSFETQ5とG6を介してそれぞれ電源電圧V
ccと回路の接地電位GNDが供給される。他の相補デ
ータ線D1.DI等にも上記類似のMOSFETQ7.
QBが設けられる。また、上記相補データ線DO,DO
間には、第2のタイミング信号φ2を受けるNチャンネ
ルMOSFETQ9が設けられる。他の相補データ線D
I、DI等にも上記類似のん10 S F E T Q
 10が設けられる。この実施例では、相補データ線に
同じ導電型(Nチャンネル)のM OS F E Tが
結合されるので、その浮遊容量値が等しくできる。
これによって、メモリセルからの読み出し動作及びセン
スアンプの増幅動作並びに書き込み動作のマージンを拡
大させることができる。また、比較的狭いピッチで上記
プリチャージMOS F ETを配置できるから、メモ
リアレイのレイアウトが高密度のもとて容易にできるも
のとされる。
なお、上記NチャンネルM OS F 、E T Q 
5 、 G7に代えて、PチャンネルMOSFETを用
いるものとしてもよい、この場合には、PチャンネルM
O5FETのゲートに、上記パルス信号φ1の反転信号
φ1を供給するものとすればよい。
プリチャージ制御回路PCCは、クロック信号CLKを
受けて、後述するようにメモリアクセス終了時に、言い
換えるならば、クロック信号CLKがハイレベルからロ
ウレベルにされたタイミングで、上記パルス信号φ1を
発生させ、その後にパルス信号φ2を発生させて相補デ
ータ線のプリチャージ動作を行う。
電圧検出回路VCは、上記クロック信号CLKがロウレ
ベルにされたとき動作状態にされ、特に制限されないが
、1つのデータ線DOの電位VDが、前記のようなリー
ク電流によってメモリセルMCの読み出し動作に必要と
される下限電位に低下してしまう前に、それを検出して
上記プリチャージ制御回路FCCにプリチャージ動作を
指示する制御信号を送出する。特に制限されないが、電
圧比較回路VCは前記センスアンプと類似の回路とされ
、その差動増幅MOSFETの一方のゲートにデータ線
DOの電位が、他方のゲートには参照電圧として前記下
限電圧が、それぞれ供給される。
次に、第2図に示した概略タイミング図を参照して、上
記スタティック型RAMの動作の一例を説明する。
クロック信号CLKがハイレベルにされると、アドレス
デコーダDCRを構成するノアデー1回路Gl、02等
に供給される信号がロウレベル(論理″0”)にされる
ため、アドレスデコーダDCRは供給されたアドレス信
号を解読して、1つのワード線を選択状態にする。これ
により、相補データ線DO,DO等は選択されたメモリ
セルの記憶情報に従った電位差を持つようにされる。読
み出し動作なら、図示しないが、タイミング信号SaC
によってセンスアンプSAが動作状態にされて、上記相
補データ線に現れた電位差を増幅して読み出し回路RA
O,RAI等に送出する。書き込み動作なら、図示しな
いが、書き込み回路WAO,WA1等が動作状態にされ
、書き込み信号に従って相補データ線の電位がハイレベ
ル/ロウレベルにされる。
クロック信号CLKがハイレベルからロウレベルにされ
ると、ノアゲート回路G1.G2等にハイレベル(論理
“1”)が供給されるため、全ワード線が非選択状態に
される。このタイミングでプリチャージ制御回路PCC
によって第1のパルス信号φ1がハイレベルにされる。
これに応じて、MOSFETQ5〜Q8はオン状態にさ
れ、データ線DOとDlをVce−Vth(ここで、v
thは、MOSFETQ5.Q7のしきい値電圧である
)のようなハイレベルにする。また、データ線DOとD
Iは、回路の接地電位のようなロウレベルにされる。こ
れらのMO5FETQ5〜Q8は7゜上記タイミング信
号φ1がロウレベルにされると全てオフ状態にされる。
この結果、相補データ線DO,1)O及びDi、Diは
それぞれフローティング状態で上記レベルを保持する。
この後、第2のパルス信号φ2がハイレベルにされ、上
記MOS F ETQ 9. Q 10等が全てオン状
態にされる。これに応じて、相補データ線DO,Doば
、(Vcc −V th) / 2のような中間レベル
にプリチャージされるものである。
上記プリチャージ終了後、クロック信号CLKが比較的
長時間にわたってロウレベルのままに維持されると、言
い換えるならば、メモリ保持状態が比較的長時間にわた
って維持されると、上記相補データ線のプリチャージレ
ベルは、リーク電流によって自然放電させられる。
電圧比較回路VCは、上記クロック信号CL Kがロウ
レベルにされることによって動作状態にされ、上記デー
タ線DOの電位VDのモニター動作を開始する。すなわ
ち、電圧比較回路は、相補データ線DOの電位VDがメ
モリセルの読み出し動作に必要とされる下限電圧(約1
.5V程度)まで低下してしまう前に、これを検出して
プリチャージ制御回路FCCに起動をかける。これによ
り、プリチャージ制御回路PCCは、」二記パルス信号
φ1とφ2を発生させ、相補データ線のブリナヤージ動
作を行うや上記電圧検出回路VCにより、相補データ線
は、常にメモリセルの読み出し7動作に必要なプリチャ
ージレベルに維持できるから、クロック信号CLKによ
って、直ちにメモリアクセスを行うことができる。
なお、ハーフプリチャージ方式では、前の動作サイ、ク
ルにより残っている相補データ線の電位をリセットして
、同じはへ中間レベルにプリチャージさせるので、メモ
リセルからの読み出し動作及びセンスアンプの増幅動作
と、相補データ線を書き込み信号に従ってハイレベルと
ロウレベルにさせる署き込み動作を高速にできる。′ 〔効 果〕 (1)電圧検出回路VCにより相補データ線のプリチャ
ージレベルの低下を検出して、自動的にプリチャージ動
作を行うことによって、相補データ線のを當にメモリセ
ルの読み出し動作に必要なプリチャージレベルに維持で
きる。これにより、常にクロック信号CLKによって、
直ちにメモリアクセスを行うことができるため、高速動
作化を図ることができるという効果が得られる。
(2)上記(1)により、相補データ線の電位を所望の
プリチャージレベルに維持できるから、ダミーサイクル
が不要となる。したがって、選択的にダミーサイクルを
挿入するためのm雑な制御回路等が省略できるため、回
路構成の簡素化を図ることができるという効果が得られ
る。
以上本発明者によってなされた発明を実施例に基づき具
体的に説明したが、この発明は上記実施例に限定される
ものではなく、その要旨を逸脱しない範囲で種々変更可
能であることはいうまでもない。例えば、電圧比較回路
としては、上記センスアンプSAの、ような差動増幅回
路を用いるものの他、MOSFETのしきい値電圧を基
準電圧として利用する論理ゲート回路等間であってもよ
い。
また、相補データ線の数が多くされる場合、そのうちの
代表的な複数のデータ線の電位をそれに対応された複数
の電圧比較回路によってモニターし、その論理和出力に
よってプリチャージ動作の起Q1をかけるものとしても
よい。、また、スタティック型RAMとしてのメモリセ
ルは、PチャンネルMOS F E TとNチャンネル
MOSFETとを組合せて構成されたスタティック型フ
リップフロップ回路を用いるものであってもよい。また
、相?iliデータ線には、カラム選択回路を設けて、
複数の相補データ線の中から一対の相補デ・−・・夕線
を選んでセンスアンプや書き込み回路に結合させるもの
であってもよい。
〔利用分野〕
以上の説明では主として、本願発明者によってなされた
発明をその背景となった技術分野であるディジタル!!
債回路に内蔵されるRAMに通用した場合を例にして説
明したが、これに限定されるものではなく、例えば1チ
ツプマイクロコンピユータに内蔵されるRAM、或いは
外部記憶装置としての半導体記憶装置等にも同様に利用
できるものである。
【図面の簡単な説明】
第1図は、この発明の一実施例を示す回路図、第2図は
、そのプリチャージ動作の一例を示すタイミング図であ
る。

Claims (1)

  1. 【特許請求の範囲】 1、スタティック型メモリセルの一対の入出力端子が結
    合された相補データ線に設けられ、メモリアクセス終了
    時に発生される第1のパルス信号に従って相補データ線
    をそれぞれ電源電圧と回路の接地電位にする第1のプリ
    チャージMOSFETと、上記第1のパルス信号の後に
    形成された第2のパルス信号に従って上記相補データ線
    のハイレベルとロウレベルとを短絡する第2のプリチャ
    ージMOSFETとからなるプリチャージ回路と、メモ
    リ保持状態において上記相補データ線の少なくとも一方
    の電位をモニターして所望の電位以下に低下したことを
    検出して上記第1、第2のパルス信号を発生させて上記
    プリチャージ回路を起動させる電圧検出回路とを含むこ
    とを特徴とする半導体記憶回路。 2、上記相補データ線は、差動MOSFETを含むセン
    スアンプの入力端子に結合されるものであることを特徴
    とする特許請求の範囲第1項記載の半導体記憶回路。 3、上記半導体記憶回路は、ディジタル集積回路に内蔵
    されるものであることを特徴とする特許請求の範囲第1
    又は第2項記載の半導体記憶回路。
JP60237357A 1985-10-25 1985-10-25 半導体記憶回路 Expired - Lifetime JPH0690875B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60237357A JPH0690875B2 (ja) 1985-10-25 1985-10-25 半導体記憶回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60237357A JPH0690875B2 (ja) 1985-10-25 1985-10-25 半導体記憶回路

Publications (2)

Publication Number Publication Date
JPS6299975A true JPS6299975A (ja) 1987-05-09
JPH0690875B2 JPH0690875B2 (ja) 1994-11-14

Family

ID=17014194

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60237357A Expired - Lifetime JPH0690875B2 (ja) 1985-10-25 1985-10-25 半導体記憶回路

Country Status (1)

Country Link
JP (1) JPH0690875B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6478487A (en) * 1987-09-21 1989-03-23 Hitachi Ltd Semiconductor memory device
JPH01112589A (ja) * 1987-10-26 1989-05-01 Hitachi Ltd 半導体記憶装置
JPH02244489A (ja) * 1989-03-17 1990-09-28 Fujitsu Ltd 半導体メモリ回路
US6446893B2 (en) 1999-11-30 2002-09-10 Daiwa Seiko, Inc. Spinning reel for fishing
JP2008289387A (ja) * 2007-05-23 2008-12-04 Daiwa Seiko Inc 魚釣用スピニングリール

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6478487A (en) * 1987-09-21 1989-03-23 Hitachi Ltd Semiconductor memory device
JPH01112589A (ja) * 1987-10-26 1989-05-01 Hitachi Ltd 半導体記憶装置
JPH02244489A (ja) * 1989-03-17 1990-09-28 Fujitsu Ltd 半導体メモリ回路
US6446893B2 (en) 1999-11-30 2002-09-10 Daiwa Seiko, Inc. Spinning reel for fishing
JP2008289387A (ja) * 2007-05-23 2008-12-04 Daiwa Seiko Inc 魚釣用スピニングリール

Also Published As

Publication number Publication date
JPH0690875B2 (ja) 1994-11-14

Similar Documents

Publication Publication Date Title
CA1088668A (en) Stored charge differential sense amplifier
US3838404A (en) Random access memory system and cell
JP2615011B2 (ja) 半導体記憶回路
JPS60258791A (ja) Mosスタテイツク型ram
US4758990A (en) Resetting arrangement for a semiconductor integrated circuit device having semiconductor memory
JPH02101694A (ja) 半導体記憶装置と半導体記憶装置の動作方法
JPS61175994A (ja) メモリのデコ−ド・ドライブ回路
JPS63183680A (ja) 半導体記憶装置
US4477886A (en) Sense/restore circuit for dynamic random access memory
JPS61158095A (ja) ダイナミツク型メモリのビツト線プリチヤ−ジ回路
US6201758B1 (en) Semiconductor memory device permitting time required for writing data to be reduced
JPS6299975A (ja) 半導体記憶回路
JPH07169261A (ja) 半導体記憶装置
JPS62195780A (ja) 半導体記憶装置
JP2835079B2 (ja) 半導体記憶装置の制御方法
JPS6235191B2 (ja)
JP2662821B2 (ja) 半導体記憶装置
JPS62143289A (ja) 半導体記憶装置
JPS6226692A (ja) スタテイツク型ram
JPS61217984A (ja) 半導体記憶回路
JPH0519794B2 (ja)
JPH0636586A (ja) 半導体読み出し専用記憶装置
JP2635998B2 (ja) 半導体記憶装置
JPS59186190A (ja) 半導体集積回路装置
JPH0612617B2 (ja) 擬似スタティックram