JPS6221308B2 - - Google Patents

Info

Publication number
JPS6221308B2
JPS6221308B2 JP53103290A JP10329078A JPS6221308B2 JP S6221308 B2 JPS6221308 B2 JP S6221308B2 JP 53103290 A JP53103290 A JP 53103290A JP 10329078 A JP10329078 A JP 10329078A JP S6221308 B2 JPS6221308 B2 JP S6221308B2
Authority
JP
Japan
Prior art keywords
output
circuit
noise
pulse
pass filter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53103290A
Other languages
Japanese (ja)
Other versions
JPS5528690A (en
Inventor
Tetsuo Hanaoka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP10329078A priority Critical patent/JPS5528690A/en
Publication of JPS5528690A publication Critical patent/JPS5528690A/en
Publication of JPS6221308B2 publication Critical patent/JPS6221308B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Description

【発明の詳細な説明】 本発明は映像信号中の雑音成分減少回路に関す
る。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a circuit for reducing noise components in a video signal.

従来から映像信号のS/N比の向上を図り、画
質の改善を行なうために種々の雑音減少回路が用
いられている。第1図および第2図は従来例を示
す。第1図においては、端子1Aよりの映像信号
はローパスフイルタ101に入り、高域成分が除
去される。同時に映像信号はハイパスフイルタ1
02に入り、映像信号中の高域成分のみを取り出
す。雑音成分の大部分はこのハイパスフイルタ1
02の出力のペデスタル部分に重畳されている。
従つてコアリング回路103でペデスタル部分を
スライスすることにより雑音成分を減少できる。
そしてローパスフイルタ101の出力と再び加算
器104で加え合せることにより、S/N比の改
善された映像信号を端子1Bより得る。第2図に
おいては、1H遅延線201を用い、一水平走査
期間(以下1H期間と略す)前の映像信号と今の
水平走査線の映像信号との相関を利用し加算する
ことにより、信号成分は2倍になるのに対し、雑
音成分は互いに無相関であるので、雑音成分は2
倍にはならず、S/N比が改善される。
Conventionally, various noise reduction circuits have been used to improve the S/N ratio of video signals and improve the image quality. FIG. 1 and FIG. 2 show a conventional example. In FIG. 1, the video signal from terminal 1A enters a low-pass filter 101, and high-frequency components are removed. At the same time, the video signal is passed through high-pass filter 1.
02 and extracts only the high-frequency components of the video signal. Most of the noise components come from this high-pass filter 1.
It is superimposed on the pedestal portion of the output of 02.
Therefore, by slicing the pedestal portion with the coring circuit 103, the noise component can be reduced.
By adding the output of the low-pass filter 101 and the adder 104 again, a video signal with an improved S/N ratio is obtained from the terminal 1B. In FIG. 2, a 1H delay line 201 is used and the signal components are is doubled, whereas the noise components are uncorrelated with each other, so the noise components are doubled.
It does not double, but the S/N ratio is improved.

しかしながら、これらの方法を用いた時には白
色雑音は減少できるが、パルス性雑音のようなも
のは全く除去することができない。さらに前の
1H期間との相関を用いて雑音を減少させる方式
では画面の(垂直)解像度は1/2になつてしま
う。
However, although white noise can be reduced using these methods, things such as pulsed noise cannot be removed at all. even earlier
In the method of reducing noise using correlation with the 1H period, the screen (vertical) resolution will be reduced to 1/2.

本発明は映像信号から一定レベル以上の高域成
分を検出し、パルス性雑音の無相関性を利用する
ことにより、パルス性雑音が輪郭成分に基づくも
のかを判定して効率よくパルス性雑音を除去する
雑音減少回路を提供するものである。
The present invention detects high-frequency components above a certain level from a video signal and utilizes the uncorrelation of pulse noise to determine whether the pulse noise is based on a contour component and efficiently eliminate the pulse noise. The present invention provides a noise reduction circuit that eliminates noise.

以下本発明の一実施例を図面に基づいて説明す
る。第3図において、端子3Aからの映像信号は
遅延線301でT0時間だけ遅らせた後、1H遅延
線302と高域成分取出回路303にそれぞれ入
力される。遅延線301でT0時間遅らせるの
は、以下の判定回路308における判定を容易に
するためである。高域成分取出回路303の出力
信号(第4図a)はシフトレジスタ305で1H
期間遅らせる(第4図c)。このシフトレジスタ
305の駆動クロツク(第4図b)の周期Tは取
出される高域成分の周波数帯域と映像信号の帯域
とに依存する。シフトレジスタ305の出力はシ
フトレジスタ306に入力され、1H期間―T0
間だけ遅らせる(第4図d)。その後再トリガー
付単安定マルチバイブレータ(以下MMと略す)
307に入力され、パルス巾を2T0に拡げる(第
4図e)。すなわち1H期間前のパルスをさらに
1H期間遅延させ、同時に遅延前に比べて立ち上
り時間を一定時間だけ早め、立ち下り時間を一定
時間だけ遅くする。このようにするのは輪郭成分
が右下り、左下りのいずれの場合でも輪郭の判定
が行なえるようにするためである。ここでT0
値は輪郭成分の方向との関係で決定され、シフト
レジスタ305のクロツクTの数倍〜十数倍のオ
ーダーの値となる。
An embodiment of the present invention will be described below based on the drawings. In FIG. 3, the video signal from terminal 3A is delayed by T 0 time by delay line 301 and then input to 1H delay line 302 and high frequency component extraction circuit 303, respectively. The reason why the delay line 301 delays the time T 0 is to facilitate the determination in the determination circuit 308 described below. The output signal of the high-frequency component extraction circuit 303 (Fig. 4a) is transferred to the shift register 305 for 1H.
delay the period (Figure 4c). The period T of the driving clock (FIG. 4b) of this shift register 305 depends on the frequency band of the high frequency component to be extracted and the band of the video signal. The output of shift register 305 is input to shift register 306 and is delayed by 1H period - T 0 time (FIG. 4d). Then monostable multivibrator with retrigger (hereinafter abbreviated as MM)
307 and expands the pulse width to 2T 0 (Fig. 4e). In other words, the pulse from 1H period ago is
It is delayed by 1H period, and at the same time, the rise time is advanced by a certain amount of time and the fall time is delayed by a certain amount of time compared to before the delay. This is done so that the contour can be determined whether the contour component is downward to the right or downward to the left. Here, the value of T 0 is determined in relation to the direction of the contour component, and is on the order of several to ten times as large as the clock T of the shift register 305.

一方端子3Aからの映像信号は高域成分取出回
路304に入り、一定レベル以上の高域成分がパ
ルスの形で抜き出される。該高域成分取出回路3
04の出力およびシフトレジスタ305の出力な
らびにMM307の出力はそれぞれ今の水平走査
線の一定レベル以上の高域成分の存在を示す信号
および1H期間前の該信号ならびに2H期間前の該
信号に対応しており、この3つの信号を用いて判
定回路308でパルス性雑音に基づくものか輪郭
成分に基づくものかの判定が行なわれる。
On the other hand, the video signal from the terminal 3A enters a high frequency component extraction circuit 304, and high frequency components above a certain level are extracted in the form of pulses. The high frequency component extraction circuit 3
The output of 04, the output of the shift register 305, and the output of the MM 307 correspond to a signal indicating the presence of a high frequency component of a certain level or higher in the current horizontal scanning line, the signal from 1H period ago, and the signal from 2H period ago, respectively. Using these three signals, a determination circuit 308 determines whether the signal is based on pulse noise or contour components.

判定方法は次の方法による。一定レベル以上の
高域成分の存在を示すパルスが輪郭成分に基づく
ものであれば、隣り合う1H期間においてパルス
の位置は画面上で互いに近くに存在する。またパ
ルス性雑音に基づくものであれば、入力信号と全
く無相関であるので、隣り合う1H期間において
も画面上での位置は全く独立する。
The determination method is as follows. If the pulses indicating the presence of high frequency components above a certain level are based on contour components, the positions of the pulses exist close to each other on the screen in adjacent 1H periods. Furthermore, if it is based on pulse noise, it has no correlation with the input signal, so the positions on the screen are completely independent even in adjacent 1H periods.

輪郭成分の上端の時、上記の方法だけではパル
ス性雑音に基づくものか、輪郭成分に基づくもの
か判定できないが、さらに次の1H期間と比較す
ることにより、もし次の1H期間において1H期間
前のパルスの近くにパルスが存在すれば、輪郭成
分に基づくもの、そうでなければパルス性雑音に
よるものであることがわかる。
At the upper end of the contour component, it is not possible to determine whether the noise is based on pulse noise or the contour component using only the above method, but by further comparing with the next 1H period, if the If a pulse exists near the pulse of , it can be seen that it is based on a contour component, and if not, it is due to pulse noise.

一方1H遅延線302の出力はローパスフイル
タ101およびハイパスフイルタ102に入る。
判定回路308においてはパルス性雑音に基づく
ものを抜き出し、ゲート回路309において前記
ハイパスフイルタ102の出力からパルス性雑音
成分をゲートして取り除く。ゲート回路309の
出力はコアリング回路310においてペデスタル
部に重畳されている白色雑音成分をスライスさ
れ、減少せしめられる。このようにしてパルス性
雑音を除去され、白色雑音成分を減少された信号
はローパスフイルタ101の出力と加算器104
で加え合わされ、端子3Bに送り出される。
On the other hand, the output of the 1H delay line 302 enters the low pass filter 101 and the high pass filter 102.
A determination circuit 308 extracts noise based on pulse noise, and a gate circuit 309 gates and removes the pulse noise component from the output of the high-pass filter 102. The output of the gate circuit 309 is sliced in a coring circuit 310 to reduce the white noise component superimposed on the pedestal section. The signal from which the pulse noise has been removed and the white noise component has been reduced in this way is sent to the output of the low-pass filter 101 and the adder 104.
and sent to terminal 3B.

次に一定レベル以上の高域成分を取出す回路3
03,304および判定回路308について説明
する。第5図は高域成分取出回路303,304
を示し、端子4Aからの信号はハイパスフイルタ
401(特性は102と同じ)に入力され、高域
成分を抜き出される(第6図A)。そして比較器
402,403を用いて各々正負の一定レベル以
上のパルスが抜き出される。比較器402の出力
(第6図B)はそのまま、比較器403の出力は
インバータ404で反転して(第6図C)、とも
にオア回路405に通し、一定レベル以上の高域
成分の存在を示すパルス(第6図D)が得られ
る。
Next, circuit 3 that extracts high frequency components above a certain level
03, 304 and the determination circuit 308 will be explained. Figure 5 shows high frequency component extraction circuits 303 and 304.
The signal from terminal 4A is input to high-pass filter 401 (characteristics are the same as 102), and high-frequency components are extracted (FIG. 6A). Comparators 402 and 403 are used to extract positive and negative pulses having a certain level or higher. The output of the comparator 402 (FIG. 6B) remains unchanged, and the output of the comparator 403 is inverted by an inverter 404 (FIG. 6C), and both are passed through an OR circuit 405 to detect the presence of high-frequency components above a certain level. The pulse shown (FIG. 6D) is obtained.

第7図は判定回路308を示し、端子5Aから
はMM307出力であるパルス巾が拡げられた
2H期間前の信号、端子5Bからはシフトレジス
タ305出力の1H期間前の信号が入力され、パ
ルス巾の拡げられた2H期間前のパルス(第8図
イ)の“H”の期間中に1H期間前の一定レベル
以上の高域成分の存在を示すパルス(第8図ロ)
があれば、輪郭成分と考えられる(第8図のに
相当)ので、2H期間前のパルスをインバータ5
01を通して反転させ(第8図ニ)、1H期間前の
パルスとアンド回路504を通して除去する。
Figure 7 shows the judgment circuit 308, and the pulse width that is the MM307 output is expanded from terminal 5A.
The signal from the 2H period before, the signal from the shift register 305 output from the 1H period before is input from the terminal 5B, and the 1H signal is inputted from the terminal 5B during the “H” period of the pulse before the 2H period whose pulse width has been expanded (Fig. 8 A). Pulse indicating the presence of high-frequency components above a certain level before the period (Figure 8 B)
If there is a
The pulse is inverted through 01 (FIG. 8D) and removed through the AND circuit 504 and the pulse before the 1H period.

次に1H期間前の信号に一定レベル以上の高域
成分の存在を示すパルスが存在し、2H期間前の
信号に対応するパルスが存在しない時は(第8図
のの輪郭の最上端の場合およびのパルス性雑
音の場合)、パルス性雑音に基づくものか、輪郭
成分の上端部であることに基づくものかの2通り
の可能性があるので、今の水平走査線において対
応する一定レベル以上の高域成分の存在を示すパ
ルスの有無を用いて上記2つの場合の判別を行な
う。まず1H期間前における一定レベル以上の高
域成分の存在を示すパルスが輪郭成分の上端部に
基づくものであれば、今の水平走査線において対
応するパルスは存在する。また1H期間前の信
号、2H期間前の信号は今の水平走査線の信号に
比べて第3図の遅延線301の遅延時間T0だけ
遅れている。(第8図ロ,ハ)。従つてT0を適当
にとることにより、右下りの輪郭の上端部の場合
でも、今の水平走査線の信号は、1H期間前、ま
たは2H期間前の信号に比べて対応するパルスの
位置が必ず早いようにすることができる。そこで
高域成分取出回路304の出力である今の水平走
査線の信号のパルス巾を再トリガー付単安定マル
チバイブレータ502で2T0以上に拡大し、イン
バータ503を通し(第8図ホ)、アンド回路5
04を通すことにより輪郭成分の上端部に対応す
るパルスを除去(第8図ヘ)することができる。
Next, when there is a pulse indicating the presence of high-frequency components of a certain level or higher in the signal from 1H period ago, and there is no pulse corresponding to the signal from 2H period ago (in the case of the top edge of the outline in Figure 8), (in the case of pulse noise), there are two possibilities: either it is based on pulse noise or it is based on the upper end of the contour component, so it is above a certain level corresponding to the current horizontal scanning line. The above two cases are discriminated using the presence or absence of a pulse indicating the presence of a high frequency component. First, if a pulse indicating the presence of a high-frequency component of a certain level or higher 1H period ago is based on the upper end of the contour component, a corresponding pulse exists in the current horizontal scanning line. Also, the signal from 1H period ago and the signal from 2H period ago are delayed by the delay time T 0 of the delay line 301 in FIG. 3 compared to the current horizontal scanning line signal. (Figure 8 b, c). Therefore, by setting T 0 appropriately, even in the case of the upper end of the downward-sloping contour, the current horizontal scanning line signal will have a corresponding pulse position that is lower than the signal from 1H period ago or 2H period ago. You can definitely do it sooner. Therefore, the pulse width of the current horizontal scanning line signal, which is the output of the high frequency component extraction circuit 304, is expanded to 2T 0 or more using a monostable multivibrator with retrigger 502, passed through an inverter 503 (FIG. 8E), and circuit 5
04, pulses corresponding to the upper end of the contour component can be removed (FIG. 8).

このようにしてアンド回路504の出力はパル
ス性雑音(第8図のの場合)に対応するパルス
(第8図ヘ)のみとなり、端子5Dから第3図に
示すゲート回路309に入力される。
In this way, the output of the AND circuit 504 is only the pulse (FIG. 8) corresponding to the pulse noise (in the case of FIG. 8), which is input from the terminal 5D to the gate circuit 309 shown in FIG. 3.

第9図は他の実施例を示し、コアリング回路3
10とローパスフイルタ101の出力を加算器1
04で加え合せた後に、判定回路308の出力パ
ルスを用いてパルス性雑音の期間だけサンプルホ
ールド回路601で前の信号を保持させ、これに
よりパルス性雑音を除去している。
FIG. 9 shows another embodiment, in which the coring circuit 3
10 and the output of the low-pass filter 101 to the adder 1
After the signal is added in step 04, the output pulse of the determination circuit 308 is used to hold the previous signal in the sample-and-hold circuit 601 for the duration of the pulse noise, thereby removing the pulse noise.

以上本発明によれば、従来の雑音減少回路では
除去できなかつたパルス性雑音を隣り合う水平走
査線間の相関を用いることにより輪郭成分と区別
でき、これを除去することが可能となつた。しか
もこの場合解像度は全く劣化することがないとい
う利点を有する。
As described above, according to the present invention, it has become possible to distinguish pulse noise, which could not be removed by conventional noise reduction circuits, from contour components by using the correlation between adjacent horizontal scanning lines, and to remove this noise. Moreover, this case has the advantage that the resolution does not deteriorate at all.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図および第2図はそれぞれ雑音減少回路の
従来例を示すブロツク図、第3図は本発明の一実
施例を示すブロツク図、第4図はその各部の波形
図、第5図は高域成分取出回路の一具体的構成を
示すブロツク図、第6図はその各部の波形図、第
7図は判定回路の一具体的構成を示すブロツク
図、第8図はその各部の波形図、第9図は他の実
施例を示すブロツク図である。 101…ローパスフイルタ、102…ハイパス
フイルタ、104…加算器、301…遅延線、3
02…1H遅延線、303,304…高域成分取
出回路、305,306…シフトレジスタ、30
7…再トリガー付単安定マルチバイブレータ、3
08…判定回路、309…ゲート回路、310…
コアリング回路、601…サンプルホールド回
路。
Figures 1 and 2 are block diagrams showing conventional examples of noise reduction circuits, Figure 3 is a block diagram showing an embodiment of the present invention, Figure 4 is a waveform diagram of each part, and Figure 5 is a high-level diagram. A block diagram showing a specific configuration of the range component extraction circuit, FIG. 6 is a waveform diagram of each part thereof, FIG. 7 is a block diagram showing one specific configuration of the determination circuit, and FIG. 8 is a waveform diagram of each part thereof. FIG. 9 is a block diagram showing another embodiment. 101...Low pass filter, 102...High pass filter, 104...Adder, 301...Delay line, 3
02...1H delay line, 303, 304...High frequency component extraction circuit, 305, 306...Shift register, 30
7... Monostable multivibrator with retrigger, 3
08... Judgment circuit, 309... Gate circuit, 310...
Coring circuit, 601...sample hold circuit.

Claims (1)

【特許請求の範囲】[Claims] 1 映像信号を一定期間遅延させる遅延線と、こ
の遅延線出力を一水平走査期間遅延させる遅延回
路と、該遅延回路出力の低域成分を抜き取るロー
パスフイルタと、高域成分を抜き取るハイパスフ
イルタと、遅延線出力中および映像信号中から一
定レベル以上の高域成分を取出す第1および第2
の高域成分取出回路と、該第1の高域成分取出回
路出力を一水平走査期間遅延させる第1のシフト
レジスタと、さらにもう一水平走査期間から前記
一定期間を引いた時間遅延させる第2のシフトレ
ジスタと、前記第2の高域成分取出回路の出力お
よび第1のシフトレジスタの出力ならびに第2の
シフトレジスタの出力を比較し、各出力の高域成
分が一定期間内にあるかを調べ、輪郭によるもの
であれば、一定期間内に存在し、パルス性雑音で
あれば単独に発生することを利用してパルス性雑
音であるかを判定する判定回路と、該判定回路出
力によりハイパスフイルタ出力からまたはハイパ
スフイルタ出力とローパスフイルタ出力との加算
出力からパルス性雑音を除去する回路を備えたこ
とを特徴とする雑音減少回路。
1. A delay line that delays a video signal for a certain period of time, a delay circuit that delays the output of this delay line for one horizontal scanning period, a low-pass filter that extracts low-frequency components of the output of the delay circuit, and a high-pass filter that extracts high-frequency components. The first and second components extract high-frequency components above a certain level from the delay line output and from the video signal.
a high-frequency component extraction circuit; a first shift register that delays the output of the first high-frequency component extraction circuit by one horizontal scanning period; , the output of the second high-frequency component extraction circuit, the output of the first shift register, and the output of the second shift register are compared, and it is determined whether the high-frequency component of each output is within a certain period of time. If it is a contour noise, it exists within a certain period of time, and if it is a pulse noise, it occurs independently.There is a judgment circuit that determines whether it is a pulse noise. 1. A noise reduction circuit comprising a circuit for removing pulse noise from a filter output or from a summed output of a high-pass filter output and a low-pass filter output.
JP10329078A 1978-08-23 1978-08-23 Noise reduction circuit Granted JPS5528690A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10329078A JPS5528690A (en) 1978-08-23 1978-08-23 Noise reduction circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10329078A JPS5528690A (en) 1978-08-23 1978-08-23 Noise reduction circuit

Publications (2)

Publication Number Publication Date
JPS5528690A JPS5528690A (en) 1980-02-29
JPS6221308B2 true JPS6221308B2 (en) 1987-05-12

Family

ID=14350156

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10329078A Granted JPS5528690A (en) 1978-08-23 1978-08-23 Noise reduction circuit

Country Status (1)

Country Link
JP (1) JPS5528690A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4398210A (en) * 1981-06-22 1983-08-09 Rca Corporation Impulse noise detection circuit for TV signals
JP2961715B2 (en) * 1988-02-03 1999-10-12 オリンパス光学工業株式会社 Bright spot reduction circuit
JPH03136612A (en) * 1990-09-13 1991-06-11 Masasuke Hotsuta Household buddhist altar

Also Published As

Publication number Publication date
JPS5528690A (en) 1980-02-29

Similar Documents

Publication Publication Date Title
EP0302500B1 (en) A circuit for processing a color difference signal by utilizing the change of a luminance signal
JP3879692B2 (en) Video signal processing apparatus and television receiver using the same
EP0173439A1 (en) Luminance/chrominance separator
US5012340A (en) Method and circuit for deriving H and V synchronizing pulses from a tri-level HDTV synchronizing signal
JPS6221308B2 (en)
JPH07184085A (en) Video signal processing unit
JPS634753B2 (en)
JP2985212B2 (en) Edge detection circuit
JP2523746B2 (en) Contour improvement circuit
JP2538544B2 (en) Noise reduction circuit
JPH0516773Y2 (en)
JPH0142859Y2 (en)
JPH0319094Y2 (en)
JPH04287512A (en) Glitch noise elimination circuit
JP3109200B2 (en) Magnetic recording and playback device
JP2643043B2 (en) Motion detection circuit
JPS59186474A (en) Video signal processing circuit
JPS63117571A (en) Waveform distortion detecting system for television signal
JPH05137154A (en) Y/c separating circuit for video signal
JPH0516791B2 (en)
JPS634754B2 (en)
JPH07203475A (en) Video signal improving device
JPH065896B2 (en) Video sync signal separation circuit
JPH09261685A (en) Y/c separation circuit
JPH0775399B2 (en) Delay calculation circuit and delay calculation method