JPS61283264A - メモリダイヤル電話機 - Google Patents
メモリダイヤル電話機Info
- Publication number
- JPS61283264A JPS61283264A JP60124320A JP12432085A JPS61283264A JP S61283264 A JPS61283264 A JP S61283264A JP 60124320 A JP60124320 A JP 60124320A JP 12432085 A JP12432085 A JP 12432085A JP S61283264 A JPS61283264 A JP S61283264A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- hook
- dial
- circuit
- battery
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Devices For Supply Of Signal Current (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、短縮ダイヤル記憶用等のダイヤルメモリを備
え九メモリダイヤル電話機に関する。
え九メモリダイヤル電話機に関する。
従来この種のダイヤルメモリにおいて、オフフック時に
はループ電流から電流供給回路を通じて所定の電源電流
が供給され、かつオンフック時にはバッテリーによって
バックアップされるようにする場合、その電源の切換え
方式として、連動する2つのフックスイッチ接点の協動
によるものがあった。すなわち、オフフック時には第1
のフックスイッチによシループが形成されてダイヤルメ
モリに電流を供給するとともに第2のフックスイッチに
よってバッテリーの放電回路を遮断し、他方オンフック
時には逆に第1のフックスイッチでループ電流の供給を
遮断するとともに第2のフックスイッチでバッテリーの
放電回路を形成する。
はループ電流から電流供給回路を通じて所定の電源電流
が供給され、かつオンフック時にはバッテリーによって
バックアップされるようにする場合、その電源の切換え
方式として、連動する2つのフックスイッチ接点の協動
によるものがあった。すなわち、オフフック時には第1
のフックスイッチによシループが形成されてダイヤルメ
モリに電流を供給するとともに第2のフックスイッチに
よってバッテリーの放電回路を遮断し、他方オンフック
時には逆に第1のフックスイッチでループ電流の供給を
遮断するとともに第2のフックスイッチでバッテリーの
放電回路を形成する。
しかしながら、このようなダイヤルメモリを備えたメモ
リダイヤル電話機を、例えばファックスの本電話機とし
て使用し、ファックス側に回線を切夛換えてオフフック
のtま通信を行なおうとする場合や、切換親子電話機を
使用し、他方の電話機へ切換えた後オンフックを忘れた
場合、あるいは差込み電話機として使用し、オフフック
のまま差込みプラグを抜いた場合等には、直流ループの
閉形状態に同期した電源の切換えが正しく行なわれなく
な夛、両電源ともに遮断されてダイヤルメモリに記憶さ
れたダイヤル番号が失われるという事態が生ずる問題が
あった。
リダイヤル電話機を、例えばファックスの本電話機とし
て使用し、ファックス側に回線を切夛換えてオフフック
のtま通信を行なおうとする場合や、切換親子電話機を
使用し、他方の電話機へ切換えた後オンフックを忘れた
場合、あるいは差込み電話機として使用し、オフフック
のまま差込みプラグを抜いた場合等には、直流ループの
閉形状態に同期した電源の切換えが正しく行なわれなく
な夛、両電源ともに遮断されてダイヤルメモリに記憶さ
れたダイヤル番号が失われるという事態が生ずる問題が
あった。
このような問題点を解決するために、本発明はオンフッ
ク時にループ1!流から所定の電流を取り出して供給す
る電流供給回路の出力端にノ櫂ツクアップ用バッテリー
と放電スイッチ用ダイオードとの直列回路を並列接続す
るとともに、この直列回路に並列に上記バッテリーの電
圧より大きいツェナー電圧を有するツェナーダイオード
を接続し、さらに上記バッテリーを電源として上記電流
供給回路の出力の有無によってダイヤルメモリに7ツク
スイッチ信号を送出する回路を備えたものである。
ク時にループ1!流から所定の電流を取り出して供給す
る電流供給回路の出力端にノ櫂ツクアップ用バッテリー
と放電スイッチ用ダイオードとの直列回路を並列接続す
るとともに、この直列回路に並列に上記バッテリーの電
圧より大きいツェナー電圧を有するツェナーダイオード
を接続し、さらに上記バッテリーを電源として上記電流
供給回路の出力の有無によってダイヤルメモリに7ツク
スイッチ信号を送出する回路を備えたものである。
フックスイッチの状態の代夛に、電流供給回路の出力の
如何によって、電源の切換えが行なわれる。
如何によって、電源の切換えが行なわれる。
図は本発明の一実施例を示す回路図である。同図におい
て、1は集積回路(IC)からなるダイヤルパルス発生
回路でおる。2はダイオードブリッジで、フックスイッ
チH8が閉成しているオンフック時に、線路端子L1.
L2に供給されるループxiの極性を一定にして出力す
る。当該ループ電流は、ダイオードD1を介してコンデ
ンサC1t−充電し、その端子電圧が電源電圧vDDと
してダイヤルパルス発生回路1に供給される。ZDlは
その電圧を安定化するためのツェナーダイオードである
。一方、BTはループ電流が供給されないオフフック時
にダイヤルパルス発生回路1をバックアップするリチウ
ムバッテリーである。
て、1は集積回路(IC)からなるダイヤルパルス発生
回路でおる。2はダイオードブリッジで、フックスイッ
チH8が閉成しているオンフック時に、線路端子L1.
L2に供給されるループxiの極性を一定にして出力す
る。当該ループ電流は、ダイオードD1を介してコンデ
ンサC1t−充電し、その端子電圧が電源電圧vDDと
してダイヤルパルス発生回路1に供給される。ZDlは
その電圧を安定化するためのツェナーダイオードである
。一方、BTはループ電流が供給されないオフフック時
にダイヤルパルス発生回路1をバックアップするリチウ
ムバッテリーである。
ダイヤルパルス発生回路1は、キーボード3のキーが押
下されると、その入力に応じたダイヤルパルスを端子D
Pから送出するが、ダイヤルメモリを備えておシ、所定
のキー操作に応じて予め記憶していたダイヤル番号に対
応したダイヤルパルスを送出する周知の短縮ダイヤル機
能を有し、例えば所定の機能キーに続く2桁程度の数字
キー人力で所望のダイヤル送出を行なうことが可能であ
る。
下されると、その入力に応じたダイヤルパルスを端子D
Pから送出するが、ダイヤルメモリを備えておシ、所定
のキー操作に応じて予め記憶していたダイヤル番号に対
応したダイヤルパルスを送出する周知の短縮ダイヤル機
能を有し、例えば所定の機能キーに続く2桁程度の数字
キー人力で所望のダイヤル送出を行なうことが可能であ
る。
Qlはダイヤル接点としてのトランジスタであシ、ダイ
ヤルパルス発生回路1から送出されるダイヤルパルスに
よってオン・オフを繰シ返し、直流ループを断続させて
交換機にダイヤルパルスを送出する。また′通話回路4
に直列接続されたトランジスタQ2およびダイヤルパル
ス発生回路1に直列接続されたトランジスタQ3ta、
、ダイヤルパルス発生回路1の端子DSからの出力によ
ってダイヤル送出中オフとされ、その間高いブレークイ
ンピーダンスを保つ。D2〜D4はダイオード%R1〜
R6は抵抗素子である。
ヤルパルス発生回路1から送出されるダイヤルパルスに
よってオン・オフを繰シ返し、直流ループを断続させて
交換機にダイヤルパルスを送出する。また′通話回路4
に直列接続されたトランジスタQ2およびダイヤルパル
ス発生回路1に直列接続されたトランジスタQ3ta、
、ダイヤルパルス発生回路1の端子DSからの出力によ
ってダイヤル送出中オフとされ、その間高いブレークイ
ンピーダンスを保つ。D2〜D4はダイオード%R1〜
R6は抵抗素子である。
ここで、オンフック状態においては、直流ループが7ツ
タスイツチH8により切断されてP点は無電圧状態とな
る。したがってトランジスタQ4はオフ状態を保つ。こ
のためダイヤルパルス発生回路1の端子H8にはバッテ
リーBTからダイオードD4および抵抗素子R5を介し
て2.3v程度の”H”レベルの電位が供給される。こ
れによってダイヤルパルス発生回路1は待機状態に置か
れ、内蔵のダイヤルメモリはこのバッテリーBTによっ
てバックアップされる。この時、流れる電流はスタンバ
イ電流のみで、バッテリーBTの消費電力は小さい。
タスイツチH8により切断されてP点は無電圧状態とな
る。したがってトランジスタQ4はオフ状態を保つ。こ
のためダイヤルパルス発生回路1の端子H8にはバッテ
リーBTからダイオードD4および抵抗素子R5を介し
て2.3v程度の”H”レベルの電位が供給される。こ
れによってダイヤルパルス発生回路1は待機状態に置か
れ、内蔵のダイヤルメモリはこのバッテリーBTによっ
てバックアップされる。この時、流れる電流はスタンバ
イ電流のみで、バッテリーBTの消費電力は小さい。
一方、オフフック状態になると、フックスイッチH8は
閉成し、通話回路4の直流抵抗で決まる直流電圧がP点
に生じる。通話側w!4の直流電圧は、送話増幅器の直
流バイアス点の関係から3.0V以上であるため、トラ
ンジスタQ3のエミッターコレクタ間の電圧降下および
ダイオードD1の電圧降下を差引いても、ダイオードD
4のカンードに印加する電圧は最悪の給電状態において
も2,3Vまで下がることはない。一般加入老練に接続
された通常の状態では、もちろんこの最悪値よシ高いた
め、放電スイッチとしてのダイオードD4はオフとなる
(この関係を保障するため、ツェナーダイオードzD1
のツェナー電圧はバッテリーBTの電圧より大きい値に
設定しである)。これによシバツテ’)−BTの放電回
路は遮断され、この間バッテリーBTの電力消費はない
@ これに対し直流ループが外部の切換器等により切断され
た場合には、フックスイッチH8は閉成されていたとし
ても、P点は無電圧状態となるため、トランジスタQ4
はオフとなシ、前述したと同様にダイヤルパルス発生回
路1の端子H8に、”H”レベルのフックスイッチ信号
を送出する。これによシダイヤルパルス発生回路1はス
タンバイモードとなシ、内蔵のダイヤルメモリはバッテ
リーBTによシバツクアップされる。
閉成し、通話回路4の直流抵抗で決まる直流電圧がP点
に生じる。通話側w!4の直流電圧は、送話増幅器の直
流バイアス点の関係から3.0V以上であるため、トラ
ンジスタQ3のエミッターコレクタ間の電圧降下および
ダイオードD1の電圧降下を差引いても、ダイオードD
4のカンードに印加する電圧は最悪の給電状態において
も2,3Vまで下がることはない。一般加入老練に接続
された通常の状態では、もちろんこの最悪値よシ高いた
め、放電スイッチとしてのダイオードD4はオフとなる
(この関係を保障するため、ツェナーダイオードzD1
のツェナー電圧はバッテリーBTの電圧より大きい値に
設定しである)。これによシバツテ’)−BTの放電回
路は遮断され、この間バッテリーBTの電力消費はない
@ これに対し直流ループが外部の切換器等により切断され
た場合には、フックスイッチH8は閉成されていたとし
ても、P点は無電圧状態となるため、トランジスタQ4
はオフとなシ、前述したと同様にダイヤルパルス発生回
路1の端子H8に、”H”レベルのフックスイッチ信号
を送出する。これによシダイヤルパルス発生回路1はス
タンバイモードとなシ、内蔵のダイヤルメモリはバッテ
リーBTによシバツクアップされる。
以上説明し喪ように、本発明によれば、ループ電流から
所定の電流を取り出す電流供給回路の出力端に、放電ス
イッチ用ダイオードを直列に接続したバックアップ用ダ
イオードと、上記バッテリーの電圧より大きいツェナー
電圧を有するツェナーダイオードとを並列接続すること
によυオンフック時およびオフフック時それぞれの電源
を確保するとともに、上記バッテリーを電源とするフッ
クスイッチ信号送出回路を設け、電流供給回路の出力の
有無によってダイヤルメモリにフックスイッチ信号を送
出するものとして、上記両室源の切換えを電流供給回路
の出力自体を監視することによって行なうようにしたこ
とによシ、オフフックのまま電話回線から切離された場
合にダイヤルメモリが無給電状態となって短縮ダイヤル
等の記憶内容が失なわれる事態が生ずるのを防ぐことが
できる。
所定の電流を取り出す電流供給回路の出力端に、放電ス
イッチ用ダイオードを直列に接続したバックアップ用ダ
イオードと、上記バッテリーの電圧より大きいツェナー
電圧を有するツェナーダイオードとを並列接続すること
によυオンフック時およびオフフック時それぞれの電源
を確保するとともに、上記バッテリーを電源とするフッ
クスイッチ信号送出回路を設け、電流供給回路の出力の
有無によってダイヤルメモリにフックスイッチ信号を送
出するものとして、上記両室源の切換えを電流供給回路
の出力自体を監視することによって行なうようにしたこ
とによシ、オフフックのまま電話回線から切離された場
合にダイヤルメモリが無給電状態となって短縮ダイヤル
等の記憶内容が失なわれる事態が生ずるのを防ぐことが
できる。
図は本発明の一実施例を示す回路図である。
1・・・−ダイヤルメモリ内蔵ダイヤルパルス発生回路
、2@・・・電流供給回路t−構成するダイオード/リ
ッジ、BT−−・・バックアップ用バッテリー、 D4
− ・・・放電スイッチ用ダイオード、Ll、L2・・
・・線路端子、R5・・・・フックスイッチ信号送出回
路を構成する抵抗素子、Q4・・・・同トランジスタ、
zDl・φ・・ツェナーダイオード。
、2@・・・電流供給回路t−構成するダイオード/リ
ッジ、BT−−・・バックアップ用バッテリー、 D4
− ・・・放電スイッチ用ダイオード、Ll、L2・・
・・線路端子、R5・・・・フックスイッチ信号送出回
路を構成する抵抗素子、Q4・・・・同トランジスタ、
zDl・φ・・ツェナーダイオード。
Claims (1)
- オフフック時にはループ電流から所定の電流を取り出す
電流供給回路によつて電源電流が供給されかつオンフッ
ク時にはバッテリーによつてバックアップされるダイヤ
ルメモリを備えたメモリダイヤル電話機において、前記
電流供給回路の出力端に接続された前記バッテリーと放
電スイッチ用のダイオードとの直列回路と、この直列回
路に並列に接続された前記バッテリーの電圧よりも大き
いツェナー電圧を有するツェナーダイオードと、前記バ
ッテリーを電源とし前記電流供給回路の出力の有無によ
つて前記ダイヤルメモリにフックスイッチ信号を送出す
るフックスイッチ信号送出回路とを備え、電流供給回路
の出力を監視することによつてダイヤルメモリへの電源
の切換えを行なうようにしたことを特徴とするメモリダ
イヤル電話機。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60124320A JPS61283264A (ja) | 1985-06-10 | 1985-06-10 | メモリダイヤル電話機 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60124320A JPS61283264A (ja) | 1985-06-10 | 1985-06-10 | メモリダイヤル電話機 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61283264A true JPS61283264A (ja) | 1986-12-13 |
JPH0450787B2 JPH0450787B2 (ja) | 1992-08-17 |
Family
ID=14882416
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60124320A Granted JPS61283264A (ja) | 1985-06-10 | 1985-06-10 | メモリダイヤル電話機 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61283264A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63245161A (ja) * | 1987-03-31 | 1988-10-12 | Iwatsu Electric Co Ltd | ダイヤル回路 |
JPH0216637U (ja) * | 1988-07-20 | 1990-02-02 | ||
US5014308A (en) * | 1989-02-09 | 1991-05-07 | Alcatel, N.V. | Circuit arrangement for providing power for an IC chip in a telephone subset |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5984947U (ja) * | 1982-11-30 | 1984-06-08 | 株式会社東芝 | メモリ付ダイヤル回路の電源供給回路 |
JPS59134963U (ja) * | 1983-02-26 | 1984-09-08 | 株式会社長谷川電機製作所 | アウトパルス電話機のメモリ保持回路 |
-
1985
- 1985-06-10 JP JP60124320A patent/JPS61283264A/ja active Granted
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5984947U (ja) * | 1982-11-30 | 1984-06-08 | 株式会社東芝 | メモリ付ダイヤル回路の電源供給回路 |
JPS59134963U (ja) * | 1983-02-26 | 1984-09-08 | 株式会社長谷川電機製作所 | アウトパルス電話機のメモリ保持回路 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63245161A (ja) * | 1987-03-31 | 1988-10-12 | Iwatsu Electric Co Ltd | ダイヤル回路 |
JPH0216637U (ja) * | 1988-07-20 | 1990-02-02 | ||
US5014308A (en) * | 1989-02-09 | 1991-05-07 | Alcatel, N.V. | Circuit arrangement for providing power for an IC chip in a telephone subset |
Also Published As
Publication number | Publication date |
---|---|
JPH0450787B2 (ja) | 1992-08-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4647787A (en) | Backup battery power supply for microprocessor based telephones | |
JPS59501239A (ja) | 電話機内の電話線電力供給制御装置 | |
JPS6113523A (ja) | 電話機におけるラツチング・リレ−駆動回路 | |
US4636587A (en) | Electronic switch for digital telephone | |
JPS61283264A (ja) | メモリダイヤル電話機 | |
JPS6351627B2 (ja) | ||
US4223186A (en) | Circuit arrangement for line-supplied subscriber stations having dial devices | |
JPH0638526Y2 (ja) | 電話機の電源回路 | |
KR940005522B1 (ko) | 리세트 회로 | |
JP2620798B2 (ja) | 電話機のダイアルメモリ用バックアップ電源回路 | |
KR960000612Y1 (ko) | 사설 교환기의 가입자 인터페이스 회로 | |
JPS63204861A (ja) | デ−タ通信端末装置 | |
JPS6312603Y2 (ja) | ||
JPS6357987B2 (ja) | ||
KR0186013B1 (ko) | 팩시밀리 전화기 제어회로 | |
JPH0641409Y2 (ja) | 電話機 | |
JP2889680B2 (ja) | 電話機の機能設定回路 | |
JPH01231465A (ja) | ダイヤル発信回路 | |
JPH0810886B2 (ja) | 電話機選択信号出力装置 | |
EP1328111B1 (en) | Power switch device utilizing phone loop signals to control supply of electrical power to a telephony instrument | |
KR810000477B1 (ko) | 콤퓨터형 전화기의 전원제어장치 | |
JPS60259027A (ja) | コ−ドレス電話装置 | |
JPH0455017B2 (ja) | ||
JPS6310846A (ja) | 電話機のリレ−復旧回路 | |
JPS60149268U (ja) | 電話機回路 |