JPS61269266A - Dropout detecting device - Google Patents

Dropout detecting device

Info

Publication number
JPS61269266A
JPS61269266A JP60111470A JP11147085A JPS61269266A JP S61269266 A JPS61269266 A JP S61269266A JP 60111470 A JP60111470 A JP 60111470A JP 11147085 A JP11147085 A JP 11147085A JP S61269266 A JPS61269266 A JP S61269266A
Authority
JP
Japan
Prior art keywords
dropout
output
signal
period
dropouts
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60111470A
Other languages
Japanese (ja)
Other versions
JPH0634295B2 (en
Inventor
Shigeo Yamagata
茂雄 山形
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP60111470A priority Critical patent/JPH0634295B2/en
Publication of JPS61269266A publication Critical patent/JPS61269266A/en
Publication of JPH0634295B2 publication Critical patent/JPH0634295B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To execute satisfactorily a detection from a drop-out of an extremely short period to a drop out of a comparatively long period by providing the second drop out detecting circuit which can detect a dropout of a shorter period than that which can be detected by the first detecting circuit. CONSTITUTION:A signal S-5+S-14 which has synthesized an output S-5 of a comparator 5 and an output S-14 of a synchronization detector 14 is obtained from the synchronization detector 14, and said signal is outputted from an output terminal 15 as a dropout detecting signal. In this case, in an output S-16 of an AND gate 16, while the output S-5 of the comparator 5 is low, a noise is also obstructed satisfactorily by an operation of the AND gate 16. In this way, the possibility that the synchronization detector 14 is triggered in this low period is solved, and after all, the device can cope with a dropout satisfactorily from a dropout of an extremely short period to a dropout of a comparatively long period.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、ドロップアウト検出装置、特にビデオ信号、
主としてFM信号におけるドロップアウトを検出するの
に好適なドロップアウト検出装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION (Industrial Field of Application) The present invention relates to a dropout detection device, particularly for a video signal,
The present invention mainly relates to a dropout detection device suitable for detecting dropouts in FM signals.

(従来の技術) 周知の様にビデオ信号の再生装置においては記録媒体上
のビデオ信号を再生する際に種々の原因で信号の欠落、
即ち、ドロップアウトが往々にして生じてしまうもので
あり、そのため斯種装置にあっては信号のドロップアウ
トを補償するため手段が講じられているのが通例である
(Prior Art) As is well known, in a video signal reproducing device, when reproducing a video signal on a recording medium, signal loss or omission may occur due to various reasons.
That is, dropouts often occur, and therefore measures are typically taken in such devices to compensate for signal dropouts.

良好なドロップアウト補償を行うためにはドロップアウ
トを正確に検出する必要がある訳であるが、これについ
ては従来より種々提案が為されている。
In order to perform good dropout compensation, it is necessary to accurately detect dropouts, and various proposals have been made in the past regarding this.

第3図はその一例を示すものであり1図において、入力
端子1には第4図S−1で示す様なFM輝度信号が入力
され、これは増幅器(以下、AMP)2で増幅された後
、AM検波回路3にてAM検波され、第4図S−3に示
す様な信号にされる。この場合、FM信号S−1のキャ
リア成分を除去し、ドロップアウト部分を通す様にその
時定数が選ばれる。同AM検波信号S−3は時定数の十
分大なるロウバスフィルタ(以下、LPF)4で更にド
ロップアウト部分も平滑される(第4図5−4)、LP
F4の出力S−4はコンパレータ5の一人力に附与され
、ここでその十入力に附与されるAM検波回路3の出力
S−3と比較され、その出力に第4図5−5で示す様な
ドロップアウトの期間、ロウレベルとなる信号が得られ
、これがドロップアウト検出信号として出力端子6より
出力°される。
Figure 3 shows an example of this. In Figure 1, an FM luminance signal as shown in Figure 4 S-1 is input to input terminal 1, and this is amplified by amplifier (hereinafter referred to as AMP) 2. Thereafter, the AM detection circuit 3 performs AM detection to generate a signal as shown in FIG. 4, S-3. In this case, the time constant is chosen to remove the carrier component of the FM signal S-1 and pass the dropout portion. The dropout portion of the AM detection signal S-3 is further smoothed by a low-pass filter (hereinafter referred to as LPF) 4 with a sufficiently large time constant (Fig. 4, 5-4).
The output S-4 of F4 is applied to the output of the comparator 5, where it is compared with the output S-3 of the AM detection circuit 3 applied to its ten inputs, and the output is given as shown in Fig. 4, 5-5. During the dropout period as shown, a low level signal is obtained, and this is output from the output terminal 6 as a dropout detection signal.

しかし乍らこの第3図に示す様な構成の装置にあっては
、AM検波回路3による包結線検波出力(7)tzベベ
ルもとにドロップアウト検出を行うものであるために、
例えば1〜2)t、sと云う様な極めて短い期間のドロ
ップアウトについては良好に検出するのが困難であると
云う難点がある。
However, in the device configured as shown in FIG. 3, dropout detection is performed based on the envelope detection output (7) tz bevel from the AM detection circuit 3.
For example, there is a problem in that it is difficult to accurately detect dropouts in extremely short periods such as 1-2) t and s.

w45図に他の従来例を示す、この従来例は第3図の従
来例における上記の難点を克服し得るものである。
Another conventional example is shown in FIG. w45, and this conventional example can overcome the above-mentioned difficulties in the conventional example shown in FIG.

図において、入力端子11には例えば第6図5−11で
示すようなFM輝度信号が入力され、これは増幅器12
によって増幅された後、リミッタ13によって第6図5
−13に示す如き一定レベルの信号とされる。リミッタ
13の出力5−13は、所定周期T以下(若しくは所定
周波数f=17T以上)の信号が入力されている間はそ
の出力をハイと為し、周期がTよりも長くなる(若しく
は周波数がfよりも低くなる)と、その出力をロウにす
る周期検出器14に附与される。
In the figure, an FM luminance signal as shown in FIG. 6, 5-11, for example, is input to the input terminal 11, and this
After being amplified by the limiter 13, the
The signal has a constant level as shown in -13. The output 5-13 of the limiter 13 remains high while a signal with a predetermined period T or less (or a predetermined frequency f=17T or more) is input, and the output becomes high when the period becomes longer than T (or the frequency f), the period detector 14 makes its output low.

従って1周期検出器14設定周期Tを例えば1〜2p、
、s程度に選んでおけば、その出力は第6図5−14に
示す様に、Tを越える様な長てのドロップアウトがあっ
た場合にロウとなり、斯くして同周期検出器14の出力
5−14がドロップアウト検出信号として出力端子15
より得られる。
Therefore, the one-cycle detector 14 setting cycle T is, for example, 1 to 2p,
, s, the output becomes low when there is a long dropout exceeding T, as shown in FIG. Output 5-14 is output to output terminal 15 as a dropout detection signal.
More can be obtained.

しかし乍らこの第5図の構成においても他の問題を生ず
ることになる。即ち、それはドロップアウト期間が比較
的長い場合において、ドロップアウト期間中にノイズを
生じていたりすると、このノイズによって周期検出器1
4がトリガされ、ドロップアウトであるにも拘らず、ド
ロップアウトではない旨の検出信号を出力してしまう場
合がある。
However, the configuration shown in FIG. 5 also causes other problems. That is, when the dropout period is relatively long, if noise occurs during the dropout period, this noise causes the period detector 1 to
4 may be triggered and output a detection signal indicating that there is no dropout even though it is a dropout.

以上を考慮すると、極めて短期間のドロップアウトから
比較的長期間のドロップアウトまで検出し得る様にする
には例えば第3図の出力端子6の出力と第5図の出力端
子15の出力をORゲートに入力して第3図及び第5図
の装置の再検出出力の論理和が得られる様に両装置を組
合せれば良い。
Considering the above, in order to be able to detect dropouts ranging from extremely short-term dropouts to relatively long-term dropouts, for example, OR the output of output terminal 6 in FIG. 3 and the output of output terminal 15 in FIG. The two devices may be combined so that the logical sum of the redetection outputs of the devices shown in FIGS. 3 and 5 can be obtained by inputting the signal to the gate.

(発明が解決しようとする問題点) しかし乍ら、第3図及び第5図の装置をORゲートによ
り合成する様にした場合、ORゲートの応答性能、特に
、第5図の構成を通じて得られる1〜2ILsec程度
の極めて短期間のドロップアウトについての検出信号に
対する応答性能に不安があり、時として、かかる検出信
号がORゲートにおいて阻止されてしまう様な慣れがあ
る。
(Problem to be Solved by the Invention) However, when the devices shown in FIG. 3 and FIG. There is concern about the response performance to a detection signal for an extremely short dropout of about 1 to 2 ILsec, and there is a habit that such a detection signal is sometimes blocked at the OR gate.

本発明はかかる事情に鑑みて為されたもので。The present invention has been made in view of such circumstances.

簡単な手段にて、極めて短期間のドロップアウトから比
較的長期間のドロップアウトに亘って極めて良好に検出
出来るドロップアウト検出装置を提供することを目的と
する。
It is an object of the present invention to provide a dropout detection device that can extremely well detect dropouts ranging from extremely short-term dropouts to relatively long-term dropouts using simple means.

(問題点を解決するための手段) 上記目的を達成するため、本発明のドロップアウト検出
装置は、入力信号におけるドロップアウトを検出する第
1のドロップアウト検出回路と、該第1の検出回路の出
力により上記入力信号を規制する規制回路と、該規制回
路の出力におけるドロップアウトを検出するための、上
記第1の検出回路によって検出し得るよりも短い期間の
ドロップアウトを検出可能な第2のドロップアウト検出
回路とを具えるものである。
(Means for Solving the Problems) In order to achieve the above object, the dropout detection device of the present invention includes a first dropout detection circuit that detects a dropout in an input signal, and a first dropout detection circuit that detects a dropout in an input signal. a regulating circuit for regulating the input signal by an output; and a second regulating circuit for detecting dropouts at the output of the regulating circuit, capable of detecting dropouts of shorter duration than can be detected by the first detection circuit. and a dropout detection circuit.

(作  用) 上記構成において、第2のドロップアウト検出回路は、
規制回路により第1のドロップアウト検出回路の検出出
力をもとに規制された入力信号においてドロップアウト
を検出し、従って、同第2のドロップアウト検出回路か
らは、再検出回路の検出出力の合成出力が得られる。
(Function) In the above configuration, the second dropout detection circuit:
The regulation circuit detects a dropout in the regulated input signal based on the detection output of the first dropout detection circuit, and therefore, the second dropout detection circuit detects a dropout by combining the detection output of the re-detection circuit. I get the output.

(実施例) 以下、本発明の一実施例について第1図を参照して説明
する。
(Example) Hereinafter, an example of the present invention will be described with reference to FIG.

第1図に示す例は第3図及び第5図に示した従来例を本
発明に従って組合せたもので、図中。
The example shown in FIG. 1 is a combination of the conventional examples shown in FIGS. 3 and 5 according to the present invention.

第3.5図におけると同一符号のものは同様の要素を示
す。
The same reference numerals as in Figure 3.5 indicate similar elements.

図において、16はコンパレータ5の出力、即ち、ドロ
ップアウト検出出力をもとにAMP2の出力、即ち、入
力信号を規制するため規制回路の一例であるANDゲー
トで、入力信号S−1及びコンパレータ5の出力S−5
を入力し。
In the figure, reference numeral 16 denotes an AND gate which is an example of a regulation circuit for regulating the output of AMP2, that is, the input signal, based on the output of comparator 5, that is, the dropout detection output. Output S-5
Enter.

従って、その出力5−16としては第2図5−16に示
す様に、ドロップアウト期間だけ信号がノイズも含めて
除去された一定振幅の、入力信号S−1に相当する信号
が得られる。同ANDゲート16の出力は同期検出器1
4に入力され、従って、同周期検出器14からは、結果
的にコンパレータ5の出力S−5と第5図で述べた同期
検出器14の出力5−14とを合成した信号S−5+5
−14が得られ、同信号がドロップアウト検出信号とし
て出力端子15から出力される。
Therefore, as shown in FIG. 2 5-16, the output 5-16 is a signal corresponding to the input signal S-1 having a constant amplitude from which the signal including noise is removed during the dropout period. The output of the AND gate 16 is the synchronization detector 1
Therefore, the same period detector 14 outputs a signal S-5+5 which is a combination of the output S-5 of the comparator 5 and the output 5-14 of the synchronous detector 14 described in FIG.
-14 is obtained, and the same signal is output from the output terminal 15 as a dropout detection signal.

ここで、ANDゲート16の出力5−16において、コ
ンパレータ5の出力S−5がロウである間は、ANDゲ
ート16の作用によりノイズも良好に阻止されることに
なるから、このロウの期間において周期検出器14がト
リガされる様な惧れは解消され、結局、第1図の構成に
より。
Here, in the output 5-16 of the AND gate 16, while the output S-5 of the comparator 5 is low, noise is also effectively blocked by the action of the AND gate 16, so during this low period, The fear that the period detector 14 would be triggered is eliminated, and the configuration shown in FIG. 1 eliminates the possibility.

極めて短期間のドロップアウトから比較的長期間のドロ
ップアウトに亘り、良好に対応出来る様になる。
You will be able to cope well with dropouts ranging from extremely short-term dropouts to relatively long-term dropouts.

尚、第1図において、3〜5で示す要素は第1のドロッ
プアウト検出回路を構成し、又1周期検出器14は第2
のドロップアウト検出回路を構成するものであるが、こ
の場合、第2の検出回路たる周期検出器14のドロップ
アウト検出能は第1の検出回路のそれよりも高く、即ち
、第1の検出回路によって検出し得るよりも短い期間の
ドロップアウトを検出し得る様に設定されているもので
あることは言う迄もない。
In FIG. 1, elements 3 to 5 constitute the first dropout detection circuit, and the one-period detector 14 constitutes the second dropout detection circuit.
However, in this case, the dropout detection ability of the period detector 14, which is the second detection circuit, is higher than that of the first detection circuit. It goes without saying that the settings are such that dropouts can be detected for a shorter period of time than can be detected by.

(発明の効果) 以上詳述した様に本発明によれば、極めて簡単な手段に
て、極めて短期間のドロップアウトから比較的長期間の
ドロップアウトに亘り良好に検出し得る様になるもので
、斯種ドロップアウト検出装置において極めて有益なも
のである。
(Effects of the Invention) As detailed above, according to the present invention, it is possible to successfully detect dropouts ranging from extremely short-term dropouts to relatively long-term dropouts using extremely simple means. , which is extremely useful in such a dropout detection device.

【図面の簡単な説明】 第1図は本発明の一実施例のブロック図、第2図は第1
図中の要部の入出力を示す図。 第3図は従来の一例を示す図。 第4図は第3図中の要部の入出力を示す図、第5図は従
来の他の例を示す図。 第6図は第5図中の要部の入出力を示す図である。 3−−−AM検波器、4−−−LPF、5−−−コンパ
レータ、14−m−周期検出器。 16−−−AND  ゲ −  ト 。 第40
[Brief Description of the Drawings] Fig. 1 is a block diagram of one embodiment of the present invention, and Fig. 2 is a block diagram of an embodiment of the present invention.
A diagram showing input/output of main parts in the figure. FIG. 3 is a diagram showing a conventional example. FIG. 4 is a diagram showing the input/output of the main parts in FIG. 3, and FIG. 5 is a diagram showing another conventional example. FIG. 6 is a diagram showing the input/output of the main parts in FIG. 5. 3---AM detector, 4---LPF, 5---comparator, 14-m-period detector. 16---AND gate. 40th

Claims (1)

【特許請求の範囲】 入力信号のドロップアウトを検出するための装置であつ
て、 上記入力信号におけるドロップアウトを検出する第1の
ドロップアウト検出回路と、 該第1の検出回路の出力により上記入力信号を規制する
規制回路と、 該規制回路の出力におけるドロップアウトを検出するた
めの、上記第1の検出回路によって検出し得るよりも短
い期間のドロップアウトを検出可能な第2のドロップア
ウト検出回路と、を具えたことを特徴とするドロップア
ウト検出装置。
[Scope of Claims] A device for detecting a dropout in an input signal, comprising: a first dropout detection circuit for detecting a dropout in the input signal; and an output of the first detection circuit to detect a dropout in the input signal. a regulation circuit that regulates a signal; and a second dropout detection circuit capable of detecting a dropout of a shorter period than can be detected by the first detection circuit, for detecting a dropout in the output of the regulation circuit. A dropout detection device comprising:
JP60111470A 1985-05-24 1985-05-24 Dropout detection device Expired - Lifetime JPH0634295B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60111470A JPH0634295B2 (en) 1985-05-24 1985-05-24 Dropout detection device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60111470A JPH0634295B2 (en) 1985-05-24 1985-05-24 Dropout detection device

Publications (2)

Publication Number Publication Date
JPS61269266A true JPS61269266A (en) 1986-11-28
JPH0634295B2 JPH0634295B2 (en) 1994-05-02

Family

ID=14562058

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60111470A Expired - Lifetime JPH0634295B2 (en) 1985-05-24 1985-05-24 Dropout detection device

Country Status (1)

Country Link
JP (1) JPH0634295B2 (en)

Also Published As

Publication number Publication date
JPH0634295B2 (en) 1994-05-02

Similar Documents

Publication Publication Date Title
KR860007660A (en) Noise reduction circuit
JPH0634296B2 (en) Dropout detection device
JPS6097797A (en) Signal drop correcting circuit
JPS61269266A (en) Dropout detecting device
KR830002322B1 (en) Nested Video Disc Servo
CA1106058A (en) Noise reduction system for color television
JPS57211811A (en) Demodulating circuit for modulated signal
KR940000972B1 (en) Reproduced fm signal processing circuit
JPH0543581Y2 (en)
JPH0463580B2 (en)
JPH0643898Y2 (en) Dropout detection circuit
KR860001002Y1 (en) Noise detecting circuit of video signal
KR800001740Y1 (en) Automatic gain control apparatus
JP2602342B2 (en) Switching noise eliminator
JPS6182378A (en) Drop-out detection circuit
JPH03168957A (en) Tracking circuit of 4-frequency pilot system
KR970071540A (en) The focus servo control circuit of the disc recording and reproducing apparatus
JPS60226066A (en) Drop-out detecting circuit
JPH0314368A (en) Feedback clamping circuit
JPH01211274A (en) Drop out detector
JPS6248886A (en) Amplitude detecting circuit
JPH0489661A (en) Signal recording and reproducing device
JPS61216166A (en) Address signal processor
JPH03192571A (en) Magnetic recording and reproducing device
JPS60261279A (en) Color signal processor