JPH0314368A - Feedback clamping circuit - Google Patents

Feedback clamping circuit

Info

Publication number
JPH0314368A
JPH0314368A JP1150201A JP15020189A JPH0314368A JP H0314368 A JPH0314368 A JP H0314368A JP 1150201 A JP1150201 A JP 1150201A JP 15020189 A JP15020189 A JP 15020189A JP H0314368 A JPH0314368 A JP H0314368A
Authority
JP
Japan
Prior art keywords
noise
gain
input signal
amount
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1150201A
Other languages
Japanese (ja)
Other versions
JP2903545B2 (en
Inventor
Shigeru Harada
茂 原田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP1150201A priority Critical patent/JP2903545B2/en
Priority to TW81213586U priority patent/TW393003U/en
Publication of JPH0314368A publication Critical patent/JPH0314368A/en
Application granted granted Critical
Publication of JP2903545B2 publication Critical patent/JP2903545B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

PURPOSE:To attain stable clamping operation even when a source such as a VTR and a disk including much noise is used by detecting the quantity of noise included in an input signal and controlling the gain of a feedback loop or a non-sensitive band in accordance with the detecting output. CONSTITUTION:A noise detecting means 20 detects the quantity of noise included in an input signal and a gain control means 8 controls the gain of the feedback loop or the non sensitive band in accordance with the detecting output. Namely, when the quantity of noise included in the input signal is high, a gain reducing area is expanded or the non-sensitive band is expanded, and in the case of less noise, the gain reducing area is narrowed or the non sensitive band is narrowed. Even when an input signal including the comparatively much noise is inputted, stable clamping operation can be attained without varying clamp potential.

Description

【発明の詳細な説明】 〔産業上の利用分野] この発明は、ディジタル情報を処理する場合等に用いて
好適なフィードバッククランプ回路φこ関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a feedback clamp circuit φ suitable for use in processing digital information.

(発明の概要) この発明は、ディジタル情報を利用してクランプ制御を
行うフィードバッククランプ回路において、入力信号に
含まれるノイズ量を検出し、その検出出力に応じて帰還
ループのゲイン又は不感帯幅をコントロールすることに
より、VTRやディスク等のノイズ量の多いソースのと
きでも、安定したクランプ動作ができるようにしたもの
である。
(Summary of the Invention) The present invention detects the amount of noise contained in an input signal in a feedback clamp circuit that performs clamp control using digital information, and controls the gain or dead band width of the feedback loop according to the detected output. By doing so, stable clamping operation can be performed even when using a source with a large amount of noise such as a VTR or a disc.

〔従来の技術〕[Conventional technology]

A/D変換器を介するディジタルのフィードバッククラ
ンプ回路として従来第8図に示すようなものがある。同
図において、入力端子(1)からの入力信号はクランプ
回路(2)において、端子(3)からのクランプパルス
の期間所定のクランプ電位にクランプされて、A/D変
換器(4)でA/D変換されて出力端子(5)に取り出
される。
There is a conventional digital feedback clamp circuit using an A/D converter as shown in FIG. In the same figure, an input signal from an input terminal (1) is clamped at a predetermined clamp potential in a clamp circuit (2) for a period of a clamp pulse from a terminal (3), and an A/D converter (4) outputs an A/D converter (4). /D converted and taken out to the output terminal (5).

また、A/D変換器(4)の出力信号の一部が東分検出
器(6)において、端子(7)からの基($電位期間(
又はクランプ電位期間)を表わすパルスの間基準電位(
又はクランブ電位)と比較され、その差分が反転アンプ
(8)で増幅され、D/A変換器(9)でD/A変換さ
れた後ローパスフィルタ(10)を通ってクランプ電位
としてクランプ回路(2)に供給される。そして差分検
出器(6)の両入力が常に一定になるようにフィードバ
ックがかけられる。
In addition, a part of the output signal of the A/D converter (4) is transmitted to the Higashibu detector (6) from the terminal (7) ($ potential period (
or clamp potential period) during the pulse representing the reference potential (
The difference is amplified by an inverting amplifier (8), D/A converted by a D/A converter (9), and then passed through a low-pass filter (10) and output as a clamp potential to a clamp circuit ( 2). Feedback is then applied so that both inputs of the differential detector (6) are always constant.

〔発明が解決しようとする課題] ところで、第8図の如き構成のフィードバッククランプ
回路の場合、人力端子(1)からの人力端子のノイズ量
が大きい時に帰還ループのアンプ(8)のゲイン及びロ
ーパスフィルタ(10)の時定数を一定にしておくと、
ノイズによりクランプ回路(2)に与えられるクランプ
電位がガタガタしてしまう。これに対処するためにアン
プ(8)のゲインを下げたり、ローバスフィルタ(10
)の時定数を長くするとクランプ能力が低下してしまう
欠点がある。
[Problems to be Solved by the Invention] By the way, in the case of the feedback clamp circuit having the configuration as shown in FIG. If the time constant of the filter (10) is kept constant,
The clamp potential applied to the clamp circuit (2) fluctuates due to the noise. To deal with this, the gain of the amplifier (8) can be lowered or the low-pass filter (10
) has the disadvantage that the clamping ability decreases if the time constant is increased.

この発明は断る点に鑑みてなされたもので、ノイズ量の
多いソースでも安定したクランプ動作が可能なフィード
バッククランプ回路を提供するものである。
The present invention has been made in view of the above points, and an object thereof is to provide a feedback clamp circuit capable of stable clamping operation even with a source having a large amount of noise.

[課題を解決するための手段] この発明によるフィードバッククランブ回路は、人力信
号に含まれるノイズ量を検出するノイズ検出手段(20
)と、このノイズ検出手段(20)の出力に応じて帰還
ループのゲイン又は不感帯幅をコントロールする利得制
御手段(8)とを備え、ディジタル情報を利用してクラ
ンプ制御を行うように構成している。
[Means for Solving the Problems] The feedback clamp circuit according to the present invention includes noise detection means (20
) and gain control means (8) for controlling the gain or dead band width of the feedback loop according to the output of the noise detection means (20), and configured to perform clamp control using digital information. There is.

〔作用〕[Effect]

ノイズ検出手段(20)で入力信号に含まれるノイズ量
を検出し、その検出出力に応して利得制御手段(8)に
おいて帰還ループのゲイン又は不感帯幅をコントロール
する。すなわち入力信号に含まれるノイズ量が大きいと
きはゲインを下げる領域を広げるかまたは不感帯幅を広
げ、ノイズ量が小さいときはゲインを下げる領域を狭め
るか又は不感帯幅を狭める。これによりノイズが多少多
く含まれる人力信号が人力された場合でも、クランプ電
位がガタつくことがなく、安定したクランプ動作が可能
となる。
A noise detection means (20) detects the amount of noise contained in the input signal, and a gain control means (8) controls the gain or dead band width of the feedback loop according to the detected output. That is, when the amount of noise contained in the input signal is large, the area where the gain is lowered is widened or the dead band width is widened, and when the amount of noise is small, the area where the gain is lowered is narrowed or the dead band width is narrowed. As a result, even if a human input signal containing a certain amount of noise is input manually, the clamp potential does not fluctuate, and stable clamp operation is possible.

(実施例〕 以下、この発明の一実施例を第1図〜第7図に基づいて
詳しく説明する。
(Example) Hereinafter, an example of the present invention will be described in detail based on FIGS. 1 to 7.

第1図は本実施例の回路構戒を示すもので、同図におい
て、第8図と対応する部分には同一符号を付し、その詳
細説明は省略する。
FIG. 1 shows the circuit configuration of this embodiment. In the figure, parts corresponding to those in FIG. 8 are denoted by the same reference numerals, and detailed explanation thereof will be omitted.

本実施例ではA/D変換器(4)の後にノイズ検出回路
(20)を設け、これによりA/D変換器(4)の出力
側に得られる信号に含まれるノイズ量を検出する。そし
て、その検出出力に応して反転アンプ(8)のゲインを
コントロールしたり不感帯幅をコントロールしたりする
ようにする。このために反転アンプ(8)の人出力特性
を第3図〜第5図に示す特性のいずれかに予め設定して
おく。
In this embodiment, a noise detection circuit (20) is provided after the A/D converter (4), and this detects the amount of noise contained in the signal obtained at the output side of the A/D converter (4). Then, the gain of the inverting amplifier (8) and the dead band width are controlled in accordance with the detected output. For this purpose, the human output characteristic of the inverting amplifier (8) is set in advance to one of the characteristics shown in FIGS. 3 to 5.

例えば反転アンプ(8)の入出力特性を第3図の如き特
性に設定しておくと、ノイズ検出回路(20)で検出さ
れるノイズ量が零のときは反転アンプ(8)の人出力特
性は第2図の如くなるも、ノイズ検出回路(20)でノ
イズ量が検出されると、そのノイズ量に応して反転アン
プ(8)の入出力特性は第3図の如く変化する。すなわ
ち検出されるノイズ量が大きいときはゲインを下げる領
域al は広げられ、検出されるノイズ量が小さいとき
はゲインを下げる領域a,は狭められる。
For example, if the input/output characteristics of the inverting amplifier (8) are set to the characteristics shown in Figure 3, when the amount of noise detected by the noise detection circuit (20) is zero, the human output characteristic of the inverting amplifier (8) However, when the amount of noise is detected by the noise detection circuit (20), the input/output characteristics of the inverting amplifier (8) change as shown in FIG. 3 in accordance with the amount of noise. That is, when the amount of detected noise is large, the area al where the gain is reduced is widened, and when the amount of detected noise is small, the area a, where the gain is reduced is narrowed.

・また、例えば反転アンプ(8)の人出力特性を第4図
の如き特性に設定しておくと、ノイズ検出回路(20)
で検出されるノイズ量が零のときは反転アンプ(8)の
入出力特性は第2図の如くなるも、ノイズ検出回路(2
0)でノイズ量が検出されると、そのノイズ量に応じて
反転アンプ(8)の入出力特性は第4図の如く変化する
。すなわち検出されるノイズ量が大きいときは不感帯幅
a2は広げられ、検出されるノイズ量が小さいときは不
感帯幅a2は狭められる。
・For example, if the human output characteristics of the inverting amplifier (8) are set to the characteristics shown in Fig. 4, the noise detection circuit (20)
When the amount of noise detected by the noise detection circuit (2) is zero, the input/output characteristics of the inverting amplifier (8) will be as shown in
When the amount of noise is detected at 0), the input/output characteristics of the inverting amplifier (8) change as shown in FIG. 4 according to the amount of noise. That is, when the amount of detected noise is large, the dead band width a2 is widened, and when the amount of detected noise is small, the dead band width a2 is narrowed.

また、例えば反転アンプ(8)の人出力特性を第5図の
如き特性に設定しておくと、ノイズ検出回路(20)で
検出されるノイズ量が零のときは反転アンプ(8)の入
出力特性は第2図の如くなるも、ノイズ検出回路(20
)でノイズ量が検出されると、そのノイズ量に応じて反
転アンプ(8)の人出力特性は第5図の如く変化する。
For example, if the human output characteristics of the inverting amplifier (8) are set to the characteristics shown in Figure 5, when the amount of noise detected by the noise detection circuit (20) is zero, the input of the inverting amplifier (8) The output characteristics are as shown in Figure 2, but the noise detection circuit (20
), when the amount of noise is detected, the human output characteristic of the inverting amplifier (8) changes as shown in FIG. 5 in accordance with the amount of noise.

すなわち検出されるノイズ量が大きいときはゲインを下
げる領域と不感帯幅a,は広げられ、検出されるノイズ
量が小さいときはゲインを下げる領域と不感帯幅a3は
狭められる。
That is, when the detected amount of noise is large, the gain reduction area and the dead band width a3 are widened, and when the detected noise amount is small, the gain reduction area and the dead band width a3 are narrowed.

このようにゲインまたは不感帯幅をコントロールされた
反転アンプ(8)からの出力信号はD/A変換R(9)
でD/A変換され、ローバスフィルタ(10)を通って
クランプ電位としてクランプ回路(2)に供給される。
The output signal from the inverting amplifier (8) whose gain or dead band width is controlled in this way is converted to a D/A converter R (9).
The signal is D/A converted at , passed through a low-pass filter (10), and supplied as a clamp potential to a clamp circuit (2).

これによりノイズが多少多く含まれる入力信号が入力さ
れた場合でも、クランプ電位がガタつくことがなく、安
定したクンプ動作が可能となる。
As a result, even if an input signal containing a little bit of noise is input, the clamp potential will not fluctuate, and stable clamping operation will be possible.

第6図はノイズ検出回路(20)の具体的回路の一例を
示すもので、同図において(21)はA/D変換H(4
)(第1図)からの出力信号が供給される入力端子であ
って、この人力端子(21)からの人力信号は比較回路
(22)に供給されて基準電位と比較される。比較回路
(22)は入力信号のレベルが基準電位より大きいと例
えば“l I1の信号を発生し、小さいと例えば“O 
I1の信号を発生する。
FIG. 6 shows an example of a specific circuit of the noise detection circuit (20), in which (21) is an A/D conversion H (4
) (FIG. 1), the human power signal from this human power terminal (21) is supplied to a comparator circuit (22) and compared with a reference potential. The comparator circuit (22) generates a signal of, for example, "I1" when the level of the input signal is higher than the reference potential, and generates a signal of, for example, "O" when the level of the input signal is lower than the reference potential.
Generates the I1 signal.

比較回路(22)の出力信号はカウンタ(23)に供給
され、カウンタ(23)は端子(24)より印加される
基準電位期間を表わすパルスの期間中比較回路〈22)
からの“゜1”の信号をカウントする。カウンタ(23
)のカウント値は比較回路(25)に供給されて基準回
数と比較され、カウント値が基準回数より大きければ出
力端子(26)にノイズ量検出信号が得られる。
The output signal of the comparison circuit (22) is supplied to a counter (23), and the counter (23) is supplied to the comparison circuit (22) during the period of the pulse representing the reference potential period applied from the terminal (24).
Count the “゜1” signal from. Counter (23
) is supplied to the comparison circuit (25) and compared with the reference number of times, and if the count value is larger than the reference number of times, a noise amount detection signal is obtained at the output terminal (26).

第7図は基準回数と入力信号の基準電位期間の頻度を表
したもので、カウンタ(23)のカウント値が基準回数
より大きければノイズ量検出出力が多く得られる。
FIG. 7 shows the reference number of times and the frequency of the reference potential period of the input signal, and if the count value of the counter (23) is greater than the reference number of times, more noise amount detection output can be obtained.

〔発明の効果〕〔Effect of the invention〕

上述の如くこの発明によれば、入力信号に含まれるノイ
ズ量を検出し、その検出出力に応して帰還ループのゲイ
ン又は不感帯幅をコントロールするようにしたので、V
TRやディスク等のノイズ量の多いソースのときでも、
安定したクランプ動作が可能となり、ディジタル情報を
処理する場合等に極めて有用である。
As described above, according to the present invention, the amount of noise contained in the input signal is detected and the gain or dead band width of the feedback loop is controlled according to the detected output, so that V
Even when using a source with a lot of noise such as a TR or disc,
This enables stable clamping operation and is extremely useful when processing digital information.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例を示す回路構戒図、第2図
〜第5図はこの発明によるアンプの人出力特性図、第6
図はこの発明の要部の一例を示す構成図、第7図は第6
図の動作説明に供するための図、第8図は従来例を示す
回路構戒図である。 (2)はクランプ回路、(4)はA/D変換器、(6)
は差分検出器、(8)はアンプ、(9)はD/A変換器
、(lO)はローパスフィルタ、(20)はノイズ検出
回路である。
Fig. 1 is a circuit configuration diagram showing one embodiment of the present invention, Figs. 2 to 5 are human output characteristic diagrams of the amplifier according to the invention, and Fig. 6
The figure is a configuration diagram showing an example of the main part of this invention, and FIG.
FIG. 8, which is a diagram for explaining the operation of the diagram, is a circuit configuration diagram showing a conventional example. (2) is a clamp circuit, (4) is an A/D converter, (6)
is a differential detector, (8) is an amplifier, (9) is a D/A converter, (lO) is a low-pass filter, and (20) is a noise detection circuit.

Claims (1)

【特許請求の範囲】 1、入力信号に含まれるノイズ量を検出するノイズ検出
手段と、 該ノイズ検出手段の出力に応じて帰還ループのゲインを
コントロールする利得制御手段とを備え、ディジタル情
報を利用してクランプ制御を行うようにしたことを特徴
とするフィードバッククランプ回路。 2、入力信号に含まれるノイズ量を検出するノイズ量検
出手段と、該ノイズ検出手段の出力に応じて帰還ループ
の不感帯幅をコントロールする利得制御、手段とを備え
、ディジタル情報を利用してクランプ制御を行うように
したことを特徴とするフィードバッククランプ回路。
[Claims] 1. A noise detecting means for detecting the amount of noise contained in an input signal, and a gain control means for controlling the gain of a feedback loop according to the output of the noise detecting means, and utilizing digital information. A feedback clamp circuit characterized in that it performs clamp control. 2. Equipped with noise amount detection means for detecting the amount of noise contained in the input signal, and gain control means for controlling the dead band width of the feedback loop according to the output of the noise detection means, and clamping using digital information. A feedback clamp circuit characterized in that it performs control.
JP1150201A 1989-06-13 1989-06-13 Feedback clamp circuit Expired - Fee Related JP2903545B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1150201A JP2903545B2 (en) 1989-06-13 1989-06-13 Feedback clamp circuit
TW81213586U TW393003U (en) 1989-06-13 1990-11-22 Feedback positioning circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1150201A JP2903545B2 (en) 1989-06-13 1989-06-13 Feedback clamp circuit

Publications (2)

Publication Number Publication Date
JPH0314368A true JPH0314368A (en) 1991-01-23
JP2903545B2 JP2903545B2 (en) 1999-06-07

Family

ID=15491731

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1150201A Expired - Fee Related JP2903545B2 (en) 1989-06-13 1989-06-13 Feedback clamp circuit

Country Status (1)

Country Link
JP (1) JP2903545B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5497403A (en) * 1990-12-06 1996-03-05 Sony Corporation Feedback clamping circuit

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5919470A (en) * 1982-06-30 1984-01-31 テクトロニツクス・インコーポレイテツド Clamping circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5919470A (en) * 1982-06-30 1984-01-31 テクトロニツクス・インコーポレイテツド Clamping circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5497403A (en) * 1990-12-06 1996-03-05 Sony Corporation Feedback clamping circuit

Also Published As

Publication number Publication date
JP2903545B2 (en) 1999-06-07

Similar Documents

Publication Publication Date Title
JPH05244025A (en) Digital mobile radio receiver
JPH0314368A (en) Feedback clamping circuit
JP2913669B2 (en) Feedback clamp circuit
KR0168404B1 (en) Feedback clamping circuit
JPH02183680A (en) Automatic gain control circuit
JPS637551A (en) Envelope output circuit
JP2901371B2 (en) Noise reduction circuit
JPH06153113A (en) Video signal processor and automatic gain control circuit
JPH0463006A (en) Signal level detection circuit
JPH01106590A (en) Automatic gain controlling circuit
JPH02152318A (en) Pulse detecting circuit
JP3172377B2 (en) AM radio receiver
JPS63252070A (en) Feedback clamp circuit
JPH089938Y2 (en) Gain control circuit for PCM playback device
JPS59185431A (en) Noise level control circuit
JPS6087574A (en) Lamp circuit
JPS6369079A (en) Detecting circuit for pilot signal of automatic track follow-up servo
JPS59167807A (en) Magnetic recording and reproducing device
JPH03148904A (en) Automatic gain controller
JPS60191470A (en) Agc circuit
JPH03173378A (en) Servo device for motor
JPH02115772A (en) Peak detecting circuit
JPS61269266A (en) Dropout detecting device
JPS6145284B2 (en)
JPH0634294B2 (en) Input signal switching circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees