KR860001002Y1 - Noise detecting circuit of video signal - Google Patents

Noise detecting circuit of video signal Download PDF

Info

Publication number
KR860001002Y1
KR860001002Y1 KR2019830011101U KR830011101U KR860001002Y1 KR 860001002 Y1 KR860001002 Y1 KR 860001002Y1 KR 2019830011101 U KR2019830011101 U KR 2019830011101U KR 830011101 U KR830011101 U KR 830011101U KR 860001002 Y1 KR860001002 Y1 KR 860001002Y1
Authority
KR
South Korea
Prior art keywords
signal
output
noise
circuit
differentiator
Prior art date
Application number
KR2019830011101U
Other languages
Korean (ko)
Other versions
KR850005373U (en
Inventor
정동길
Original Assignee
주식회사금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 허신구 filed Critical 주식회사금성사
Priority to KR2019830011101U priority Critical patent/KR860001002Y1/en
Publication of KR850005373U publication Critical patent/KR850005373U/en
Application granted granted Critical
Publication of KR860001002Y1 publication Critical patent/KR860001002Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B2020/1476Synchronisation patterns; Coping with defects thereof
    • G11B2020/148Synchronisation patterns; Coping with defects thereof using error detecting or error correcting codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

영상신호의 노이즈 검출회로Noise detection circuit of video signal

제1도는 종래의 영상신호 노이즈 검출회로의 블록도.1 is a block diagram of a conventional video signal noise detection circuit.

제2도는 정지시 비디오 헤드증폭기의 출력상태를 나타내기 위한 상태도.2 is a state diagram for showing the output state of the video head amplifier when stopped.

제3도는 본 고안의 블록도.3 is a block diagram of the present invention.

제4도는 본 고안의 상세회로도.4 is a detailed circuit diagram of the present invention.

제5도는 제4도의 각주 출력파형도로서,5 is a footnote output waveform diagram of FIG.

(a)는 적분기의 출력 파형도.(a) is an output waveform diagram of an integrator.

(b)는 미분기의 출력 파형도.(b) is the output waveform diagram of the differentiator.

(c)는 증폭기의 출력 파형도.(c) is an output waveform diagram of an amplifier.

(d)는 저역통과필터의 출력 파형도이다.(d) is an output waveform diagram of a low pass filter.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1' : 동기분리회로 2 : 적분기1 ': Synchronous separation circuit 2: Integrator

3 : 미분기 4 : 증폭회로3: Differentiator 4: Amplification Circuit

5 : 저역통과필터5: low pass filter

본 고안은 헤리칼스캔(Herical Scan) 방식의 가정용 비디오 테이프 레코더에 있어서, 비디오 신호 처리부에서 출력되는 백색잡음신호의 위치를 검출하여 노이즈 검출신호를 발생하는 영상신호의 노이즈 검출회로에 관한 것이다.The present invention relates to a noise detection circuit of a video signal for generating a noise detection signal by detecting a position of a white noise signal output from a video signal processing unit in a home video tape recorder of a helical scan method.

헤리칼스캔 방식의 비디오 테이프 레코오더에 있어서는 재생속도의 변화를 가지는 여러가지 변속기능이 있으므로 정상상태에 대해서 비디오 헤드의 궤적은 달라지게 된다.Since the helical scan type video tape recorder has various shift functions having a change in the playback speed, the trajectory of the video head changes with respect to the steady state.

따라서 재생시에 정상적인 재생화면을 제공하지 못하게 되고, 이러한 경우에 비디오 헤드의 재생 영상신호에 1개 또는 2 이상의 노이즈바가 포함되어 나타나게 되었다.Therefore, it is impossible to provide a normal playback screen during playback. In this case, one or more noise bars are included in the playback video signal of the video head.

일반적으로 노이즈바가 1개일 경우에 있어서는 최량의 화면상태를 제공하기 위해 노이즈의 검출을 행하고, 이것을 자동으로 수직블랭킹 기간에 이동시켜서 재생화면에는 노이즈바가 최소 또는 나타나지 않게 함으로써 양호한 재생화면을 얻을 수 있었다. 이와 같이 양호한 재생화면을 얻기 위해서는 자동으로 노이즈바의 위치를 검출하여 노이즈 검출신호를 발생하는 회로가 필요하였고, 이 노이즈 검출신호의 임펄스와 재생되는 신호의 양에 대해서 회로의 성능은 보장되어야 한다.In general, in the case of one noise bar, noise is detected to provide the best screen state, and the noise bar is automatically moved in the vertical blanking period so that the noise bar is minimized or does not appear on the playback screen. In order to obtain a good reproduction screen as described above, a circuit for automatically detecting the position of the noise bar and generating a noise detection signal is required. The performance of the circuit must be guaranteed with respect to the impulse of the noise detection signal and the amount of the reproduced signal.

따라서, 종래에는 제1도에 도시한 바와 같이 노이즈 검출회로를 구성하여 노이즈 위치를 검출하였다.Therefore, conventionally, as shown in FIG. 1, a noise detection circuit is constituted to detect a noise position.

즉, 비디오헤드증폭기(11)의 출력신호를 버퍼증폭기(12)를 통하여 적분기(13 )에 인가하면 적분기(13)의 출력측에는 최대치의 포락선(Envelope)이 출력되고, 이 출력신호는 제2도에 도시한 바와 같이 헤드증폭기(11)의 출력신호의 크기를 따르는 신호로써 이 출력이 낮은 부분은 재생출력이 낮으므로 당연히 재생화면에서는 노이즈로써 나타나게 되며, 따라서 이 부분을 검출하여 노이즈 검출신호를 발생한다. 즉, 적분기 (13)의 출력신호와 기준값 유지회로(14)의 기준신호를 비교기(15)에서 비교하여 노이즈를 검출하고, 노이즈를 검출하면 단안정회로(16)를 통하여 노이즈 검출신호를 출력하게 된다.That is, when the output signal of the video head amplifier 11 is applied to the integrator 13 through the buffer amplifier 12, an envelope of maximum value is output to the output side of the integrator 13, and the output signal is shown in FIG. As shown in the following figure, the signal which follows the magnitude of the output signal of the head amplifier 11, and the low output part has low playback output, so it naturally appears as noise on the playback screen. Therefore, this part is detected to generate a noise detection signal. do. That is, the comparator 15 compares the output signal of the integrator 13 with the reference signal of the reference value holding circuit 14 to detect noise, and when the noise is detected, outputs the noise detection signal through the monostable circuit 16. do.

여기서 미설명 부호 17은 영상신호 처리부이다.Here, reference numeral 17 is an image signal processor.

그러나, 이러한 종래의 노이즈 검출회로에 있어서는 비디오 헤드 증폭기의 출력신호를 직접 이용하므로 헤드증폭기를 집적회로 또는 하이브리드화 할때는 회로를 추가하여야 되고, 또한 비디오 헤드증폭기의 출력신호는 테이프의 재생상태에 따라, 즉, 재생출력의 직선성에 따라 별도의 기준레벨이 조정되고 변경되어야 하므로 동작점의실정이 불확실하고, 노이즈의 위치를 정확히 검출하기 어려운 결점이 있었다.However, in the conventional noise detection circuit, since the output signal of the video head amplifier is directly used, an additional circuit must be added when the head amplifier is integrated or hybridized, and the output signal of the video head amplifier depends on the playback state of the tape. That is, since a separate reference level has to be adjusted and changed according to the linearity of the reproduction output, the actual point of operation is uncertain, and it is difficult to accurately detect the location of noise.

본 고안은 이러한 점을 감안하여, 동기분리회로의 출력신호중에 존재하는 미약한 백색잡음신호를 검출하여 노이즈의 위치를 정확히 검출할 수 있는 회로를 안출한 것으로, 이를 첨부된 본 고안의 도면에 의하여 상세히 설명하면 다음과 같다.The present invention has been made in view of this point, and a circuit capable of accurately detecting the location of the noise by detecting the weak white noise signal present in the output signal of the synchronous separation circuit, by the accompanying drawings of the present invention It will be described in detail as follows.

제3도는 본 고안 노이즈 검출회로의 블록도로서 이에 도신한 바와같이, 영상신호처리부(1)의 동기분리회로(1')의 출력신호중에 존재하는 미약한 백색잡음신호를 적분기(2)를 통하여 검출하고, 이 신호를 미분기(3)를 통하여 미분한 다음 증폭기(4)에서 증폭하고, 증폭된 이 신호는 저역통과필터(5)를 통하여 노이즈 검출신호를 발생하게 구성한 것으로, 이를 상세회로도인 제4도에 의하여 설명한다.3 is a block diagram of the noise detection circuit of the present invention, as shown in FIG. 3, through the integrator 2 to detect a weak white noise signal existing in the output signal of the synchronous separation circuit 1 'of the image signal processing unit 1. The signal is differentiated through the differentiator 3 and then amplified by the amplifier 4, and the amplified signal is configured to generate a noise detection signal through the low pass filter 5, which is a detailed circuit diagram. It demonstrates by 4 degrees.

동기분리회로(1')의 출력신호가 저항(R1,R2) 및 콘덴서(C1,C2)로 구성된 적분기 (2)에서 적분되어 콘덴서(C3) 및 저항(R3)으로 구성된 미분기(3)에 인가되게 접속하고, 미분기(3)에서 미분된 신호는 트랜지스터(Q1,Q2) 및 저항(R4-R6)으로 구성된 증폭기(4)에서 증폭되어 저항(R7-R8), 다이오드(D1) 및 콘덴서(C4)로 구성된 저역통과필터(5)에 인가되게 접속하여 노이즈 검출신호를 발생하게 구성한 것이다.The output signal of the synchronous separation circuit 1 'is integrated in the integrator 2 composed of the resistors R 1 , R 2 and the capacitors C 1 , C 2 to form the capacitor C 3 and the resistor R 3 . The signal connected to the differentiator 3 and differentiated in the differentiator 3 is amplified in the amplifier 4 composed of the transistors Q 1 and Q 2 and the resistors R 4 -R 6 to be resistors R 7- . R 8 ), a diode D 1 and a capacitor C 4 are connected to the low pass filter 5 so as to generate a noise detection signal.

도면의 설명중 미설명부호 B+은 전원단자이다.In the description of the drawings, reference numeral B + denotes a power terminal.

이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effect of the present invention configured in this way in detail as follows.

영상신호처리부(1)의 영상신호는 동기분리회로(1')에서 동기신호로 분리되어 출력되고, 이 동기신호는 적분회로(2)의 저항(R1)을 통해 콘덴서(C1)에 충전되고 다시 저항(R2)을 통해 콘덴서(C2)에 충전되면서 적분되므로 그 적분회로(2)의 출력측 (가)에는 제5도의 (a)에 도시한 바와 같이 수직동기신호가 출력되어 녹화시에는 헤드의 드럼모우터를 제어하게 된다.The video signal of the video signal processor 1 is separated and output as a synchronous signal from the synchronous separation circuit 1 ', and this synchronous signal is charged to the capacitor C 1 through the resistor R1 of the integrating circuit 2. Since the capacitor C 2 is integrated with the capacitor C 2 through the resistor R 2 , the vertical synchronizing signal is output to the output side of the integrating circuit 2 as shown in FIG. It controls the drum motor of the head.

그런데, 재생시에 변속모우드이어서 신호대 잡음비(S/N)가 저하된 경우에는 동기분리회로(1')의 출력측에 미약한 백색잡음신호가 출력되므로 적분기(2)의 출력측 ( 가)에도 제5도의 (a)에 도시한 바와 같이 미약한 백색잡음신호가 출력되며, 이 백색잡음신호는 잡음비가 나쁜 경우 즉, 노이즈바가 위치하는 부분을 나타낸다.However, if the signal-to-noise ratio (S / N) is reduced due to the shift mode at the time of reproduction, the weak white noise signal is output to the output side of the synchronous separation circuit 1 '. As shown in (a), a weak white noise signal is output, and this white noise signal indicates the case where the noise ratio is bad, that is, the portion where the noise bar is located.

이와같이 적분기(2)에서 출력된 적분신호는 미분기(3)의 콘덴서(C3) 및 저항( R3)을 통하면서 미분되어진다. 그런데 미분기(3)는 고역통과필터와 같이 동작되므로 수직동기신호의 상승시간 및 하강시간의 주기보다 짧은 주기의 신호만 통과하도록 미분기(3)의 콘덴서(C3) 및 저항(R3)의 값을 설정시켜 놓으면, 수직동기신호는 그 미분기( 3)를 거의 통과하지 못하게 되고, 불특정주기의 백색잡음신호는 그 미분기(3)를 통과하게 되므로 그 미분기(3)의 출력측 (나)에는 제5도의 (b)에 도시한 바와같이 수직동기신호는 거의 없어지고 백색잡음신호만이 출력된다. 이에 따라, 미분기(3)에서 저전위 신호가 출력될때는 증폭기(4)의 트랜지스터(Q1,Q2)가 온되어 저전위 신호가 출력되고 미분기 (3)에서 고전위 신호가 출력될 때는 증폭기(4)의 트랜지스터(Q1,Q2)가 오프되어 고전위신호가 출력되므로, 그 증폭기(4)의 출력측 (다)에는 제5도의 (c)에 도시한 바와같이 미분기(3)의 출력신호가 증폭되어 출력된다.In this way, the integrated signal output from the integrator 2 is differentiated through the capacitor C 3 and the resistor R 3 of the differentiator 3 . However, since the differentiator 3 operates like a high pass filter, the values of the capacitors C 3 and the resistors R 3 of the differentiator 3 pass only signals of periods shorter than the periods of the rise time and fall time of the vertical synchronization signal. Is set, the vertical synchronization signal hardly passes through the differentiator (3), and the white noise signal of unspecified period passes through the differentiator (3), so that the output side (b) of the differentiator (3) is the fifth. As shown in Fig. 2B, the vertical synchronization signal is almost eliminated, and only the white noise signal is output. Accordingly, when the low potential signal is output from the differentiator 3, the transistors Q 1 and Q 2 of the amplifier 4 are turned on to output the low potential signal, and the amplifier is output when the high potential signal is output from the differentiator 3. Since the transistors Q 1 and Q 2 of (4) are turned off to output a high potential signal, the output of the differentiator 3 is output to the output side (c) of the amplifier 4 as shown in (c) of FIG. The signal is amplified and output.

이와 같이 증폭기(4)에서 출력된 신호는 저역통과필터(5)를 통하게 되므로 아주 작은 수직동기신호는 차단되고 백색잡음신호만이 그 저역통과필터(5)를 통해 제5도의 (d)에 도시한 바와 같이 출력된다. 따라서, 저역통과필터(5)에서 고전위신호가 출력되는 위치는 백색잡음신호가 발생되는 위치를 나타내게 된다.As such, the signal output from the amplifier 4 passes through the low pass filter 5 so that a very small vertical synchronization signal is blocked and only the white noise signal is shown in FIG. 5 (d) through the low pass filter 5. As shown. Therefore, the position where the high potential signal is output from the low pass filter 5 indicates the position where the white noise signal is generated.

이상에서와 같이 본 고안은 영상신호 처리부의 동기신호에 존재하는 백색잡음신호를 검출하여 노이즈 검출신호를 발생하므로 테이프의 재생상태에 관계없이 정확한 노이즈의 위치를 검출할 수 있고, 헤드증폭기를 집적회로 및 하이브리드화 할때에도 별도의 회로를 추가할 필요가 없게 되며, 전체회로 구성이 간단하므로 원가가 절감되는 효과가 있게 된다.As described above, the present invention detects the white noise signal present in the synchronization signal of the image signal processing unit and generates a noise detection signal, thereby detecting the exact position of the noise regardless of the playing state of the tape. And even when hybridization, there is no need to add a separate circuit, and the overall circuit configuration is simple, thereby reducing the cost.

Claims (1)

헤리칼스캔 방식의 비디오 테이프 레코오더에 있어서, 동기분리회로(1')에서 출력되어 적분기(2)를 통한 수직동기신호 및 백색잡음신호를 미분하는 미분기(3)와, 상기 미분기(3)의 출력신호를 증폭하는 증폭회로(4)와, 상기 증폭회로(4)의 출력신호를 정류하여 노이즈 검출신호를 출력하는 저역통과필터(5)로 구성됨을 특징으로 하는 영상신호의 노이즈 검출회로.In a helical scan type video tape recorder, a differentiator (3) which outputs from the synchronous separation circuit (1 ') and differentiates vertical synchronization signals and white noise signals through an integrator (2), and And a low pass filter (5) for rectifying the output signal of the amplifying circuit (4) and outputting a noise detection signal.
KR2019830011101U 1983-12-26 1983-12-26 Noise detecting circuit of video signal KR860001002Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019830011101U KR860001002Y1 (en) 1983-12-26 1983-12-26 Noise detecting circuit of video signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019830011101U KR860001002Y1 (en) 1983-12-26 1983-12-26 Noise detecting circuit of video signal

Publications (2)

Publication Number Publication Date
KR850005373U KR850005373U (en) 1985-08-10
KR860001002Y1 true KR860001002Y1 (en) 1986-05-23

Family

ID=70160809

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019830011101U KR860001002Y1 (en) 1983-12-26 1983-12-26 Noise detecting circuit of video signal

Country Status (1)

Country Link
KR (1) KR860001002Y1 (en)

Also Published As

Publication number Publication date
KR850005373U (en) 1985-08-10

Similar Documents

Publication Publication Date Title
US4445092A (en) Periodic pulse forming circuit
KR860001002Y1 (en) Noise detecting circuit of video signal
KR940009544B1 (en) Automatic fine-slow apparatus and control method of vcr
US5765053A (en) Recording/reproducing apparatus detecting a misrecorded portion
KR940000972B1 (en) Reproduced fm signal processing circuit
KR930005607Y1 (en) Image signal detection circuit of vtr
JP2570347B2 (en) Television signal type discrimination circuit
JPS6333408Y2 (en)
KR890005751Y1 (en) Picture signal control circuit
KR100188100B1 (en) Pal/mesecam detector circuit using color signal
KR930004915Y1 (en) Non-signal space autodetecting circuit of vtr
JP3862419B2 (en) Video signal processing device
KR850002938Y1 (en) Fast-forward circuit for non-recording part
JP2937880B2 (en) Clamp circuit
KR930003981Y1 (en) Automatic controller of signal level in vtr
JP2808676B2 (en) Time axis correction device
KR800001740Y1 (en) Automatic gain control apparatus
KR900008393Y1 (en) Slow tracking automatic adjustment circuit in video tape recorder
JP2808600B2 (en) Sync separation circuit
KR930009226B1 (en) Automatic dummy synchronizing control circuit
KR910005243Y1 (en) Video system selecting circuit
KR950001388Y1 (en) Vtr
JPS6248886A (en) Amplitude detecting circuit
JPS59167801A (en) Device for recording or recording and reproducing video signal
JPS627627B2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
O032 Opposition [utility model]: request for opposition
O121 Withdrawal of opposition [utility model]
E701 Decision to grant or registration of patent right
O071 Decision to grant registration after opposition [utility model]: decision to grant registration
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19941227

Year of fee payment: 10

EXPY Expiration of term