JPS612410A - ピ−ク検波装置 - Google Patents

ピ−ク検波装置

Info

Publication number
JPS612410A
JPS612410A JP12302484A JP12302484A JPS612410A JP S612410 A JPS612410 A JP S612410A JP 12302484 A JP12302484 A JP 12302484A JP 12302484 A JP12302484 A JP 12302484A JP S612410 A JPS612410 A JP S612410A
Authority
JP
Japan
Prior art keywords
signal
circuit
video signal
capacitor
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12302484A
Other languages
English (en)
Inventor
Yoshiyuki Yamamoto
義之 山本
Takashi Kakimoto
隆司 垣本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP12302484A priority Critical patent/JPS612410A/ja
Publication of JPS612410A publication Critical patent/JPS612410A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、磁気記録再生装置、テレビジョン装置などに
搭載される映像信号の自動利得制御装置等に利用される
ピーク検波装置に関するものであるQ 従来例の構成とその問題点 第1図は、従来のピーク検波装置の一例を利用した映像
信号の自動利得制御装置を示すものである0 第1図において、入力端子1に複合映像信号が加えられ
、利得制御回路2を通って出力端子3に取り出されると
共に、同期分離回路4と加算回路6に供給される。同期
分離回路4の出力は遅延回路6に加えられ、複合映像信
号の同期信号より所定の遅れ時間で所定のレベル値の基
準パルスが出力されて加算回路5に供給される。加算回
路6では映像信号の水平帰線消去部分に上記基準パルス
が加算され、ピーク検波回路7のトランジスタQ1ノヘ
ースに供給される。トランジスタQ1のコレクタは電源
供給端子8に接続さ扛、エミッタは抵抗R1i介してコ
ンデンサC1と抵抗R2との並列回路の一端に接続され
ている。コンデンサC1と抵抗R2との並列回路のもう
一端は接地され、上記並列回路と抵抗R1との接続点に
取り出される信号(すなわち検波信号)が利得制御回路
2に供給される。
ここで、抵抗R1,R2の値をそれぞれR1゜R2とし
、コンデンサC1の値を01とし、トランジスタQ1の
等価エミッタ抵抗をr8とすると、トランジスタQ1が
導通しているときはτ1#(r e ” R1) X 
C1なる時定数でコンデンサC1が充電され、トランジ
スタQ1がカットオフのときは、τ2#R2xC1なる
時定数でコンデンサC1が放電される。R21R1、r
8に比べて充分大きい値とすれば、τ1(τ2 となり
、トランジスタQ1のベースに供給される信号のピーク
値、すなわち複合映像信号の水平帰線消去部分に加算さ
れた上記基準パルスと映像信号とのうちいずねか大きい
方のレベルに応じた電位が、コンデンサC1の両端に得
られ、これによって利得制御回路2の利得が制御されて
出力端子3に取り出される複合映像信号のレベルが自動
的に制御される。
以−ヒのような構成のピーク検波装置においてはいかな
る入力信号に対しても、充電時定数τ1はあまり変化し
ない。ここで、複合映像信号の映像信号レベルが比較的
小さい第1の場合(画面全体が暗い場合)は加算された
基準パルスが検波されるので、−水平走査期間(以下、
1Hと略す)に一度の割合でコンデンサC1が充電され
る。また複合映像信号の映像信号レベルが全般的に上記
基準パルスよりも大きい場合(第2の場合)も、映像信
号のピークレベルが検波されるものの、やはり上記の場
合と同程度の頻度でコンデンサC1が充電される。一方
で、複合映像信号の映像信号レベルが全般的に小さくか
つ画面の極く一部分が上記基準パルスよりも大きい場合
(第3の場合)には、十数Hに一度程度と上記した2つ
の場合に比べて十分の一以下の頻度でコンデンサC1が
充電されるようなことがある。
したがって、上記の様なピーク検波装置においては上記
した第3の場合でも充分に検波できるように、充電時定
数で1を比較的小さく設定するのが一般的である。
しかしながら、充電時定数τ1をあまりに小さくすると
、入力信号に含まれるノイズも検波することになり正規
の検波電位を得ることが困難となる。特に上記基準パル
スの期間は、自動利得制御装置の制御感度が実質的に約
11dB大きくなるので余計に困難となり、利得制御動
作が不安定になり易いという欠点がある。
発明の目的 本発明は、上記従来例の欠点を除去するものであり、人
力信号に同期して最適充電時定数が変化するような場合
においても、安定した検波動作が可能となるような優れ
たピーク検波装置を提供するものである。
発明の構成 本発明は、入力信号に同期した信号を取り出し、この信
号を用いて充電時定数を切換えて常に最適な充電時定数
を得ることによって、上記目的を実現するものである。
実施例の説明 第2図は本発明によるピーク検波装置の一実施例を用い
た映像信号の自動利得制御装置を示すものである。第1
図と同一部分については同一番号で示している。
第2図において、入力端子1に複合映像信号が加えられ
、利得制御回路2を通って出力端子3に取り出されると
共に、同期分離回路4と加算回路6に供給される。同期
分離回路4の出力は遅延回路6に加えられ、複合映像信
号の同期信号より所定の遅れ時間で所定のレベル値の基
準パルスが出力されて加算回路5に供給されるとともに
、ピーク検波回路7の切換スイッチS1に切換信号とし
て供給される。加算回路6では映像信号の水平帰線消去
部分に上記基準パルスが加算され、ピーク検波回路のト
ランジスタQ1のベースに供給される。トランジスタQ
1のコレクタは電源供給端子8に接続され、エミッタは
切換スイッチ81を介して抵抗R1またはR3の一端に
接続される。ここで切換スイッチ51jd、上記基準パ
ルスが出力されている期間は抵抗R3側が、それ以外の
期間は抵抗R1側が導通するものとする。
抵抗R1およびR3のもう一端はコンデンサC1と抵抗
R2との並列回路の一端に接続されている。
上記並列回路のもう一端は接地され、さらに上記並列回
路と抵抗R1およびR3との接続点に取り出される信号
(すなわち検波信号)が利、得制御回路2に供給される
ここで、抵抗R1,R2,R3,コンデンサC1の値を
それぞれR1、R2、R3、C1とし、トランジスタQ
1の等価エミッタ抵抗kr8とすると、トランジスタ0
1が導通しているときは、τ1=(ro+R1)xCl または、τ1′#(ro+R3)XC1なる時定数でコ
ンデンサC1が充電され、トランジスタQ1がカットオ
フのときは、 r2円(r  +R2)XC1 なる時定数でコンデンサC1が放電される。
したかってR2をr8.R1、R3に比べて充分大きい
値とすれば、τ2)で1.τ1′となり、トランジスタ
Q1のベースに供給される信号のピーク値すなわち複合
映像信号の水平帰線消去部分に加算された上記基準パル
スと映像信号とのうちいずれか犬きい方のレベルに応じ
た電位が、コンデンサC1の両端に得られ、この電位に
よって利得制御回路2の利得が制御されて出力端子3に
取り出される複合映像信号のレベルが自動的に制御され
る。
以上のような構成のピーク検波装置において、複合映像
信号の映像信号レベルが比較的小さぺすなわち全体的に
暗い画面の場合(上記第1の場合)は、加算された基準
パルスが検波されるので、コンデンサC11d充電抵抗
R3’&介して充電される。
また複合映像信号の映像信号レベルが上記基準パルスよ
りも大きい期間が存在するすなわち画面上に極く明るい
部分が存在するような場合(上記第2及び第3の場合)
は、映像信号のピークレバルが検波されるので、コンデ
ンサC1は充電抵抗R1を介して充電される。
したがって、例えばR1i人力信号に含まれるノイズ成
分の影響が無視できる範囲内でできるだけ小さい値とし
、R3i実質的な制御感度の変化分をほぼ相殺できるよ
うな値すなわち (r、+R3)/(re’ +R1”)#7/2をほぼ
満足する値に選ぶなど、R1,R3をそれぞれ最適な値
とすることによって、安定な検波電位を得ることができ
る。
発明の効果 以上のように本発明によれば、比較的簡単な構成で、入
力信号に同期して最適充電時定数が変化するような場合
においても、安定した検波動作が可能となる優れたピー
ク検波装置全実現できる。
【図面の簡単な説明】
第1図は従来のピーク検波装置の応用例を示すブロック
図、第2図は本発明によるピーク検波装置の応用例を示
すブロック図である。 1・・・入力端子、2 ・・・利得制御回路、3・出力
端子、4  同期分離回路、5・・・・・加算回路、6
 ・・遅延回路、7・・・ ピーク検波回路、8・ ・
電源供給端子。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 り

Claims (2)

    【特許請求の範囲】
  1. (1)入力信号に同期した信号を発生する同期信号発生
    回路と、その同期信号発生回路の出力によって抵抗値が
    変化する抵抗器とトランジスタとコンデンサとで構成さ
    れるピーク検波回路を具備したことを特徴とするピーク
    検波装置。
  2. (2)ピーク検波回路が、同期信号発生回路の出力によ
    ってトランジスタのエミッタ面積あるいは並列接続され
    るトランジスタの個数が変化するように構成されている
    特許請求の範囲第1項に記載のピーク検波装置。
JP12302484A 1984-06-15 1984-06-15 ピ−ク検波装置 Pending JPS612410A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12302484A JPS612410A (ja) 1984-06-15 1984-06-15 ピ−ク検波装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12302484A JPS612410A (ja) 1984-06-15 1984-06-15 ピ−ク検波装置

Publications (1)

Publication Number Publication Date
JPS612410A true JPS612410A (ja) 1986-01-08

Family

ID=14850328

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12302484A Pending JPS612410A (ja) 1984-06-15 1984-06-15 ピ−ク検波装置

Country Status (1)

Country Link
JP (1) JPS612410A (ja)

Similar Documents

Publication Publication Date Title
JPH021436B2 (ja)
JPH03117995A (ja) 色信号輪郭補正装置
JPH0532948B2 (ja)
US4357631A (en) Ghost cancelling system
JPS612410A (ja) ピ−ク検波装置
US4148068A (en) Television synchronizing signal separating circuit
KR800001740Y1 (ko) 자동이득 제어장치(自動利得制御裝置)
JPS5885680A (ja) 雑音除去回路
KR100490015B1 (ko) 편향신호펄스정형회로
JPH0659091B2 (ja) 同期信号発生回路
GB2131257A (en) Switching network with suppressed switching transients
JPH0441659Y2 (ja)
JPS6261188B2 (ja)
JPH0417510B2 (ja)
JPH0225314B2 (ja)
JPH0342778Y2 (ja)
JPS6114229Y2 (ja)
JPH03127559A (ja) 映像信号クランプ回路
JPS6083472A (ja) 映像信号直流電位再生方法
JPS60226283A (ja) Agc回路
JPH0453147B2 (ja)
JPS621377A (ja) テレビジヨン受像機におけるクランプ回路
JPH0519866B2 (ja)
JPH05115020A (ja) ビデオ信号直流成分再生回路
JPS602824B2 (ja) 同期分離回路