JPS61227437A - 信号伝送方式 - Google Patents

信号伝送方式

Info

Publication number
JPS61227437A
JPS61227437A JP6824485A JP6824485A JPS61227437A JP S61227437 A JPS61227437 A JP S61227437A JP 6824485 A JP6824485 A JP 6824485A JP 6824485 A JP6824485 A JP 6824485A JP S61227437 A JPS61227437 A JP S61227437A
Authority
JP
Japan
Prior art keywords
signal
staff
stuffing
data signal
speed data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6824485A
Other languages
English (en)
Inventor
Masayuki Goto
後藤 昌之
Hiroya Ekoshi
広弥 江越
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP6824485A priority Critical patent/JPS61227437A/ja
Publication of JPS61227437A publication Critical patent/JPS61227437A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/07Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
    • H04J3/073Bit stuffing, e.g. PDH

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 パルススタッフ同期方式を用いたディジタル通信方式に
おいて、送信側でスタッフ直後のフレーム上のスタッフ
指定パルス位置にデータ信号を挿入して送信し、受信側
でスタッフ判定直後のフレーム上のスタッフ指定パルス
位置のビットのデータ信号を抽出するものでらる。
〔産業上の利用分野〕
本発明はパルススタッフ同期方式を用いたディジタル多
重信号伝送方式においてデータ信号を伝送する方式に係
〕、特にパルススタッフ同期のために挿入されているス
タッフ指定パルスを利用してデータ信号を伝送する信号
伝送方式に、関するものでらる。
複数チャンネルの低次群の非同期ディジタル信号を高次
群のディジタル信号に多重変換する場合には、スタッフ
パルスを挿入することによって非同期ディジタル信号を
同期化した後時分割多重するパルススタッフ同期方式が
一般的に用いられている。この方式はシステム構成上の
柔軟性が極めて高く、また装置設計も比較的容易でめる
と埴う利点を有するものであるが、本発明はこのような
通信方式において多重化伝送効率を低下させることなく
、副信号部のデータ信号を伝送することができるように
しようとするものでおる。
〔従来の技術〕
従来、このようなパルススタッフ同期方式によって多重
化された信号上にデータ信号を重畳して伝送する場合に
は、多重化7レーム上にデータ信号のためのビットを設
けて伝送するようにしていた。
第2図はパルススタッフ同期方式によって多重化する場
合の、フレーム構成の一例を示したものである。同図に
お−てl〜■は臘次伝送されるパルス列を示し、4並列
のディジタル信号を多重化した場合を例示して−る。同
図において“1100”=Fとその反転信号″0011
 ’=Fはフレーム同期パターンでToD、itはチャ
ンネルCH4のスタッフビット、84ノはチャンネルC
H4のスタッフ指定ビットである。またAは信号伝送用
ビットであって、通常、パリティビット、対局警報、オ
ーダーワイヤ(OW )信号等を伝送するために用いら
れる。
〔発明が解決しようとする問題点〕
従来のパルススタッフ同期方式を用い元ディジタル通信
方式では、信号伝送用として専用のビットを設けている
が、このような構成の場合信号伝送本数を増加しようと
すると、信号伝送用ビットの数を多くしなければならず
、従って多重化伝送効率が低下するという問題がある。
〔問題点を解決するための手段〕
本発明の信号伝送方式はこのような従来技術の問題点を
解決しようとするものであって、送信側でスタッフ後の
所定数のフレーム上のスタッフ指定パルス位置にデータ
信号を挿入して伝送し、受信側でスタッフ判定後の所定
数のフレームにおけるスタッフ指定パルス位置のビット
をサンプリングすることによって、データ信号を受信す
るようにしたものである。
〔作用〕
送信側でメモリに対する高速データ信号の書込みと続出
しのクロックを位相比較してスタッフするとともにスタ
ッフの有無に応じてスタッフ指定パルスを送出する際に
、スタッフに後の所定数のフレームではスタッフ指定パ
ルス位置のビットに低速データ信号を挿入して送出し、
受信側でスタッフ判定が行われたフレームの後の所定数
のフレームでスタッフ指定パルス位置のビットをサンプ
リングすることによって、もとの低速データ信号を受信
することができる。
〔実施例〕
まず本発明の詳細な説明すると、一般にスタッフ率がi
(pとqは互に素)の近傍では、損幅ユF      
                         
   jタイムスロットの超低周波ジッタのピークが発
生することが知られてiるが、とOジッタは受信側のメ
モリ読出し用位相同期回路によっても、その遮断周波数
以下となるため抑圧することができな−。また、スタッ
ク率が低い方が伝送効率・バッフ1メモリ容量等で有利
となるため、通常スタッフ率li0.1以下でかつ超低
周波ジッタのピークを発生しなi値に選ばれる。このな
め例えばスタッフ率rでは10フレームについて1回ス
タッフされるのみであって、2フレームにおいて連続的
にスタッフされることはろ)得ない。そこでスタッフ後
のめる数のフレーム上のスタッフ指定パルスは情報とし
ての意味を全く有しないものでメジ、本発明においては
この点に着目して、この位置に低速データ信号を挿入し
て信号伝送を行うようにしてiる。
第1図は本発明の一実施例を示したものであって、0)
は送信側を示し、1はバイポーラ・ユニポーラ変換回路
(B/U )、2はメモリ(MIEN)でありて、メモ
リ2は書込みカウンタ3.メモリセル4゜読出しカウン
タ59位相比較回路6を具えている。
7はゲート、8はスタッフ判定回路、9は切替回路、1
0は多重変換回路である。またC)は受信側を示し、1
1は多重分離回路、12はデスタッフ制御回路、13は
メモ9 (MEN)、14は位相同期回路CPIdt)
、1sはユニポーラ・バイポーラ変換回路(U/B) 
s ’6は検出回路である。第1図においては、多重変
換され多重分離される複数チャンネルの信号における1
チャンネル分の構成のみが示されている。
送信側において、バイポー2信号からなる高速データ信
号入力は、バイポーラ・ユニポー2変換回路1を経てユ
ニポーラ信号に変換されてメそり2に入力され、入力信
号に同期してカウントする書込みカウンタ3の書込みア
ドレスに応じてメモリセル4に書き込まれる。一方、読
出しカウンタ5は多重変換回路10からゲート7を経て
与えられる同期化クロックをカウントして読出しアドレ
スを発生し、これによってメそリセル4から続出され九
高速データ信号は、図示されない他のチャンネルの高速
データ信号とともに多重変換回路10に加えられて多重
化信号出力を発生する。
位相比較回路6は書込みカウンタ3と読出しカウンタ5
のクロック位相を比較して、両者の位相差が所定のしき
い値以下となった場合にスタッフ要求信号を発生する。
スタッフ判定回路8はスタッフ要求信号を受信・識別す
るとスタッフ判定出力を発生してゲート7を閉じること
によって、続出しカウンタ5に与えられる同期化クロッ
クを1ビツト除去する。これと同時に切替回路9を経て
、そのチャンネルのスタッフ61を示すスタッフ指定信
号(例えば“111”)が多重変換回路10に加えられ
、多重化信号出力に挿入される。スタッフしなVk7レ
ームの場合は、スタッフ判定回路8からスタッフなしを
示すスタッフ指定信号(例えば000”)が出力される
一方、切替回路9はスタッフが行われた後の所定数のフ
レームに対しては低速データ信号入力の側に切替えられ
、これによってスタッフ指定信号に代えて低速データ信
号が多重変換回路10に加えられて、多重化信号に挿入
される。
受信側においては、多重化信号入力は多重分離回路11
に加えられて各チャンネルの信号に分離される。デスタ
ッフ制御回路12は、スタッフ指定信号がスタッフなし
を示す“000”のときは分離されたチャンネルの信号
と同期化クロック信号をそのままメモリ13に入力し、
スタッフあシを示す′111”のときは、スタッフビッ
トの位置の同期化クロックを阻止してメモリ15に入力
する。メモリ13はメモリ2と同様に書込みカウンタと
メモリセルおよび読出しカウンタを有し、入力信号に同
期してカウントする書込みカウンタの書込みアドレスに
よって入力信号をメモリセルに書込み、位相同期回路1
4のクロックによってカウントする続出しカウンタの読
出しアドレスによってメモリセルから読出して出力を発
生する。この際位相同期回路14は、スタッフ制御回路
12の出力のクロックを平均化した周期のクロックを発
生する。従ってメモリ15から読出される信号は、スタ
ッフあシのときとなしのときとを平均した一定のビット
速度を有する。
検出回路16はスタッフ制御回路12におけるスタッフ
判定結果に応じて、スタッフ検出後のスタッフされるこ
とのsbえない所定数フレームにおいて、多重分離され
た信号からスタッフ指定パルス位置のビットを抽出する
ことによって、その位置に挿入されている低速データ信
号を復元して出力する。
本発明の方式において、スタッフパルス挿入後のフレー
ムにおいてスタッフ指定パルス位置のビットにデータ信
号を挿入するフレームの数は、送信側において生じ得る
スタッフ率の変動範囲に応じて、任意に定めることがで
きる。最も単純にはスタッフパルス挿入直後の1フレー
ムとする。
本発明の方式における低速データ信号のサンプリング速
度は、多重化フレーム周期とスタッフ率とから定められ
る。
また本発明の方式は、低次群の高速データ信号入力が断
になった場合にも適用することができる。
低次群信号入力断の場合は一般にメタ2フ率0または1
とされるが、この場合にスタッフ率を任意の値に設定す
るようにして、本発明の方法によってスタッフ指定パル
スの位置に低速データ信号を挿入して伝送することが可
能である。
〔発明の効果〕
以上説明したように本発明の信号伝送方式では、パルス
スタッフ方式のディジタル通信方式において、情報とし
ての意味を有しないスタッフ後の所定数のフレーム上の
スタッフ指定パルス位置のビットによって低速データ信
号を伝送するので、低・ 速データ信号の伝送本数が増
加した場合でもフレーム中の低速データ信号伝送用ビッ
トの数を増加させる必要がなく、従って多重化伝送効率
が低下することがな−。
【図面の簡単な説明】
第1図は本発明の信号伝送方式の一実施例を示す図、 第2図はフレーム構成の一例を示す図である。 1・・・バイポーラ・ユニポー2変換回路(B/U )
、2・・・メモリ(MEN)。 3・・・書込みカウンタ、 4・・・メモリセル、 5・・・読出しカウンタ、 6・・・位相比較回路、 7・・・ゲート、 8・・・スタッフ判定回路、 9・・・切替回路、 10・・・多重変換回路、 11・・・多重分離回路、 12・・・デスタッフ制御回路。 13・・・メモリ(MEN)、 14・・・位相同期回路(PLL )、15・・・ユニ
ボー2・バイポーラ変換回路CURB)、16・・・検
出回路

Claims (2)

    【特許請求の範囲】
  1. (1)スタッフパルス挿入の有無をスタッフ指定パルス
    によって指示するパルススタッフ多重信号伝送方式にお
    いて、 送信側でスタッフパルス挿入後の所定数のフレームにお
    けるスタッフ指定パルス位置のビットにデータ信号を挿
    入して送出し、 受信側でスタッフ判定後の前記所定数のフレームのスタ
    ッフ指定パルス位置のビットのデータ信号を受信するこ
    とを特徴とする信号伝送方式。
  2. (2)前記スタッフ指定パルス位置にデータ信号を挿入
    する所定のフレーム数が1であることを特徴とする特許
    請求の範囲第1項記載の信号伝送方式。
JP6824485A 1985-03-30 1985-03-30 信号伝送方式 Pending JPS61227437A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6824485A JPS61227437A (ja) 1985-03-30 1985-03-30 信号伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6824485A JPS61227437A (ja) 1985-03-30 1985-03-30 信号伝送方式

Publications (1)

Publication Number Publication Date
JPS61227437A true JPS61227437A (ja) 1986-10-09

Family

ID=13368160

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6824485A Pending JPS61227437A (ja) 1985-03-30 1985-03-30 信号伝送方式

Country Status (1)

Country Link
JP (1) JPS61227437A (ja)

Similar Documents

Publication Publication Date Title
EP0216456B1 (en) Multiplex structure
EP0088432B1 (en) Multiplexer apparatus having nbmb coder
US4694472A (en) Clock adjustment method and apparatus for synchronous data communications
JPH0828691B2 (ja) フレーム同期方式
JPH04211534A (ja) データ伝送方法
US5128939A (en) Method of phase-converting frame and apparatus using same
US4367549A (en) Method and apparatus for multiplexing a data signal and secondary signals
CA1123963A (en) Digital signal transmission system
US5202904A (en) Pulse stuffing apparatus and method
CA1228928A (en) Data rate conversion and supervisory bit insertion in a data system
US4589109A (en) Multiplexed digital data transmission
JPH05199199A (ja) スタッフ同期制御方式
JPH0215142B2 (ja)
JPS61227437A (ja) 信号伝送方式
US4602367A (en) Method and apparatus for framing and demultiplexing multiplexed digital data
US5781587A (en) Clock extraction circuit
JPH07123247B2 (ja) デイジタルデ−タ伝送方法
JP2952935B2 (ja) 非同期データ伝送システム
US4847836A (en) Circuit arrangement for synchronizing the units in the switching exchanges and repeaters of a time-division multiplex transmission system
JPH01151841A (ja) スタッフビット折返しデスタッフ回路
JP3031779B2 (ja) 並列スタッフ同期方式
SU563734A1 (ru) Устройство дл контрол многоканальной системы св зи с временным разделением каналов
JPS5911222B2 (ja) マルチフレ−ム同期方式
JPH03173233A (ja) ジッタ低減方式
JPS61224740A (ja) スタツフ同期方式