JPS6064575A - 画像表現方法 - Google Patents

画像表現方法

Info

Publication number
JPS6064575A
JPS6064575A JP58172146A JP17214683A JPS6064575A JP S6064575 A JPS6064575 A JP S6064575A JP 58172146 A JP58172146 A JP 58172146A JP 17214683 A JP17214683 A JP 17214683A JP S6064575 A JPS6064575 A JP S6064575A
Authority
JP
Japan
Prior art keywords
pattern
dot pattern
dot
picture
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58172146A
Other languages
English (en)
Inventor
Takashi Nishimura
孝 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP58172146A priority Critical patent/JPS6064575A/ja
Publication of JPS6064575A publication Critical patent/JPS6064575A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、中間調レベルを持つイメージ情報の表示、
記録方法に関するものである。
従来、中間調レベルを持つイメージ情報を記録しようと
する場合、1ドツトで表現できる階調数には限界がある
ので、3×3や4×4のドツトで形成するマトリクスを
画像の1構成単位として、マトリクスを構成する記録ド
ツトの個数を制御して階調表現を行う方法がとられてき
た。
ントの配置を行う場合に、できるだゆドツトを分散させ
て、マトリクス内のドツト分布が平均化するようにした
第1図(b)に示す階n表現法やドツトの個数に対応し
て中心より順に連結して増していく印刷の網点に近い第
1図<a)に示す階調表現法がとりれている。
ところが、実際にTV両画像をドツトプリンタにより、
#I1図のような表現法を用いて階調記録を行うと、同
じ濃度が連続するような領域におし・て、その記録ドツ
トパターンによっては縞などの特定のパターンやモアし
などが発生し、画品質を低下させる原因となっていた。
この発明は、上記欠点を除去するため、同−Q度レベル
が連続する画像領域において、より自然な階調画像を表
現することができるように、画像の1構成単位であるマ
トリクスのパターンを隣接するマトリクスで906ずつ
回転するようにしたものである。以下、図面についてこ
の発明を説明する。
笛2Mけとの毫叫の一寥添佑1を示イ奮留子本り−この
図で、1は演舞二回路、2.4はラッチ回路、3は累算
回路、5はドツトパターンジェネレータ、6は出カバソ
ファ、7はラスタカウンタである。
次にこれを動作するには、撮像管やイメージセンサ等の
画像入力装置からの画像データPを演算回路1に取り込
んで、ノイズ除去2輸郭強調などの処理を行った後、#
度情報Qとしてマトリクス内忙割り当てるドツトの個数
を出方する。ラッチ回路2では、演算回路1から出力さ
ルるドツト個数をラッチする。:I?、算回路3は、ラ
ンチ回路2でランチされる回数と4進のラスタカウンタ
7から出力されるラスク値を加算して下位2ピントをラ
ンチ回路4にその累算値としてランチする。このラッチ
回路4の出力とドツト個数をラッチしたランチ回路2の
出力を、ドツトパターンジェネレータ5に取り込む。
ドツトパターンジェネレータ5に入力されるデータは、
ラッチ回路2からのドツト個数とランチ回路4かもの累
算値を、それぞれ4ビツトとしてアドレス入力するもの
である。このドツトパターンジェネレータ5は、ROM
により構成されているものであり、あらかじめ各アドレ
スに対するドツトパターンデータが書き込まれており、
アドレス入力値に応じてそのアドレスのトンドパターン
を、出力パンツ76に出力するものである。
ドツトパターンジェネレータ5は、1つの7ドレス人力
に対して1つのドツトパターンが割り当てられており、
3×3マトリクスの場合を例にとるとその内容は、第3
図に示すようになる。
第3図はドツトパターンジェネレータ5にあらかじめ設
定されている内容の一部を示した説明図で、アドレス入
力のうち上位4ビツトA7〜A4にはドツト個数を、下
位4ピツ)A3〜A0には累算値が割り当てられている
。ここで、累算値は第1図(a)に示す基本ドツトパタ
ーンな0°として、90°ずつ右回転したトンドパター
ンに対応している。すなわち、第3図に示すように、ド
ツトの個数が2個で累算値がOのときは、入力アドレス
−00100000”で示されるドツトパターン”01
0010000”、累算値が1のときは、入力アドレス
“00100001″で示されるドツトパターン“00
0011000”となる。つまり、累算値によってドツ
トパターンが、基本のトンドパターン(第3図参照)に
対して90°ずつ回転したパターンとなる。
このような方法を用いることにより、同一濃度レベルの
連続する領域においては、出力のドツト個数が一定であ
っても、1つのマトリクスを最小単位としてパターンが
回転するため、第4図(a)に示すように、同一位置に
ドツトが固定されることによって縦の縞となってみえる
パターンが、第4図(b)に示すように、ドツトパター
ンの方向が変って特定のパターンによる縞やモアしを発
生することがなくなり、より自然な階調の画像を表現で
きる。
また、第5図にはマ)IJクス内のドツトパターンを分
散させたときのパターン固定第5図(a)とパターン回
転第5図(b)を示すが、この場合においても回転によ
ってドツトの偏りや特定パターンの繰り返しによる縞な
どの画質劣化要素を取り除くことができる。
さらに、ドツトパターンがドツトパターンジェネレータ
5のROMに書き込まれており、ROMの7ドレスを入
力することによって直ちに記録パターンを出力できるた
め、簡単な回路構成でこの発明を実施できるとともに1
記録パタ一ン作成のための処理時間も非常に短かくでき
る。
なお、上記の実施例では、3×3のマトリクスサイズの
場合について説明したが、4×4のマトリクスでもRO
Mのパターンを4x4に直すだけで、入力アドレスは8
ビツトのまま使用できる。
また、累算回路3.ラッチ回路4.ラスフカ9フ210
代りに乱数発生器を用いて、ドツトパターンジェネレー
タ5の7ドレス入力値A、 l A0ヒントを乱数的に
変え、同じパターンが連続しないようにして同様の効果
をあげることもできる。したがって、この発明に含まれ
ることは云うまでもない。
以上説明したように、この発明は、層目しているマトリ
クスのドツト配列を基本とするドントパターンに対して
90°ずつ回転するようにしたので、同一パターンの繰
り返しによるモアしやテクスチャの発生を防ぐことがで
きるため、カラー記録においても利用できる。特に、カ
ラー記録に応用した場合、モアレを防ぐためにスクリー
ン角等の処理を行って、イエロー、マゼンタ、シアン、
黒のドツトの位置をずらして記録する方法があるが、ス
クリーンの角度をプリンタの走査方向から傾けて、しか
も、色に対応してずらすことを制御回路で行うには複雑
が回路と処理が必要であったが、この発明の方法を用い
れは、マ)!+クスごとに基本とするパターンを90°
ずつ回転し、かつ、イエロー、シアン、マゼンタおよび
黒の各色についてもドツトパターンを90°ずつずらし
ておくことにより、色ドツトに対しても同じ濃度におい
て同一パターンの繰り返しとはならず、カラー記録で発
生し易いモアレを防ぎ、視覚的に安定した画像が再現で
きる利点がある。
【図面の簡単な説明】
第1図(a) 、(b)はマトリクス表現による濃度表
現法のうちドツト集中形およびドツト分散形を示す図、
第2図はこの発明な夾施するための制御回路のブロック
図、@3図はこの発明に用いるドツトパターンジェネレ
ータに格納されたパターンの説明図、第4図(a) 、
(b)はドツト集中形の濃度4におけるパターン固定と
パターン回転のパターン例を示す図、第5図(a)、(
b)は同じくドツパト分散形の濃度4におけるパターン
固定とパターン回転の例を示す図である。 図中、1は演算回路、2.4はランチ回路、3は累算回
路、5はドツトパターンジェネレータ、6は出力バッフ
ァ、1はラスタカウンタである。 (a) 第 (a) 4図 (b) 5図 (b)

Claims (1)

    【特許請求の範囲】
  1. 中間調レベルを含むイメージ情報を、ドツトからなるマ
    トリクスを基本単位Eして表現する方法において、着目
    しているマトリクスのドツト配列を上下左右の近傍のマ
    トリクスに対して90°ずつ回転したパターンとするこ
    とを特徴とする画像表現方法。
JP58172146A 1983-09-20 1983-09-20 画像表現方法 Pending JPS6064575A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58172146A JPS6064575A (ja) 1983-09-20 1983-09-20 画像表現方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58172146A JPS6064575A (ja) 1983-09-20 1983-09-20 画像表現方法

Publications (1)

Publication Number Publication Date
JPS6064575A true JPS6064575A (ja) 1985-04-13

Family

ID=15936411

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58172146A Pending JPS6064575A (ja) 1983-09-20 1983-09-20 画像表現方法

Country Status (1)

Country Link
JP (1) JPS6064575A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62207067A (ja) * 1986-03-07 1987-09-11 Toshiba Corp 多階調記録方式
JPS636970A (ja) * 1986-06-26 1988-01-12 Hitachi Ltd 中間調記録方法
US20140285405A1 (en) * 2013-03-22 2014-09-25 Seiko Epson Corporation Latch circuit of display apparatus, display apparatus, and electronic equipment

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62207067A (ja) * 1986-03-07 1987-09-11 Toshiba Corp 多階調記録方式
JPS636970A (ja) * 1986-06-26 1988-01-12 Hitachi Ltd 中間調記録方法
US20140285405A1 (en) * 2013-03-22 2014-09-25 Seiko Epson Corporation Latch circuit of display apparatus, display apparatus, and electronic equipment
US9412298B2 (en) * 2013-03-22 2016-08-09 Seiko Epson Corporation Latch circuit of display apparatus, display apparatus, and electronic equipment

Similar Documents

Publication Publication Date Title
EP0370271B1 (en) Method of and apparatus for recording halftone images and halftone images produced thereby
JP3077873B2 (ja) 印刷版画像の作成方法および装置
JPS6244656B2 (ja)
JPH07120414B2 (ja) 画像のハーフトーン閾値生成装置及び方法
JPH0336876A (ja) ハーフトーン化ペル・パターン生成方法
US6104502A (en) Method and apparatus for generating halftone dots for color printing
US5140431A (en) Digital electronic system for halftone printing
CA1056051A (en) Sequential image-modulated dot-area recording
JP2007049443A (ja) ディザマトリックスの生成
JPS60157375A (ja) 中間調表現方式
US6956670B1 (en) Method, system, program, and data structures for halftoning with line screens having different lines per inch (LPI)
Jones Evolution of halftoning technology in the United States patent literature
JPS6064575A (ja) 画像表現方法
JPS6123467A (ja) 面積階調方法
JP2000078405A (ja) 疑似階調表現方法
JPS58173972A (ja) 画像処理装置
JP3777414B2 (ja) 混成ハーフトーンスクリーン生成法
JP2970869B2 (ja) 中間調画像再現方法
JP2692072B2 (ja) 画像処理装置
JPS6253573A (ja) 中間調記録方式
JPS58182372A (ja) プリンタスクリ−ン角設定方法
JPS6166473A (ja) 画像処理装置
JPS62163468A (ja) 画像再生出力方式
JPH10304202A (ja) 画像記録装置
JPS6199459A (ja) 階調記録方法