JPS5952970A - テレビジヨン信号処理方式 - Google Patents

テレビジヨン信号処理方式

Info

Publication number
JPS5952970A
JPS5952970A JP57164597A JP16459782A JPS5952970A JP S5952970 A JPS5952970 A JP S5952970A JP 57164597 A JP57164597 A JP 57164597A JP 16459782 A JP16459782 A JP 16459782A JP S5952970 A JPS5952970 A JP S5952970A
Authority
JP
Japan
Prior art keywords
signals
signal
scanning time
memory
delay circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57164597A
Other languages
English (en)
Inventor
Yoshinori Enomoto
榎本 善則
Tetsuji Takeuchi
武内 徹二
Hirokazu Yoshino
吉野 弘和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57164597A priority Critical patent/JPS5952970A/ja
Publication of JPS5952970A publication Critical patent/JPS5952970A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は画面の見かけ上の解像度と明るさとを増し、か
つチラッキを軽減するテレビジョン信号処理方式に関す
るものである。
従来例の構成とその問題点 近年、プロジェクタ方式による大画面のテレビジョン(
以後、大画面TVとする)が普及しつつある。これらの
大画面TVは、従来とほぼ同様の観測距離で見られるこ
とが多い、すなわち走査線間の視角寸法が従来よりも大
きい状態で見られることが多い。いっぽう、現在のイン
タレース方式のTV画面では、隣接する走査線間の発光
周波数が30 Hzなので、大画面TVを見ると画面の
チラッキを感じたり、画面が粗く暗く見えることがあっ
た。
以上の問題を解決するものとして、従来、1水平走査分
の映像信号のメモリを利用したテレビジョン受像機があ
る。
以下、第1図および第2図を用いて、上述のテレビジョ
ン受像機について説明する。第1図に、信号処理部の構
成を示す。第1図において、1はビデオ入力信号をディ
ジタル変換するAD変換器、2は1の出力信号の3また
は4への接続を1水平走査時間ごとに切換えるスイッチ
、3と4はそれぞれ1水平走査内の映像信号を記憶する
メモリ、6〜8はそれぞれ%水平走査時間の遅延回路、
9は4と7との出力信号を相加平均(加算した後%倍す
る)する演算回路、10は3と8との出力信号を相加平
均する演算回路、11は5と9からの入力信号を%水平
走査時間ごとに切換え13へ出力するスイッチ、12は
6と10とからの入力信号を%水平走査時間ごとに切換
え13へ出力するスイッチ、13は11と12とからの
入力信号を1水平走査時間ごとに切換え出力するスイッ
チ、14はDA変換器である。
ビデオ入力信号はAD変換器1でディジタル信号に変換
された後、スイッチ2によって1水平走査内の情報がメ
モリ3丑たは4に記憶される。メモリ3および4の内容
は通常の1水平走査時間のZの時間で読み出される。読
み出された信号はそれぞれ直接、あるいは遅延回路を通
った後、演算回路9または1oかスイッチ11または1
2を通り、スイッチ13を通って14へ入力される。た
とえば、1へA、B、C,D、・・・・・・といっだそ
れぞれ1水平走査問の情報を持つ信号が順次入力された
とすると、DA変換器14がらは通常の%走査時間で、
A+    l B+−Σ−2C2薯「、D。
・・・・・・というそれぞれ1水平走査問の情報を持つ
信号が出力される。
第2図は、上述のような構成のテレビジョン受像機での
走査動作を示す。このテレビジョン受像機では、従来の
インクレース方式における1フイールドの走査時間内に
1〜525までの525本の走査線の水平走査が行なわ
れる。ただし、偶数番目の走査線上には、隣接する奇数
番目の信号の相加平均された信号が記録されたり、ある
いは奇数番目の走査線上に隣接する偶数番目の信号の相
加平均された信号が記録されることを交互にくり返す。
しかしながら、上記のような構成のテレビジョン受像機
では、たとえば画面上に第3図のような細い斜線を描く
場合、隣接する走査線間の発光周波数は6oHz以上に
なりチラッキは軽減されるが、本来、ある走査線上の線
分を1画素(図中の◎印)の発光で表示すべきものを複
数画素(図中のO印)の発光で表示することになる。こ
のため斜線は太くぼやけた線になる。すなわち、この受
像機の画面上に同じ太さの細線を、その傾斜角を変えて
複数本描かせると、傾斜のゆるい細線はど太くぼやけて
見え、正常な一定の太さの線を描くことはできない。
発明の目的 本発明は」二記の問題点を解決し、画面のチラッキを軽
減するとともに、高品位の明るいTV両画像提供するも
のである。
発明の構成 本発明によるビデオ信号処理部−1、ビデオ入力信号を
1フイールド走査時間おきの信号に2分するスイッチと
、それぞれの信号を1フイールド走査時間だけ遅延する
遅延回路と、ビデオ信号の1水平走査分の信号を記憶す
るメモリ、それぞれのメモリから読み出された信号を合
成するスイ、チとから構成される。本発明によるビデオ
信号処理方式では、入力信号をスイッチで1フイールド
走査時間おきの信号に2分化し、それぞれの信号を直接
、あるいは1フイールド走査時間だけ遅延した後メモリ
に記憶し、それぞれのメモリ内容を通常の倍速度で読み
出し合成した信号で画面を走査する。
実施例の説明 第4図は本発明によるテレビジョン受像機の信号処理部
の構成例である。第4図において、15はA/D変換器
、16は15かもの出力信号の17またけ18への接続
を1フイールド走査時間ごとに切換えるスイッチ、17
と18はそれぞれ1フイールド走査時間分の遅延回路、
19は16寸たは17からの出力信号に対する1水平走
査線分の映像信号を記憶するメモリ、20は16または
18からの出力信号に対する1水イ走査線分の映像信号
を記憶するメモリ、21と22はそれぞれD/A変換器
、23ば21と22の出力信号を%水平走査時間ごとに
切換え出力するスイッチである。ここてたとえば、16
へA、B、C,D、E、F・、・・・・といったそれぞ
れ1フイ一ルド分の情報をもつ信号が順次入力されると
すると、それらは16でディジタル信号に変換され16
に入力される。16ではA、C,E・・・・・・の信号
は17または19へ、B、D、F・・・・・・の信号は
18または20へ出力される。17へ入力された信号は
1フィールド走査時間だけ遅延されて19−\出力され
る。18へ入力された信号は1フイールド走査時間だけ
遅延されて20へ出力される。19に記憶された1水平
走査分の信号は%水平走査時間で読み出され(1水平走
査時間内に2度同じ内容が読み出される)21でD/A
  変換されて23へ出力される。21の出力信号と2
2の出力信号ij:23によって%水平走査時間で交互
に出力される。
第5図に、15へ入力されるビデオ入力信号と23から
の出力信号の一例を示す6.第6図においてA、B、C
,Dはそれぞれ1フイールド走査分の信号を示す。A1
.A2.A3・・・・・・とB1.B2.B3・・・・
・・とC1,C2,C3・・−・・Dl、B2.B3・
・・・・・はそれぞれA、B、C,Dの1水平走査分の
信号を示す。
第4図の23の出力信号によって1フイールド走査時間
に走査線625本の走査を行なうことにより、チラッキ
を軽減させた高品位の画像を提供することができる。
発明の効果 以上のように、本発明は、1水平走査分の信号を記憶す
るメモリと1フイールド走査時間の遅延回路を設け、こ
れからの出力を通常の倍速度で走査することによって、
大画面TVにおいても、チラッキを軽減した高品位の明
るい画像を提供することが可能である。
【図面の簡単な説明】
第1図は従来例のテレビジョン受像機の信号処理部の構
成図、第2図は従来例のテレビジョン受レビジョン受像
機の信号処理部の構成図、第6図は本発明によるテレビ
ジョン受像機の信号処理部におけるビデオ入力信号と出
力信号を示す図である。 15・・・・・・A/D 変換器、16.23・・・・
・・5W117.18・・・・・・遅延回路、19,2
0・・・・・・メモリ、21.22・・・・・・D/A
変換器。

Claims (1)

    【特許請求の範囲】
  1. ビデオ入力信号を1フイールドの走査時間遅延させる遅
    延回路と、前記ビデオ入力信号の1水平走査分の信号を
    記憶するメモリとを備え、前記メモリの内容を2度づつ
    読み出し、読み出された信号で、通常の倍速度の水平走
    査することを特徴とするテレビジョン信号処理方式。
JP57164597A 1982-09-20 1982-09-20 テレビジヨン信号処理方式 Pending JPS5952970A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57164597A JPS5952970A (ja) 1982-09-20 1982-09-20 テレビジヨン信号処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57164597A JPS5952970A (ja) 1982-09-20 1982-09-20 テレビジヨン信号処理方式

Publications (1)

Publication Number Publication Date
JPS5952970A true JPS5952970A (ja) 1984-03-27

Family

ID=15796198

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57164597A Pending JPS5952970A (ja) 1982-09-20 1982-09-20 テレビジヨン信号処理方式

Country Status (1)

Country Link
JP (1) JPS5952970A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63224568A (ja) * 1987-03-13 1988-09-19 Sony Corp ビデオ信号の順序変換回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63224568A (ja) * 1987-03-13 1988-09-19 Sony Corp ビデオ信号の順序変換回路

Similar Documents

Publication Publication Date Title
US7738037B2 (en) Method and apparatus for eliminating motion artifacts from video
JP5008826B2 (ja) 高精細度デインタレース/フレーム倍増回路およびその方法
US8564685B2 (en) Video signal capturing apparatus, signal processing and control apparatus, and video signal capturing, video signal processing, and transferring system and method
US5001562A (en) Scanning line converting system for displaying a high definition television system video signal on a TV receiver
EP1523185A1 (en) Image data conversion method, conversion circuit, and digital camera
JPS58212288A (ja) テレビジヨン画像再生装置
US6580470B1 (en) Display apparatus for displaying an image representative of an interlaced video signal
JPS5952970A (ja) テレビジヨン信号処理方式
JPH0512907B2 (ja)
JPS5952971A (ja) テレビジヨン信号処理方式
JP2003189262A (ja) 3次元y/c櫛形フィルターおよびインターレース・プログレッシブ変換器を単チップ集積する方法およびそのシステム
EP1560427B1 (en) Method and system for minimizing both on-chip memory size and peak dram bandwitch requirements for multifield deinterlacers
US6989870B2 (en) Video signal processing apparatus and method capable of converting an interlace video signal into a non-interlace video signal
JPH09163210A (ja) 撮像システム
US6266101B1 (en) Y/C separator
JP2002290838A (ja) 映像信号処理方式及び撮像装置
JPS63209284A (ja) 動き検出回路
JP2803101B2 (ja) テレビジョンカメラ
JP3271141B2 (ja) 映像信号処理装置
JPH0350969A (ja) 高画質テレビジョンの縮小画面表示方法
JPH0316482A (ja) 撮像装置
JPH04296173A (ja) インタレース方式におけるモニタのフリッカ防止方法および装置
JPH10257444A (ja) 画像入力方法及びその装置
JP2004056316A (ja) 映像情報処理装置
JPH0549012A (ja) 走査線数変換装置