JPS5890614A - Polygon mirror driving system - Google Patents

Polygon mirror driving system

Info

Publication number
JPS5890614A
JPS5890614A JP56188552A JP18855281A JPS5890614A JP S5890614 A JPS5890614 A JP S5890614A JP 56188552 A JP56188552 A JP 56188552A JP 18855281 A JP18855281 A JP 18855281A JP S5890614 A JPS5890614 A JP S5890614A
Authority
JP
Japan
Prior art keywords
synchronous motor
gate signal
polygon mirror
circuit
photocoupler
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56188552A
Other languages
Japanese (ja)
Inventor
Isamu Shibata
柴田 勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP56188552A priority Critical patent/JPS5890614A/en
Publication of JPS5890614A publication Critical patent/JPS5890614A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B26/00Optical devices or arrangements for the control of light using movable or deformable optical elements
    • G02B26/08Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light
    • G02B26/10Scanning systems
    • G02B26/12Scanning systems using multifaceted mirrors
    • G02B26/121Mechanical drive devices for polygonal mirrors

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Mechanical Optical Scanning Systems (AREA)
  • Facsimile Scanning Arrangements (AREA)

Abstract

PURPOSE:To obtain a polygon mirror driving system which is free of a stray noise from a synchronous motor and has short starting time by transmitting a gate signal to a switching circuit through a photocoupler and driving a polygon mirror. CONSTITUTION:When gate signals OUT1 and OUT2 from a logical circuit 1 rise to a high level alternately, photocouplers 2 and 3 are driven respectively, thereby controlling switching transistors (TR) 4 and 5 connected to a high-level and a low-level power source. Then, a pseudo sine wave is applied to the winding of a synchronous motor to drive a polygon mirror by the synchronous motor. This constitution wherein the photocouplers are interposed provides a polygon mirror driving system which is free of a stray noise from the synchronous motor and has short starting time.

Description

【発明の詳細な説明】 本発明はシンクロナスモータを用いた多面鏡駆動方式に
関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a polygon mirror driving system using a synchronous motor.

多面鏡はレーザープリンタや複写機において光ビームを
走査する光偏向器として用いられている。
Polygon mirrors are used as optical deflectors for scanning light beams in laser printers and copying machines.

この多面鏡をシンクロナスモータで回転させる場合シン
クロナスモータは駆動回路により正弦波で駆動するのが
理想的である。しかしこのようにすると、駆動回路は発
熱が多く大形になってしまう欠点があシ、実用的でない
。このため従来は論理回路からのゲート信号でトランジ
スタをスイッチング駆動することによって疑似正弦波を
つくり、この疑似正弦波でシンクロナスモータを駆動す
る方式が用いられている。しかしこの方式ではシンクロ
ナスモータはインダクタンス負荷であり、しかも大電流
が流れ′る為ノイズが発生し辛すく、このノイズが論理
回路の方へまわり込んで論理回路を誤動作させる。まだ
シンクロナスモータが立上がり時と同期回転時とで同じ
波形の疑似正弦波により駆動されるが、シンクロナスモ
ータは直流上−タ等と違って起動トルクが小さく電源投
入より同期回転に入るまでに時間がかかる。このため電
源投入後に多面鏡が所定の速度に立上がるまでに時間が
かかシ、プリントできない時間が長くなる。
When this polygon mirror is rotated by a synchronous motor, it is ideal that the synchronous motor is driven by a sine wave by a drive circuit. However, this method has the drawback that the drive circuit generates a lot of heat and becomes large in size, making it impractical. For this reason, conventionally, a method has been used in which a pseudo sine wave is created by switching and driving a transistor using a gate signal from a logic circuit, and a synchronous motor is driven by this pseudo sine wave. However, in this method, the synchronous motor is an inductance load and a large current flows through it, so it is difficult to generate noise, and this noise wraps around to the logic circuit and causes it to malfunction. A synchronous motor is still driven by a pseudo sine wave with the same waveform at start-up and during synchronous rotation, but unlike DC starters, synchronous motors have a small starting torque and are slow to start synchronous rotation from the time the power is turned on. it takes time. For this reason, it takes time for the polygon mirror to rise to a predetermined speed after the power is turned on, and the time during which printing is not possible becomes longer.

本発明はこのような欠点を除去し、シンクロナスモータ
からのノイズのまわり込みがなくて立上がシ時間が短力
少多面鏡駆動方式を提供することを目的とする。
It is an object of the present invention to eliminate such drawbacks and to provide a low-force, polygonal mirror drive system that does not involve noise from a synchronous motor and has a short start-up time.

以下図面を参照しながら本発明について実施例をあげて
説明する。
The present invention will be described below by way of examples with reference to the drawings.

第1図は本発明の一実施例を示す。この実施例はシンク
ロナスモータに疑似正弦波を印加するスイッチング回路
と論理回路lとの間にフォトカプラ2,3を介在させて
シンクロナスモータから論理回路1へのノイズのまわり
込みを防止したものである。上記スイッチング回路はコ
ンプリメンタリ構成のスイッチングトランジスタ″4,
5及び抵抗6,7よりなる。論理回路1はゲート信号発
生回路を構成するもので、第2図(1)に示すクロック
パルスを分周して第2図(2) f3)に示すゲート信
号0UTI、  0UT2を発生する。ゲート信号OU
T 1はスイッチングトランジスタ8のペースに加えら
れ、ゲート信号OUT 1が高レベルである時はトラン
ジスタ8がオンしてフォトカプラ2の発光ダイオード9
が駆動される。このためフォトカプラ2のフォトトラン
ジスタ10がオンとなってトランジスタ4がオンとなり
、シンクロナスモータの巻線11にトランジスタ4を通
して電流11が流れ込む。
FIG. 1 shows an embodiment of the invention. In this embodiment, photocouplers 2 and 3 are interposed between the switching circuit that applies a pseudo sine wave to the synchronous motor and the logic circuit 1 to prevent noise from entering the logic circuit 1 from the synchronous motor. It is. The above switching circuit has a complementary configuration switching transistor "4",
5 and resistors 6 and 7. Logic circuit 1 constitutes a gate signal generation circuit, and divides the frequency of the clock pulse shown in FIG. 2(1) to generate gate signals 0UTI and 0UT2 shown in FIG. 2(2) f3). Gate signal OU
T1 is added to the pace of the switching transistor 8, and when the gate signal OUT1 is at a high level, the transistor 8 is turned on and the light emitting diode 9 of the photocoupler 2 is turned on.
is driven. Therefore, the phototransistor 10 of the photocoupler 2 is turned on, the transistor 4 is turned on, and a current 11 flows into the winding 11 of the synchronous motor through the transistor 4.

次にゲート信号0UTI、  0UT2−diともに低
レベルになった時はトランジスタ8,12がオフになっ
てフォトカプラ2.3がオフになり、トランジスタ4.
5がオフになってシンクロナスモータの巻線11には電
流が流れない。
Next, when gate signals 0UTI and 0UT2-di both become low level, transistors 8 and 12 are turned off, photocoupler 2.3 is turned off, and transistors 4.
5 is turned off and no current flows through the winding 11 of the synchronous motor.

次にゲート信号OUT 2が高レベルになると、トラン
ジスタ12がオンになってフォトカプラ3の発光ダイオ
ード13が駆動される。このためフォトカプラ3のフォ
トトランジスタ14がオンになってトランジスタ5がオ
ンになり、シンクロナスモータの巻線11には上記電流
11とは逆方向に電流■2が流れる。
Next, when the gate signal OUT 2 becomes high level, the transistor 12 is turned on and the light emitting diode 13 of the photocoupler 3 is driven. Therefore, the phototransistor 14 of the photocoupler 3 is turned on, and the transistor 5 is turned on, so that a current 2 flows in the winding 11 of the synchronous motor in the opposite direction to the current 11.

第2図f2) (3)に示すようにゲート信号0UTI
、 0UT2が交互に高レベルになってシンクロナスモ
ータの巻線11には第2図(4)に示すような疑似正弦
波が印加される。まだシンクロナスモータの第2の巻線
には上記疑似正弦波より位相が90°遅れた第2図(5
)に示すような疑似正弦波が第1図と同様な回路により
印加され、シンクロナスモータが回転して多面鏡を回転
させる。
Figure 2 f2) As shown in (3), the gate signal 0UTI
, 0UT2 alternately become high level, and a pseudo sine wave as shown in FIG. 2 (4) is applied to the winding 11 of the synchronous motor. The second winding of the synchronous motor still has a phase delay of 90 degrees from the above pseudo sine wave (see Figure 2).
) is applied by a circuit similar to that shown in FIG. 1, and the synchronous motor rotates to rotate the polygon mirror.

このように論理回路lとスイッチングトランジスタ4.
5との間にフォトカプラ2.3を挿入すればシンクロナ
スモータから論理回路1へのノイズのまわり込みをフォ
トカプラ2.3で防止することができる。
In this way, the logic circuit l and the switching transistor 4.
By inserting a photocoupler 2.3 between the synchronous motor and the logic circuit 1, the photocoupler 2.3 can prevent noise from entering the logic circuit 1 from the synchronous motor.

第3図は本発明の他の実施例を示し、第1図と同じ部分
には同じ符号を付しである。
FIG. 3 shows another embodiment of the present invention, in which the same parts as in FIG. 1 are given the same reference numerals.

論理回路15は上記論理回路Iと他の論理回路16より
なるゲート信号発生回路であり、論理回路16は第2図
(1)に示すクロックパルスによシ動作するタイマーを
備えていて電源投入よりタイマーのタイムアツプするま
での所定時間だけ出力0UT3が高レベルになる。この
ためスイッチング回路17がオンとなり、シンクロナス
モータの第1 ノ巻線11゜には第2図(4)に示すよ
うな疑似正弦波が加えられる。シンクロナスモータは第
2の巻線にも第2図(5)に示すような疑似正弦波が同
様な回路から加えられて起動する。このシンクロナスモ
ータの立上がり時にはシンクロナスモータの巻線に大き
な電流が流れるように設定して立上がり時間を短かくす
る。
The logic circuit 15 is a gate signal generation circuit consisting of the above logic circuit I and another logic circuit 16, and the logic circuit 16 is equipped with a timer that operates according to the clock pulse shown in FIG. 2 (1). The output 0UT3 becomes high level for a predetermined period of time until the timer times up. Therefore, the switching circuit 17 is turned on, and a pseudo sine wave as shown in FIG. 2 (4) is applied to the first winding 11° of the synchronous motor. The synchronous motor is started by applying a pseudo sine wave as shown in FIG. 2 (5) to the second winding from a similar circuit. When the synchronous motor starts up, it is set so that a large current flows through the windings of the synchronous motor to shorten the start-up time.

論理回路−16はシンクロナスモータが立上がって同期
回転に入る時間(又はその直前)にタイマーがタイムア
ツプすると、それ以後は第2図(1)に示すクロックか
ら第2図(6)に示すゲート信号OUT 3を作って出
力する。このゲート信号0UT3が高レベルになった時
はスイッチング回路17がオンとなり、巻線11の電流
はスイッチング回路17を通して流れる。またゲート信
号0UT3が低レベルになった時はスイッチング回路1
7がオフになり、巻線11の電流は抵抗18を通って流
れる。この時巻線11の端子電圧は〜抵抗18と巻線1
1のインピーダンスとでトランジスタ4,5のコレクタ
電圧を分圧したものとなり、従って巻線11の電圧波形
は第2図(6)に示すように正弦波に近い波形となる。
When the timer times up at the time when the synchronous motor starts up and starts synchronous rotation (or just before that time), the logic circuit 16 operates from the clock shown in Fig. 2 (1) to the gate shown in Fig. 2 (6). Create and output signal OUT3. When this gate signal 0UT3 becomes high level, the switching circuit 17 is turned on, and the current in the winding 11 flows through the switching circuit 17. Also, when the gate signal 0UT3 becomes low level, the switching circuit 1
7 is turned off and the current in winding 11 flows through resistor 18. At this time, the terminal voltage of winding 11 is ~resistance 18 and winding 1
The collector voltage of the transistors 4 and 5 is divided by the impedance of 1, and therefore the voltage waveform of the winding 11 becomes a waveform close to a sine wave as shown in FIG. 2 (6).

7/クロナスモータの第2の巻線にも巻線11の電圧波
形と同様な波形でそれより位相が90°遅れたものとな
り、シンクロナスモータが同期回転をして多面鏡を駆動
する。
7/The second winding of the chronous motor also has a voltage waveform similar to the voltage waveform of the winding 11, but with a phase delayed by 90 degrees, and the synchronous motor rotates in synchronization to drive the polygon mirror.

このようにシンクロナスモータに立上がり時と同期回転
時とで異なる疑似正弦波を印加することにより立上がり
時間を短かくでき、多面境を用いたレーザープリンタ等
において多面鏡の立上がりによりプリントできない時間
を短縮することができる。
In this way, by applying different pseudo-sine waves to the synchronous motor when it starts up and when it rotates synchronously, the start-up time can be shortened, and the time during which printing is not possible due to the start-up of the polygon mirror can be shortened in laser printers that use multi-sided borders. can do.

第4図はスイッチング回路17を示す。このスイッチン
グ回路17はダイオード19〜22、トランジスタ23
、抵抗24及びフォトカプラ25により構成され、フォ
トカプラ25の発、光ダイオード26がゲート信号0U
T3により駆動されてフォトカプラ25のフォトトラン
ジスタ27がオンした時はトランジスタ”−23のベー
スとコレクタが接続状態となってトランジスター23が
オンとなる。この為電流■1はダイ・オード19→トラ
ンジスタ23→ダイオード21と流れ、電流I2はダイ
ミード20→トランジスタ23→ダイオード22と流れ
る。またフォトトランジスタ27がオフになった時はト
ランジスタ230ベースが抵抗24によりエミッタに接
続されているからトランジスタ23がオフとなり、電流
11.がダイオ−−ド19→抵抗18→ダイオード21
と流れ電流■2がダイオード20→抵抗18→ダイオー
ド22と流れる。
FIG. 4 shows the switching circuit 17. This switching circuit 17 includes diodes 19 to 22 and a transistor 23.
, a resistor 24, and a photocoupler 25.
When the phototransistor 27 of the photocoupler 25 is turned on by being driven by T3, the base and collector of the transistor "-23 are connected, and the transistor 23 is turned on. Therefore, the current 1 flows from the diode 19 to the transistor. 23 → diode 21, and current I2 flows from dime 20 → transistor 23 → diode 22. Also, when phototransistor 27 is turned off, transistor 230 is turned off because the base of transistor 230 is connected to the emitter by resistor 24. So, the current 11. is diode 19 → resistor 18 → diode 21.
A current (2) flows from the diode 20 to the resistor 18 to the diode 22.

以上のように本発明によればゲート信号発生回路とスイ
ッチング回路との間に7オトカプラを介在させだので、
シンクロナスモータからゲート信号発生回路へのノイズ
のまわり込みをフォトカプラで防止することができ、ま
たシンクロナスモータを立上がり時と同期回転時とで異
なる疑似正弦波ヲ加えるので、シンクロナスモータの立
上がり時間を短かくしてレーザープリンタ等において多
面鏡の立上がりによシブリントできない時間を短縮する
ことができる。
As described above, according to the present invention, since the 7-oto coupler is interposed between the gate signal generation circuit and the switching circuit,
A photocoupler can prevent noise from entering the gate signal generation circuit from the synchronous motor, and a different pseudo sine wave is applied when the synchronous motor starts up and when it rotates synchronously. By shortening the time, it is possible to shorten the time during which printing cannot be performed due to the rise of a polygon mirror in a laser printer or the like.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明、の一実施例を示す回路図、第2図は本
発明の詳細な説明するための波形図、第3図は本発明の
他の実施例を示す回路図、第4図は同実施例のスイッチ
ング回路を示す回路図である。 2.3・・・フォトカプラ、16・・論理回路、17・
・・スイッチング回路、18・・・抵抗。
FIG. 1 is a circuit diagram showing one embodiment of the present invention, FIG. 2 is a waveform diagram for explaining the present invention in detail, FIG. 3 is a circuit diagram showing another embodiment of the present invention, and FIG. The figure is a circuit diagram showing a switching circuit of the same embodiment. 2.3...Photocoupler, 16...Logic circuit, 17.
...Switching circuit, 18...Resistor.

Claims (1)

【特許請求の範囲】 1、 ゲート信号を発生するゲート信号発生回路と、こ
のゲート信号発生回路からゲート信号が入力されるフォ
トカプラと、このフォトカプラからのゲート信号により
疑似正弦波を発生するスイッチング回路と、このスイッ
チング回路からの疑似正弦波により駆動されて多面鏡を
回転させるシンクロナスモータとを備えた多面鏡駆動方
式。 2、 多面鏡を回転させるシンクロナスモータと、この
シンクロナスモータの立上がり時と同期回転時とで異な
るゲート信号を発生するゲート信号発生回路と、このゲ
ート信号発生回路からゲート信号が入力されるフォトカ
プラと、このフォトカプラからのゲート信号により疑似
正弦波を発生して前記シンクロナスモータに印加するス
イッチング回路とを備えた多面鏡駆動方式。
[Claims] 1. A gate signal generation circuit that generates a gate signal, a photocoupler that receives the gate signal from the gate signal generation circuit, and a switching device that generates a pseudo sine wave using the gate signal from the photocoupler. A polygonal mirror drive system that includes a circuit and a synchronous motor that is driven by a pseudo sine wave from this switching circuit to rotate the polygonal mirror. 2. A synchronous motor that rotates the polygon mirror, a gate signal generation circuit that generates different gate signals when the synchronous motor starts up and when it rotates synchronously, and a photodetector that receives the gate signal from this gate signal generation circuit. A polygonal mirror drive system comprising a coupler and a switching circuit that generates a pseudo sine wave based on a gate signal from the photocoupler and applies it to the synchronous motor.
JP56188552A 1981-11-25 1981-11-25 Polygon mirror driving system Pending JPS5890614A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56188552A JPS5890614A (en) 1981-11-25 1981-11-25 Polygon mirror driving system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56188552A JPS5890614A (en) 1981-11-25 1981-11-25 Polygon mirror driving system

Publications (1)

Publication Number Publication Date
JPS5890614A true JPS5890614A (en) 1983-05-30

Family

ID=16225688

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56188552A Pending JPS5890614A (en) 1981-11-25 1981-11-25 Polygon mirror driving system

Country Status (1)

Country Link
JP (1) JPS5890614A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204625B1 (en) * 1998-08-28 2001-03-20 Matsushita Electric Industrial Co., Ltd. Driving apparatus for stepping motor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204625B1 (en) * 1998-08-28 2001-03-20 Matsushita Electric Industrial Co., Ltd. Driving apparatus for stepping motor

Similar Documents

Publication Publication Date Title
JP3574287B2 (en) Motor drive for recording device
JPS59136082A (en) Magnetic resistance motor controller
JPS5890614A (en) Polygon mirror driving system
JPH10146086A (en) Inverter drive circuit for motor
US4795953A (en) Method of and electronic circuit for starting a reluctance motor and reluctance motor provided with such an electronic circuit
EP0458611B1 (en) Motor control circuit
US4682092A (en) Synchronous motor drive with chopper regulator
JPH0662553A (en) Three-phase ac generator-motor for vehicle
JPS58215997A (en) Driving method for stepping motor
JPH09219994A (en) Method and device for supplying power into single-phase stepping motor
SU1642579A1 (en) Method of start-stop control of the stepper motor and device thereof
JPH06225557A (en) Drive circuit of small-sized motor
JPS63503343A (en) Control method and device for an electromagnet that drives a movable part of the electromagnet by exciting it with a single-wave periodic current
JPH08223993A (en) Drive controller for stepping motor
JPS6198290A (en) Water stream controller of washer
JP2914529B2 (en) Driving method of stepping motor
JP2924347B2 (en) DC motor start / stop device
JPS608560Y2 (en) Motor drive circuit
JPH1052073A (en) Drive circuit for ultrasonic motor
JPH0515194A (en) Motor controller and control method
JPS60190197A (en) Control circuit of pulse motor
JPS6366757A (en) Motor-on delaying circuit for flexible disk device
JPS607469B2 (en) Motor rotation starting circuit
JPS6019235U (en) timer circuit
JPH0154956B2 (en)