JPS587995B2 - 多層マトリツクス型液晶表示装置 - Google Patents
多層マトリツクス型液晶表示装置Info
- Publication number
- JPS587995B2 JPS587995B2 JP52123642A JP12364277A JPS587995B2 JP S587995 B2 JPS587995 B2 JP S587995B2 JP 52123642 A JP52123642 A JP 52123642A JP 12364277 A JP12364277 A JP 12364277A JP S587995 B2 JPS587995 B2 JP S587995B2
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- row
- electrode
- column
- display device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
【発明の詳細な説明】
本発明は直交する帯状電極、いわゆるマトリックス電極
構造を持つマトリックス型液晶表示装置に関し、特に本
発明はマトリックス電極の構造に係るものである。
構造を持つマトリックス型液晶表示装置に関し、特に本
発明はマトリックス電極の構造に係るものである。
マトリツクス型液晶表示装置の駆動、例えば線順次走査
方式は第1図のように構成される。
方式は第1図のように構成される。
即ち主記憶装置1は文字、記号、図形、模様等を記憶し
ており、この記憶データは文字信号変換器2により表示
パターンに変換し、表示画面の一行毎に列駆動回路3の
中のバツファメモリに記憶させた後、その出力を列電極
Y1,Y2,・・・・・・,Ynにそれぞれ供給する。
ており、この記憶データは文字信号変換器2により表示
パターンに変換し、表示画面の一行毎に列駆動回路3の
中のバツファメモリに記憶させた後、その出力を列電極
Y1,Y2,・・・・・・,Ynにそれぞれ供給する。
一方列電極と交差した行電極X1,Y2,・・・・・・
,Xmが行駆動回路によって順次駆動され、上記バツフ
ァメモリに記憶された情報が1行毎に表示される。
,Xmが行駆動回路によって順次駆動され、上記バツフ
ァメモリに記憶された情報が1行毎に表示される。
図中5は列駆動回路、行駆動回路の動作を制御する制御
装置であり、6はマトリツクス型電極を持つ液晶表示装
置である。
装置であり、6はマトリツクス型電極を持つ液晶表示装
置である。
このマトリツクス型液晶表示装置は、行数が多い程表示
密度が高くなり、表示精度が向上するが行数が多くなれ
ば、一行に信号が印加される時間即ちデューテイが小さ
くなり、またクロストーク(十字効果)等の問題が発生
してくる。
密度が高くなり、表示精度が向上するが行数が多くなれ
ば、一行に信号が印加される時間即ちデューテイが小さ
くなり、またクロストーク(十字効果)等の問題が発生
してくる。
特に表示素子として液晶を用いた場合には、液晶の特性
としての閾値が急峻でない。
としての閾値が急峻でない。
レスポンスが遅い、と言った理由から充分なコントラス
トが得られなくなる。
トが得られなくなる。
これらの問題を解決するために液晶を多層セル構造とし
、電極分布を前方側液晶セル及び後方側液晶セルに分割
して、各セルにおけるデューテイを高めて表示品質の低
下を防ぐことが考えられる。
、電極分布を前方側液晶セル及び後方側液晶セルに分割
して、各セルにおけるデューテイを高めて表示品質の低
下を防ぐことが考えられる。
しかし多層セル構造にした場合、前方側液晶セルと後方
側液晶セルでは液晶層の位置が異なるため、表示された
パターンに視差が生じる。
側液晶セルでは液晶層の位置が異なるため、表示された
パターンに視差が生じる。
特に文字等を表示させる場合に、関連する一つのパター
ン内で異なる液晶層が選択されると視差のために、第2
図に示すように表示のドットが重なり合い、パターンを
判別しにくくなる。
ン内で異なる液晶層が選択されると視差のために、第2
図に示すように表示のドットが重なり合い、パターンを
判別しにくくなる。
番2図において、行電極19a,19b・・・・・・は
斜め下方より見たときの見かけ上の位置を示し、ハツチ
ング部分は電界が印加されたドットであることを示して
いる。
斜め下方より見たときの見かけ上の位置を示し、ハツチ
ング部分は電界が印加されたドットであることを示して
いる。
このように表示が見にくくなる現象は、行電極が前方側
セルと後方側セルにおいて、互いに電極間に配置されて
いるため、特に斜め上方、斜め下方より見るとき起きる
。
セルと後方側セルにおいて、互いに電極間に配置されて
いるため、特に斜め上方、斜め下方より見るとき起きる
。
上記視差の問題は中央ガラス15を薄くすることにより
ある程度改善されるが、中央ガラスの機械強度が端子導
出のために要求されるので極端に薄くすることはできな
い。
ある程度改善されるが、中央ガラスの機械強度が端子導
出のために要求されるので極端に薄くすることはできな
い。
本発明は土記したような表示ドットの重なりを改善する
電極の構造を提供するものである。
電極の構造を提供するものである。
特に表示内容を考慮して、文字等のように関連する一群
の電極は同一液晶セルによって表示されるように、本発
明は少くとも1デイジットを形成する行電極を一つの群
として前方側液晶セル又は後方側液晶セルに設け、この
電極群を前方側液晶セルと後方側液晶セルに交互に配置
して、1デイジット内では表示ドットが重なり合って見
にくくなるという現象を防止するものである。
の電極は同一液晶セルによって表示されるように、本発
明は少くとも1デイジットを形成する行電極を一つの群
として前方側液晶セル又は後方側液晶セルに設け、この
電極群を前方側液晶セルと後方側液晶セルに交互に配置
して、1デイジット内では表示ドットが重なり合って見
にくくなるという現象を防止するものである。
第3図は本発明の液晶表示装置の一実施例の断面構成図
を示し、この図では2行分のデイジットを表示する部分
だけを拡大して示している。
を示し、この図では2行分のデイジットを表示する部分
だけを拡大して示している。
第3図より分るように、前面ガラス13と中央ガラス1
5とで前方側液晶セル11を構成し、前面ガラス13の
内面に列電極14a,14b・・・・・・が設けられる
。
5とで前方側液晶セル11を構成し、前面ガラス13の
内面に列電極14a,14b・・・・・・が設けられる
。
中央ガラス15の表側に行電極16が設けられるが、1
デイジットが5×7マトリックス表示される場合は、7
行分の行電極16a〜16gを一群として、この一群が
中央ガラス15の表側に設けられる。
デイジットが5×7マトリックス表示される場合は、7
行分の行電極16a〜16gを一群として、この一群が
中央ガラス15の表側に設けられる。
次に中央ガラス15と後面ガラス18とで後方側液晶セ
ル12を構成し、中央ガラス15の裏側に列電極17a
,17b・・・・・・が設けられ、この列電極17a,
17b・・・・・・は前記列電極14a,14b・・・
・・・と重なるように配置される。
ル12を構成し、中央ガラス15の裏側に列電極17a
,17b・・・・・・が設けられ、この列電極17a,
17b・・・・・・は前記列電極14a,14b・・・
・・・と重なるように配置される。
後面ガラス18には行電極19が設けられるが、■デイ
ジットの行数分、例えば7行19h〜19nを一群とし
てこの一群が後面ガラス18に設けられる。
ジットの行数分、例えば7行19h〜19nを一群とし
てこの一群が後面ガラス18に設けられる。
以後、1デイジットの行数分を一群として行電極が前方
側液晶セル11と後方側液晶セル12に交互に設けられ
る。
側液晶セル11と後方側液晶セル12に交互に設けられ
る。
次に上記電極構造を作る工程を説明する。
前面ガラス13と後面ガラス18として3mm厚ソーダ
ガラスを使用し、公知の方法に従って列電極14、行電
極19をつける。
ガラスを使用し、公知の方法に従って列電極14、行電
極19をつける。
中央ガラス15としては0.3mm厚ソーダガラスを使
用し、以下の工程を経て表側に行電極16、裏側に列電
極17が形成される。
用し、以下の工程を経て表側に行電極16、裏側に列電
極17が形成される。
まず第4図aに示すように、ガラス15の両面1にIn
2O3又はSnO2よりなる透明導電膜21,22を一
面に付着させる。
2O3又はSnO2よりなる透明導電膜21,22を一
面に付着させる。
次に表側に行電極を形成するため、表側全部にホトレジ
スト23(Shipley社商品名AZ−1350)を
3000RPMでスピンナー塗布する。
スト23(Shipley社商品名AZ−1350)を
3000RPMでスピンナー塗布する。
プリベーキングした後、第4図Cに示すようにホトマス
ク24を介して露光を行い、これを現象する。
ク24を介して露光を行い、これを現象する。
次にポストベーキングをして裏側の透明導電膜22を保
護するためにホトレジスト25(Shipley社商品
名AZ−1350)をスピンナーにより全面塗布する(
第4図e)。
護するためにホトレジスト25(Shipley社商品
名AZ−1350)をスピンナーにより全面塗布する(
第4図e)。
これをプリベーキングしてエッチングを行い(第4図f
)、レジスト25を剥離し(第4図g)、ガラス基板の
洗浄を行う。
)、レジスト25を剥離し(第4図g)、ガラス基板の
洗浄を行う。
しかしてガラス15の表側に行電極16を形成する。
裏側に列電極17を形成するために、裏側全面に上記と
同じ材料のホトレジスト26を第4図hに示すようにコ
ートする。
同じ材料のホトレジスト26を第4図hに示すようにコ
ートする。
これをプリベーキングしてホトマスク27を介して露光
し(第4図i)、現象し(第4図j)、表側の電極16
を保護するため上記と同じ材料のホトレジスト28を第
4図kに示すようにコートする。
し(第4図i)、現象し(第4図j)、表側の電極16
を保護するため上記と同じ材料のホトレジスト28を第
4図kに示すようにコートする。
これをエッチングし(第4図1)、ホトレジストを剥離
しガラス基板を洗浄して(第4図m)、裏側に列電極1
7を形成する。
しガラス基板を洗浄して(第4図m)、裏側に列電極1
7を形成する。
以上の如く本発明によれば、液晶装置を上下方向に液晶
セルを多層構造にして電極を分割しているため、各電極
に割り当てられるデューテイサイクルは一層の場合に比
べて長くなり、たとえ1デイジットで表示されるパター
ンにおける電極密度を高めたとしても、表示品質を損う
ことがない。
セルを多層構造にして電極を分割しているため、各電極
に割り当てられるデューテイサイクルは一層の場合に比
べて長くなり、たとえ1デイジットで表示されるパター
ンにおける電極密度を高めたとしても、表示品質を損う
ことがない。
特にlデイジット内では表示ドットが同一平面で形成さ
れるため重なり合うことがなく、従って第5図に示すよ
うに、見えにくくなることはない。
れるため重なり合うことがなく、従って第5図に示すよ
うに、見えにくくなることはない。
但し本発明でも例えば1行目パターンが第1層目セルで
表示され、2行目パターンが第2層目セルで表示される
から、1行目パターンと2行目パターンの行間隔の大き
さが、斜上方より見るときと斜下方より見るときとで変
化するが、行間隔は所定の大きさに設定されているから
、各行のパターンが重なり合うことはなく、従って見に
くくなることはなく実用には差しつかえない。
表示され、2行目パターンが第2層目セルで表示される
から、1行目パターンと2行目パターンの行間隔の大き
さが、斜上方より見るときと斜下方より見るときとで変
化するが、行間隔は所定の大きさに設定されているから
、各行のパターンが重なり合うことはなく、従って見に
くくなることはなく実用には差しつかえない。
なお、上記実施例は1行毎に前刀側セル11と後方側セ
ル12に交互に形成したが、2乃至数行分を1群として
前方側セル11と後方側セル12に交互に形成してもよ
い。
ル12に交互に形成したが、2乃至数行分を1群として
前方側セル11と後方側セル12に交互に形成してもよ
い。
第1図はマトリックス型液晶表示装置を駆動する回路の
ブロック図、第2図は従来装置の表示状態を説明する図
、第3図は本発明の一実施例による多層マトリックス型
液晶表示装置の構成断面図、第4図は中央ガラスに電極
を形成する工程を説明する各工程図、第5図は本発明の
装置による表示状態を説明する図である。 11:前方側液晶セル、12:後力側液晶セル、13:
前方ガラス、14:列電極、15:中央ガラス、16:
行電極、17:列電極、18:後方ガラス、19:行電
極。
ブロック図、第2図は従来装置の表示状態を説明する図
、第3図は本発明の一実施例による多層マトリックス型
液晶表示装置の構成断面図、第4図は中央ガラスに電極
を形成する工程を説明する各工程図、第5図は本発明の
装置による表示状態を説明する図である。 11:前方側液晶セル、12:後力側液晶セル、13:
前方ガラス、14:列電極、15:中央ガラス、16:
行電極、17:列電極、18:後方ガラス、19:行電
極。
Claims (1)
- 1 複数の液晶セルを重畳し、各液晶セルに行電極群と
列電極群から成るマトリックス電極構造を配設して表示
駆動を実行する多層マトリックス型液晶表示装置に於い
て、少なくともノデイジットをなす行(列)電極群を同
一群として同一液晶セル内に整列するとともに該行電極
群に対向する列(行)電極群を該液晶セル内に配設し、
少なくともノデイジットをなす行(列)電極群毎に各液
晶セルに順次交互に前記マトリツクス電極構造の行(列
)電極群を分割配置して各液晶セル毎に前記マトリツク
ス電極構造の列(行)電極群を重畳配置したことを特徴
とする多層マトリックス型液晶表示装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP52123642A JPS587995B2 (ja) | 1977-10-14 | 1977-10-14 | 多層マトリツクス型液晶表示装置 |
DE2844572A DE2844572C2 (de) | 1977-10-14 | 1978-10-12 | Mehrlagige Flüssigkristallanzeige in Matrixanordnung |
US05/950,782 US4335936A (en) | 1977-10-14 | 1978-10-12 | Matrix electrode structure in a multi-layer matrix type liquid crystal display |
CH1063978A CH643964A5 (de) | 1977-10-14 | 1978-10-13 | Matrix-fluessigkristallanzeige mit mehrlagig angeordneten fluessigkristallzellen. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP52123642A JPS587995B2 (ja) | 1977-10-14 | 1977-10-14 | 多層マトリツクス型液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5456795A JPS5456795A (en) | 1979-05-08 |
JPS587995B2 true JPS587995B2 (ja) | 1983-02-14 |
Family
ID=14865637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP52123642A Expired JPS587995B2 (ja) | 1977-10-14 | 1977-10-14 | 多層マトリツクス型液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS587995B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5548784A (en) * | 1978-09-29 | 1980-04-08 | Sharp Kk | Multiilayer cell structure display unit |
JPS56150785A (en) * | 1980-04-23 | 1981-11-21 | Hitachi Ltd | Liquid crystal display unit |
US4703156A (en) * | 1985-10-21 | 1987-10-27 | Omniverse Research, Inc. | MIG welder attachment for an electric hand drill |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50104042A (ja) * | 1974-01-18 | 1975-08-16 |
-
1977
- 1977-10-14 JP JP52123642A patent/JPS587995B2/ja not_active Expired
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50104042A (ja) * | 1974-01-18 | 1975-08-16 |
Also Published As
Publication number | Publication date |
---|---|
JPS5456795A (en) | 1979-05-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4335936A (en) | Matrix electrode structure in a multi-layer matrix type liquid crystal display | |
US4522472A (en) | Electrophoretic image display with reduced drives and leads | |
US3982239A (en) | Saturation drive arrangements for optically bistable displays | |
JPH05134243A (ja) | プラズマアドレス方式の液晶表示素子 | |
GB2068159A (en) | Liquid crystal display device | |
EP0084602B1 (en) | Method for manufacturing an electrochromic display device | |
US4335937A (en) | Electrode assembly of a liquid crystal display | |
JPH022585A (ja) | 千鳥形三原色を有する画素配列体 | |
JPS587995B2 (ja) | 多層マトリツクス型液晶表示装置 | |
JP2540866Y2 (ja) | 蛍光表示装置 | |
GB2067814A (en) | Liquid crystal matrix display device | |
JP2001109401A (ja) | 色画素配列パターン並びに電極パターン及びそれを用いた電極マスク | |
GB2102175A (en) | Electrode pattern for liquid crystal matrix display | |
JPS5836346B2 (ja) | マトリクス素子による光学装置 | |
JPS5822750B2 (ja) | 液晶マトリクスパネル | |
JPH0854603A (ja) | アクティブマトリックス液晶表示装置 | |
JPH06331974A (ja) | カラー液晶表示装置 | |
JP2531756B2 (ja) | 平面表示板用陽極基板の製造方法 | |
GB2043287A (en) | Manufacture of a multi-layered liquid crystal display panel | |
JPH05203997A (ja) | 液晶表示装置 | |
JPS6149675B2 (ja) | ||
JPH0227322A (ja) | アクティブマトリクス基板 | |
JPS5843005Y2 (ja) | ドット・マトリックス形表示パネル | |
JPS5995584A (ja) | マトリツクス型液晶表示装置 | |
JPS58198085A (ja) | 文字表示装置 |