JPS5848105B2 - 表示装置 - Google Patents

表示装置

Info

Publication number
JPS5848105B2
JPS5848105B2 JP54051440A JP5144079A JPS5848105B2 JP S5848105 B2 JPS5848105 B2 JP S5848105B2 JP 54051440 A JP54051440 A JP 54051440A JP 5144079 A JP5144079 A JP 5144079A JP S5848105 B2 JPS5848105 B2 JP S5848105B2
Authority
JP
Japan
Prior art keywords
display
rask
address
information
refresh memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP54051440A
Other languages
English (en)
Other versions
JPS55143586A (en
Inventor
隆敏 榎園
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Shibaura Electric Co Ltd filed Critical Tokyo Shibaura Electric Co Ltd
Priority to JP54051440A priority Critical patent/JPS5848105B2/ja
Priority to EP80301265A priority patent/EP0018759B1/en
Priority to DE8080301265T priority patent/DE3063430D1/de
Priority to US06/143,799 priority patent/US4326201A/en
Publication of JPS55143586A publication Critical patent/JPS55143586A/ja
Publication of JPS5848105B2 publication Critical patent/JPS5848105B2/ja
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/007Circuits for displaying split screens

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Document Processing Apparatus (AREA)

Description

【発明の詳細な説明】 本発明は表示装置、具体的にはラスクスキャンタイプの
表示装置の画面を分割し、鏡面反射を利用して各々の側
(各ステーション)に表示情報を供給する表示装置に関
する。
従来のカード穿孔装置に変わるデータ作成装置として記
録媒体にフロッピーディスクを用いたキーツーフロッピ
ーが普及してきている。
中でも2人の操作員が個々の業務を行うことのできる2
人操作型データ装置(以降複式データ装置と呼ぶ)はコ
ストパフォーマンスの面からも今後の需要が期待できる
ものである。
この複式データ装置はディスプレイコニット1台で2画
面を提供する。
即ち、V字型の鏡を有し、1台のディスプレイユニット
に表示された表示データを反射させ2人の操作員にそれ
ぞれの表示画面を供給する。
1画面を2分割し、その1/2画面を各々の操作員に別
個の表示情報として供給するものである。
ところでこのような複式データ装置においては、各ステ
ーション毎、文字発生器(2台)を用意する必要があり
、また表示文字種が増加した場合、容量的な対応が困難
となり、しいてはコスト面でも不利になるといった欠点
を有していた。
本発明は上記欠点に鑑みてなされたものであり、鏡面反
射を利用することにより1個の表示画面を分割し、分割
された各々のステーションに表示情報を供給する表示装
置において、単種の文字発生器を各ステーションが共有
する構或とした表示装置を提供することを目的とする。
以下、図面を使用して本発明に関し詳細に説明する。
第1図は2画面提供の原理を示す図である。
ディスプレイユニット22上に表示された影像を鏡面2
1にて反射し、各ステーションにて操作を行う操作員に
それぞれ割当てられる画面を供給するものである。
即ち、1画面を2分割し、その1/2画面をそれぞれの
ステーションの操作員に対し別個の表示情報として供給
するものである。
そこで図に示す如く、両ステーション共表示データとし
て、文字列“FA”′を供給する場合、ディスプレイユ
ニット21上に表示されるデータを第2図に示してある
中央破線より上がステーション#2、下がステーション
#1である。
第3図は本発明の実施例を示すブロック図である。
図において、41は最小輝点を示す基本クロツクを発生
する発振器、42は上記発振器41により生或されるク
ロツクをカウントし、1文字表示ごとカウントデータを
出力するドットカウンタであり、後述する表示コントロ
ーラ43及び双方向のシフトレジスタ50へ供給される
43は市販されている表示コントロール用LSIチップ
であり、図示されないプロセッサとラスクスキャンタイ
プのディスプレイユニットとをインターフェースする専
用のプログラマブルコントローラ(以下、表示コントロ
ーラ43と称する)である。
表示コントローラ43は水平走査の周期、行単位の垂直
走査の周期、1行の表示文字数、1画面の表示行数、1
行のラスク数、ディスプレイユニット上の水平方向表示
位置、ディスプレイユニット上の垂直方向表示位置、水
平同期信号のパルス幅、ディスプレイユニット上のカー
ソル表示位置、リフレッシュメモリのアドレス指定等指
示するものであり、画面構成をプログラマプルに設定で
きる。
このように図示されないプロセッサにより画面構戒が設
定されると、その内容に従った水平、垂直同期信号、カ
ーソル表示信号、そしてライン52を介してリフレッシ
ュメモリアドレスを、ライン53を介してラスクアドレ
ス信号を、ライン55を介して表示タイミング信号(水
平及び垂直の表示BUSY信号)をそれぞれ生成出力す
る。
この表示コントローラ43の詳細は「日立マイクロコン
ピュータシステムCRTCtHD46505 ユーザ
ーズマニュアル」に記述されている。
44はシステムバス13を介して到来するアドレスなら
びに上記表示コントローラ43から出力されるリフレツ
シュメモリアドレス信号を入力しそのアドレスを切替え
るマルチプレクサである。
45はリフレッシュメモリであり、表示情報を1画面分
記憶するRAMにて構或される。
リフレッシュメモリ45は上記マルチプレクサ44を介
して入力されるアドレス情報に従いアクセスされ、読み
出された符号化データは文字発生器47に供給される。
文字発生器47は上記リフレッシュメモリ45から得ら
れる符号化データと表示コントローラ43からマルチプ
レクサ48を介して得られるラスクアドレス情報とによ
りアクセスされ、所定の文字パターンに変換するもので
ある。
文字発生器47はROMで構成される。
尚、46はシステムバス13(プロセッサ)により読出
し/書込み信号(R/W)が指示されることにより、リ
フレッシュメモリ45の読出し/書込み切替えを行うゲ
ートである。
49はラスクアドレス変換回路である。
ラスクアドレス変換回路49は表示コントローラ43か
らライン53を介して与えられるラスクアドレス情報を
所定の形式に変換するカウンタまたはゲートにより構威
される。
ラスクアドレス変換回路49は表示コントローラ43か
ら与えられるラスクアドレス情報が3ビットの場合、単
純に反転するのみで用が定り、それ以上のビット構或で
はダウンカウンタで簡単に組むことができる。
また、上記マルチプレクサ48には表示コントローラ4
3からライン53を介してラスクアドレス情報が、そし
てラスクアドレス変換回路49よりラスクアドレス変換
出力が供給されており、ライン40を介して供給される
リフレッシュメモリアドレスの一部情報に従い、いずれ
か一方を選択出力する。
50は双方向のシフトレジスタである。シフトレジスタ
50は上記文字発生器47より1文字表示ごとに新たな
文字パターンがロード(ドットカウンタ42)され発振
器41により出力される基本クロツクに基きシリアルド
ットに変換される。
このシフトレジスタ50にはライン40を介し表示コン
トローラ43よりリフレッシュメモリアドレス情報の一
部情報が与えられており、この内容に従い、左右いずれ
かのシフト方向が決定される。
本発明実施例では8ビットパラレルアクセスライトフト
シフトレジスタ(米国TI社製SN74198)を使用
している。
詳細は同社発行の・TTIアプリケーションマニュアル
とデータブックを参照されたい。
51はオアゲートである。
オアゲート51には上記シフトレジスタ50の左右シフ
トの両出力(ライン56,57)及び表示コントローラ
43よりライン55を介して得られる表示許可信号が入
力され、ここで論理和条件がとられた出力は映像信号と
して図示されないディスプレイユニットへ供給される。
5B,59は表示コントローラ43から出力され、ディ
スプレイユニットへ供給される、それぞれ水平・垂直同
期信号である。
尚、表示コントローラ43よりマルチプレクサ44及び
ライン40を介して出力されるリフレッシュメモリアド
レスの一部情報はマルチプレクサ48、更にシフトレジ
スタ50に供給されている。
これは表示画面を2分割しているため、リフレッシュメ
モリアドレスの特定ビットのON/OFFにより、いず
れのステーションに対する情報であるかが判別されると
共に、シフトレジスタ50に対し左右いずれの方向ヘシ
フトすべきかを決定するためである。
例えば1画面を1024文字構戒とし、512文字ずつ
2画面を提供するものとすれば、リフレッシュメモリア
ドレス10ビット中、最上位1ビットのO N/O F
Fによりいずれのステーションに対する情報であるか
が判別される。
この1024文字構成における表示画面の分割は第4図
に示す如く、ラスク方向に対し上下の関係となるもので
ある。
図において、破線より上はステーション#2に対する表
示画面を示し、下はステーション#1に対する表示画面
を示し、更に横の矢印はラスクの走査方向を示す。
以下本発旧の動作につき詳細に説明する。
ライン40を介して得られるリフレッシュメモリアドレ
スの1部情報はCRT画面を2分割するための信号であ
ることは上述したとおりである。
また、表示コントローラ43から出力されるラスクアド
レス(ライン53)は行単位のラスク本数を構成する。
表示コントローラ43から出力される信号(ライン55
)は表示許可信号である。
非表示期間では、信号(ライン55)はデイセーブルと
なっており、表示が禁止されることになる。
ディスプレイユニット画面上に表示される形態は第2図
及び第4図に示される。
第2図に示すステーション#,■における表示データは
、マルチプレクサ48によりラスクアドレス変換回路4
8の出力が選択され文字発生器47に入力された場合に
表示される。
通常のデータ表示において、表示コントローラ43から
得られるリフレッシュメモリアドレス(ライン52)に
より、マルチプレクサ44を介してリフレッシュメモリ
45がアクセスされ、所望の符号化データが読み出され
る。
ここで得られる符号化データならびに上記表示コントロ
ーラ43から得られるラスクアドレス(ライン53)に
より文字発生器47から表示パターンデータがアクセス
される。
そしてこの文字発生器47より得られる並列文字パター
ンデータ出力は双方向のシフトレジスタ50にセットさ
れる。
シフトレジスタ50はライン40を介して供給されるリ
フレッシュメモリアドレスの1部情報により、ステーシ
ョン#1への表示であることを検知し、例えば、右シフ
トが行われる(右シフト又は左シフトは文字発生器47
の作成方法及びシフトレジスタとの結線によって決まる
)。
次にリフレッシュメモリアドレスの1部情報(ライン4
0)によりステーション#2の表示データエリアが指定
されるとマルチプレクサ48はラスクアドレス変換回路
49出力を選択し、ここで得られるラスクアドレスによ
り文字発生器47がアクセスされる。
このラスクアドレス変換回路49が、例えばラスクアド
レスが3ビットで構成される場合、単純に入力されるラ
スクアドレスをインバートすることで実現でき、それ以
上のビットで構或される場合はダウンカウンタを使用す
ることにより簡単に組むことが可能である。
文字発生器47から得られる表示パターンはシフトレジ
スタ50にセットされ、ステーション#1に対する表示
データの場合とは逆方向、即ち左シフトを行うものであ
る。
そして、このシフトレジスタ50から得られる直列ドッ
トパターン出力はオアゲート51を介し、,表示コント
ローラ43より得られる水平・垂直同期信号(ライン5
8,59)と共に図示されないディスプレイユニットへ
供給され、映像出力として所望の表示データがブラウン
管上に表示される。
以上説明の如く、ラスクアドレス変換回路と双方向シフ
ト可能なシフトレジスタとを付加し、更に、表示コント
ロニラより出力されるリフレッシュメモリアドレスの1
部情報を使用することで、簡単に2画面表示を提供する
ことができる。
本発明によると文字発生器を各ステーションにて共用で
きるため、文字発生器作或個数が半減する。
従って、コスト(生産及び開発)の低減化が実現されP
CB実装部品点数の削減、更にほこの部品点数の削減に
伴ない信頼度の向上が期待できる。
【図面の簡単な説明】
第1図はディスプレイユニツ口台により2画面を提供す
る原理を示す図、第2図は両ステーシヨンとも“F”と
“A”というデータを供給した際、ディスプレイユニッ
ト上に表示される表示データを示す図、第3図は本発明
の実施例を示すブロック図、第4図はラスクと表示文字
との関係を示す図である。 41・・・・・・発振器、42・・・・・・ドットカウ
ンタ、43・・・・・・表示コントローラ、44,48
・・・・・・マルチプレクサ、45・・・・・・リフレ
ッシュメモリ、46・・・・!・ゲート、47・・・・
・・文字発生器、49・・・・・・ラスクアドレス変換
回路、50・・・・・・双方向シフトレジスタ、51・
・・・・・オアゲート。

Claims (1)

    【特許請求の範囲】
  1. 1 ラスクスキャンタイプの表示器を鏡面反射により分
    割し、各々の側に表示情報を供給するものであって、上
    記表示器とプロセッサ間のインターフェースを司どり、
    プロセッサにより設定される画面構成に基き、表示に必
    要な各種タイミング信号を生或する表示コントローラと
    、上記プロセッサにより表示すべきデータが書込まれ、
    上記表示コントローラによりその内容が続み出され表示
    されるリフレッシュメモリと、上記表示コントローラか
    ら出力されるリフレッシュメモリアドレスを所定のアド
    レス情報に変換し出力するラスクアドレス変換回路と、
    このラスクアドレス変換回路ならびに上記表示コントロ
    ーラから出力されるラスクアドレス情報を入力とし、上
    記表示コントローラから出力されるリフレッシュメモリ
    アドレスの一部情報によりいずれか一方を選択出力する
    マルチプレクサと、上記リフレッシュメモリから出力さ
    れる符号化データ及び上記マルチプレクサを介して得ら
    れるラスクアドレス情報により所望の表示パターンデー
    タを出力する文字発生器と、この文字発生器から出力さ
    れる表示パターンデータを入力とし上記表示コントロー
    ラから出力されるリフレッシュメモリアドレスの一部情
    報を制御情報としてシフト方向が決定され、直列ドット
    信号に変換して上記表示器へ供給する双方向シフトレジ
    スタとを具備することを特徴とする表示装置。
JP54051440A 1979-04-27 1979-04-27 表示装置 Expired JPS5848105B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP54051440A JPS5848105B2 (ja) 1979-04-27 1979-04-27 表示装置
EP80301265A EP0018759B1 (en) 1979-04-27 1980-04-18 Raster scanned character display apparatus with divided screen
DE8080301265T DE3063430D1 (en) 1979-04-27 1980-04-18 Raster scanned character display apparatus with divided screen
US06/143,799 US4326201A (en) 1979-04-27 1980-04-25 Apparatus for displaying characters

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP54051440A JPS5848105B2 (ja) 1979-04-27 1979-04-27 表示装置

Publications (2)

Publication Number Publication Date
JPS55143586A JPS55143586A (en) 1980-11-08
JPS5848105B2 true JPS5848105B2 (ja) 1983-10-26

Family

ID=12886979

Family Applications (1)

Application Number Title Priority Date Filing Date
JP54051440A Expired JPS5848105B2 (ja) 1979-04-27 1979-04-27 表示装置

Country Status (4)

Country Link
US (1) US4326201A (ja)
EP (1) EP0018759B1 (ja)
JP (1) JPS5848105B2 (ja)
DE (1) DE3063430D1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4570158A (en) * 1981-10-27 1986-02-11 Williams Electronics, Inc. Horizontal and vertical image inversion circuit for a video display
US4441105A (en) * 1981-12-28 1984-04-03 Beckman Instruments, Inc. Display system and method
JPS59229595A (ja) * 1983-06-13 1984-12-24 ソニー株式会社 表示駆動回路
JPS6353634A (ja) * 1986-08-25 1988-03-07 Hitachi Ltd 表示端末装置
US4952924A (en) * 1988-08-23 1990-08-28 Acer Incorporated Method and apparatus for address conversion in a chinese character generator of a CRTC scan circuit
JPH03105385A (ja) * 1989-09-20 1991-05-02 Hitachi Ltd 表示制御装置
JP2554785B2 (ja) * 1991-03-30 1996-11-13 株式会社東芝 表示駆動制御用集積回路及び表示システム
US5406273A (en) * 1991-05-14 1995-04-11 Sharp Kabushiki Kaisha Data processor
US5532741A (en) * 1993-05-19 1996-07-02 Rohm Co., Ltd. Video image display and video camera for producing a mirror image
JP3329008B2 (ja) * 1993-06-25 2002-09-30 ソニー株式会社 双方向信号伝送回路網及び双方向信号転送シフトレジスタ
JP3491471B2 (ja) * 1995-11-06 2004-01-26 セイコーエプソン株式会社 駆動装置及び電子機器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4810893B1 (ja) * 1968-12-11 1973-04-09
US3792198A (en) * 1972-09-28 1974-02-12 Ibm Partition system for image displays
US3777059A (en) * 1972-10-30 1973-12-04 Ibm Multiple display device
JPS5848103B2 (ja) * 1976-12-10 1983-10-26 株式会社日立製作所 両方向表示装置
JPS5374325A (en) * 1976-12-15 1978-07-01 Hitachi Ltd Two-way display unit

Also Published As

Publication number Publication date
DE3063430D1 (en) 1983-07-07
EP0018759A3 (en) 1981-03-04
US4326201A (en) 1982-04-20
EP0018759A2 (en) 1980-11-12
JPS55143586A (en) 1980-11-08
EP0018759B1 (en) 1983-05-25

Similar Documents

Publication Publication Date Title
US5065346A (en) Method and apparatus for employing a buffer memory to allow low resolution video data to be simultaneously displayed in window fashion with high resolution video data
US4481578A (en) Direct memory access data transfer system for use with plural processors
US5099331A (en) Apparatus for overlaying a displayed image with a second image
JPS5848105B2 (ja) 表示装置
JPS5848106B2 (ja) カ−ソル表示方式
US4504828A (en) External attribute logic for use in a word processing system
JPH0740179B2 (ja) 表示制御装置
JPS5958538A (ja) 文字図形表示装置
JP3809242B2 (ja) 画像データの転送装置
JP3265791B2 (ja) Ohp用表示装置
JPS632117B2 (ja)
JPH0227677B2 (ja)
JPH0766319B2 (ja) ビデオ・データ制御装置
JPS62147482A (ja) カ−ソル制御装置
JPS63136171A (ja) 画像デ−タ処理装置
JPH0713913A (ja) シリアルデータ転送方法
JPS5971086A (ja) Crtデイスプレイ装置
JPH0246956B2 (ja)
JPH05225320A (ja) 表示データ転送方式
JPH0415689A (ja) 画像表示回路
JPH0553548A (ja) デイスプレイ制御装置
JPH01232419A (ja) マルチ・ウィンドー表示装置
JP2000293140A (ja) 表示装置の制御回路
JPS5936288A (ja) 表示装置
JPH0343792A (ja) 文字表示装置