JPS58139234A - 信号入力方式 - Google Patents

信号入力方式

Info

Publication number
JPS58139234A
JPS58139234A JP2312082A JP2312082A JPS58139234A JP S58139234 A JPS58139234 A JP S58139234A JP 2312082 A JP2312082 A JP 2312082A JP 2312082 A JP2312082 A JP 2312082A JP S58139234 A JPS58139234 A JP S58139234A
Authority
JP
Japan
Prior art keywords
module
scanner
modules
input
buffer memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2312082A
Other languages
English (en)
Inventor
Takashi Yura
由良 隆
Hironori Ikeda
池田 博紀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2312082A priority Critical patent/JPS58139234A/ja
Publication of JPS58139234A publication Critical patent/JPS58139234A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/22Handling requests for interconnection or transfer for access to input/output bus using successive scanning, e.g. polling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、中央処理装置にデータを転送する信号入力
方式に関するものである。 第1図は、従来のこの種の信号入力方式を示すブロック
図である。11図において、絶縁用モジュールαυ〜(
IN)は、外部機器(図示せず)の状態信号を電気的に
絶縁して、プロセス入力モジュール121)〜(2N)
に伝えるためのモジュJルであり、プロセス入力モジュ
ール1211〜(2N)は、絶縁用−モジュールdυ〜
(IN)からの信号を中央処理装置ζ3) i;伝える
ためのモジュールであり、中央処理装置(3)は。 必要なアドレスのプロセス入力モジュール(21) −
(2N)の信号を選択し、処理するためのモジュールで
あり、メモリ+43は中央処理装置(31の選択したデ
ータを記憶するためのモジュールである。 次に動作について説明する。各絶縁用モジュールαυ〜
’(lN)によって読み込まれた外部機器の状態信号は
、中央処理装置(31からの指令により、それぞれ対応
するプロセス入力モジュール+21)〜(2N)から入
力される。次に中央処理装置は必要なアドレスのプロセ
ス入力モジュール+21)〜(2N)のデータをメモリ
(4)に移し、必要な処理を行なう。 従来、の信号入力方式は以上のように構成されているの
で、外部機器よりの信号を入力する場合には個々に絶縁
用モジュールaυ〜(IN)およびプロセス入力モジュ
ール+21)〜(2N)が必要であった。 この発明は上記のような従来の方式の欠点を除去するた
め6:なされたもので、各絶縁用モジュールに共通に一
個のバッファメモリ付入力モジュールを設置することに
よI)、外部機器からの信号をメモ畦データとして入力
できる信号入力方式を提供することを目的としている。 以下、この発明の一実施例を図について説明する。第2
図において、走査器151は多数の絶縁用モジュールa
υ〜(IN) E対応し、この走査器15)や絶縁用モ
ジュールαυ〜(IN)は共通のバッファメモリ付入力
モジュール16) (ニー接続される。中央処理装置(
3)ハ、イ<ツかのバッファメモリ付人カモジュール田
)に対応する。同図の方式においては、従来の方式のよ
うにプロセス入力モジュールは絶縁用モジュール11υ
〜(IN)個々に対して設置する必要はなく、共通に1
つのバッフアメ竺り付人カモジュール16)を備えるだ
けでよい。   次に、この発明の動作について説明する。各絶縁用モジ
ュール(Ll〜(IN)によって読み込まれた外部機器
の状態信号は、走査器151からの転送命令により出力
され、走査器151からのメモリ書込信号によってバッ
ファメモリ付入力モジュール内のバッファメモリ(7)
の該当アレレスに自動的に書き込マれる。中央処理装置
(3)は、必要なときに、必要なアレレスのデータをバ
ッファメモリ+7)から読み出し、処理を行なう。 走査尋問からの絶縁用モジュールαυ〜(IN) l:
 対する転送命令は、絶縁用モジュールαυから(IN
)まで順次出力され、絶縁用モジュール(LN)の信号
がバッファメモリ付入力モジュール(6)に読み込まれ
た後は、再び絶縁用モジュール(11に出力される。 以後この動作が繰り返し行なわれる。 なお、上記実施例では、メモリとしてバッファメモリ付
入力モジュール461を設けたものを示したが、バッフ
ァメモリ付モジュール161のかわりに1個のプロセス
入力モジュールを用い、メモリを別に設け、中央処理装
置13■;よって、絶縁用モジュ  1−ルdυ〜(I
N)からのデータをメモリに書き込むようにしてもよい
・ 以上のように、この発明によれば、多数の外部機器の信
号を入力モジュールに走査器を用いて自動的に入力し、
対応するアFレスにメモリするように構成にしたので、
中央部jl装置の負担が軽くなり、それにより処理能力
が大きくなる。またモジュール欽が減少するために、装
置が安価にできるという効果がある。
【図面の簡単な説明】
第1図は従来の信号入力方式を示すブロック図、第2図
はこの発明の信号入力方式のブロック図である。 図中、aυ〜(IN)は絶縁用モジュール、1nJ−(
公)はプロセス入力モジュール、(31は中央処理装置
。 (41はメモリ、111・・・(IN)は絶縁用モジュ
ール、15)は走査器、(61はバッファメモリ付入力
モジュール。 I7)はバッファメモリ付入力モジュール内のバッファ
メモリである。 なお1図中同一符号は同一、父は相当部分を示す。  
    ′ 代理人 葛野信− 第1図

Claims (1)

    【特許請求の範囲】
  1. 外部機器からの信・号を中央処理装置へ転送する信号入
    力方式ζ:おいて、外部機器に接続される複数の絶縁モ
    ジュール、この複数の絶縁モジュールへ順次転送命令を
    転送するとともに、アドレス信号及び続込み命令信号を
    発生する走査器、この走査器の読込み命令信号により上
    記絶縁モジュールのデータ及び上巳アFレス信号を入力
    する入力モジュール、この入力モジュールの入力するデ
    ータをアドレス信号に対応して記憶するメモリを備えた
    ことを特徴とする信号入力方式。
JP2312082A 1982-02-13 1982-02-13 信号入力方式 Pending JPS58139234A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2312082A JPS58139234A (ja) 1982-02-13 1982-02-13 信号入力方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2312082A JPS58139234A (ja) 1982-02-13 1982-02-13 信号入力方式

Publications (1)

Publication Number Publication Date
JPS58139234A true JPS58139234A (ja) 1983-08-18

Family

ID=12101634

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2312082A Pending JPS58139234A (ja) 1982-02-13 1982-02-13 信号入力方式

Country Status (1)

Country Link
JP (1) JPS58139234A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104820645A (zh) * 2015-04-18 2015-08-05 佛山豪欧智能科技有限公司 一种用于扫描设备上的一键式扫描方法及扫描***

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104820645A (zh) * 2015-04-18 2015-08-05 佛山豪欧智能科技有限公司 一种用于扫描设备上的一键式扫描方法及扫描***
CN104820645B (zh) * 2015-04-18 2017-09-08 陈发权 一种用于扫描设备上的一键式扫描方法及扫描***

Similar Documents

Publication Publication Date Title
JPS6242306B2 (ja)
JPS58139234A (ja) 信号入力方式
JPH0589033A (ja) 半導体集積回路
JPH0535693A (ja) データ転送装置
JPH03152651A (ja) 情報伝送システム
JPH03204254A (ja) データ受信装置
JPS61269545A (ja) 計算機システム
JPS638501B2 (ja)
JPS5943435A (ja) プロセツサ間デ−タ転送方式
JPS6383854A (ja) デ−タ転送回路
JPS61128335A (ja) マイクロプログラムロ−ド処理方式
JPH02133856A (ja) データ転送装置
JPH0561839A (ja) データ転送装置
JPS63276941A (ja) デ−タ転送制御方式
JPH0528094A (ja) Dmaデータ転送装置
JPH11338818A (ja) データ転送方法及び装置
JPH05265923A (ja) データ転送装置
JPS6020657U (ja) チツプセレクト装置
JPS62200947A (ja) バス中継装置
JPS59114661A (ja) 磁気デイスクインタフエイス装置
JPS6037062A (ja) メモリ読出し方法
JPH04142644A (ja) Ramアクセス方法
JPS6140658A (ja) デ−タ処理装置
JPH0628301A (ja) ダイレクトメモリアクセス回路
JPH04114253A (ja) データ転送方式