JPS5810853A - 集積回路 - Google Patents

集積回路

Info

Publication number
JPS5810853A
JPS5810853A JP56108951A JP10895181A JPS5810853A JP S5810853 A JPS5810853 A JP S5810853A JP 56108951 A JP56108951 A JP 56108951A JP 10895181 A JP10895181 A JP 10895181A JP S5810853 A JPS5810853 A JP S5810853A
Authority
JP
Japan
Prior art keywords
circuit
integrated circuit
processing
storage
fault
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56108951A
Other languages
English (en)
Inventor
Yasuharu Tanaka
田中 康陽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP56108951A priority Critical patent/JPS5810853A/ja
Publication of JPS5810853A publication Critical patent/JPS5810853A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/316Testing of analog circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は集積回路、特に故障診断機能を有する集積回路
に関する。
従来の集積回路の故障の診断線、外部よル試験データを
与えて診断動作を行わせ、その試験結果を外部へ送出し
て外部において前記試験結果と正解値とを比較して故障
の有無の判定を行っているが、複数個の集積回路を一枚
の配線板上に搭載した場合、配線板上の配線により情報
線が相互に連結されることがあるため、集積回路の動作
+R能のすべてを試験出来ない欠点があった。
本発明の目的は上記欠点を除去し、配線板に搭載後もそ
のすべての動作機能を試験できる集積回路を提供するこ
とにある〇 本発明の集積回路は、電気的機能動作を行う機能回路と
、前記機能回路の故障の有無を診断するための試験デー
タ及び試験結果を比較判定するための正解値情報を記憶
する記憶回路と、前記試験結果と前記正解値情報とを比
IIR+ll定する比較判定回路と、故障診断プログラ
ム及び比較判定結果を記憶する記憶部と前記記憶回路、
前記比較判定回路および前記記憶部の動作を制御し且つ
前記故障診断プログラムにより前記機能回路に試験動作
を指令する処理部とを有する処理回路とを備えて構成さ
れている。
以下、本発明の実施例について図面1!−」いて説明す
る。
第1図は本発明の一実施例のブロック図、第2図は第1
図のA部の詳細ブロック図である。
図に示すように集積回路1は電気的機能動作を行う機能
回路2と、機能回路2の故障の有無を診断するための試
験データ及び試験結果を比較判足するための正解値1N
報t−記憶する記憶回路3と、前記試験結果と前記正解
値情報とを比較判足する比較判定回路4と、故障診断プ
ログラム及び比較判定結果を記憶する記憶部6と記憶回
路3.比較判定回路4および記憶部6の動作を制御し且
つ前記故障診断プログラムにより4fi能回絡2に試験
動作を指令する処理部7とを有する処理回路5とを備え
ている。
次に本発明の集積回路の動作について説明する。
本集積回路の電気的機能動作を行う機能回路2の故障の
有無を診断するための試験データおよびドレス情報によ
り記憶回路3に格納される。一方、故障診断のための故
障診断プログラムは、端子】7を通して処理回路5の記
憶部6に送られると、端子11全通して送られるアドレ
ス情報により記憶部6に格納される。次に、端子12に
一通して起動信号が処理回路5の処理部7に送られると
共に、端子13Yt通して刻時パルスが処理部7に送ら
れると、処理tgs7は記憶回路3に対して前記刻時パ
ルスと共に前記試験データ′t−機能回路2に送出する
指令金山すと同時に記憶部6に格納されている前記故障
診断プログラムを刻時パルスと共に機能回路2に送る。
[ヒ回路2は処理部7から送られて来る故障診断プログ
ラムと、記憶回路3から送られて来る試験データにより
診断動作を実行し、その結果を比−判定回路4に送る。
一方、処理部7は記憶回路3に対して、機能回路2の前
m1診診断性と同期させて先に格納した正解値情報を比
較判定回路4に送出するように指令する。比較判定回路
4は処理部7から刻時パルスと共に動作指令を受けて前
記診断動作の結果と前記正解値情報とを比較判定し、そ
の結果を処理回路5の鳶憶部6に送シ%記憶部6はこれ
を格納する0 診断プログラムによる一連の診断動作が終了し、その比
較判定結果がすべて記憶部6に格納されると、処理部7
は診断終了信号1r端子14に送出すると共に、比較判
定結果情報の送出を記憶部6に指令し、記憶部6は、こ
の指令を受けて前記比較判定結果情報を端子15へ送出
する0従って、端子15の出力を判断することにより集
積回路1の故障の有無を診断することができる。
以上詳細に説明したように1本発明は、集積回無を診断
することができるので、集積回路が多数搭載され九配−
板が客先で使用中に枚数を生じた場合、この配線板上の
どの集積回路の枚数によるものかを迅速且つ的確に診断
でき、故障の修復を迅速に行うことができるという効果
がある。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図、第2図は第1
図のA部の詳細ブロック図である。

Claims (1)

    【特許請求の範囲】
  1. 電気的機能動作を行う機能回路と、前記機能回路の故障
    の有無を診断する丸めの試験デ7夕及び試験結果を比較
    判定するための正解値情報を記憶する記憶回路と、前記
    試験結果とM紀正解値情報とを比較判定する比較判定回
    路と、故障診断プログラム及び比較判定結果を記憶する
    記憶部と前記記憶回路、前記比較判定回路および前記記
    憶部の動作を制御し且つ前記故障診断プログラムによシ
    前記機能回路に試験動作を指令する処理部とを有する処
    理回路とを備えることを特徴とした集積回路0
JP56108951A 1981-07-13 1981-07-13 集積回路 Pending JPS5810853A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56108951A JPS5810853A (ja) 1981-07-13 1981-07-13 集積回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56108951A JPS5810853A (ja) 1981-07-13 1981-07-13 集積回路

Publications (1)

Publication Number Publication Date
JPS5810853A true JPS5810853A (ja) 1983-01-21

Family

ID=14497777

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56108951A Pending JPS5810853A (ja) 1981-07-13 1981-07-13 集積回路

Country Status (1)

Country Link
JP (1) JPS5810853A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5885545A (ja) * 1981-11-17 1983-05-21 Toshiba Corp 集積回路装置
JPS6276756A (ja) * 1985-09-30 1987-04-08 Toshiba Corp 自己検査回路を備えた半導体装置
JPS63105341U (ja) * 1986-12-24 1988-07-08
JPH01193942A (ja) * 1988-01-29 1989-08-03 Hitachi Ltd 信号処理回路の自己診断方式

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5676854A (en) * 1979-11-28 1981-06-24 Nec Corp Integrated circuit device
JPS57207347A (en) * 1981-06-16 1982-12-20 Mitsubishi Electric Corp Semiconductor device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5676854A (en) * 1979-11-28 1981-06-24 Nec Corp Integrated circuit device
JPS57207347A (en) * 1981-06-16 1982-12-20 Mitsubishi Electric Corp Semiconductor device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5885545A (ja) * 1981-11-17 1983-05-21 Toshiba Corp 集積回路装置
JPS6276756A (ja) * 1985-09-30 1987-04-08 Toshiba Corp 自己検査回路を備えた半導体装置
JPS63105341U (ja) * 1986-12-24 1988-07-08
JPH0534104Y2 (ja) * 1986-12-24 1993-08-30
JPH01193942A (ja) * 1988-01-29 1989-08-03 Hitachi Ltd 信号処理回路の自己診断方式

Similar Documents

Publication Publication Date Title
US4433413A (en) Built-in apparatus and method for testing a microprocessor system
JP3216449B2 (ja) 半導体メモリの故障自己診断装置
JPS63277982A (ja) 着脱型電子式サブ組立体の故障特定方法とおよび正常動作維持方法と回路組立体
JPS5810853A (ja) 集積回路
US5704033A (en) Apparatus and method for testing a program memory for a one-chip microcomputer
US5940413A (en) Method for detecting operational errors in a tester for semiconductor devices
JP2869243B2 (ja) メモリテスト装置
JPS63148498A (ja) 自己診断機能を具備した記憶装置
JPS58208532A (ja) 空気調和機の自己診断装置
JPH045150B2 (ja)
KR0121094B1 (ko) 메모리 테스트 방법
JPS58223765A (ja) 補助継電器盤自動試験装置
JPH0326459Y2 (ja)
SU911531A1 (ru) Система дл контрол и диагностики цифровых узлов
JPS6239786B2 (ja)
JP2720761B2 (ja) 半導体集積回路試験装置
JPS61840A (ja) 携帯用デ−タ端末の自己診断装置
JPH0226748B2 (ja)
JPH10177503A (ja) 装置診断制御方式
SU1432528A2 (ru) Устройство дл контрол функционировани логических блоков
JPH10135820A (ja) カウンタの動作検査方法およびシリアルアクセスメモリ
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
JP3060072B2 (ja) Lsi自己診断回路
JPS58182567A (ja) 回路基板試験装置
JPS63295979A (ja) 電子回路パッケ−ジ自己診断装置